CN114721478B - 一种bmc板卡及存储控制器主板 - Google Patents

一种bmc板卡及存储控制器主板 Download PDF

Info

Publication number
CN114721478B
CN114721478B CN202210330039.4A CN202210330039A CN114721478B CN 114721478 B CN114721478 B CN 114721478B CN 202210330039 A CN202210330039 A CN 202210330039A CN 114721478 B CN114721478 B CN 114721478B
Authority
CN
China
Prior art keywords
bmc
chip
communicated
functional
control module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210330039.4A
Other languages
English (en)
Other versions
CN114721478A (zh
Inventor
陈江
王超
韩舒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Beijing Electronic Information Industry Co Ltd
Original Assignee
Inspur Beijing Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Beijing Electronic Information Industry Co Ltd filed Critical Inspur Beijing Electronic Information Industry Co Ltd
Priority to CN202210330039.4A priority Critical patent/CN114721478B/zh
Publication of CN114721478A publication Critical patent/CN114721478A/zh
Application granted granted Critical
Publication of CN114721478B publication Critical patent/CN114721478B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/184Mounting of motherboards
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Combinations Of Printed Boards (AREA)
  • Credit Cards Or The Like (AREA)

Abstract

本发明公开了一种BMC板卡及存储控制器主板,包括设置于主板上的PCB板和均设置于PCB板上的BMC芯片、功能芯片及控制模块,通过将BMC芯片与为其提供支持的功能芯片整体进行模块化,可以将其直接应用在各种类型的主板上,避免了对BMC芯片及其功能实现过程中必要的功能芯片的主板走线的重复设计,降低了设计研发的工作量;控制模块通过定义自身与待通信的其他功能部件的第一管脚输出方式,可以保证BMC芯片的输出管脚与待通信的其他功能部件的接收管脚对应连接,一定程度上缓解了主板硬件设计时的走线困难问题。

Description

一种BMC板卡及存储控制器主板
技术领域
本发明涉及硬件设计领域,特别是涉及一种BMC板卡及存储控制器主板。
背景技术
BMC(Baseboard Manager Controller,基板管理控制器)作为平台管理的核心,通常会集成在存储控制器的主板上,用于监控和管理系统硬件,例如监控系统的运行温度、电压、风扇及电源等性能,并根据监测结果进行相应的管理,以保证系统的正常工作。
BMC为了实现自身的正常工作,固定的,需要与某些部件如时钟等连接,这些部件只会与BMC芯片连接但是并不需要与主板上的其他功能部件连接,但是在现有技术中,每次设计开发新的主板时均需要重新设计主板上的上述部件、BMC及其他部件之间的走线,而本身主板的走线就很复杂,因此增加了主板设计的复杂度及工作量。
发明内容
本发明的目的是提供一种BMC板卡及存储控制器主板,避免了对BMC芯片及其功能实现过程中必要的功能芯片的主板走线的重复设计,降低了设计研发的工作量,且在一定程度上缓解了主板硬件设计时的走线困难问题。
为解决上述技术问题,本发明提供了一种BMC板卡,包括设置于主板上的PCB板和均设置于所述PCB板上的BMC芯片、为所述BMC芯片实现监控及管理功能提供支持的功能芯片及控制模块;
所述功能芯片与所述BMC芯片连接;
所述BMC芯片还通过所述控制模块与所述主板上的各个其他功能部件连接,用于与各个所述其他功能部件通信以实现所述监控及管理;
所述控制模块用于接收所述BMC芯片与任一个所述其他功能部件待通信时发送的第一待通信信息,根据待通信的其他功能部件与所述控制模块自身的信号走线定义自身与待通信的其他功能部件的第一管脚输出方式并对所述第一待通信信息进行透传,其中,所述第一管脚输出方式为使得所述BMC芯片的输出管脚与待通信的其他功能部件的接收管脚对应连接的输出方式。
优选的,所述PCB板上还包括连接器;所述连接器设置于所述控制模块与各个所述其他功能部件之间,以使所述BMC芯片通过所述控制模块及所述连接器与各个所述其他功能部件连接。
优选的,所述功能芯片包括数据存储芯片、程序存储芯片及时钟芯片;
所述数据存储芯片用于存储所述BMC芯片工作过程的数据并为所述BMC芯片提供工作过程中所需的数据;
所述程序存储芯片用于存储所述BMC芯片工作的运行程序,以便所述BMC工作时从所述程序存储芯片中加载所述运行程序;
所述时钟芯片用于提供所述BMC芯片工作过程中的时钟。
优选的,所述数据存储芯片为DDR芯片。
优选的,所述程序存储芯片为Flash芯片。
优选的,所述控制模块为CPLD。
优选的,所述控制模块还用于接收任一个所述其他功能部件与所述BMC芯片待通信时发送的第二待通信信息,根据待通信的其他功能部件与所述控制模块自身的信号走线定义自身与所述BMC芯片的第二管脚输出方式并对所述第二待通信信息进行透传,其中,所述第二管脚输出方式为使得所述待通信的其他功能部件的输出管脚与所述BMC芯片的接收管脚对应连接的输出方式。
为解决上述技术问题,本发明还提供了一种存储控制器主板,包括如上述所述的BMC板卡。
本发明提供了一种BMC板卡及存储控制器主板,包括设置于主板上的PCB板和均设置于PCB板上的BMC芯片、功能芯片及控制模块,一方面,通过将BMC芯片与为其提供支持的功能芯片整体进行模块化,可以将其直接应用在各种类型的主板上,而无需像现有技术中每次设计开发新的主板时均要将所走线全部重新设计,从而避免了对BMC芯片及其功能实现过程中必要的功能芯片的主板走线的重复设计,降低了设计研发的工作量;另一方面,控制模块通过定义自身与待通信的其他功能部件的第一管脚输出方式,可以保证BMC芯片的输出管脚与待通信的其他功能部件的接收管脚对应连接,从而在一定程度上缓解了主板硬件设计时的走线困难问题。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种BMC板卡的结构示意图;
图2为本发明提供的另一种BMC板卡的结构示意图。
具体实施方式
本发明的核心是提供一种BMC板卡及存储控制器主板,避免了对BMC芯片及其功能实现过程中必要的功能芯片的主板走线的重复设计,降低了设计研发的工作量,在一定程度上缓解了主板硬件设计时的走线困难问题。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参照图1,图1为本发明提供的一种BMC板卡的结构示意图。
该BMC板卡包括设置于主板上的PCB板和均设置于PCB板上的BMC芯片12、为BMC芯片12实现监控及管理功能提供支持的功能芯片11及控制模块13;
功能芯片11与BMC芯片12连接;
BMC芯片12还通过控制模块13与主板上的各个其他功能部件连接,用于与各个其他功能部件通信以实现监控及管理;
控制模块13用于接收BMC芯片12与任一个其他功能部件待通信时发送的第一待通信信息,根据待通信的其他功能部件与控制模块13自身的信号走线定义自身与待通信的其他功能部件的第一管脚输出方式并对第一待通信信息进行透传,其中,第一管脚输出方式为使得BMC芯片12的输出管脚与待通信的其他功能部件的接收管脚对应连接的输出方式。
本实施例中,考虑到BMC芯片12为了实现自身的正常工作,固定的,需要与某些部件如时钟等连接,这些部件只会与BMC芯片12连接但是并不需要与主板上的其他功能部件连接,在现有技术中,每次设计开发新的主板时均需要重新设计主板上的上述部件、BMC及其他部件之间的走线,增加了主板设计的复杂度及工作量。为解决上述技术问题,本申请提供了一种BMC板卡,实现了BMC芯片12的模块化且一定程度上解决了主板上的走线困难的问题。
具体的,该BMC板卡,包括设置于主板上的PCB板和均设置于PCB板上的BMC芯片12、为BMC芯片12实现监控及管理功能提供支持的功能芯片11及控制模块13,通过将BMC芯片12、功能芯片11及控制模块13均集成在一块PCB板上,实现了BMC芯片12的模块化,需要说明的是,这里的功能芯片11可以包括如数据存储芯片、程序存储芯片及时钟等,本申请在此不作特别的限定,能够为该BMC芯片12实现自身的各种功能提供支撑即可。
此外,发明人进一步考虑到主板上的信号线不能交叉以避免信号传输过程之间相互影响,因此当信号线出现交叉时就要通过增加板层的方式来实现走线,为了降低主板上走线的复杂性且尽量避免信号线之间出现交叉,该PCB板上包括的控制模块13,可以在接收BMC芯片12与任一个其他功能部件待通信时发送的第一待通信信息,根据待通信的其他功能部件与控制模块13自身的信号走线定义自身与待通信的其他功能部件的第一管脚输出方式并对第一待通信信息进行透传,其中,第一管脚输出方式为使得BMC芯片12的输出管脚与待通信的其他功能部件的接收管脚对应连接的输出方式,具体的,假定按照传输数据需要,BMC芯片12的第一管脚要与主板上的某一功能部件的第一管脚连接,BMC芯片12的第二管脚要与该功能部件的第二管脚连接,但实际连接线路时,考虑到最大程度上降低主板上走线的复杂性且尽量避免信号线之间出现交叉,依照本申请中的方案,可以将BMC芯片12的第一管脚与该功能部件的第二管脚连接,BMC芯片12的第二管脚与该功能部件的第一管脚连接,以避免出现走线交叉,而传输数据时,由控制模块13通过定义自身与该功能部件的第一管脚输出方式,可以保证BMC芯片12的第一管脚传输的数据对应由该功能模块的第一管脚接收,同理BMC芯片12的第二管脚传输的数据对应由该功能模块的第二管脚接收。
还需要说明的是,模块化后的BMC板卡为了实现与主板上的各个其他功能部件连接,可以使用板对板连接器,也可以将该BMC板卡做成一个邮票孔PCB板,使得其可以直接焊接在主板上,具体如图2所示,展示了将模块化的BMC板卡做成邮票孔PCB板的结构示意图。
综上,本申请提供了一种BMC板卡,一方面,通过将BMC芯片12与为其提供支持的功能芯片11整体进行模块化,可以将其直接应用在各种类型的主板上,而无需像现有技术中每次设计开发新的主板时均要将所走线全部重新设计,从而避免了对BMC芯片12及其功能实现过程中必要的功能芯片11的主板走线的重复设计,降低了设计研发的工作量;另一方面,即使为了主板上硬件的走线方便,BMC芯片12从当前的连接线路来看并没有实现与待通信的其他功能部件的对应连接,控制模块13通过定义自身与待通信的其他功能部件的第一管脚输出方式,可以保证BMC芯片12的输出管脚与待通信的其他功能部件的接收管脚对应连接,从而在一定程度上缓解了主板硬件设计时的走线困难问题。
在上述实施例的基础上:
作为一种优选的实施例,PCB板上还包括连接器;连接器设置于控制模块13与各个其他功能部件之间,以使BMC芯片12通过控制模块13及连接器与各个其他功能部件连接。
本申请中,为了实现与主板上的各个其他功能部件的连接,该PCB板上还可以包括连接器,该连接器的一端与控制模块13连接,另一端与主板上的各个其他功能部件连接,从而为BMC与主板上各个其他功能部件的通信提供可靠的板对板连接。
作为一种优选的实施例,功能芯片11包括数据存储芯片、程序存储芯片及时钟芯片;
数据存储芯片用于存储BMC芯片12工作过程的数据并为BMC芯片12提供工作过程中所需的数据;
程序存储芯片用于存储BMC芯片12工作的运行程序,以便BMC工作时从程序存储芯片中加载运行程序;
时钟芯片用于提供BMC芯片12工作过程中的时钟。
本申请中,考虑到BMC芯片12需要实现基本的监控及管理功能,该功能芯片11可以包括数据存储芯片、程序存储芯片及时钟芯片,其中,数据存储芯片可以存储BMC芯片12工作过程的数据并为BMC芯片12提供工作过程中所需的数据,程序存储芯片可以存储BMC芯片12工作的运行程序,以便BMC工作时从程序存储芯片中加载运行程序,时钟芯片可以提供BMC芯片12工作过程中的时钟,以便在传输高速信号时满足BMC芯片12的信号传输要求。
当然,该功能芯片11也可以包括其他能够为BMC芯片12正常工作提供支持的芯片,本申请在此不作特别的限定。
作为一种优选的实施例,数据存储芯片为DDR芯片。
本申请中,该数据存储芯片可以为DDR(Double Data Rate,双倍速率)芯片,该DDR芯片作为双倍速率存储器,具有良好的数据传输性能且存储性能,可以可靠地实现本申请中的数据存储芯片的执行逻辑。
作为一种优选的实施例,程序存储芯片为Flash芯片。
本申请中,该程序存储芯片可以为Flash芯片,该Flash芯片同时结合了ROM和RAM的长处,不仅具备电子可擦除可编程的性能,还可以实现快速读取程序,使程序不会因为断电而丢失,可以可靠地实现本申请中的程序存储芯片的执行逻辑。
作为一种优选的实施例,控制模块13为CPLD。
本申请中,这里的控制模块13可以为CPLD,CPLD具有高速、可靠、易于开发编程可以容纳大量逻辑的优点,可以可靠实现本申请中的控制模块13的控制逻辑,当然,这里的控制模块13也可以为MCU,本申请在此不作特别的限定,能够实现控制模块13的执行逻辑即可。
此外,该BMC芯片12的JTAG接口可以与CPLD的JTAG接口对应连接,以实现测试的需要,本申请在此不作特别的限定;而且,BMC板卡可以从主板取电,在其内部的电源及时钟均正常之后,BMC芯片12开始启动,随后CPLD开始加载与实现本申请中提供的控制逻辑对应的程序,加载完成之后,BMC芯片12可以与主板上的各个其他功能部件可靠通信。
作为一种优选的实施例,控制模块13还用于接收任一个其他功能部件与BMC芯片12待通信时发送的第二待通信信息,根据待通信的其他功能部件与控制模块13自身的信号走线定义自身与BMC芯片12的第二管脚输出方式并对第二待通信信息进行透传,其中,第二管脚输出方式为使得待通信的其他功能部件的输出管脚与BMC芯片12的接收管脚对应连接的输出方式。
本申请中,考虑到各个其他功能部件也会需要与BMC芯片12进行通信以传输数据,于是该控制模块13还可以用于接收任一个其他功能部件与BMC芯片12待通信时发送的第二待通信信息,根据待通信的其他功能部件与控制模块13自身的信号走线定义自身与BMC芯片12的第二管脚输出方式并对第二待通信信息进行透传,其中,第二管脚输出方式为使得待通信的其他功能部件的输出管脚与BMC芯片12的接收管脚对应连接的输出方式。
需要说明的是,控制模块13还可以对其他功能部件与BMC芯片12之间传输的双向的通信信息先做解析,确定信号流向,再进行透传,比如,BMC芯片12对外的接口包括IO接口、I2C接口、UART接口、LPC接口、ESPI接口、RGMII接口,于是针对I2C接口的SDA信号,控制模块13可以对SDA传输线上的信号做解析,确定信号传输方向是从哪里到哪里,以确定信号流向。再如,控制模块13可以针对高速传输信号接口如RGMII接口做时序约束处理,以满足通讯信号传输的时序要求,本申请在此不作特别的限定,根据实际需求定义即可。
可见,通过上述对控制模块13的说明,可以准确可靠地保证BMC芯片12与各个其他功能部件之间及各个其他功能部件与BMC芯片之间的信息传输。
本发明还提供了一种存储控制器主板,包括如上述所述的BMC板卡。
对于本发明中提供的存储控制器主板的介绍请参照上述BMC板卡的实施例,此处不再赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其他实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (8)

1.一种BMC板卡,其特征在于,包括设置于主板上的PCB板和均设置于所述PCB板上的BMC芯片、为所述BMC芯片实现监控及管理功能提供支持的功能芯片及控制模块;
所述功能芯片与所述BMC芯片连接;
所述BMC芯片还通过所述控制模块与所述主板上的各个其他功能部件连接,用于与各个所述其他功能部件通信以实现所述监控及管理;
所述控制模块用于接收所述BMC芯片与任一个所述其他功能部件待通信时发送的第一待通信信息,根据待通信的其他功能部件与所述控制模块自身的信号走线定义自身与待通信的其他功能部件的第一管脚输出方式并对所述第一待通信信息进行透传,其中,所述第一管脚输出方式为使得所述BMC芯片的输出管脚与待通信的其他功能部件的接收管脚对应连接的输出方式。
2.如权利要求1所述的BMC板卡,其特征在于,所述PCB板上还包括连接器;所述连接器设置于所述控制模块与各个所述其他功能部件之间,以使所述BMC芯片通过所述控制模块及所述连接器与各个所述其他功能部件连接。
3.如权利要求1所述的BMC板卡,其特征在于,所述功能芯片包括数据存储芯片、程序存储芯片及时钟芯片;
所述数据存储芯片用于存储所述BMC芯片工作过程的数据并为所述BMC芯片提供工作过程中所需的数据;
所述程序存储芯片用于存储所述BMC芯片工作的运行程序,以便所述BMC工作时从所述程序存储芯片中加载所述运行程序;
所述时钟芯片用于提供所述BMC芯片工作过程中的时钟。
4.如权利要求3所述的BMC板卡,其特征在于,所述数据存储芯片为DDR芯片。
5.如权利要求3所述的BMC板卡,其特征在于,所述程序存储芯片为Flash芯片。
6.如权利要求1所述的BMC板卡,其特征在于,所述控制模块为CPLD。
7.如权利要求1至6任一项所述的BMC板卡,其特征在于,所述控制模块还用于接收任一个所述其他功能部件与所述BMC芯片待通信时发送的第二待通信信息,根据待通信的其他功能部件与所述控制模块自身的信号走线定义自身与所述BMC芯片的第二管脚输出方式并对所述第二待通信信息进行透传,其中,所述第二管脚输出方式为使得所述待通信的其他功能部件的输出管脚与所述BMC芯片的接收管脚对应连接的输出方式。
8.一种存储控制器主板,其特征在于,包括如权利要求1至7任一项所述的BMC板卡。
CN202210330039.4A 2022-03-31 2022-03-31 一种bmc板卡及存储控制器主板 Active CN114721478B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210330039.4A CN114721478B (zh) 2022-03-31 2022-03-31 一种bmc板卡及存储控制器主板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210330039.4A CN114721478B (zh) 2022-03-31 2022-03-31 一种bmc板卡及存储控制器主板

Publications (2)

Publication Number Publication Date
CN114721478A CN114721478A (zh) 2022-07-08
CN114721478B true CN114721478B (zh) 2023-05-23

Family

ID=82240252

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210330039.4A Active CN114721478B (zh) 2022-03-31 2022-03-31 一种bmc板卡及存储控制器主板

Country Status (1)

Country Link
CN (1) CN114721478B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN208188815U (zh) * 2018-05-31 2018-12-04 深圳优哲信息技术有限公司 Bmc模块化系统
CN109681456A (zh) * 2018-12-28 2019-04-26 郑州云海信息技术有限公司 一种风扇控制装置和方法
CN110764585A (zh) * 2019-09-12 2020-02-07 苏州浪潮智能科技有限公司 一种通用的独立bmc板卡
CN110985427A (zh) * 2019-11-29 2020-04-10 苏州浪潮智能科技有限公司 一种模块化风扇电路及控制方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11016924B2 (en) * 2018-03-01 2021-05-25 Samsung Electronics Co., Ltd. System and method for supporting multi-mode and/or multi-speed non-volatile memory (NVM) express (NVMe) over fabrics (NVMe-oF) devices

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN208188815U (zh) * 2018-05-31 2018-12-04 深圳优哲信息技术有限公司 Bmc模块化系统
CN109681456A (zh) * 2018-12-28 2019-04-26 郑州云海信息技术有限公司 一种风扇控制装置和方法
CN110764585A (zh) * 2019-09-12 2020-02-07 苏州浪潮智能科技有限公司 一种通用的独立bmc板卡
CN110985427A (zh) * 2019-11-29 2020-04-10 苏州浪潮智能科技有限公司 一种模块化风扇电路及控制方法

Also Published As

Publication number Publication date
CN114721478A (zh) 2022-07-08

Similar Documents

Publication Publication Date Title
CN109596974B (zh) 一种多层堆叠的3d-sip芯片测试方法
CN113127302B (zh) 一种板卡gpio的监控方法和装置
TW201535402A (zh) 具非揮發性類型記憶體模組的主記憶體之系統、方法及裝置,及其相關技術
CN112486305B (zh) 外接设备时序控制方法、计算机及其主板、主机
CN103376340A (zh) 一种转接板、多平台串行测试系统及方法
CN112463243A (zh) 基于边界扫描的在线级联加载固件系统及其方法
CN110188009B (zh) 一种fpga验证设备
CN113268386B (zh) 一种系统软件和鉴定级原理样机用调试系统
CN114721478B (zh) 一种bmc板卡及存储控制器主板
CN111290891B (zh) 计算机系统及测试计算机系统的方法
KR100755021B1 (ko) 메모리 모듈의 전자적 테스트 방법
CN213024374U (zh) 主控芯片与存储芯片兼容性的测试电路
CN209132718U (zh) 一种标准pcie子卡及ocp子卡的供电治具
CN220473935U (zh) 一种支持识别检测的pcie扩展系统
US20110258492A1 (en) Device for testing serial interface
CN211087224U (zh) 一种主板及计算机设备
CN100424643C (zh) 韧体加载装置
CN218273375U (zh) 基于ast2500的bmc管理模块及服务器系统
CN116028409B (zh) 转接卡、主板、计算机、数据传输方法、设备和介质
CN113064771B (zh) 一种i2c链路检查方法、系统、终端及存储介质
CN112599179B (zh) 一种并行的flash寿命测试装置
US20090296359A1 (en) Optimized Two-Socket/Four-Socket Server Architecture
CN214670578U (zh) 一种调整strapping pin信号初始值的装置
CN114924998B (zh) 内存信息读取装置及方法、计算设备主板、设备和介质
CN117290172A (zh) 一种高速总线验证板、系统及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant