CN114924998B - 内存信息读取装置及方法、计算设备主板、设备和介质 - Google Patents

内存信息读取装置及方法、计算设备主板、设备和介质 Download PDF

Info

Publication number
CN114924998B
CN114924998B CN202210652247.6A CN202210652247A CN114924998B CN 114924998 B CN114924998 B CN 114924998B CN 202210652247 A CN202210652247 A CN 202210652247A CN 114924998 B CN114924998 B CN 114924998B
Authority
CN
China
Prior art keywords
memory
module
processing module
computing device
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210652247.6A
Other languages
English (en)
Other versions
CN114924998A (zh
Inventor
邓其生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyland Technology Co Ltd
Original Assignee
Kyland Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyland Technology Co Ltd filed Critical Kyland Technology Co Ltd
Priority to CN202210652247.6A priority Critical patent/CN114924998B/zh
Publication of CN114924998A publication Critical patent/CN114924998A/zh
Application granted granted Critical
Publication of CN114924998B publication Critical patent/CN114924998B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0877Cache access modes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本申请实施例涉及计算机技术领域,且涉及一种计算设备主板的内存信息读取装置及方法、计算设备主板、计算设备和存储介质。其中,计算设备主板的内存信息读取装置包括依次连接的管理网络模块、基板管理控制器和处理模块,在计算设备待机模式下,所述处理模块用于访问所述内存的SPD以获取所述内存的模组存在的串行检测信息;所述基板管理控制器用于将所述处理模块获取的所述内存的模组存在的串行检测信息通过所述管理网络模块输出。本申请实施例可在服务器待机状态下远程读取内存信息,快速高效地进行内存侦测,提高效率、节省时间和能耗。

Description

内存信息读取装置及方法、计算设备主板、设备和介质
技术领域
本发明涉及计算机技术领域,尤其涉及内存信息读取装置及方法、计算设备主板、设备和介质。
背景技术
在进行计算机网络服务和管理的过程中,在有些情况下需要查看计算设备主板的内存信息。以服务器为例,随着服务器的升级换代,大部分的终端客户都会采用集体管理服务器或者租用服务器的方式。根据不同的终端客户应用需求,会针对服务器选择不同配置的内存需求。远程终端需要快速高效地查看服务器内存信息。但是服务器内存信息需要待开机后才能进行读取,服务器无法在待机状态下进行内存侦测管理。通常情况下服务器开机需要2分钟以上的时间。当一个终端调用一个远程机房中的服务器的时候,需要查看当前服务器内存是否满足自己应用需求。服务器在很多情况下是待机状态,内存信息需要服务器开机后才能进行查看。因此这种内存侦测的方式效率低,大大浪费时间,浪费能耗。
发明内容
鉴于现有技术的以上问题,本申请实施例提供一种内存信息读取装置及方法、计算设备主板、设备和介质,可在服务器待机状态下远程读取内存信息,快速高效地进行内存侦测,提高效率、节省时间和能耗。
为达到上述目的,本申请第一方面提供了一种计算设备主板的内存信息读取装置,其特征在于,包括依次连接的管理网络模块、基板管理控制器和处理模块,
在计算设备待机模式下,所述处理模块用于访问所述内存的SPD以获取所述内存的模组存在的串行检测信息;
所述基板管理控制器用于将所述处理模块获取的所述内存的模组存在的串行检测信息通过所述管理网络模块输出。
作为第一方面的一种可能的实现方式,所述处理模块还连接所述内存的在位信号端,还用于根据所述在位信号确定所述内存是否在位。
作为第一方面的一种可能的实现方式,上述装置还包括至少以下之一:
所述处理模块还连接报警模块,用于根据所述模组存在的串行检测信息确定所述内存异常时,通过所述报警模块报警;
所述处理模块还用于确定所述内存异常时输出电源控制信号,所述电源控制信号用于控制电源模块不向计算设备主板的第二部分供电,所述计算设备主板的第二部分包括计算机设备主板上所述内存信息读取装置以及所述内存的SPD以外的部分。
本申请第二方面提供了一种计算设备主板,包括内存、中央处理器、上述第一方面所述的用于计算设备主板的内存信息读取装置,
所述中央处理器与所述内存连接;
所述中央处理器与所述内存信息读取装置的处理模块、基板管理控制器分别连接。
作为第二方面的一种可能的实现方式,所述主板还包括:
电源模块,与所述内存信息读取装置的处理模块连接。
本申请第三方面提供了一种计算设备主板的内存信息读取方法,其特征在于,所述计算设备处于待机模式时,包括:
处理模块从所述内存的SPD获取所述内存的模组存在的串行检测信息;
基板管理控制器将所述处理模块获取的所述内存的模组存在的串行检测信息通过管理网络模块输出。
作为第三方面的一种可能的实现方式,所述方法还包括:
所述处理模块获取所述内存的在位信号;
所述处理模块从所述内存的SPD获取所述内存的模组存在的串行检测信息,包括:所述处理模块从所述在位信号表示在位的内存的SPD获取所述内存的模组存在的串行检测信息。
作为第三方面的一种可能的实现方式,所述处理模块根据所述模组存在的串行检测信息确定所述内存异常时,还包括至少以下之一:
所述处理模块输出内存异常状态的报警信号;
所述处理模块输出电源控制信号,所述电源控制信号用于控制电源模块不向计算设备主板的第二部分供电,所述计算设备主板的第二部分包括计算机设备主板上所述内存信息读取装置以及所述内存的SPD以外的部分。
作为第三方面的一种可能的实现方式,所述方法还包括:
所述基板管理控制器将所述处理模块获取的所述内存的模组存在的串行检测信息通过所述管理网络模块输出前,所述基板管理控制器通过所述管理网络模块收到内存信息读取请求。
作为第三方面的一种可能的实现方式,所述方法还包括:
所述计算设备处于工作模式时,中央处理器从所述处理模块获取所述处理模块所获取的内存的模组存在的串行检测信息。
本申请第四方面提供了一种服务器,包括上述第二方面任一所述的计算设备主板。
本申请第五方面提供了一种计算设备,包括:
通信接口;
至少一个处理器,其与所述通信接口连接;以及
至少一个存储器,其与所述处理器连接并存储有程序指令,所述程序指令当被所述至少一个处理器执行时使得所述至少一个处理器执行上述第一方面任一所述的方法。
本申请第六方面提供了一种计算机可读存储介质,其上存储有程序指令,所述程序指令当被计算机执行时使得所述计算机执行上述第一方面任一所述的方法。
本发明的这些和其它方面在以下(多个)实施例的描述中会更加简明易懂。
附图说明
以下参照附图来进一步说明本发明的各个特征和各个特征之间的联系。附图均为示例性的,一些特征并不以实际比例示出,并且一些附图中可能省略了本申请所涉及领域的惯常的且对于本申请非必要的特征,或是额外示出了对于本申请非必要的特征,附图所示的各个特征的组合并不用以限制本申请。另外,在本说明书全文中,相同的附图标记所指代的内容也是相同的。具体的附图说明如下:
图1为现有技术的计算设备主板的内存信息读取装置的示意图;
图2为本申请实施例提供的计算设备主板的内存信息读取装置的一实施例的示意图;
图3为本申请实施例提供的计算设备主板的内存信息读取装置的一实施例的部件结构框图;
图4为本申请实施例提供的计算设备主板的内存信息读取方法的一实施例的示意图;
图5为本申请实施例提供的计算设备的示意图。
具体实施方式
说明书和权利要求书中的词语“第一、第二、第三等”或模块A、模块B、模块C等类似用语,仅用于区别类似的对象,不代表针对对象的特定排序,可以理解地,在允许的情况下可以互换特定的顺序或先后次序,以使这里描述的本申请实施例能够以除了在这里图示或描述的以外的顺序实施。
在以下的描述中,所涉及的表示步骤的标号,如S110、S120……等,并不表示一定会按此步骤执行,在允许的情况下可以互换前后步骤的顺序,或同时执行。
说明书和权利要求书中使用的术语“包括”不应解释为限制于其后列出的内容;它不排除其它的元件或步骤。因此,其应当诠释为指定所提到的所述特征、整体、步骤或部件的存在,但并不排除存在或添加一个或更多其它特征、整体、步骤或部件及其组群。因此,表述“包括装置A和B的设备”不应局限为仅由部件A和B组成的设备。
本说明书中提到的“一个实施例”或“实施例”意味着与该实施例结合描述的特定特征、结构或特性包括在本发明的至少一个实施例中。因此,在本说明书各处出现的用语“在一个实施例中”或“在实施例中”并不一定都指同一实施例,但可以指同一实施例。此外,在一个或多个实施例中,能够以任何适当的方式组合各特定特征、结构或特性,如从本公开对本领域的普通技术人员显而易见的那样。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。如有不一致,以本说明书中所说明的含义或者根据本说明书中记载的内容得出的含义为准。另外,本文中所使用的术语只是为了描述本申请实施例的目的,不是旨在限制本申请。为了准确地对本申请中的技术内容进行叙述,以及为了准确地理解本发明,在对具体实施方式进行说明之前先对本说明书中所使用的术语给出如下的解释说明或定义:
1)现场可编程门阵列(FPGA,Field Programmable Gate Array):FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输入输出模块IOB(Input Output Block)和内部连线(Interconnect)三个部分。FPGA器件属于专用集成电路中的一种半定制电路,是可编程的逻辑列阵,能够有效的解决原有的器件门电路数较少的问题。FPGA的基本结构包括可编程输入输出单元,可配置逻辑块,数字时钟管理模块,嵌入式块随机存取存储器(RAM,RandomAccess Memory),布线资源,内嵌专用硬核,底层内嵌功能单元。由于FPGA具有布线资源丰富,可重复编程和集成度高,投资较低的特点,在数字电路设计领域得到了广泛的应用。
2)串行检测(SPD,Serial Presence Detect):是对内存插槽中的存储模组存在的信息检查。习惯上将存储模组存在的串行检测的存储芯片称为SPD。该SPD存储芯片存储了内存的厂商,型号,容量,温度,电压,位宽,行地址、列地址数量等信息。
3)基板管理控制器(BMC,Baseboard Management Controller):它是嵌入在计算机(通常是服务器)主板上的专用微控制器。BMC负责管理系统管理软件和平台硬件之间的接口。它可以在机器未开机的状态下,对机器进行固件升级、查看机器设备、等一些操作。
4)I2C总线(Inter-Intergrated Circuit,集成电路总线):一种简单、双向二线制同步串行总线。它只需要两根线即可在连接于总线上的器件之间传送信息。
下面先对现有的方法进行介绍,然后再对本申请的技术方案进行详细介绍。
在进行计算机网络服务和管理的过程中,在有些情况下需要查看计算设备主板的内存信息。例如随着服务器的升级换代,大部分的终端客户都会采用集体管理服务器或者租用服务器的方式,根据不同的终端客户应用需求会选择不同配置的内存需求。远程终端需要快速高效地查看服务器内存信息。但是服务器内存信息需要待开机后才能进行读取,服务器无法在待机状态下进行内存侦测管理。
图1为现有技术的计算设备主板的内存信息读取装置的示意图。如图1所示,在待机区域内的部件包括基板管理控制器BMC、现场可编程门阵列FPGA和管理网络芯片。这些部件在待机状态下全部有电。现有技术的计算设备主板的内存信息读取过程如下:
1)远程终端通过网线连接到网络管理芯片,再通过网络管理芯片连接BMC上。此时服务器处于待机状态,不能读取内存相关信息。
2)远程终端需要发出开机指令,指示服务器开机。服务器开机后,CPU处理单元通过I2C总线1'读取内存模组中的模组存在的串行检测SPD信息。
3)CPU处理单元通过互联总线把内存的SPD信息发给BMC。
4)BMC处理之后通过管理网络芯片转换网络协议,把内存的SPD信息发给远程终端。
现有技术存在着以下的缺陷:通常情况下服务器开机需要2分钟以上的时间。当一个终端调用一个远程机房中的服务器的时候,需要查看当前服务器内存是否满足自己应用需求。但是,内存信息需要服务器开机后才能进行查看。服务器在很多情况下是待机状态,因此这种内存侦测的方式效率低,大大浪费时间,浪费能耗。
基于上述现有技术所存在的技术问题,本申请提供了一种计算设备主板的内存信息读取装置。在计算设备待机状态下,布置于计算设备主板上的处理模块可读取内存的模组存在的串行检测信息并保存到寄存器中,基板管理控制器从寄存器读取内存的模组存在的串行检测信息并通过所述管理网络模块输出,发送给远程终端。远程终端可在计算设备待机状态下查看到计算设备的内存信息。采用本申请提供的内存信息读取方法,不需要计算设备开机,可在待机状态下进行内存侦测管理,从而解决了现有技术中计算设备开机后才能查看内存信息而导致内存侦测的效率低、浪费时间和能耗的问题。
图2为本申请实施例提供的计算设备主板的内存信息读取装置的一实施例的示意图。如图2所示,该内存信息读取装置包括依次连接的管理网络模块100、基板管理控制器200和处理模块300;
在计算设备待机模式下,所述处理模块300用于访问所述内存的SPD以获取所述内存的模组存在的串行检测信息;
所述基板管理控制器200用于将所述处理模块300获取的所述内存的模组存在的串行检测信息通过所述管理网络模块100输出。
其中,计算设备可以是服务器、计算机、工控机等。处理模块可以是现场可编程门阵列FPGA、可编程阵列逻辑(PAL,Programmable Array Logic)、通用阵列逻辑(GAL,Generic Array Logic)等可编程器件。
以服务器为例,可采用现场可编程门阵列FPGA作为服务器主板中的处理模块,采用管理网卡芯片作为管理网络模块。图3为本申请实施例提供的计算设备主板的内存信息读取装置的一实施例的部件结构框图。图3中各部件的功能如下:
CPU处理单元:中央处理器,是整个服务器的大脑。
FPGA:用于侦测电源信号,处理信号,同时输出控制信号。
BMC:用于实现对服务器的整机监测和管理。
内存模组:是使得CPU可通过内存互联总线寻址,并进行读写操作的部件。
SPD:通过图3中的I2C串行接口的对内存插槽中的内存模组存在的信息检查。SPD是一个存储芯片。存储芯片存储了内存的厂商,型号,容量,温度,电压,位宽,行地址、列地址数量等信息。
管理网卡芯片:将服务器的一些管理信号转换为网络信号。
电源芯片:或称电源管理芯片,可用于管理电能的变换、分配、检测等,本申请中可以实现电源模块的电力分配,例如实现给服务器中除了待机状态下的设备外的其他设备供电或不供电。电源芯片可以位于电源模块内部,也可以位于主板上。
远程终端:为通过网络远程访问服务器的远端设备,例如可以是笔记本、台式机、平板、智能移动终端等。
图3中各部件的连接方式如下:
CPU处理单元和内存模组通过内存互联总线连接,CPU可通过内存互联总线寻址,并进行读写操作。
CPU和BMC通过互联总线连接,CPU相关信息可以通过这个总线发给BMC进行监测。
BMC和管理网路芯片连接,服务器的管理数据通过这个总线发给管理网络芯片进行协议转换,将管理信号转换为网络信号。
BMC和FPGA通过I2C总线3连接。具体地,BMC和FPGA通过I2C总线3连接到FPGA内部的寄存器二。BMC和FPGA的管理信号通过该总线进行通讯。
FPGA和内存上的SPD通过I2C总线1连接,FPGA可以通过这个总线去读取SPD信息。
FPGA和内存模组通过物理地址总线相连接,通过该总线获取内存模组在位信号。
CPU和FPGA通过I2C总线2连接。具体地,CPU和FPGA通过I2C总线2连接到FPGA内部的寄存器一。CPU可以通过这个总线去读取FPGA中的信息。
远程终端通过网线接到服务器的2个RJ45上,通过网络协议进行对服务器的访问。
参见图3,本申请实施例的内存信息读取流程可包括以下步骤:
步骤1)现场可编程门阵列FPGA通过I2C总线1读取内存的模组存在的串行检测信息(SPD信息),并将内存的模组存在的串行检测信息保存到寄存器二中;
步骤2)响应远程终端的内存信息读取请求,基板管理控制器通过I2C总线3从寄存器二读取内存的模组存在的串行检测信息,并将内存的模组存在的串行检测信息发送给所述远程终端。
参见图2及图3,在待机区域内的部件包括BMC、FPGA、管理网络芯片、内存模组中的SPD。这些部件在待机状态下全部有电,由待机电源为上述部件供电。在图3中的示例中,通过I2C总线1将FPGA与SPD相连接;通过I2C总线3将FPGA内部的寄存器二与BMC相连接。本申请实施例一个示例性的执行过程如下:
1)远程终端通过网线连接到网络管理芯片,再通过网络管理芯片连接BMC上。此时服务器处于待机状态。
2)在服务器待机状态下,FPGA通过I2C总线1去读取内存模组内SPD信息(内存的模组存在的串行检测信息)。在服务器待机状态下由待机电源为SPD供电。FPGA读取SPD信息后,保存到寄存器二。在后续步骤中,BMC可从寄存器二中读取SPD信息。
3)响应于远程终端通过管理网络芯片向BMC发起内存信息读取请求,BMC通过I2C总线3从寄存器二中读取内存在位信息和SPD信息,再将内存在位信息和SPD信息发送给远程终端。
本申请实施例可在服务器待机状态下远程读取内存信息,读取内存信息的操作不必等到服务器开机之后才能执行,从而可以快速高效地进行内存侦测,提高效率、节省时间和能耗。
在现有技术的方案中,内存信息需要服务器开机后才能进行查看。参见图1,现有技术中只能通过CPU处理单元把内存的SPD信息发给BMC,再通过BMC发送给远程终端。CPU处理单元只能在服务器开机后才能通过总线去读取SPD信息。服务器处于待机状态,不能读取内存相关信息。相比之下,本申请实施例可在计算设备待机模式下利用处理模块获取内存的SPD信息,再通过BMC将SPD信息发送给远程终端。参见图3,可采用FPGA作为主板中的处理模块。FPGA和内存上的SPD通过I2C总线1连接,FPGA可以通过这个总线去读取SPD信息。
综上,本申请实施例与现有技术的不同之处在于:现有技术的方案中CPU处理单元在服务器开机后通过总线去读取SPD信息;本申请实施例可利用FPGA在计算设备待机模式下通过总线去读取SPD信息。通常情况下服务器开机需要2分钟以上的时间。在现有技术中,内存信息需要服务器开机后才能进行查看。服务器在很多情况下是待机状态,因此现有技术的内存侦测的方式效率低,大大浪费时间,浪费能耗。相比之下,采用本申请提供的内存信息读取方法,不需要计算设备开机,可在服务器待机状态下远程读取内存信息,从而可以快速高效地进行内存侦测,提高效率、节省时间和能耗。与现有技术的方案相比,本申请实施例具有显著的有益效果。
在一种实施方式中,所述处理模块还连接所述内存的在位信号端,还用于根据所述在位信号确定所述内存是否在位。
仍以服务器为例,参见图2和图3,在服务器待机状态下,现场可编程门阵列FPGA通过内存模组在位信号获取内存在位信息,并将所述内存在位信息保存到寄存器二中。在上述步骤1)中FPGA将读取的SPD信息也保存到寄存器二中。基板管理控制器BMC通过I2C总线3从所述寄存器二读取内存在位信息和SPD信息,并将内存在位信息和SPD信息发送给所述远程终端。
本申请实施例中,将现场可编程门阵列FPGA与内存模组相连接,利用FPGA读取内存信息并保存到FPGA内部的寄存器二中。远程终端发出内存信息读取请求时,基板管理控制器BMC从寄存器二中读取内存信息并发送给远程终端。
参见图3,在服务器待机状态下,FPGA通过模组在位信号1-4,判断内存是否在位,获取内存在位信息。内存在位信息包括哪些内存模组处理在位状态,哪些内存模组没有在位。其中,内存在位状态是指该内存模组物理安装在内存槽位上。内存模组不在位时对应信号为高电平;内存模组在位时,内存模组通过接地的方式通知FPGA其在位的状态。FPGA获取到内存在位信息之后,将内存在位信息保存到寄存器二中。在后续步骤中,BMC可从寄存器二中读取内存在位信息。
在一种实施方式中,上述装置还包括至少以下之一:
所述处理模块还连接报警模块,用于根据所述模组存在的串行检测信息确定所述内存异常时,通过所述报警模块报警;
所述处理模块还用于确定所述内存异常时输出电源控制信号,所述电源控制信号用于控制电源模块不向计算设备主板的第二部分供电,所述计算设备主板的第二部分包括计算机设备主板上所述内存信息读取装置以及所述内存的SPD以外的部分。
参见图3,现场可编程门阵列FPGA可根据SPD信息判断内存状态是否异常;在判断所述内存状态为异常的情况下,通过所述报警模块报警,向内存状态指示设备发送异常指示信号。
SPD信息包含了内存的厂商、型号、容量、温度、电压、位宽、行地址、列地址数量等信息。FPGA可根据SPD信息判断内存状态是否异常。例如,内存电压的正常值是1.2V。若内存的电压值与正常值的差值大小超过了正常值的10%,可判断内存状态异常。再如,内存温度范围是-10度到90度,若内存的温度不在该范围之内,可判断内存状态异常。
内存状态指示设备可包括LED灯和蜂鸣器中的至少一种。在判断内存状态为异常的情况下,可触发报警,向内存状态指示设备发送异常指示信号。参见图3,当FPGA读取内存的SPD的电压或者温度异常时,可向指示内存状态的LED(发光二极管,Light-EmittingDiode)灯发送点灯信号。内存信息异常时可通过FPGA的管脚去点LED灯。在一个示例中,在内存状态正常的情况下LED灯是不亮的,在内存状态异常的情况下LED灯亮红色。或者,也可以向蜂鸣器发送异常指示信号,指示蜂鸣器发出警示声音,通知维护人员检查设备故障。
在一种实施方式中,现场可编程门阵列FPGA可根据SPD信息判断内存状态是否异常,还包括:在判断所述内存状态为异常的情况下,根据所述内存在位信息和所述内存的模组存在的串行检测信息,判断异常状态对应的内存槽位。
参见图3,由于模组在位信号可以和SPD绑定,在判断内存状态为异常的情况下,FPGA可以快速定位具体哪个槽位出现了问题。图3中仅示例性地画了4个内存模组。本申请实施例中对于内存模组的数量不做限定。在实际应用中内存模组的数量可以增加。在一个示例中,可根据SPD的地址0xA0-0xA6,判断异常状态对应的内存槽位。
另外,FPGA在判断内存状态异常以及异常状态对应的内存槽位之后,还可以将上述判断的信息作为内存故障信息保存到寄存器二中。BMC可通过I2C总线3从寄存器二中读取内存故障信息。响应于远程终端通过管理网络芯片向BMC发起内存信息读取请求,BMC可将内存故障信息发送给远程终端。
在一种实施方式中,在判断所述内存状态为异常的情况下,利用电源控制信号控制除待机电源之外的其他主板电源处于关闭状态。参见图3,所述待机电源是在服务器待机状态下为待机区域内的部件供电的电源,在一种实施方式中,待机电源可以是由电源芯片对电源模块的电力进行分配所分配出的待机电源,在另一种实施方式中,待机电源也可以是独立于该电源模块的另一电源。待机区域内的部件可包括现场可编程门阵列FPGA、基板管理控制器供电的电源BMC、管理网络芯片以及内存的SPD。上述待机区域即计算设备主板的第一部分。计算设备主板的第二部分包括主板上除上述第一部分之外的其它部件。FPGA在确定内存异常时控制电源模块不向计算设备主板的第二部分供电。具体地,可采用电源芯片对电源模块的电力进行分配,FPGA通过电源控制信号去控制电源芯片,由电源芯片实现禁止主板上除待机电源之外的其他电源工作(例如电源芯片不向计算设备主板的第二部分分配电源模块的电力),以防止发生不必要的风险。
在一种实施方式中,现场可编程门阵列FPGA还将SPD信息保存到寄存器一中。在计算设备开机后,中央处理器通过I2C总线2从所述寄存器一读取SPD信息。
如前述,在步骤1)中,在计算设备待机状态下,FPGA通过I2C总线1去读取内存模组内SPD信息。FPGA在读取SPD信息后,可同时将SPD信息保存到寄存器一和寄存器二。在步骤2)中,BMC从寄存器二中读取SPD信息。
在图3中的示例中,通过I2C总线2将CPU处理单元与FPGA内部的寄存器一相连接。当远程终端确认内存信息后,可发起服务器开机指令。在服务器开机后,CPU处理单元可通过I2C总线2去读取FPGA内部的寄存器一,得到内存的SPD信息。
参见图2和图3,本申请另一方面提供了一种计算设备主板,包括内存、中央处理器、上述用于计算设备主板的内存信息读取装置,
所述中央处理器与所述内存连接;
所述中央处理器与所述内存信息读取装置的处理模块、基板管理控制器分别连接。
在一种实施方式中,所述主板还包括:
电源模块,与所述内存信息读取装置的处理模块连接。
关于计算设备主板的有益效果或解决的技术问题,可以参见上述计算设备主板的内存信息读取装置中的描述,或者参见发明内容中的描述,此处不再一一赘述。
本申请又一方面提供了一种服务器,包括上述任一项所述的计算设备主板。关于服务器的有益效果或解决的技术问题,可以参见上述计算设备主板以及计算设备主板的内存信息读取装置中的描述,或者参见发明内容中的描述,此处不再一一赘述。
如图4所示,本申请还提供了相应的一种计算设备主板的内存信息读取方法的实施例,关于该方法的有益效果或解决的技术问题,可以参见与方法对应的装置中的描述,或者参见发明内容中的描述,此处不再一一赘述。
在该计算设备主板的内存信息读取方法的实施例中,该方法包括:
步骤S410,所述计算设备处于待机模式时,处理模块从所述内存的SPD获取所述内存的模组存在的串行检测信息;
步骤S420,基板管理控制器将所述处理模块获取的所述内存的模组存在的串行检测信息通过管理网络模块输出。
在一种实施方式中,所述方法还包括:
所述处理模块获取所述内存的在位信号;
所述处理模块从所述内存的SPD获取所述内存的模组存在的串行检测信息,包括:所述处理模块从所述在位信号表示在位的内存的SPD获取所述内存的模组存在的串行检测信息。
内存在位状态是指该内存模组物理安装在内存槽位上。处理模块可以根据在位信号判断哪些内存槽位上安装了内存模组,可针对安装了内存模组的内存槽位获取内存的模组存在的串行检测信息。
在一种实施方式中,所述处理模块根据所述模组存在的串行检测信息确定所述内存异常时,还包括至少以下之一:
所述处理模块输出内存异常状态的报警信号;
所述处理模块输出电源控制信号,所述电源控制信号用于控制电源模块不向计算设备主板的第二部分供电,所述计算设备主板的第二部分包括计算机设备主板上所述内存信息读取装置以及所述内存的SPD以外的部分。
在一种实施方式中,所述方法还包括:
所述基板管理控制器将所述处理模块获取的所述内存的模组存在的串行检测信息通过所述管理网络模块输出前,所述基板管理控制器通过所述管理网络模块收到内存信息读取请求。
在一种实施方式中,所述方法还包括:
所述计算设备处于工作模式时,中央处理器从所述处理模块获取所述处理模块所获取的内存的模组存在的串行检测信息。
图5是本申请实施例提供的一种计算设备900的结构性示意性图。该计算设备900包括:处理器910、存储器920、通信接口930。
应理解,图5中所示的计算设备900中的通信接口930可以用于与其他设备之间进行通信。
其中,该处理器910可以与存储器920连接。该存储器920可以用于存储该程序代码和数据。因此,该存储器920可以是处理器910内部的存储单元,也可以是与处理器910独立的外部存储单元,还可以是包括处理器910内部的存储单元和与处理器910独立的外部存储单元的部件。
可选的,计算设备900还可以包括总线。其中,存储器920、通信接口930可以通过总线与处理器910连接。总线可以是外设部件互连标准(Peripheral ComponentInterconnect,PCI)总线或扩展工业标准结构(Extended Industry StandardArchitecture,EISA)总线等。所述总线可以分为地址总线、数据总线、控制总线等。
应理解,在本申请实施例中,该处理器910可以采用中央处理单元(centralprocessing unit,CPU)。该处理器还可以是其它通用处理器、数字信号处理器(digitalsignal processor,DSP)、专用集成电路(Application specific integrated circuit,ASIC)、现成可编程门矩阵(field programmable gate Array,FPGA)或者其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。或者该处理器910采用一个或多个集成电路,用于执行相关程序,以实现本申请实施例所提供的技术方案。
该存储器920可以包括只读存储器和随机存取存储器,并向处理器910提供指令和数据。处理器910的一部分还可以包括非易失性随机存取存储器。例如,处理器910还可以存储设备类型的信息。
在计算设备900运行时,所述处理器910执行所述存储器920中的计算机执行指令执行上述方法的操作步骤。
应理解,根据本申请实施例的计算设备900可以对应于执行根据本申请各实施例的方法中的相应主体,并且计算设备900中的各个模块的上述和其它操作和/或功能分别为了实现本实施例各方法的相应流程,为了简洁,在此不再赘述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本申请实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时用于执行一种多样化问题生成方法,该方法包括上述各个实施例所描述的方案中的至少之一。
本申请实施例的计算机存储介质,可以采用一个或多个计算机可读的介质的任意组合。计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质例如可以是,但不限于,电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本文件中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
计算机可读的信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读的信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括、但不限于无线、电线、光缆、RF等等,或者上述的任意合适的组合。
可以以一种或多种程序设计语言或其组合来编写用于执行本申请操作的计算机程序代码,所述程序设计语言包括面向对象的程序设计语言—诸如Java、Smalltalk、C++,还包括常规的过程式程序设计语言—诸如“C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络,包括局域网(LAN)或广域网(WAN),连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
注意,上述仅为本申请的较佳实施例及所运用的技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本申请进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明的构思的情况下,还可以包括更多其他等效实施例,均属于本发明的保护范畴。

Claims (10)

1.一种计算设备主板的内存信息读取装置,其特征在于,包括依次连接的管理网络模块、基板管理控制器和处理模块,
在计算设备待机模式下,所述处理模块用于访问所述内存的SPD以获取所述内存的模组存在的串行检测信息;
所述基板管理控制器用于将所述处理模块获取的所述内存的模组存在的串行检测信息通过所述管理网络模块输出;
其中,在所述计算设备待机模式下,由待机电源为所述处理模块、所述基板管理控制器、所述管理网络模块和所述内存的SPD供电。
2.根据权利要求1所述的装置,其特征在于,所述处理模块还连接所述内存的在位信号端,还用于根据所述在位信号确定所述内存是否在位。
3.根据权利要求1或2所述的装置,其特征在于,还包括至少以下之一:
所述处理模块还连接报警模块,用于根据所述模组存在的串行检测信息确定所述内存异常时,通过所述报警模块报警;
所述处理模块还用于确定所述内存异常时输出电源控制信号,所述电源控制信号用于控制电源模块不向计算设备主板的第二部分供电,所述计算设备主板的第二部分包括计算机设备主板上所述内存信息读取装置以及所述内存的SPD以外的部分。
4.一种计算设备主板,其特征在于,包括内存、中央处理器、权利要求1至3所述的用于计算设备主板的内存信息读取装置,
所述中央处理器与所述内存连接;
所述中央处理器与所述内存信息读取装置的处理模块、基板管理控制器分别连接。
5.根据权利要求4所述的主板,其特征在于,所述主板还包括:
电源模块,与所述内存信息读取装置的处理模块连接。
6.一种计算设备主板的内存信息读取方法,其特征在于,所述计算设备处于待机模式时,包括:
处理模块从所述内存的SPD获取所述内存的模组存在的串行检测信息;
基板管理控制器将所述处理模块获取的所述内存的模组存在的串行检测信息通过管理网络模块输出;
其中,在所述计算设备待机模式下,由待机电源为所述处理模块、所述基板管理控制器、所述管理网络模块和所述内存的SPD供电。
7.根据权利要求6所述的方法,其特征在于,所述方法还包括:
所述处理模块获取所述内存的在位信号;
所述处理模块从所述内存的SPD获取所述内存的模组存在的串行检测信息,包括:所述处理模块从所述在位信号表示在位的内存的SPD获取所述内存的模组存在的串行检测信息。
8.根据权利要求6或7所述的方法,其特征在于,所述处理模块根据所述模组存在的串行检测信息确定所述内存异常时,还包括至少以下之一:
所述处理模块输出内存异常状态的报警信号;
所述处理模块输出电源控制信号,所述电源控制信号用于控制电源模块不向计算设备主板的第二部分供电,所述计算设备主板的第二部分包括计算机设备主板上所述内存信息读取装置以及所述内存的SPD以外的部分。
9.根据权利要求6或7所述的方法,其特征在于,所述方法还包括:
所述基板管理控制器将所述处理模块获取的所述内存的模组存在的串行检测信息通过所述管理网络模块输出前,所述基板管理控制器通过所述管理网络模块收到内存信息读取请求。
10.根据权利要求6或7所述的方法,其特征在于,所述方法还包括:
所述计算设备处于工作模式时,中央处理器从所述处理模块获取所述处理模块所获取的内存的模组存在的串行检测信息。
CN202210652247.6A 2022-06-09 2022-06-09 内存信息读取装置及方法、计算设备主板、设备和介质 Active CN114924998B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210652247.6A CN114924998B (zh) 2022-06-09 2022-06-09 内存信息读取装置及方法、计算设备主板、设备和介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210652247.6A CN114924998B (zh) 2022-06-09 2022-06-09 内存信息读取装置及方法、计算设备主板、设备和介质

Publications (2)

Publication Number Publication Date
CN114924998A CN114924998A (zh) 2022-08-19
CN114924998B true CN114924998B (zh) 2023-05-23

Family

ID=82813114

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210652247.6A Active CN114924998B (zh) 2022-06-09 2022-06-09 内存信息读取装置及方法、计算设备主板、设备和介质

Country Status (1)

Country Link
CN (1) CN114924998B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1967447A (zh) * 2004-09-10 2007-05-23 富士通株式会社 信息处理设备及电源控制方法
CN111949465A (zh) * 2020-09-02 2020-11-17 苏州浪潮智能科技有限公司 一种内存温度读取方法及系统
CN113468189A (zh) * 2020-03-30 2021-10-01 华为技术有限公司 设备信息管理方法、装置及系统
CN113868051A (zh) * 2021-09-18 2021-12-31 苏州浪潮智能科技有限公司 一种PCIe故障检测装置、方法、设备和存储介质

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7539882B2 (en) * 2005-05-30 2009-05-26 Rambus Inc. Self-powered devices and methods
CN104850485A (zh) * 2015-05-25 2015-08-19 深圳国鑫恒宇技术有限公司 一种基于bmc远程诊断服务器开机故障的方法及系统
CN106055438B (zh) * 2016-05-27 2019-12-03 深圳市同泰怡信息技术有限公司 一种快速定位主板上内存条异常的方法及系统
CN107368385A (zh) * 2017-07-26 2017-11-21 郑州云海信息技术有限公司 一种基于bmc控制的可扩展的多内存故障快速定位的方法及系统
CN111198795A (zh) * 2019-12-23 2020-05-26 曙光信息产业股份有限公司 基板控制器获取内存温度的方法以及装置
CN111813731B (zh) * 2020-06-11 2022-10-25 中国长城科技集团股份有限公司 一种内存信息的读取方法、装置、服务器及介质
CN112506745B (zh) * 2020-12-11 2024-02-09 浪潮电子信息产业股份有限公司 内存温度读取方法、装置及计算机可读存储介质
CN112667483B (zh) * 2021-01-04 2023-03-28 上海兆芯集成电路有限公司 用于服务器主板的内存信息读取装置、方法及服务器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1967447A (zh) * 2004-09-10 2007-05-23 富士通株式会社 信息处理设备及电源控制方法
CN113468189A (zh) * 2020-03-30 2021-10-01 华为技术有限公司 设备信息管理方法、装置及系统
CN111949465A (zh) * 2020-09-02 2020-11-17 苏州浪潮智能科技有限公司 一种内存温度读取方法及系统
CN113868051A (zh) * 2021-09-18 2021-12-31 苏州浪潮智能科技有限公司 一种PCIe故障检测装置、方法、设备和存储介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
赵静 ,陈家胜.利用SPD实现嵌入式系统中内存的自动识别和配置.《电子技术应用》.2004,(第2期),4-5. *

Also Published As

Publication number Publication date
CN114924998A (zh) 2022-08-19

Similar Documents

Publication Publication Date Title
US9680712B2 (en) Hardware management and control of computer components through physical layout diagrams
CN103473167B (zh) 服务器的故障显示方法及装置
US7356431B2 (en) Method for testing an input/output functional board
US9367510B2 (en) Backplane controller for handling two SES sidebands using one SMBUS controller and handler controls blinking of LEDs of drives installed on backplane
US7908407B1 (en) Method, computer-readable storage media, and integrated circuit for providing enclosure management services utilizing multiple interfaces and protocols
US8286009B2 (en) Computer including a carrier board and methods of assembly
CN101494564B (zh) 一种电源监控装置及单板热备份的实现方法
US10853213B2 (en) Validation of installation of removeable computer hardware components
CN105095142A (zh) 控制扩展卡的系统及方法
US9507744B2 (en) Handling two SGPIO channels using single SGPIO decoder on a backplane controller
US9749189B2 (en) Generating graphical diagram of physical layout of computer platforms
CN115708040A (zh) 一种主板及计算设备
CN110096291A (zh) 电源管理芯片升级电路、方法及网络设备
CN114924998B (zh) 内存信息读取装置及方法、计算设备主板、设备和介质
WO2024022212A1 (zh) 配置信息的管理方法、装置及服务器
CN116627729A (zh) 外接线缆、外接线缆在位检测装置、开机自检方法及系统
CN115167629A (zh) 一种双路服务器cpu主板
TW202343237A (zh) 資料中心安全控制模組及其控制方法
CN210488542U (zh) 一种基于i2c总线通信的服务器前控板
CN104679123A (zh) 主机板及其数据烧录方法
CN114138572B (zh) NVMe背板的NVMe盘热插拔管理方法及相关组件
CN114706715B (zh) 一种基于bmc的分布式raid的控制方法、装置、设备及介质
US20220020248A1 (en) Programmable dynamic information handling system rack lighting system
CN112256603B (zh) 一种服务器及基于ocp的扩展设备
WO2023160699A1 (zh) 一种单板管理系统、方法、装置及设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant