CN114594819A - 可跟踪铁电电容工艺的自适应调节操作电压的电路和方法 - Google Patents
可跟踪铁电电容工艺的自适应调节操作电压的电路和方法 Download PDFInfo
- Publication number
- CN114594819A CN114594819A CN202210058815.XA CN202210058815A CN114594819A CN 114594819 A CN114594819 A CN 114594819A CN 202210058815 A CN202210058815 A CN 202210058815A CN 114594819 A CN114594819 A CN 114594819A
- Authority
- CN
- China
- Prior art keywords
- voltage
- resistor
- ferroelectric capacitor
- circuit
- operating voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 88
- 238000000034 method Methods 0.000 title claims abstract description 37
- 230000008569 process Effects 0.000 title claims abstract description 26
- 230000001105 regulatory effect Effects 0.000 title claims description 4
- 238000005070 sampling Methods 0.000 claims abstract description 55
- 230000010287 polarization Effects 0.000 claims abstract description 42
- 230000009471 action Effects 0.000 claims description 4
- 230000008859 change Effects 0.000 claims description 4
- 230000003321 amplification Effects 0.000 claims description 2
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 2
- 230000003044 adaptive effect Effects 0.000 claims 3
- 238000004519 manufacturing process Methods 0.000 abstract description 4
- 239000000463 material Substances 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 238000001514 detection method Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/561—Voltage to current converters
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E40/00—Technologies for an efficient electrical power generation, transmission or distribution
- Y02E40/30—Reactive power compensation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Dram (AREA)
Abstract
本发明涉及集成电路设计制造技术领域,具体涉及可跟踪铁电电容工艺的自适应调节操作电压的电路和方法,该电路基于单管单电容(1T1C型)铁电存储单元,所述单管单电容(1T1C型)铁电存储单元通过一个采样电阻连接有跟踪电路,所述跟踪电路由依次连接的电流采样电路、误差放大器、电压调整器组成,单管单电容(1T1C型)铁电存储单元产生翻转电流流经采样电阻,采样电阻产生的两端电位差被电流采样电路采集,再经过误差放大器与输入误差放大器的参考电压进行比较,将比较结果反馈给电压调整器,输出操作电压。本发明能检测铁电电容的极化操作电压阈值,从而合理运用操作电压,延长铁电存储器的使用寿命,同时降低系统功耗。
Description
技术领域
本发明涉及集成电路设计制造技术领域,具体涉及可跟踪铁电电容工艺的自适应调节操作电压的电路和方法。
背景技术
铁电材料作为新型非易失性存储材料之一,利用其在外加电场作用下具有极化的特性进行数据存储。用铁电材料制成的铁电电容存储单元在被长期使用的过程中,将出现极化疲劳,铁电特性逐渐减弱,正负剩余极化强度减小,导致数据难以读出。铁电材料的极化疲劳特性不仅仅受铁电材料被极化翻转的次数决定,还受制于外加的极化操作电压。同时由于制造工艺的偏差,在大规模阵列制造中,必然导致铁电存储器芯片之间存在一定差异,部分芯片铁电电容会在偏低的电压翻转,部分会在偏高的电压翻转。对于小电压就可以翻转的铁电电容,施加标准操作的电压,将加剧极化疲劳,缩短铁电存储器的使用寿命。
发明内容
为了解决现有技术中存在的上述技术问题,本发明提供了一种可跟踪铁电电容工艺的自适应调节操作电压的电路和方法,其具体技术方案如下:
可跟踪铁电电容工艺的自适应调节操作电压的电路,基于单管单电容(1T1C型)铁电存储单元,所述单管单电容(1T1C型)铁电存储单元通过一个采样电阻连接有跟踪电路,所述跟踪电路由依次连接的电流采样电路、误差放大器、电压调整器组成,单管单电容(1T1C型)铁电存储单元产生翻转电流流经采样电阻,采样电阻产生的两端电位差被电流采样电路采集,再经过误差放大器与输入误差放大器的参考电压进行比较,将比较结果反馈给电压调整器,输出操作电压。
进一步的,所述电流采样电路,包括第一运算放大器A1、第二运算放大器A2、第三运算放大器A3、电阻R1-R7,其中电阻R2和电阻R5相同,电阻R3和电阻R6相同,电阻R4和电阻R7相同,电阻R1的一端与电阻R2的一端相连接后接入第一运算放大器A1的反相输入端,电阻R1的另一端与电阻R5的一端相连接后接入第二运算放大器A2的反相输入端,电阻R3的一端与电阻R2的另一端相连接后接第一运算放大器A1的输出端,电阻R6的一端与电阻R5的另一端相连接后接第二运算放大器A2的输出端,电阻R3的另一端与电阻R4的一端相连接后接入第三运算放大器A3的同相输入端,电阻R4的另一端接地,电阻R6的另一端与电阻R7的一端相连接后接入第三运算放大器A3的反相输入端,电阻R7的另一端接至第三运算放大器A3的输出端。
进一步的,在所述电流采样电路与误差放大器之间可插入多级放大器。
进一步的,所述再经过误差放大器与输入误差放大器的参考电压进行比较,将比较结果反馈给电压调整器,输出操作电压,具体为:所述误差放大器将采样电阻的电压降与参考电压进行比较,将两者的差值信号放大后,反馈给电压调整器的控制端,电压调整器自我调节输出电压的大小,所述输出电压,即极化操作电压,直接驱动位线BL/板线PL读写工作。
进一步的,所述单管单电容(1T1C型)铁电存储单元由一个晶体管和一个铁电电容组成,具体的,铁电电容的一端连接晶体管的第一端,铁电电容的另一端接有板线PL,晶体管的第二端接有位线BL,晶体管的第三端接有字线WL。
进一步的,该电路的操作时序,分为t0、t1、t2、t3、t4五个阶段,具体的:
t0阶段中,铁电电容处于未被极化的状态,即极化强度为0;
t1阶段中,字线WL置高,同时用初始操作电压将板线PL拉高,位线BL保持零电位,数据“0”被写入铁电存储单元;
t2阶段中,字线WL保持高电平,撤除板线PL、位线BL电压作用,对铁电电容CFe不进行操作;
t3阶段中,字线WL保持高电平,同时用该操作电压将位线BL拉高,板线PL拉低,数据“1”被写入铁电存储单元;
t4阶段中,撤去外部电压,操作结束。
可跟踪铁电电容工艺的自适应调节操作电压的方法,包括以下步骤:
步骤1:对铁电存储单元进行写“0”操作,具体的:将字线WL电压拉高,使得晶体管导通,将板线PL设置成初始操作电压值,位线BL拉低,这时铁电电容两端电压差为“+操作电压”,铁电电容被极化到正饱和极化强度“+Ps”;
步骤2:字线WL电压仍然保持高,撤去板线PL、位线BL电压信号,这时,铁电电容两端电位差变为0,其极化强度变为剩余极化强度“+Pr”;
步骤3:对铁电存储单元进行写“1”操作,具体的:字线WL电压仍然保持高,将位线BL设置成初始操作电压值,板线PL拉低,这时铁电电容两端电压差为“- 操作电压”,铁电电容被极化到负饱和极化强度“-Ps”;
其中,在对铁电电容进行写“0”到写“1”操作的过程中,若操作电压有效,铁电电容将经历极化强度为“+Ps”->“+Pr”->“-Ps”的变化过程,极化翻转电流将流经采样电阻,电流采样电路采集到的电阻两端电压降与参考电压经误差放大器进行比较和差值放大,差值信号反馈给电压调整器,电压调整器输出操作电压,作为铁电存储单元的读写操作电压;
若操作电压无效,铁电电容无翻转或者小部分翻转,采样电阻将采集不到极化翻转电流或采集到的电流几乎为零,再将误差放大器的差值信号反馈给电压调整器,电压调整器提高输出电压,将更高的输出电压作为板线PL、位线BL的操作电压,此时,重新进行步骤1至步骤3,直至操作电压有效;
步骤4:撤去所有电压信号,结束操作。
进一步的,在进行调节电压操作之前,铁电电容处于未被极化的状态,即极化强度为0;所述初始操作电压值为小于标准编程电压的电压值。
本发明具有的有益效果:
本发明能检测铁电电容的极化操作电压阈值,从而合理运用操作电压,延长铁电存储器的使用寿命,同时降低系统功耗。
附图说明
图1为传统单管单电容(1T1C型)铁电存储单元结构图;
图2为本发明的可跟踪铁电电容工艺的自适应调节操作电压的电路架构图;
图3为作为电流采样电路的仪表放大器结构图;
图4为本发明电路的操作时序图;
图5为本发明的调节操作电压的方法流程示意图。
具体实施方式
为了使本发明的目的、技术方案和技术效果更加清楚明白,以下结合说明书附图和实施例,对本发明作进一步详细说明。
为了检测铁电电容的极化操作电压阈值,从而合理运用操作电压,延长铁电存储器的使用寿命,同时降低系统功耗,本发明设计一种可跟踪铁电电容工艺的自适应调节操作电压的电路,如图2所示,基于单管单电容(1T1C型)铁电存储单元,设计连接有跟踪电路,所述跟踪电路由依次连接的电流采样电路、误差放大器、电压调整器组成。
其中,如图1所示,所述单管单电容(1T1C型)铁电存储单元是由一个晶体管M1和一个铁电电容CFe组成,具体的,铁电电容CFe的一端连接晶体管M1的第一端,铁电电容CFe的另一端接有板线PL,晶体管M1的第二端接有位线BL,晶体管M1的第三端接有字线WL,以铁电最小的存储单元作为检测单元,在位线BL接入一个采样电阻Rsense,当铁电电容CFe被极化翻转时,其翻转电流流经采样电阻Rsense,采样电阻Rsense产生的两端电位差被电流采样电路采集,再经过误差放大器与输入误差放大器的参考电压Vref进行比较,将结果反馈给电压调整器,输出操作电压,实现对位线BL/板线PL驱动电压的自适应调节。
本发明的自适应调节操作电压电路,无需附加在存储阵列中的每一单元上,由于同一芯片的存储阵列工艺偏差不大,可以在单chip或单bank只设置一个检测单元即可,自适应调节操作电压电路输出的操作电压成为所述单chip或单bank铁电电容的读写操作电压。
所述采样电阻Rsense的阻值不宜太大,否则会损耗流经位线BL的极化翻转电流,将降低位线寄生电容的充电电压,导致灵敏放大器的读出难度增加,影响存储器正常工作;所述采样电阻Rsense的阻值也不宜太小,以便获得位线上的电流变化信息的灵敏度更高。
所述电流采样电路的输入阻抗很大,并且能够快速响应,有能力捕获极化翻转的瞬态电流。
所述电流采样电路为仪表放大器结构,具体的,如图3所示,包括第一运算放大器A1、第二运算放大器A2、第三运算放大器A3、电阻R1-R7,其中电阻R2和电阻R5相同,电阻R3和电阻R6相同,电阻R4和电阻R7相同,电阻R1的一端与电阻R2的一端相连接后接入第一运算放大器A1的反相输入端,电阻R1的另一端与电阻R5的一端相连接后接入第二运算放大器A2的反相输入端,电阻R3的一端与电阻R2的另一端相连接后接第一运算放大器A1的输出端,电阻R6的一端与电阻R5的另一端相连接后接第二运算放大器A2的输出端,电阻R3的另一端与电阻R4的一端相连接后接入第三运算放大器A3的同相输入端,电阻R4的另一端接地,电阻R6的另一端与电阻R7的一端相连接后接入第三运算放大器A3的反相输入端,电阻R7的另一端接至第三运算放大器A3的输出端;将采样电阻Rsense两端分别接入第一运算放大器A1的同相输入端和第二运算放大器A2的同相输入端,即在仪表放大器两输入端Vi1、Vi2分别接入采样电阻Rsense两端,电流采样电路的输出端,可见,电流采样电路输出电压和输入电压降成比例,可通过调整仪表放大器中的电阻R1、R2、R3、R4、R5、R6、R7调节该电流采样电路的差模增益,采用的仪表放大器结构具有能有效抑制共模信号、高性能快速响应等优点。
在电流采样电路与误差放大器之间可插入多级放大器,用来放大电流采样电路采集到的Rsense端的电位差,使其满足误差放大器输入信号的分辨范围。
所述误差放大器将采样电阻Rsense的电压降与参考电压Vref进行比较,将两者的差值信号放大后,反馈给电压调整器的控制端,电压调整器自我调节输出电压的大小,所述输出电压,即极化操作电压,直接驱动位线BL/板线PL读写工作。
本发明的一种可跟踪铁电电容工艺的自适应调节操作电压的电路的操作时序,整个操作过程分为五个阶段t0、t1、t2、t3、t4,如图4所示,具体的:
t0阶段中,铁电电容CFe处于未被极化的状态,即极化强度为0。
t1阶段中,字线WL置高,同时用初始操作电压将板线PL拉高,位线BL保持零电位,数据“0”被写入铁电存储单元。
t2阶段中,字线WL保持高电平,撤除板线PL、位线BL电压作用,对铁电电容CFe不进行操作。
t3阶段中,字线WL保持高电平,同时用该操作电压将位线BL拉高,板线PL拉低,数据“1”被写入铁电存储单元。
t4阶段中,撤去外部电压,操作结束。
如图5所示,本发明一种可跟踪铁电电容工艺的自适应调节操作电压的方法,在进行调节电压操作之前,铁电电容CFe处于未被极化的状态,即极化强度为0,假定一小于标准编程电压的电压值为初始操作电压值,该方法具体包括以下步骤:
步骤1:对铁电存储单元进行写“0”操作:将字线WL电压拉高,使得晶体管M1导通,将板线PL设置成初始操作电压值,位线BL拉低,这时铁电电容CFe两端电压差为“+操作电压”,铁电电容被极化到正饱和极化强度“+Ps”;
步骤2:字线WL电压仍然保持高,撤去板线PL、位线BL电压信号,这时,铁电电容两端电位差变为0,其极化强度变为剩余极化强度“+Pr”;
步骤3:对该铁电存储单元进行写“1”操作:字线WL电压仍然保持高,将位线BL设置成初始操作电压值,板线PL拉低,这时铁电电容CFe两端电压差为“- 操作电压”,铁电电容被极化到负饱和极化强度“-Ps”;
其中,在对铁电电容CFe进行写“0”到写“1”操作的过程中,若操作电压有效,铁电电容CFe将经历极化强度为“+Ps”->“+Pr”->“-Ps”的变化过程,极化翻转电流将流经采样电阻Rsense,电流采样电路采集到的电阻两端压降与参考电压Vref经误差放大器进行比较和差值放大,差值信号反馈给电压调整器,电压调整器输出操作电压,即输出的操作电压有效,作为铁电存储单元的读写操作电压;
若操作电压无效,铁电电容CFe无翻转或者小部分翻转,采样电阻Rsense将采集不到极化翻转电流或采集到的电流几乎为零,再将误差放大器的差值信号反馈给电压调整器,电压调整器提高输出电压,将更高的输出电压作为板线PL、位线BL的操作电压,此时,重新进行步骤1至步骤3,直至操作电压有效;
步骤4:撤去所有电压信号,结束操作。
以上所述,仅为本发明的优选实施案例,并非对本发明做任何形式上的限制。虽然前文对本发明的实施过程进行了详细说明,对于熟悉本领域的人员来说,其依然可以对前述各实例记载的技术方案进行修改,或者对其中部分技术特征进行同等替换。凡在本发明精神和原则之内所做修改、同等替换等,均应包含在本发明的保护范围之内。
Claims (9)
1.可跟踪铁电电容工艺的自适应调节操作电压的电路,基于单管单电容(1T1C型)铁电存储单元,其特征在于,所述单管单电容(1T1C型)铁电存储单元通过一个采样电阻连接有跟踪电路,所述跟踪电路由依次连接的电流采样电路、误差放大器、电压调整器组成,单管单电容(1T1C型)铁电存储单元产生翻转电流流经采样电阻,采样电阻产生的两端电位差被电流采样电路采集,再经过误差放大器与输入误差放大器的参考电压进行比较,将比较结果反馈给电压调整器,输出操作电压。
2.根据权利要求1所述的可跟踪铁电电容工艺的自适应调节操作电压的电路,其特征在于,所述电流采样电路,包括第一运算放大器A1、第二运算放大器A2、第三运算放大器A3、电阻R1-R7,其中电阻R2和电阻R5相同,电阻R3和电阻R6相同,电阻R4和电阻R7相同,电阻R1的一端与电阻R2的一端相连接后接入第一运算放大器A1的反相输入端,电阻R1的另一端与电阻R5的一端相连接后接入第二运算放大器A2的反相输入端,电阻R3的一端与电阻R2的另一端相连接后接第一运算放大器A1的输出端,电阻R6的一端与电阻R5的另一端相连接后接第二运算放大器A2的输出端,电阻R3的另一端与电阻R4的一端相连接后接入第三运算放大器A3的同相输入端,电阻R4的另一端接地,电阻R6的另一端与电阻R7的一端相连接后接入第三运算放大器A3的反相输入端,电阻R7的另一端接至第三运算放大器A3的输出端。
4.根据权利要求1所述的可跟踪铁电电容工艺的自适应调节操作电压的电路,其特征在于,在所述电流采样电路与误差放大器之间可插入多级放大器。
5.根据权利要求1所述的可跟踪铁电电容工艺的自适应调节操作电压的电路,其特征在于,所述再经过误差放大器与输入误差放大器的参考电压进行比较,将比较结果反馈给电压调整器,输出操作电压,具体为:所述误差放大器将采样电阻的电压降与参考电压进行比较,将两者的差值信号放大后,反馈给电压调整器的控制端,电压调整器自我调节输出电压的大小,所述输出电压,即极化操作电压,直接驱动位线BL/板线PL读写工作。
6.根据权利要求1所述的可跟踪铁电电容工艺的自适应调节操作电压的电路,其特征在于,所述单管单电容(1T1C型)铁电存储单元由一个晶体管和一个铁电电容组成,具体的,铁电电容的一端连接晶体管的第一端,铁电电容的另一端接有板线PL,晶体管的第二端接有位线BL,晶体管的第三端接有字线WL。
7.根据权利要求6所述的可跟踪铁电电容工艺的自适应调节操作电压的电路,其特征在于,该电路的操作时序,分为t0、t1、t2、t3、t4五个阶段,具体的:
t0阶段中,铁电电容处于未被极化的状态,即极化强度为0;
t1阶段中,字线WL置高,同时用初始操作电压将板线PL拉高,位线BL保持零电位,数据“0”被写入铁电存储单元;
t2阶段中,字线WL保持高电平,撤除板线PL、位线BL电压作用,对铁电电容CFe不进行操作;
t3阶段中,字线WL保持高电平,同时用该操作电压将位线BL拉高,板线PL拉低,数据“1”被写入铁电存储单元;
t4阶段中,撤去外部电压,操作结束。
8.可跟踪铁电电容工艺的自适应调节操作电压的方法,其特征在于,包括以下步骤:
步骤1:对铁电存储单元进行写“0”操作,具体的:将字线WL电压拉高,使得晶体管导通,将板线PL设置成初始操作电压值,位线BL拉低,这时铁电电容两端电压差为“+操作电压”,铁电电容被极化到正饱和极化强度“+Ps”;
步骤2:字线WL电压仍然保持高,撤去板线PL、位线BL电压信号,这时,铁电电容两端电位差变为0,其极化强度变为剩余极化强度“+Pr”;
步骤3:对铁电存储单元进行写“1”操作,具体的:字线WL电压仍然保持高,将位线BL设置成初始操作电压值,板线PL拉低,这时铁电电容两端电压差为“- 操作电压”,铁电电容被极化到负饱和极化强度“-Ps”;
其中,在对铁电电容进行写“0”到写“1”操作的过程中,若操作电压有效,铁电电容将经历极化强度为“+Ps”->“+Pr”->“-Ps”的变化过程,极化翻转电流将流经采样电阻,电流采样电路采集到的电阻两端电压降与参考电压经误差放大器进行比较和差值放大,差值信号反馈给电压调整器,电压调整器输出操作电压,作为铁电存储单元的读写操作电压;
若操作电压无效,铁电电容无翻转或者小部分翻转,采样电阻将采集不到极化翻转电流或采集到的电流几乎为零,再将误差放大器的差值信号反馈给电压调整器,电压调整器提高输出电压,将更高的输出电压作为板线PL、位线BL的操作电压,此时,重新进行步骤1至步骤3,直至操作电压有效;
步骤4:撤去所有电压信号,结束操作。
9.根据权利要求8所述的可跟踪铁电电容工艺的自适应调节操作电压的方法,其特征在于,在进行调节电压操作之前,铁电电容处于未被极化的状态,即极化强度为0;所述初始操作电压值为小于标准编程电压的电压值。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210058815.XA CN114594819B (zh) | 2022-01-19 | 2022-01-19 | 可跟踪铁电电容工艺的自适应调节操作电压的电路和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210058815.XA CN114594819B (zh) | 2022-01-19 | 2022-01-19 | 可跟踪铁电电容工艺的自适应调节操作电压的电路和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114594819A true CN114594819A (zh) | 2022-06-07 |
CN114594819B CN114594819B (zh) | 2023-12-05 |
Family
ID=81804747
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210058815.XA Active CN114594819B (zh) | 2022-01-19 | 2022-01-19 | 可跟踪铁电电容工艺的自适应调节操作电压的电路和方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114594819B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024031952A1 (zh) * | 2022-08-12 | 2024-02-15 | 浙江大学 | 一种fram的读取方法及读取电路 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0441584A2 (en) * | 1990-02-09 | 1991-08-14 | Raytheon Company | Ferroelectric memory structure |
US20050033901A1 (en) * | 2001-10-22 | 2005-02-10 | Yasushi Igarashi | Method and circuit for reading data from a ferroelectric memory cell |
CN1675716A (zh) * | 2003-02-27 | 2005-09-28 | 富士通株式会社 | 半导体存储装置和数据读出方法 |
JP2007184016A (ja) * | 2006-01-04 | 2007-07-19 | Fujitsu Ltd | 強誘電体メモリ |
CN101820256A (zh) * | 2010-04-21 | 2010-09-01 | 无锡伯顿电子科技有限公司 | 传感器信号放大调理电路 |
WO2015172715A1 (zh) * | 2014-05-16 | 2015-11-19 | 华为技术有限公司 | 一种铁电存储器 |
WO2017124237A1 (zh) * | 2016-01-18 | 2017-07-27 | 华为技术有限公司 | 内存设备及基于多层rram交叉阵列的数据处理方法 |
CN112652340A (zh) * | 2020-12-10 | 2021-04-13 | 光华临港工程应用技术研发(上海)有限公司 | 铁电存储器及其存储数据读取方法 |
US20220004852A1 (en) * | 2020-07-03 | 2022-01-06 | Samsung Electronics Co., Ltd. | Apparatus with in-memory processing and computing apparatus including the same |
-
2022
- 2022-01-19 CN CN202210058815.XA patent/CN114594819B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0441584A2 (en) * | 1990-02-09 | 1991-08-14 | Raytheon Company | Ferroelectric memory structure |
US20050033901A1 (en) * | 2001-10-22 | 2005-02-10 | Yasushi Igarashi | Method and circuit for reading data from a ferroelectric memory cell |
CN1675716A (zh) * | 2003-02-27 | 2005-09-28 | 富士通株式会社 | 半导体存储装置和数据读出方法 |
JP2007184016A (ja) * | 2006-01-04 | 2007-07-19 | Fujitsu Ltd | 強誘電体メモリ |
CN101820256A (zh) * | 2010-04-21 | 2010-09-01 | 无锡伯顿电子科技有限公司 | 传感器信号放大调理电路 |
WO2015172715A1 (zh) * | 2014-05-16 | 2015-11-19 | 华为技术有限公司 | 一种铁电存储器 |
CN105097010A (zh) * | 2014-05-16 | 2015-11-25 | 华为技术有限公司 | 一种铁电存储器 |
WO2017124237A1 (zh) * | 2016-01-18 | 2017-07-27 | 华为技术有限公司 | 内存设备及基于多层rram交叉阵列的数据处理方法 |
US20220004852A1 (en) * | 2020-07-03 | 2022-01-06 | Samsung Electronics Co., Ltd. | Apparatus with in-memory processing and computing apparatus including the same |
CN112652340A (zh) * | 2020-12-10 | 2021-04-13 | 光华临港工程应用技术研发(上海)有限公司 | 铁电存储器及其存储数据读取方法 |
Non-Patent Citations (1)
Title |
---|
翟亚红: "铁电存储器单元信号的测试与研究", 微电子学, vol. 43, no. 6, pages 792 - 796 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024031952A1 (zh) * | 2022-08-12 | 2024-02-15 | 浙江大学 | 一种fram的读取方法及读取电路 |
Also Published As
Publication number | Publication date |
---|---|
CN114594819B (zh) | 2023-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI579842B (zh) | 非揮發性記憶體元件、自非揮發性記憶體元件讀取資料的方法以及自旋力矩轉移磁性隨機存取記憶體元件 | |
US6813189B2 (en) | System for using a dynamic reference in a double-bit cell memory | |
KR100233387B1 (ko) | 기준전위발생장치 및 그것을 구비한 반도체메모리장치 | |
US7885131B2 (en) | Resistance change semiconductor memory device and method of reading data with a first and second switch circuit | |
US9013933B2 (en) | Memory with redundant sense amplifier | |
US20080094919A1 (en) | Noise resistant small signal sensing circuit for a memory device | |
US6462983B2 (en) | Integrated semiconductor-magnetic random access memory system | |
JP4329919B2 (ja) | 半導体メモリおよび半導体メモリの駆動方法 | |
US6608787B1 (en) | Single-ended current sense amplifier | |
CN110277120B (zh) | 一种在低压下提升读写稳定性的单端8管sram存储单元电路 | |
US6512686B2 (en) | Ferroelectric storage device and test method thereof | |
US9076556B2 (en) | Memory with bit line current injection | |
CN114594819B (zh) | 可跟踪铁电电容工艺的自适应调节操作电压的电路和方法 | |
US7405987B1 (en) | Low voltage, high gain current/voltage sense amplifier with improved read access time | |
JP2008305469A (ja) | 半導体記憶装置 | |
US6426906B1 (en) | Read-out circuit | |
US20240063788A1 (en) | Apparatuses and methods for compensating for crosstalk noise at input receiver circuits | |
CN110648706B (zh) | 三维阻变存储器及其读出电路 | |
US6385103B1 (en) | Semiconductor memory device having a circuit for testing memories | |
US20040120187A1 (en) | Nonvolatile memory device including write protected region | |
US6999335B2 (en) | Semiconductor memory device with improved memory retention | |
CN110808076B (zh) | 一种能够实现低压下高读写稳定性的sram存储单元电路 | |
US6847539B2 (en) | Ferroelectric memory and method of reading data in the same | |
CN116206642B (zh) | 半导体存储器件 | |
CN111916133B (zh) | 一种数据读取电路及存储单元 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |