CN114550636B - 数据驱动器及时序控制器的控制方法、电子设备 - Google Patents

数据驱动器及时序控制器的控制方法、电子设备 Download PDF

Info

Publication number
CN114550636B
CN114550636B CN202210218999.1A CN202210218999A CN114550636B CN 114550636 B CN114550636 B CN 114550636B CN 202210218999 A CN202210218999 A CN 202210218999A CN 114550636 B CN114550636 B CN 114550636B
Authority
CN
China
Prior art keywords
data
sub
pixel row
pixels
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210218999.1A
Other languages
English (en)
Other versions
CN114550636A (zh
Inventor
李东明
白东勋
南帐镇
倪恩伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Yisiwei Computing Technology Co ltd
Beijing Eswin Computing Technology Co Ltd
Original Assignee
Beijing Eswin Computing Technology Co Ltd
Hefei Eswin IC Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Eswin Computing Technology Co Ltd, Hefei Eswin IC Technology Co Ltd filed Critical Beijing Eswin Computing Technology Co Ltd
Priority to CN202210218999.1A priority Critical patent/CN114550636B/zh
Publication of CN114550636A publication Critical patent/CN114550636A/zh
Priority to US18/169,942 priority patent/US20230290292A1/en
Application granted granted Critical
Publication of CN114550636B publication Critical patent/CN114550636B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一种数据驱动器的控制方法及控制装置、时序控制器及其控制方法、电子设备及存储介质,该数据驱动器的控制方法包括:分别获取m个数据比较信号,m个数据比较信号中,第i个数据比较信号表示用于使得第一像素行中的第i组子像素显示的第一显示数据与用于使得第二像素行中的第i组子像素显示的第二显示数据之间的比较关系,第二像素行在时间上在第一像素行之后被驱动显示,i为整数,且0<i≤m;以及根据m个数据比较信号中的每个数据比较信号,分别控制数据驱动器的工作状态。该控制方法有助于降低数据驱动器的工作功耗。

Description

数据驱动器及时序控制器的控制方法、电子设备
技术领域
本公开的实施例涉及一种数据驱动器的控制方法、时序控制器的控制方法、数据驱动器控制装置、时序控制器、电子设备及存储介质。
背景技术
目前,随着显示技术的不断发展和进步,市场对于显示产品的性能要求也逐渐提升。例如,为了达到更加优质的显示效果,通常需要提高显示产品的例如分辨率、帧频(Frame Rate)等显示性能参数,由此使得显示产品中用于显示的数据的传输速度也随之相应加快。
发明内容
本公开至少一个实施例提供一种用于显示面板的数据驱动器的控制方法,所述显示面板包括沿第一方向依次排列的多个像素行,每个所述像素行包括沿第二方向依次排列且被划分为m组的多个子像素,所述第二方向不同于所述第一方向,m为大于1的整数;所述多个像素行包括第一像素行和第二像素行,所述第二像素行在时间上在所述第一像素行之后被驱动显示;所述控制方法包括:分别获取m个数据比较信号,所述m个数据比较信号中,第i个数据比较信号表示用于使得所述第一像素行中的第i组子像素显示的第一显示数据与用于使得所述第二像素行中的第i组子像素显示的第二显示数据之间的比较关系,i为整数,且0<i≤m;以及根据所述m个数据比较信号中的每个数据比较信号,分别控制所述数据驱动器的工作状态。
例如,在本公开一实施例提供的数据驱动器的控制方法中,每个所述像素行中包括的所述多个子像素的数目为(m×n)个,n为大于0的整数;所述第一像素行中的第(m×j+i)个子像素属于所述第一像素行中的第i组子像素,所述第二像素行中的第(m×j+i)个子像素属于所述第二像素行中的第i组子像素,j为整数,且0≤j<n;所述第i个数据比较信号表示用于使得所述第一像素行中的第(m×j+i)个子像素显示的第一显示数据与用于使得所述第二像素行中的第(m×j+i)个子像素显示的第二显示数据之间的比较关系。
例如,在本公开一实施例提供的数据驱动器的控制方法中,所述第一像素行中的第(m×j+i)个子像素与所述第二像素行中的第(m×j+i)个子像素共用所述显示面板中的同一条数据线,以通过所述同一条数据线分别将对应于所述第一显示数据的第一显示电信号施加至所述第一像素行中的第(m×j+i)个子像素,以及将对应于所述第二显示数据的第二显示电信号施加至所述第二像素行中的第(m×j+i)个子像素。
例如,在本公开一实施例提供的数据驱动器的控制方法中,所述第一像素行中的第(m×j+i)个子像素与所述第二像素行中的第(m×j+i)个子像素在所述第二方向上分别位于所述同一条数据线的两侧;或者,所述第一像素行中的第(m×j+i)个子像素与所述第二像素行中的第(m×j+i)个子像素在所述第二方向上均位于所述同一条数据线的至少一侧。
例如,在本公开一实施例提供的数据驱动器的控制方法中,每个所述像素行中包括的所述多个子像素的数目为(2×m×n)个,n为大于0的整数;所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素属于所述第一像素行中的第i组子像素,所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素属于所述第二像素行中的第i组子像素,j为整数,且0≤j<n;所述第i个数据比较信号表示用于使得所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素显示的第一显示数据与用于使得所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素显示的第二显示数据之间的比较关系。
例如,在本公开一实施例提供的数据驱动器的控制方法中,所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素与所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素共用所述显示面板中的同一条数据线,以通过所述同一条数据线分别将对应于所述第一显示数据的第一显示电信号施加至所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素,以及将对应于所述第二显示数据的第二显示电信号施加至所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素。
例如,在本公开一实施例提供的数据驱动器的控制方法中,所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素与所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素在所述第二方向上分别位于所述同一条数据线的两侧;或者,所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素与所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素在所述第二方向上均位于所述同一条数据线的至少一侧。
例如,在本公开一实施例提供的数据驱动器的控制方法中,所述第一像素行和所述第二像素行为在所述第一方向上相邻排列的两个像素行,所述第一像素行和所述第二像素行的驱动显示顺序在时间上相邻。
例如,在本公开一实施例提供的数据驱动器的控制方法中,所述数据驱动器包括多个模块,所述多个模块配置为接收输入数据信号并由所述输入数据信号得到显示数据,根据所述m个数据比较信号中的每个数据比较信号,分别控制所述数据,包括:响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有第一比较关系,基于所述数据驱动器已经缓存的所述第一显示数据得到所述第二显示数据,其中,所述第一比较关系包括所述第一显示数据与所述第二显示数据相同或者相反;或者,响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有不同于所述第一比较关系的第二比较关系,基于所述数据驱动器接收的用于所述第二像素行中的第i组子像素的输入数据信号得到所述第二显示数据。
例如,在本公开一实施例提供的数据驱动器的控制方法中,根据所述m个数据比较信号中的每个数据比较信号,分别控制所述数据,还包括:响应于所述第一比较关系,确定所述数据驱动器是否接收所述输入数据信号。
例如,在本公开一实施例提供的数据驱动器的控制方法中,根据所述m个数据比较信号中的每个数据比较信号,分别控制所述数据,还包括:响应于所述第一比较关系,使得所述多个模块中的至少部分模块处于第一工作状态;响应于所述第二比较关系,使得所述多个模块均处于第二工作状态;所述多个模块中的每个模块在所述第一工作状态下的功耗小于在所述第二工作状态下的功耗。
例如,在本公开一实施例提供的数据驱动器的控制方法中,使得所述多个模块中的至少部分模块处于所述第一工作状态,包括:使得所述至少部分模块处于非激活状态。
本公开至少一个实施例还提供一种时序控制器的控制方法,该控制方法包括:根据从数据源接收的源输入数据,分别确定多组第一显示数据与多组第二显示数据之间的多个比较关系,并生成用于表示所述多个比较关系的多个数据比较信号,所述多组第一显示数据分别用于使得第一像素行中的多组子像素显示,所述多组第二显示数据分别用于使得第二像素行中的多组子像素显示,所述第二像素行在时间上在所述第一像素行之后被驱动显示;以及向数据驱动器发送所述多个数据比较信号。
本公开至少一个实施例还提供一种数据驱动器控制装置,该数据驱动器控制装置包括数据比较信号获取单元和工作状态控制单元;所述数据比较信号获取单元配置为获取多个数据比较信号,所述多个数据比较信号分别表示多组第一显示数据与多组第二显示数据之间的多个比较关系,所述多组第一显示数据分别用于使得第一像素行中的多组子像素显示,所述多组第二显示数据分别用于使得第二像素行中的多组子像素显示,所述第二像素行在时间上在所述第一像素行之后被驱动显示;所述工作状态控制单元配置为根据各所述数据比较信号,分别控制所述数据驱动器的工作状态。
本公开至少一个实施例还提供一种时序控制器,该时序控制器包括数据比较信号生成单元和信号传输单元;所述数据比较信号生成单元配置为根据从数据源接收的源输入数据,分别确定多组第一显示数据与多组第二显示数据之间的多个比较关系,并生成用于表示所述多个比较关系的多个数据比较信号,所述多组第一显示数据分别用于使得第一像素行中的多组子像素显示,所述多组第二显示数据分别用于使得第二像素行中的多组子像素显示,所述第二像素行在时间上在所述第一像素行之后被驱动显示;所述信号传输单元配置为向数据驱动器发送所述多个数据比较信号。
本公开至少一个实施例还提供一种电子设备,该电子设备包括本公开任一实施例所述的时序控制器以及所述数据驱动器;所述数据驱动器包括数据比较信号获取单元和工作状态控制单元;所述数据比较信号获取单元配置为获取所述多个数据比较信号;所述工作状态控制单元配置为根据各所述数据比较信号,分别控制所述数据驱动器的工作状态。
本公开至少一个实施例还提供一种电子设备,该电子设备包括存储器和处理器;所述存储器非瞬时性地存储有计算机可执行指令;所述处理器配置为运行所述计算机可执行指令,所述计算机可执行指令被所述处理器运行时实现根据本公开任一实施例所述的数据驱动器的控制方法或者根据本公开任一实施例所述的时序控制器的控制方法。
本公开至少一个实施例还提供一种非瞬时性计算机可读存储介质,所述非瞬时性计算机可读存储介质存储有计算机可执行指令,所述计算机可执行指令被处理器执行时实现根据本公开任一实施例所述的数据驱动器的控制方法或者根据本公开任一实施例所述的时序控制器的控制方法。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1为本公开一些实施例提供的一种数据驱动器的控制方法的示意性流程图;
图2为本公开一些实施例提供的一种显示面板的结构示意图;
图3为本公开一些实施例提供的另一种显示面板的结构示意图;
图4为本公开一些实施例提供的再一种显示面板的结构示意图;
图5为本公开一些实施例提供的一种数据驱动器的控制方法中的步骤S12的示意性流程图;
图6为本公开一些实施例提供的一种数据驱动器的示意图;
图7为图6所示的数据驱动器的一种实现示例的示意图;
图8为图6所示的数据驱动器的另一种实现示例的示意图;
图9为本公开一些实施例提供的一种输入数据信号的示意图;
图10为图7所示的数据驱动器的示例的一种工作状态的示意图;
图11为图7所示的数据驱动器的示例的另一种工作状态的示意图;
图12为图8所示的数据驱动器的示例的一种工作状态的示意图;
图13为图8所示的数据驱动器的示例的另一种工作状态的示意图;
图14为本公开一些实施例提供的另一种输入数据信号的示意图;
图15为本公开一些实施例提供的一种时序控制器的控制方法的示意性流程图;
图16为本公开一些实施例提供的一种数据驱动器控制装置的示意性框图;
图17为本公开一些实施例提供的一种时序控制器控制装置的示意性框图;
图18为本公开一些实施例提供的一种电子设备的示意性框图;
图19为本公开一些实施例提供的一种电子设备的示例的示意图;
图20为本公开一些实施例提供的另一种电子设备的示意性框图;
图21为本公开一些实施例提供的再一种电子设备的示意性框图;以及
图22为本公开一些实施例提供的一种存储介质的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
随着显示产品的例如分辨率、帧频(Frame Rate)等显示性能参数的不断增加,显示产品中用于显示的数据的传输速度也随之相应加快,由此使得显示产品中用于例如数据传输以及数据处理的传输接口、逻辑电路或其他用于数据传输及数据处理的单元或模块的耗电量不断增大,进而导致显示产品的总耗电量大大增加,急剧加大了产品的使用成本。
并且,由于显示产品的总耗电量大大增加,在显示产品用于例如低电压域显示时,较高的工作电流还可能会对显示产品的抗高频电磁干扰(EMI)能力、无线广域网络(WWAN)信号传输等特性造成严重的不良影响,降低显示产品中信号传输的稳定性和可靠性。
本公开至少一个实施例提供一种用于显示面板的数据驱动器的控制方法,该显示面板包括沿第一方向依次排列的多个像素行,每个像素行包括沿第二方向依次排列且被划分为m组的多个子像素,第二方向不同于第一方向,m为大于1的整数;多个像素行包括第一像素行和第二像素行,第二像素行在时间上在第一像素行之后被驱动显示;该控制方法包括:分别获取m个数据比较信号,m个数据比较信号中,第i个数据比较信号表示用于使得第一像素行中的第i组子像素显示的第一显示数据与用于使得第二像素行中的第i组子像素显示的第二显示数据之间的比较关系,i为整数,且0<i≤m;以及根据m个数据比较信号中的每个数据比较信号,分别控制数据驱动器的工作状态。
本公开上述实施例提供的数据驱动器的控制方法中,将待被驱动显示的第二像素行中的子像素划分为多组,并分别得到每组子像素所对应的第二显示数据与先于该第二像素行被驱动显示的第一像素行中的相应子像素组所对应的第一显示数据之间的比较关系,进而可以根据获取的表示上述比较关系的多个数据比较信号,使得数据驱动器在提供第二像素行中的不同子像素组所对应的第二显示数据时分别处于不同的工作状态。由此,可以灵活地控制数据驱动器的工作功耗,从而有助于达到降低数据驱动器的工作功耗进而降低系统总耗电量的有益效果,降低产品的使用成本。
下面,将参考附图详细地说明本公开的实施例。应当注意的是,不同的附图中相同的附图标记将用于指代已描述的相同的元件。
图1为本公开一些实施例提供的一种用于显示面板的数据驱动器的控制方法的示意性流程图。
该显示面板包括沿第一方向依次排列的多个像素行,每个像素行包括沿第二方向依次排列且被划分为m组的多个子像素,m为大于1的整数,也即,每个像素行中包括的多个子像素被划分为多组。第二方向不同于第一方向。多个像素行包括第一像素行和第二像素行,第二像素行在时间上在第一像素行之后被驱动显示。
如图1所示,本公开实施例提供的用于该显示面板的数据驱动器的控制方法包括步骤S11和S12。
步骤S11:分别获取m个数据比较信号,m个数据比较信号中,第i个数据比较信号表示用于使得第一像素行中的第i组子像素显示的第一显示数据与用于使得第二像素行中的第i组子像素显示的第二显示数据之间的比较关系,i为整数,且0<i≤m。
步骤S12:根据m个数据比较信号中的每个数据比较信号,分别控制数据驱动器的工作状态。
例如,本公开上述实施例中的显示面板可以为液晶面板、液晶电视、OLED面板、OLED电视、QLED面板、QLED电视、显示器、电子纸显示装置、手机、平板电脑、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件等,本公开的实施例对该显示面板的类型不作具体限制。
例如,显示面板中的多个子像素可以分别沿第一方向和第二方向呈阵列排布。例如,该多个子像素可以分别沿第一方向排列为多行且沿第二方向排列为多列,该第一方向可以为列方向,该第二方向可以为行方向。
例如,每个像素行中的多个子像素可以被划分为多组,也即,被划分为m组,例如,每个像素行中的多个子像素可以被划分为第一组和第二组,或者被划分为第一组、第二组和第三组,或者被划分为第一组、第二组、第三组和第四组,或者被划分为更多组等等,本公开的实施例对此不作具体限制。
例如,不同像素行中的多组子像素可以彼此一一对应。例如,以第一像素行和第二像素行为例,第一像素行中的第一组子像素与第二像素行中的第一组子像素对应,第一像素行中的第二组子像素与第二像素行中的第二组子像素对应,第一像素行中的第三组子像素与第二像素行中的第三组子像素对应,以此类推。
例如,对于上述步骤S11,在获取的多个数据比较信号(也即,m个数据比较信号)中,第一个数据比较信号表示用于使得第一像素行中的第一组子像素显示的第一显示数据与用于使得第二像素行中的第一组子像素显示的第二显示数据之间的比较关系,第二个数据比较信号表示用于使得第一像素行中的第二组子像素显示的第一显示数据与用于使得第二像素行中的第二组子像素显示的第二显示数据之间的比较关系,第三个数据比较信号表示用于使得第一像素行中的第三组子像素显示的第一显示数据与用于使得第二像素行中的第三组子像素显示的第二显示数据之间的比较关系,以此类推。
例如,对于上述步骤S11,显示数据用于驱动对应的像素行进行显示操作。例如,在对显示数据进行例如降噪处理、数模转换处理、运算放大处理等信号处理后,可以将基于显示数据得到的显示电压或显示电流等施加至对应的像素行,以使得对应的像素行中的子像素根据被施加的显示电压或显示电流等进行显示。
例如,第二像素行被驱动显示的时间顺序位于第一像素行之后,在数据驱动器获取对应于第二像素行的第二显示数据之前,对应于第一像素行的第一显示数据已被获取并缓存在数据驱动器中。例如,第二像素行为待被驱动显示的像素行,第一像素行可以为驱动显示的时间顺序在第二像素行之前且同样还未被驱动显示的像素行,或者第一像素行也可以为已经被驱动显示的像素行,本公开的实施例对此不作具体限制。
例如,第一显示数据和第二显示数据之间的比较关系可以包括第一显示数据与第二显示数据相同、第一显示数据与第二显示数据相反、或者第一显示数据与第二显示数据之间的其他相对数据关系等。
例如,第一显示数据和第二显示数据可以为例如以二进制为原理表示的数字信号,第一显示数据与第二显示数据相反可以理解为二者逐位相反,也即,对第一显示数据逻辑取反后可以得到第二显示数据,或者对第二显示数据逻辑取反后可以得到第一显示数据。
例如,以第一显示数据和第二显示数据分别为以二进制进行编码的“0100”和“1011”为例,“0100”和“1011”逐位相反,也即,0100=!{1011},因此,对第一显示数据和第二显示数据中的其中一个进行逻辑取反后可以得到另一个。
又例如,第一显示数据和第二显示数据也可以为用连续变化的物理量表示的模拟信号,第一显示数据与第二显示数据相反可以理解为二者的相位相反,也即,对第一显示数据进行相位翻转后可以得到第二显示数据,或者对第二显示数据进行相位翻转后可以得到第一显示数据。
需要说明的是,本公开的实施例对于第一显示数据和第二显示数据的数据类型不作具体限制,根据实际应用需求,第一显示数据和第二显示数据可以是如上所述的数字信号或模拟信号,或者也可以是其他适合类型的电信号等。
例如,对于上述步骤S12,在分别获取对应于第二像素行中的不同子像素组的多个数据比较信号后,可以根据每个数据比较信号,分别控制数据驱动器工作在相应不同的工作状态下。例如,可以根据获取的各数据比较信号,确定数据驱动器实现获取对应于不同子像素组的第二显示数据时的不同工作模式或不同工作流程,由此使得数据驱动器可以相应工作在不同的工作状态下。进而,可以灵活地控制数据驱动器的工作功耗,有利于达到降低数据驱动器的工作功耗进而降低系统总耗电量的有益效果,降低使用成本。
例如,根据第一显示数据与第二显示数据之间的不同比较关系,可以确定是否可以使得数据驱动器根据已缓存在数据驱动器中的第一显示数据得到第二显示数据,从而有助于降低数据驱动器在获取第二显示数据的过程中所需消耗的功耗,降低数据驱动器的系统总耗电量。
并且,本公开上述实施例提供的数据驱动器的控制方法还可以在该数据驱动器用于显示面板的例如低电压域显示时,通过降低数据驱动器的系统总耗电量,减小数据驱动器中所产生的工作电流,从而有利于改善数据驱动器中信号传输的例如抗高频电磁干扰(EMI)能力、无线广域网络(WWAN)信号传输性能等特性,进而提升数据驱动器中信号传输的稳定性和可靠性。
例如,第一像素行和第二像素行的驱动显示顺序可以在时间上相邻,也即,在第一像素行被驱动显示后,显示面板中的下一个被驱动显示的像素行即为第二像素行。例如,第一像素行和第二像素行可以为在第一方向(例如列方向)上相邻排列的两个像素行。
下面,本公开的实施例以图2至图4中所示的显示面板的示意性结构为例,对本公开实施例提供的用于显示面板的数据驱动器的控制方法进行示例性说明。但是,需要说明的是,本公开的实施例包括但并不仅限于此。
例如,在本公开的上述实施例中,m为大于1的整数,例如m的取值可以为2、3、4、5等,也即,每个像素行中包括的多个子像素可以被划分为例如2组、3组、4组、5组等。
例如,以m=3为例,也即,以显示面板的每个像素行中包括的多个子像素被划分为3组为例,结合图2至图4中所示的显示面板对本公开实施例提供的用于显示面板的数据驱动器的控制方法进行详细说明。
相应地,在m=3的情况下,可以分别获取第一个数据比较信号、第二个数据比较信号和第三个数据比较信号,也即,i为整数,0<i≤3,i分别取值1、2、3。
图2为本公开一些实施例提供的一种显示面板的结构示意图,图3为本公开一些实施例提供的另一种显示面板的结构示意图。需要说明的是,相比于图2所示的显示面板101,图3所示的显示面板102中除在第一方向R1上相邻排列的两个像素行中连接至同一数据线DL的两个子像素PX在第二方向R2上相对于该数据线DL的相对设置位置不同以外,其他结构、功能或实现方式等均基本相同或相似,重复之处不再赘述。
例如,如图2所示,第一像素行PXR1和第二像素行PXR2可以为显示面板101中在第一方向R1上相邻排列的两个像素行,第一像素行PXR1中的各子像素PX(例如,子像素PX11~PX16)沿第二方向R2依次排列,第二像素行PXR2中的各子像素PX(例如,子像素PX21~PX26)沿第二方向R2依次排列。
例如,第一像素行PXR1中的各子像素PX(例如,子像素PX11~PX16)可以均由同一条栅线控制,以接收相同的扫描信号;第二像素行PXR2中的各子像素PX(例如,子像素PX21~PX26)可以均由另一同一条栅线控制,以接收相同的扫描信号。
例如,在通过多条数据线DL(例如,数据线DL1~DL6)向第一像素行PXR1中的各子像素PX施加相应的例如显示电压或显示电流等显示电信号OUTPT,以使该第一像素行PXR1中的各子像素PX被驱动显示后,再通过该多条信号线DL向第二像素行PXR2中的各子像素PX施加相应的显示电信号OUTPT,以使该第二像素行PXR2中的各子像素PX被驱动显示。
以第一像素行PXR1中包括的子像素PX11~PX16以及第二像素行PXR2中包括的子像素PX21~PX26为例,假设第一像素行PXR1中包括的多个子像素PX的数目及第二像素行PXR2中包括的多个子像素PX的数目均为6个,也即,(3×2)个,m=3,n=2,则第一像素行PXR1中的第(3×j+i)个子像素PX属于第一像素行PXR1中的第i组子像素,第二像素行PXR2中的第(3×j+i)个子像素PX属于第二像素行PXR2中的第i组子像素;第i个数据比较信号表示用于使得第一像素行PXR1中的第(3×j+i)个子像素PX显示的第一显示数据与用于使得第二像素行PXR2中的第(3×j+i)个子像素PX显示的第二显示数据之间的比较关系;相应地,0≤j<2,j为整数,j分别取值0和1。
例如,以第一像素行PXR1中包括的子像素PX11~PX16以及第二像素行PXR2中包括的子像素PX21~PX26为例,假设子像素PX11为第一像素行PXR1中的第一个子像素,且子像素PX21为第二像素行PXR2中的第一个子像素:第一像素行PXR1中的第一个子像素PX11(i=1,j=0)和第四个子像素PX14(i=1,j=1)属于第一像素行PXR1中的第一组子像素,第二像素行PXR2中的第一个子像素PX21(i=1,j=0)和第四个子像素PX24(i=1,j=1)属于第二像素行PXR2中的第一组子像素;第一像素行PXR1中的第二个子像素PX12(i=2,j=0)和第五个子像素PX15(i=2,j=1)属于第一像素行PXR1中的第二组子像素,第二像素行PXR2中的第二个子像素PX22(i=2,j=0)和第五个子像素PX25(i=2,j=1)属于第二像素行PXR2中的第二组子像素;第一像素行PXR1中的第三个子像素PX13(i=3,j=0)和第六个子像素PX16(i=3,j=1)属于第一像素行PXR1中的第三组子像素,第二像素行PXR2中的第三个子像素PX23(i=3,j=0)和第六个子像素PX26(i=3,j=1)属于第二像素行PXR2中的第三组子像素;以此类推。
例如,第一个数据比较信号表示用于使得子像素PX11显示的第一显示数据与用于使得子像素PX21显示的第二显示数据之间的比较关系,以及用于使得子像素PX14显示的第一显示数据与用于使得子像素PX24显示的第二显示数据之间的比较关系;第二个数据比较信号表示用于使得子像素PX12显示的第一显示数据与用于使得子像素PX22显示的第二显示数据之间的比较关系,以及用于使得子像素PX15显示的第一显示数据与用于使得子像素PX25显示的第二显示数据之间的比较关系;第三个数据比较信号表示用于使得子像素PX13显示的第一显示数据与用于使得子像素PX23显示的第二显示数据之间的比较关系,以及用于使得子像素PX16显示的第一显示数据与用于使得子像素PX26显示的第二显示数据之间的比较关系。
例如,以第一像素行PXR1中的第一组子像素PX11和PX14以及第二像素行PXR2中的第一组子像素PX21和PX24为例,第一像素行PXR1中的子像素PX11与第二像素行PXR2中的子像素PX21共用显示面板101中的同一条数据线DL1,以通过该数据线DL1分别将对应于第一显示数据的第一显示电信号施加至子像素PX11,以及将对应于第二显示数据的第二显示电信号施加至子像素PX21;第一像素行PXR1中的子像素PX14与第二像素行PXR2中的子像素PX24共用显示面板101中的同一条数据线DL4,以通过该数据线DL4分别将对应于第一显示数据的第一显示电信号施加至子像素PX14,以及将对应于第二显示数据的第二显示电信号施加至子像素PX24。第一像素行PXR1和第二像素行PXR2中的其他组子像素与数据线DL之间的连接方式与此类似,在此不再赘述。
例如,以第一像素行PXR1中的第一组子像素PX11和PX14以及第二像素行PXR2中的第一组子像素PX21和PX24为例,在图2所示的显示面板101中,第一像素行PXR1中的子像素PX11与第二像素行PXR2中的子像素PX21在第二方向R2上分别位于所连接的同一条数据线DL1的两侧,例如,子像素PX11位于数据线DL1的右侧,子像素PX21位于数据线DL1的左侧;第一像素行PXR1中的子像素PX14与第二像素行PXR2中的子像素PX24在第二方向R2上分别位于所连接的同一条数据线DL4的两侧,例如,子像素PX14位于数据线DL4的右侧,子像素PX24位于数据线DL4的左侧。
在本公开的其他一些实施例中,例如,以图3所示的显示面板102为例,第一像素行PXR1中的子像素PX11以及第二像素行PXR2中的子像素PX21在第二方向R2上也可以均位于所连接的同一条数据线DL1的同一侧,例如,子像素PX11和子像素PX21均位于数据线DL1的右侧;第一像素行PXR1中的子像素PX14以及第二像素行PXR2中的子像素PX24在第二方向R2上也可以均位于所连接的同一条数据线DL4的同一侧,例如,子像素PX14和子像素PX24均位于数据线DL4的右侧。
在本公开的其他一些实施例中,第一像素行PXR1中的子像素PX11以及第二像素行PXR2中的子像素PX21在第二方向R2上也可以均位于数据线DL1的左侧,第一像素行PXR1中的子像素PX14以及第二像素行PXR2中的子像素PX24在第二方向R2上也可以均位于数据线DL4的左侧。
在本公开的其他一些实施例中,第一像素行PXR1中的子像素PX11以及第二像素行PXR2中的子像素PX21在第二方向R2上也可以均同时位于数据线DL1的左侧和右侧,第一像素行PXR1中的子像素PX14以及第二像素行PXR2中的子像素PX24在第二方向R2上也可以均同时位于数据线DL4的左侧和右侧,本公开的实施例对此不作具体限制。
需要说明的是,以子像素PX11和子像素PX21为例,相比于图2所示的显示面板101,图3所示的显示面板102中除子像素PX11和子像素PX21相对于数据线DL1的相对设置位置不同以外,其他结构、功能或实现方式等均基本相同或相似,重复之处不再赘述。
例如,在图2所示的显示面板101和图3所示的显示面板102中,第一像素行PXR1中的各子像素PX(例如子像素PX11~PX16)可以采用第一颜色子像素(例如用于提供第一颜色的光)、第二颜色子像素(例如用于提供第二颜色的光)、第三颜色子像素(例如用于提供第三颜色的光)、第一颜色子像素、第二颜色子像素、第三颜色子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX21~PX26)可以采用第三颜色子像素、第一颜色子像素、第二颜色子像素、第三颜色子像素、第一颜色子像素、第二颜色子像素的排列顺序依次设置。
例如,在该显示面板进行例如低电压域显示时,例如显示面板中的各子像素用于提供同一亮度或灰度的光,用于使得第一像素行PXR1中的第一组子像素(例如子像素PX11和PX14)显示的第一显示数据可以与用于使得第二像素行PXR2中的第一组子像素(例如子像素PX21和PX24)显示的第二显示数据相同;用于使得第一像素行PXR1中的第二组子像素(例如子像素PX12和PX15)显示的第一显示数据可以与用于使得第二像素行PXR2中的第二组子像素(例如子像素PX22和PX25)显示的第二显示数据相同;用于使得第一像素行PXR1中的第三组子像素(例如子像素PX13和PX16)显示的第一显示数据可以与用于使得第二像素行PXR2中的第三组子像素(例如子像素PX23和PX26)显示的第二显示数据相同。
例如,在图2所示的显示面板101和图3所示的显示面板102中,第一像素行PXR1中的各子像素PX(例如子像素PX11~PX16)可以采用第一颜色子像素、第二颜色子像素、第三颜色子像素、第一颜色子像素、第二颜色子像素、第三颜色子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX21~PX26)可以均设置为同一颜色子像素或者不发光子像素。
例如,在该显示面板进行例如低电压域显示时,用于使得第一像素行PXR1中的第一组子像素(例如子像素PX11和PX14)显示的第一显示数据可以与用于使得第二像素行PXR2中的第一组子像素(例如子像素PX21和PX24)显示的第二显示数据相反;用于使得第一像素行PXR1中的第二组子像素(例如子像素PX12和PX15)显示的第一显示数据可以与用于使得第二像素行PXR2中的第二组子像素(例如子像素PX22和PX25)显示的第二显示数据相反;用于使得第一像素行PXR1中的第三组子像素(例如子像素PX13和PX16)显示的第一显示数据可以与用于使得第二像素行PXR2中的第三组子像素(例如子像素PX23和PX26)显示的第二显示数据相反。
例如,在图2所示的显示面板101和图3所示的显示面板102中,第一像素行PXR1中的各子像素PX(例如子像素PX11~PX16)可以采用不发光子像素、第一颜色子像素、不发光子像素、第二颜色子像素、不发光子像素、第三颜色子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX21~PX26)可以采用不发光子像素、第二颜色子像素、不发光子像素、第三颜色子像素、不发光子像素、第一颜色子像素的排列顺序依次设置。
例如,在该显示面板进行例如低电压域显示时,用于使得第一像素行PXR1中的第一组子像素(例如子像素PX11和PX14)显示的第一显示数据可以与用于使得第二像素行PXR2中的第一组子像素(例如子像素PX21和PX24)显示的第二显示数据相同;用于使得第一像素行PXR1中的第二组子像素(例如子像素PX12和PX15)显示的第一显示数据可以与用于使得第二像素行PXR2中的第二组子像素(例如子像素PX22和PX25)显示的第二显示数据相同;用于使得第一像素行PXR1中的第三组子像素(例如子像素PX13和PX16)显示的第一显示数据可以与用于使得第二像素行PXR2中的第三组子像素(例如子像素PX23和PX26)显示的第二显示数据相同。
例如,在图2所示的显示面板101和图3所示的显示面板102中,第一像素行PXR1中的各子像素PX(例如子像素PX11~PX16)可以采用不发光子像素、第一颜色子像素、不发光子像素、第二颜色子像素、不发光子像素、第三颜色子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX21~PX26)可以采用第三颜色子像素、不发光子像素、第一颜色子像素、不发光子像素、第二颜色子像素、不发光子像素的排列顺序依次设置。
例如,在该显示面板进行例如低电压域显示时,用于使得第一像素行PXR1中的第一组子像素(例如子像素PX11和PX14)显示的第一显示数据可以与用于使得第二像素行PXR2中的第一组子像素(例如子像素PX21和PX24)显示的第二显示数据相反;用于使得第一像素行PXR1中的第二组子像素(例如子像素PX12和PX15)显示的第一显示数据可以与用于使得第二像素行PXR2中的第二组子像素(例如子像素PX22和PX25)显示的第二显示数据相反;用于使得第一像素行PXR1中的第三组子像素(例如子像素PX13和PX16)显示的第一显示数据可以与用于使得第二像素行PXR2中的第三组子像素(例如子像素PX23和PX26)显示的第二显示数据相反。
例如,在图2所示的显示面板101和图3所示的显示面板102中,第一像素行PXR1中的各子像素PX(例如子像素PX11~PX16)可以采用不发光子像素、不发光子像素、第一颜色子像素、不发光子像素、不发光子像素、第一颜色子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX21~PX26)可以采用第一颜色子像素、不发光子像素、不发光子像素、第一颜色子像素、不发光子像素、不发光子像素的排列顺序依次设置。
例如,在该显示面板进行例如低电压域显示时,用于使得第一像素行PXR1中的第一组子像素(例如子像素PX11和PX14)显示的第一显示数据可以与用于使得第二像素行PXR2中的第一组子像素(例如子像素PX21和PX24)显示的第二显示数据相反;用于使得第一像素行PXR1中的第二组子像素(例如子像素PX12和PX15)显示的第一显示数据可以与用于使得第二像素行PXR2中的第二组子像素(例如子像素PX22和PX25)显示的第二显示数据相同;用于使得第一像素行PXR1中的第三组子像素(例如子像素PX13和PX16)显示的第一显示数据可以与用于使得第二像素行PXR2中的第三组子像素(例如子像素PX23和PX26)显示的第二显示数据相反。
例如,在图2所示的显示面板101和图3所示的显示面板102中,第一像素行PXR1中的各子像素PX(例如子像素PX11~PX16)可以采用第一颜色子像素、第二颜色子像素、不发光子像素、不发光子像素、不发光子像素、第三颜色子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX21~PX26)可以采用不发光子像素、不发光子像素、不发光子像素、第三颜色子像素、第一颜色子像素、第二颜色子像素的排列顺序依次设置。
例如,在该显示面板进行例如低电压域显示时,用于使得第一像素行PXR1中的第一组子像素(例如子像素PX11和PX14)显示的第一显示数据可以与用于使得第二像素行PXR2中的第一组子像素(例如子像素PX21和PX24)显示的第二显示数据相反;用于使得第一像素行PXR1中的第二组子像素(例如子像素PX12和PX15)显示的第一显示数据可以与用于使得第二像素行PXR2中的第二组子像素(例如子像素PX22和PX25)显示的第二显示数据相反;用于使得第一像素行PXR1中的第三组子像素(例如子像素PX13和PX16)显示的第一显示数据可以与用于使得第二像素行PXR2中的第三组子像素(例如子像素PX23和PX26)显示的第二显示数据相同。
例如,上述第一颜色、第二颜色、第三颜色可以分别为红色、绿色、蓝色、白色或者其他所需的显示颜色等,本公开的实施例对此不作具体限制。
需要说明的是,在本公开的其他一些实施例中,第一像素行PXR1和第二像素行PXR2中的各子像素PX也可以采用其他适合的排列顺序依次进行设置,本公开的实施例对此不作具体限制。
图4为本公开一些实施例提供的再一种显示面板的结构示意图。
例如,如图4所示,第一像素行PXR1和第二像素行PXR2可以为显示面板103中在第一方向R1上相邻排列的两个像素行,第一像素行PXR1中的各子像素PX(例如,子像素PX1~PX10)沿第二方向R2依次排列,第二像素行PXR2中的各子像素PX(例如,子像素PX1~PX10)沿第二方向R2依次排列。
例如,在通过多条数据线DL(例如,数据线DL1~DL5)向第一像素行PXR1中的各子像素PX施加相应的例如显示电压或显示电流等显示电信号OUTPT,以使该第一像素行PXR1中的各子像素PX被驱动显示后,再通过该多条信号线DL向第二像素行PXR2中的各子像素PX施加相应的显示电信号OUTPT,以使该第二像素行PXR2中的各子像素PX被驱动显示。
例如,以m=3,n=2为例,也即,以显示面板103的第一像素行PXR1和第二像素行PXR2中的每个像素行包括的多个子像素PX均被划分为3组,并且假设第一像素行PXR1中包括的多个子像素PX的数目及第二像素行PXR2中包括的多个子像素PX的数目均为12个,也即,(2×3×2)个,则第一像素行PXR1中的第(2×3×j+2×i-1)和第(2×3×j+2×i)个子像素PX属于第一像素行PXR1中的第i组子像素,第二像素行PXR2中的第(2×3×j+2×i-1)和第(2×3×j+2×i)个子像素PX属于第二像素行PXR2中的第i组子像素;第i个数据比较信号表示用于使得第一像素行PXR1中的第(2×3×j+2×i-1)个以及第(2×3×j+2×i)个子像素PX显示的第一显示数据与用于使得第二像素行PXR2中的第(2×3×j+2×i-1)个以及第(2×3×j+2×i)个子像素PX显示的第二显示数据之间的比较关系;相应地,0<i≤3,i为整数,i分别取值1、2、3,0≤j<2,j为整数,j分别取值0和1。
例如,假设第一像素行PXR1中的第一个子像素为子像素PX1,且第二像素行PXR2中的第一个子像素为子像素PX1:第一像素行PXR1中的子像素PX1(即第(2×3×0+2×1-1)个子像素,i=1,j=0)、子像素PX2(即第(2×3×0+2×1)个子像素,i=1,j=0)、子像素PX7(即第(2×3×1+2×1-1)个子像素,i=1,j=1)、子像素PX8(即第(2×3×1+2×1)个子像素,i=1,j=1)属于第一像素行PXR1中的第一组子像素,第二像素行PXR2中的子像素PX1(即第(2×3×0+2×1-1)个子像素,i=1,j=0)、子像素PX2(即第(2×3×0+2×1)个子像素,i=1,j=0)、子像素PX7(即第(2×3×1+2×1-1)个子像素,i=1,j=1)、子像素PX8(即第(2×3×1+2×1)个子像素,i=1,j=1)属于第二像素行PXR2中的第一组子像素;第一像素行PXR1中的子像素PX3(即第(2×3×0+2×2-1)个子像素,i=2,j=0)、子像素PX4(即第(2×3×0+2×2)个子像素,i=2,j=0)、子像素PX9(即第(2×3×1+2×2-1)个子像素,i=2,j=1)、子像素PX10(即第(2×3×0+2×2)个子像素,i=2,j=1)属于第一像素行PXR1中的第二组子像素,第二像素行PXR2中的子像素PX3(即第(2×3×0+2×2-1)个子像素,i=2,j=0)、子像素PX4(即第(2×3×0+2×2)个子像素,i=2,j=0)、子像素PX9(即第(2×3×1+2×2-1)个子像素,i=2,j=1)、子像素PX10(即第(2×3×1+2×2)个子像素,i=2,j=1)属于第二像素行PXR2中的第二组子像素;第一像素行PXR1中的子像素PX5(即第(2×3×0+2×3-1)个子像素,i=3,j=0)、子像素PX6(即第(2×3×0+2×3)个子像素,i=3,j=0)、子像素PX11(即第(2×3×1+2×3-1)个子像素,i=3,j=1,图中未示出)、子像素PX12(即第(2×3×1+2×3)个子像素,i=3,j=1,图中未示出)属于第一像素行PXR1中的第三组子像素,第二像素行PXR2中的子像素PX5(即第(2×3×0+2×3-1)个子像素,i=3,j=0)、子像素PX6(即第(2×3×0+2×3)个子像素,i=3,j=0)、子像素PX11(即第(2×3×1+2×3-1)个子像素,i=3,j=1,图中未示出)、子像素PX12(即第(2×3×1+2×3)个子像素,i=3,j=1,图中未示出)属于第二像素行PXR2中的第三组子像素;以此类推。
例如,以第一像素行PXR1中包括的子像素PX1~PX6以及第二像素行PXR2中包括的子像素PX1~PX6为例,第一个数据比较信号表示用于使得第一像素行PXR1中的子像素PX1和PX2显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX1和PX2显示的第二显示数据之间的比较关系;第二个数据比较信号表示用于使得第一像素行PXR1中的子像素PX3和PX4显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX3和PX4显示的第二显示数据之间的比较关系;第三个数据比较信号表示用于使得第一像素行PXR1中的子像素PX5和PX6显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX5和PX6显示的第二显示数据之间的比较关系;以此类推。
例如,以第一像素行PXR1中的子像素PX1和PX2以及第二像素行PXR2中的子像素PX1和PX2为例,第一像素行PXR1中的子像素PX1和PX2与第二像素行PXR2中的子像素PX1和PX2共用显示面板103中的同一条数据线DL1,以通过该数据线DL1分别将对应于第一显示数据的第一显示电信号施加至第一像素行PXR1中的子像素PX1和PX2,以及将对应于第二显示数据的第二显示电信号施加至第二像素行PXR2中的子像素PX1和PX2。
例如,第一像素行PXR1中的子像素PX1和PX2可以分别由两条不同的栅线控制,以分别接收不同的扫描信号。例如,该两条栅线可以分别设置在显示面板103的显示区域的相对两侧,以实现对显示面板103的双边驱动显示。例如,第二像素行PXR2的子像素PX1和PX2可以分别由两条不同的栅线控制,以分别接收不同的扫描信号。例如,该两条栅线可以分别设置在显示面板103的显示区域的相对两侧,以实现对显示面板103的双边驱动显示。
例如,以第一像素行PXR1中的子像素PX1和PX2以及第二像素行PXR2中的子像素PX1和PX2为例,在图4所示的显示面板103中,第一像素行PXR1中的子像素PX1和PX2与第二像素行PXR2中的子像素PX1和PX2在第二方向R2上分别位于所连接的同一条数据线DL1的两侧。例如,第一像素行PXR1中的子像素PX1和PX2均位于该数据线DL1的右侧,第二像素行PXR2中的子像素PX1和PX2均位于该数据线DL1的左侧。
需要说明的是,在本公开的其他一些实施例中,第一像素行PXR1中的子像素PX1和PX2以及第二像素行PXR2中的子像素PX1和PX2在第二方向R2上也可以均位于所连接的同一条数据线DL1的同一侧,例如均位于数据线DL1的右侧或者左侧,或者均同时位于左侧和右侧等,本公开的实施例对此不作具体限制。
例如,第一像素行PXR1中的例如子像素PX1、PX3、PX5、PX7、PX9等均由同一条栅线控制,子像素PX2、PX4、PX6、PX8、PX10等均由另一同一条栅线控制,由此可以使得第一像素行PXR1中连接至同一条数据线DL的两个子像素PX可以通过该数据线DL分别依次接收对应于第一显示数据的第一显示电信号;第二像素行PXR2中的例如子像素PX1、PX3、PX5、PX7、PX9等均由同一条栅线控制,子像素PX2、PX4、PX6、PX8、PX10等均由另一同一条栅线控制,由此可以使得第二像素行PXR2中连接至同一条数据线DL的两个子像素PX可以通过该数据线DL分别依次接收对应于第二显示数据的第二显示电信号。
例如,在图4所示的显示面板103中,第一像素行PXR1中的各子像素PX(例如子像素PX1~PX6)可以采用第一颜色子像素(例如用于提供第一颜色的光)、不发光子像素、第二颜色子像素(例如用于提供第二颜色的光)、不发光子像素、第三颜色子像素(例如用于提供第三颜色的光)、不发光子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX1~PX6)可以采用不发光子像素、第二颜色子像素、不发光子像素、第三颜色子像素、不发光子像素、第一颜色子像素的排列顺序依次设置。
例如,在该显示面板进行例如低电压域显示时,以第一像素行PXR1中的子像素PX1和PX2以及第二像素行PXR2中的子像素PX1和PX2被依次驱动显示为例,用于使得第一像素行PXR1中的子像素PX1和PX2显示的第一显示数据彼此相反,用于使得第一像素行PXR1中的子像素PX2显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX1显示的第二显示数据相同,用于使得第二像素行PXR2中的子像素PX1和PX2显示的第二显示数据彼此相反。其他组子像素中的子像素PX所对应的第一显示数据以及第二显示数据之间的比较关系与此类似,在此不再赘述。
例如,在图4所示的显示面板103中,第一像素行PXR1中的各子像素PX(例如子像素PX1~PX6)可以采用第一颜色子像素、不发光子像素、第二颜色子像素、不发光子像素、第三颜色子像素、不发光子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX1~PX6)可以采用第三颜色子像素、不发光子像素、第一颜色子像素、不发光子像素、第二颜色子像素、不发光子像素的排列顺序依次设置。
例如,在该显示面板进行例如低电压域显示时,以第一像素行PXR1中的子像素PX1和PX2以及第二像素行PXR2中的子像素PX1和PX2被依次驱动显示为例,用于使得第一像素行PXR1中的子像素PX1和PX2显示的第一显示数据彼此相反,用于使得第一像素行PXR1中的子像素PX2显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX1显示的第二显示数据相反,用于使得第二像素行PXR2中的子像素PX1和PX2显示的第二显示数据彼此相反。其他组子像素中的子像素PX所对应的第一显示数据以及第二显示数据之间的比较关系与此类似,在此不再赘述。
例如,在图4所示的显示面板103中,第一像素行PXR1中的各子像素PX(例如子像素PX1~PX6)可以采用不发光子像素、第一颜色子像素、不发光子像素、不发光子像素、第一颜色子像素、不发光子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX1~PX6)可以采用第一颜色子像素、不发光子像素、不发光子像素、第一颜色子像素、不发光子像素、不发光子像素的排列顺序依次设置。
例如,在该显示面板进行例如低电压域显示时,以第一像素行PXR1中的子像素PX1和PX2以及第二像素行PXR2中的子像素PX1和PX2被依次驱动显示为例,用于使得第一像素行PXR1中的子像素PX1和PX2显示的第一显示数据彼此相反,用于使得第一像素行PXR1中的子像素PX2显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX1显示的第二显示数据相同,用于使得第二像素行PXR2中的子像素PX1和PX2显示的第二显示数据彼此相反。以第一像素行PXR1中的子像素PX3和PX4以及第二像素行PXR2中的子像素PX3和PX4被依次驱动显示为例,用于使得第一像素行PXR1中的子像素PX3和PX4显示的第一显示数据彼此相同,用于使得第一像素行PXR1中的子像素PX4显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX3显示的第二显示数据相同,用于使得第二像素行PXR2中的子像素PX3和PX4显示的第二显示数据彼此相反。以第一像素行PXR1中的子像素PX5和PX6以及第二像素行PXR2中的子像素PX5和PX6被依次驱动显示为例,用于使得第一像素行PXR1中的子像素PX5和PX6显示的第一显示数据彼此相反,用于使得第一像素行PXR1中的子像素PX6显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX5显示的第二显示数据相同,用于使得第二像素行PXR2中的子像素PX5和PX6显示的第二显示数据彼此相同。
例如,在图4所示的显示面板103中,第一像素行PXR1中的各子像素PX(例如子像素PX1~PX6)可以采用第一颜色子像素、不发光子像素、不发光子像素、不发光子像素、第二颜色子像素、第三颜色子像素的排列顺序依次设置;第二像素行PXR2中的各子像素PX(例如子像素PX1~PX6)可以采用不发光子像素、不发光子像素、不发光子像素、第二颜色子像素、第三颜色子像素、第一颜色子像素的排列顺序依次设置。
例如,在该显示面板进行例如低电压域显示时,以第一像素行PXR1中的子像素PX1和PX2以及第二像素行PXR2中的子像素PX1和PX2被依次驱动显示为例,用于使得第一像素行PXR1中的子像素PX1和PX2显示的第一显示数据彼此相反,用于使得第一像素行PXR1中的子像素PX2显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX1显示的第二显示数据相同,用于使得第二像素行PXR2中的子像素PX1和PX2显示的第二显示数据彼此相同。以第一像素行PXR1中的子像素PX3和PX4以及第二像素行PXR2中的子像素PX3和PX4被依次驱动显示为例,用于使得第一像素行PXR1中的子像素PX3和PX4显示的第一显示数据彼此相同,用于使得第一像素行PXR1中的子像素PX4显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX3显示的第二显示数据相同,用于使得第二像素行PXR2中的子像素PX3和PX4显示的第二显示数据彼此相反。以第一像素行PXR1中的子像素PX5和PX6以及第二像素行PXR2中的子像素PX5和PX6被依次驱动显示为例,用于使得第一像素行PXR1中的子像素PX5和PX6显示的第一显示数据彼此相同,用于使得第一像素行PXR1中的子像素PX6显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX5显示的第二显示数据相同,用于使得第二像素行PXR2中的子像素PX5和PX6显示的第二显示数据彼此相同。
例如,上述第一颜色、第二颜色、第三颜色可以分别为红色、绿色、蓝色、白色或者其他所需的显示颜色等,本公开的实施例对此不作具体限制。
需要说明的是,在本公开的其他一些实施例中,第一像素行PXR1和第二像素行PXR2中的各子像素PX也可以采用其他适合的排列顺序依次进行设置,本公开的实施例对此不作具体限制。
下面,以获取上述各实施例中表示用于使得第一像素行PXR1中的一个子像素PX显示的第一显示数据与用于使得第二像素行PXR2中与之相对应的子像素PX显示的第二显示数据之间的比较关系的数据比较信号为例,例如,获取图2及图3所示的实施例中表示用于使得第一像素行PXR1中的子像素PX11显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX21显示的第二显示数据之间的比较关系的数据比较信号,或者获取图4所示的实施例中表示用于使得第一像素行PXR1中的子像素PX1和PX2显示的第一显示数据与用于使得第二像素行PXR2中的子像素PX1和PX2显示的第二显示数据之间的比较关系的数据比较信号,对上述步骤S11和步骤12的实施方式进行具体说明。
图5为本公开一些实施例提供的一种数据驱动器的控制方法中的步骤S12的示意性流程图。
如图5所示,在本公开的一些实施例中,上述步骤S12包括步骤S121和步骤S122。
步骤S121:响应于数据比较信号表示第一显示数据与第二显示数据之间具有第一比较关系,基于数据驱动器已经缓存的第一显示数据得到第二显示数据,第一比较关系包括第一显示数据与第二显示数据相同或者相反。
步骤S122:响应于数据比较信号表示第一显示数据与第二显示数据之间具有不同于第一比较关系的第二比较关系,基于数据驱动器接收的用于第二像素行的输入数据信号得到第二显示数据。
例如,对于上述步骤S121和S122,通过确定第一显示数据与第二显示数据之间的比较关系,可以控制数据驱动器分别采用不同的方式实现对第二显示数据的获取。由此,可以使得数据驱动器分别工作在不同的工作状态下,有助于实现对数据驱动器的工作功耗的灵活控制,进而有利于降低数据驱动器的使用成本。
例如,在步骤S121中确定第一显示数据与第二显示数据相同或者相反的情况下,可以使得数据驱动器根据已经缓存在数据驱动器中的第一显示数据得到第二显示数据,从而有助于降低数据驱动器在获取第二显示数据的过程中所需消耗的功耗,降低数据驱动器的系统总耗电量。
例如,在步骤S122中确定第一显示数据与第二显示数据之间不存在相同或者相反的比较关系的情况下,则对数据驱动器接收的对应于第二像素行的输入数据信号进行适合的信号处理操作,以基于该输入数据信号得到所需的第二显示数据。
下面,本公开的实施例以图6中所示的数据驱动器的工作流程为例,对本公开实施例提供的数据驱动器的控制方法进行示例性说明。但是,需要说明的是,本公开的实施例包括但并不仅限于此。
图6为本公开一些实施例提供的一种数据驱动器的示意图。如图6所示,该数据驱动器10包括物理层处理模块110、链路层处理模块120和通道阵列处理模块130。
例如,在该数据驱动器10接收由时序控制器提供的输入电信号INPT后,该输入电信号INPT依次经过物理层处理模块110、链路层处理模块120和通道阵列处理模块130。在由物理层处理模块110、链路层处理模块120和通道阵列处理模块130依次对该输入电信号INPT进行信号处理后,得到用于提供至显示面板的显示电信号OUTPT,例如该显示电信号OUTPT可以为施加至显示面板的各像素行中的子像素上的显示电压或显示电流等,以实现驱动显示面板中的各子像素进行显示。
例如,该物理层处理模块110在接收由时序控制器提供的输入电信号INPT后,对该输入电信号INPT进行物理层处理,得到相应的输入数据信号PDAT和输入时钟信号PCLK,并将得到的输入数据信号PDAT和输入时钟信号PCLK分别传输至链路层处理模块120。
例如,数据驱动器10所接收的由时序控制器提供的输入电信号INPT可以采用串行方式传输至数据驱动器10,或者也可以采用并行方式传输至数据驱动器10,或者也可以采用其他适用的传输方式等,本公开的实施例对此不作具体限制。
例如,以图7所示的数据驱动器10的示例为例,当输入电信号INPT采用串行方式传输至数据驱动器10时,也即,该输入电信号INPT中包括的输入数据信号PDAT和输入时钟信号PCLK采用串行方式传输至数据驱动器10时,物理层处理模块110中的模拟前端子模块111用于对该输入电信号INPT进行例如信号放大、频率变换、调制及解调、邻频处理、或者电平调整及控制等信号处理操作,以得到适用于该数据驱动器10的稳定的电信号,并将处理后的输入电信号INPT提供至物理层处理模块110中的其他子模块以进行后续信号处理操作。例如,由模拟前端子模块111处理后的输入电信号INPT被传输至时钟数据恢复子模块112,该时钟数据恢复子模块112对处理后的输入电信号INPT进行恢复采样,从中分别提取输入数据信号PDAT和输入时钟信号PCLK,然后再将提取的输入数据信号PDAT和输入时钟信号PCLK分别传输至后续的链路层处理模块120。
又例如,以图8所示的数据驱动器10的示例为例,当输入电信号INPT采用并行方式传输至数据驱动器10时,也即,对应于输入数据信号PDAT的输入电信号INPDAT以及对应于输入时钟信号PCLK的输入电信号INPCLK分别通过不同的信号传输通道传输至数据驱动器10时,对应于输入数据信号PDAT的输入电信号INPDAT被传输至物理层处理模块110中的数据通路子模块113,对应于输入时钟信号PCLK的输入电信号INPCLK被传输至物理层处理模块110中的时钟通路子模块114。
例如,数据通路子模块113对接收的输入电信号INPDAT进行例如信号放大、频率变换、调制及解调、邻频处理、或者电平调整及控制等信号处理操作,以得到适用于该数据驱动器10的稳定的电信号,并对经过上述信号处理操作后的电信号进行恢复采样,从中提取相应的输入数据信号PDAT,然后再将提取的输入数据信号PDAT传输至后续的链路层处理模块120。时钟通路子模块114对接收的输入电信号INPCLK进行例如信号放大、频率变换、调制及解调、邻频处理、或者电平调整及控制等信号处理操作,以得到适用于该数据驱动器10的稳定的电信号,并对经过上述信号处理操作后的电信号进行恢复采样,从中提取相应的输入时钟信号PCLK,然后再将提取的输入时钟信号PCLK传输至后续的链路层处理模块120。
需要说明的是,除输入电信号INPT传输至数据驱动器10的传输方式不同以及物理层处理模块110的结构不同以外,图7和图8中所示的数据驱动器10的其他结构、功能或实现方式等均基本相同或相似,重复之处不再赘述。
例如,由物理层处理模块110传输至链路层处理模块120的输入数据信号PDAT可以如图9所示。例如,该输入数据信号PDAT可以包括对应于各像素行的显示数据信号DSPDAT,例如对应于第一像素行的第一显示数据信号DSPDAT1、对应于第二像素行的第二显示数据信号DSPDAT2、对应于第三像素行的第三显示数据信号DSPDAT3等……。例如,如上所述的示例中,显示数据信号DSPDAT可以是和时钟信号组合之后一起发送,之后通过时钟数据恢复子模块112再彼此分离。
例如,该输入数据信号PDAT还包括数据包控制信号PACKDAT,例如对应于第一显示数据信号DSPDAT1的第一数据包控制信号PACKDAT1、对应于第二显示数据信号DSPDAT2的第二数据包控制信号PACKDAT2、对应于第三显示数据信号DSPDAT3的第三数据包控制信号PACKDAT3等……。例如,数据包控制信号PACKDAT不与时钟信号组合发送。
由此,在对输入数据信号PDAT中的数据包控制信号PACKDAT和显示数据信号DSPDAT进行识别后,可以根据从数据包控制信号PACKDAT中识别得到的数据控制包,将从显示数据信号DSPDAT中识别得到的显示数据DAT分别与相应的像素行对应。
例如,如图6所示,链路层处理模块120对接收的输入数据信号PDAT和输入时钟信号PCLK分别进行链路层处理,从输入数据信号PDAT中识别得到显示数据DAT(以及数据控制包),从输入时钟信号PCLK中识别得到时钟控制数据CLK,并将得到的显示数据DAT和时钟控制数据CLK经过相应的数据处理(例如对显示数据DAT进行格式化处理等)后传输至通道阵列处理模块130。
例如,结合图7和图8所示,该链路层处理模块120可以包括信号识别子模块121、数据控制包寄存子模块122和显示数据格式化子模块123。该信号识别子模块121可以用于对从物理层处理模块110接收的输入数据信号PDAT和输入时钟信号PCLK分别进行识别处理,以从输入数据信号PDAT中识别得到显示数据DAT和数据控制包,以及从输入时钟信号PCLK中识别得到时钟控制数据CLK。该数据控制包寄存子模块122可以用于寄存从输入数据信号PDAT中识别得到的数据控制包。该显示数据格式化子模块123可以用于对从输入数据信号PDAT中识别得到的显示数据DAT进行例如格式化处理等操作,进而将经过例如格式化处理等信号处理后的显示数据DAT提供至后续的通道阵列处理模块130。
例如,如图6所示,该通道阵列处理模块130可以对接收的显示数据DAT和时钟控制数据CLK进行缓存,并对缓存的显示数据DAT进行例如数模转换、运算放大处理等信号处理操作以得到用于提供至显示面板的例如显示电压或显示电流等显示电信号OUTPT,进而在时钟控制数据CLK的控制下,将得到的显示电信号OUTPT提供至显示面板,以实现驱动显示面板中的各子像素进行显示。
例如,结合图7和图8所示,在至少一个示例中,该通道阵列处理模块130可以包括级联的第一锁存子模块131和第二锁存子模块132,该第一锁存子模块131和第二锁存子模块132用于缓存将提供至显示面板的显示数据DAT。例如,在通道阵列处理模块130的第p工作周期(例如时钟周期),第一锁存子模块131缓存用于第a像素行的显示数据,而第二锁存子模块132缓存用于第a-1像素行的显示数据,这里,第a-1像素行的显示驱动在第a像素行之前;在通道阵列处理模块130的下一工作周期,即第p+1工作周期,第一锁存子模块131将缓存用于第a+1像素行的显示数据,而第二锁存子模块132缓存用于第a像素行的显示数据,之后的工作周期,依次类推。由此,第一锁存子模块131和第二锁存子模块132彼此并行工作,第一锁存子模块131在对输入的显示数据进行采样缓存的时候,第二锁存子模块132将缓存的显示数据往下一级转移,由此提高了通道阵列处理模块130的工作效率。
该通道阵列处理模块130还包括转换处理子模块133,例如该转换处理子模块133可以用于对缓存的显示数据DAT进行例如数模转换、运算放大处理等信号处理操作,以得到用于提供至显示面板的例如显示电压或显示电流等显示电信号OUTPT。该通道阵列处理模块130还包括移位寄存子模块134,该移位寄存子模块134可以用于寄存通道阵列处理模块130接收的时钟控制数据CLK。
需要说明的是,在本公开的上述实施例中,图6至图8中所示的数据驱动器10中所包括的模块以及各模块中所包括的子模块等均只是示例性说明,该数据驱动器10中还可以包括其他模块或子模块,各模块中也可以包括其他子模块等,关于数据驱动器10的结构及功能等详细内容可以参考本领域中的常规设计,在此不再赘述。
例如,以图6至图8所示的数据驱动器10为例,在本公开的一些实施例中,对应于数据比较信号CMP的电信号可以包括在输入电信号INPT中并由时序控制器提供至该数据驱动器10。
又例如,在本公开的其他一些实施例中,对应于该数据比较信号CMP的电信号也可以独立于输入电信号INPT单独传输至数据驱动器10。例如,对应于该数据比较信号CMP的电信号可以由时序控制器提供,或者也可以由与数据驱动器10信号连接的其他控制装置或模块等提供,本公开的实施例对此不作具体限制。
例如,以对应于数据比较信号CMP的电信号包括在输入电信号INPT中进行传输为例,用于表示第一显示数据与第二显示数据之间的比较关系的数据比较信号CMP的相应电信号可以与对应于第二像素行的输入数据信号PDAT一起传输,例如与该输入数据信号PDAT中的第二数据包控制信号PACKDAT2一起传输,或者作为第二数据包控制信号PACKDAT2的字段之一,因此该数据比较信号CMP对应的电信号可以在图9中所示的第二数据包控制信号PACKDAT2的传输时间段内进行传输。进而,在链路层处理模块120收到经由物理层处理模块110发送的输入数据信号PDAT后,可以使得信号识别子模块121在从输入数据信号PDAT中识别得到第二显示数据之前,先识别得到该数据比较信号CMP,从而有利于根据识别得到的数据比较信号CMP控制数据驱动器10的工作状态。
需要说明的是,在本公开的其他一些实施例中,该数据比较信号CMP对应的电信号也可以在其他时间段内进行传输,例如在对应于第一像素行的输入数据信号PDAT与对应于第二像素行的输入数据信号PDAT之间的间隔时间段内进行传输。例如,数据比较信号CMP在数据驱动器10中被识别的时间段满足使得信号识别子模块121可以在识别得到第二显示数据之前,先识别得到该数据比较信号CMP,或者满足数据驱动器10中在对识别得到的第二显示数据进行其他信号处理操作之前,先识别得到该数据比较信号CMP。本公开的实施例对数据比较信号CMP在数据驱动器10中被识别的时间段不作具体限制。
下面,分别以图7和图8中所示的数据驱动器10的不同示例为例,对上述步骤S12中的根据数据比较信号CMP,控制数据驱动器10的工作状态的具体方法进行示例性说明。
图10为图7所示的数据驱动器的示例的一种工作状态的示意图,例如图10示出了在数据比较信号CMP表示第一显示数据与第二显示数据之间具有第二比较关系(也即,第一显示数据与第二显示数据之间不存在相同或相反的关系)的情况下,数据驱动器10中不同子模块的工作状态。
图11为图7所示的数据驱动器的示例的另一种工作状态的示意图,例如图11示出了在数据比较信号CMP表示第一显示数据与第二显示数据之间具有第一比较关系(也即,第一显示数据与第二显示数据相同或相反)的情况下,数据驱动器10中不同子模块的工作状态。
例如,如图10和图11所示,在信号识别子模块121识别得到该数据比较信号CMP后,该数据比较信号CMP可以被提供至数据驱动器10中的其他子模块,例如,链路层处理模块120可以将该数据比较信号CMP分别传输至物理层处理模块110和通道阵列处理模块130中,由此控制其他子模块的工作状态。
例如,在图10所示的第一显示数据与第二显示数据之间具有第二比较关系的情况下,数据驱动器10中的物理层处理模块110(以及物理层处理模块110中的各子模块)、链路层处理模块120(以及链路层处理模块120中的各子模块)和通道阵列处理模块130(以及通道阵列处理模块130中的各子模块)均处于第二工作状态下,例如,均处于正常工作状态下。
例如,在图11所示的第一显示数据与第二显示数据之间具有第一比较关系的情况下,数据驱动器10中的物理层处理模块110、链路层处理模块120或者通道阵列处理模块130可以分别处于不同于第二工作状态的第一工作状态下。例如,该第一工作状态可以理解为模块中的至少一个子模块处于例如非激活状态(例如,非正常工作状态、禁用状态等,之后描述的示例中与此类似)下,或者也可以理解为模块或子模块中的部分功能或部分操作处于非激活状态,由此使得各模块在第一工作状态下的功耗小于在第二工作状态下的功耗,例如,相对于正常工作状态而言处于低功耗工作状态。
需要说明的是,相比于图10中所示的处于第二工作状态(例如正常工作状态)下的各模块以及各子模块,图11中用虚线框表示相应的模块以及子模块处于第一工作状态(例如非激活状态或者非正常工作状态)下。
例如,如图10所示,在第一显示数据与第二显示数据之间具有第二比较关系的情况下,在对输入电信号INPT进行信号处理以得到用于提供至显示面板的显示电信号OUTPT的过程中,物理层处理模块110中的时钟数据恢复子模块112需要对数据驱动器10接收的输入电信号INPT进行物理层处理,以从输入电信号INPT中提取输入数据信号PDAT;链路层处理模块120中的信号识别子模块121和显示数据格式化子模块123需要对接收的输入数据信号PDAT进行链路层处理,例如分别需要从输入数据信号PDAT中提取第二显示数据,以及对提取的第二显示数据进行格式化处理等;通道阵列处理模块130中的第一锁存子模块131和第二锁存子模块132需要对从链路层处理模块120接收的第二显示数据进行锁存。
例如,如图11所示,在第一显示数据与第二显示数据之间具有第一比较关系的情况下,在通道阵列处理模块130接收到由链路层处理模块120提供的数据比较信号CMP后,通道阵列处理模块130中的第二锁存子模块132可以响应于该数据比较信号CMP,基于已经缓存的第一显示数据得到第二显示数据。进而,使得第二锁存子模块132无需再接收从第一锁存子模块131传输的第二显示数据;相应地,第一锁存子模块131无需再接收或锁存由链路层处理模块120提供的第二显示数据,也无需再向第二锁存子模块132传输第二显示数据。进而,第一锁存子模块131可以处于非激活状态,第二锁存子模块132中的部分功能或者部分操作可以处于非激活状态,由此使得通道阵列处理模块130在第一工作状态下的功耗小于在第二工作状态下的功耗。
例如,在第一显示数据与第二显示数据相同的情况下,通道阵列处理模块130可以将第二锁存子模块132中已经缓存的第一显示数据输出以作为第二显示数据。
例如,在第一显示数据与第二显示数据相反的情况下,通道阵列处理模块130可以将第二锁存子模块132中已经缓存的第一显示数据取反得到第二显示数据。例如,该取反操作可以在第二锁存子模块132中执行,或者也可以在通道阵列处理模块130中的其他子模块中执行;或者,该取反操作也可以在不属于通道阵列处理模块130的其他子模块中执行,本公开的实施例对此不作具体限制。
例如,如图11所示,在第一显示数据与第二显示数据之间具有第一比较关系的情况下,由于链路层处理模块120不需要向通道阵列处理模块130提供第二显示数据,因此链路层处理模块120中的显示数据格式化子模块123可以响应于该数据比较信号CMP处于非激活状态,信号识别子模块121中的部分功能或者部分操作可以响应于该数据比较信号CMP处于非激活状态,例如信号识别子模块121中用于实现从输入数据信号PDAT中提取第二显示数据的部分功能及操作可以处于非激活状态,由此使得链路层处理模块120在第一工作状态下的功耗小于在第二工作状态下的功耗。
例如,如图11所示,在第一显示数据与第二显示数据之间具有第一比较关系的情况下,在物理层处理模块110接收到由链路层处理模块120提供的数据比较信号CMP后,物理层处理模块110中的时钟数据恢复子模块112中的部分功能或者部分操作可以响应于该数据比较信号CMP处于非激活状态,例如时钟数据恢复子模块112中用于实现从输入电信号INPT中提取输入数据信号PDAT的部分功能及操作可以处于非激活状态,由此使得物理层处理模块110在第一工作状态下的功耗小于在第二工作状态下的功耗。
例如,在本公开的其他一些示例中,在第一显示数据与第二显示数据之间具有第一比较关系的情况下,物理层处理模块110中的模拟前端子模块111中的部分功能或者部分操作也可以响应于该数据比较信号CMP处于非激活状态或接收恒定电平的电信号,进而有利于进一步降低物理层处理模块110在第一工作状态下的功耗。
图12为图8所示的数据驱动器的示例的一种工作状态的示意图,例如图12示出了在数据比较信号CMP表示第一显示数据与第二显示数据之间具有第二比较关系(也即,第一显示数据与第二显示数据之间不存在相同或相反的关系)的情况下,数据驱动器10中的不同子模块的工作状态。
图13为图8所示的数据驱动器的示例的另一种工作状态的示意图,例如图13示出了在数据比较信号CMP表示第一显示数据与第二显示数据之间具有第一比较关系(也即,第一显示数据与第二显示数据相同或相反)的情况下,数据驱动器10中的不同子模块的工作状态。
需要说明的是,图12以及图13所示的数据驱动器的示例中的控制方法与上述图10以及图11所示的数据驱动器的示例中的控制方法基本相似,重复之处不再赘述。
例如,如图12所示,在第一显示数据与第二显示数据之间具有第二比较关系的情况下,物理层处理模块110中的数据通路子模块113对接收的对应于输入数据信号PDAT的输入电信号INPDAT进行例如信号放大、频率变换、调制及解调、邻频处理、或者电平调整及控制等信号处理操作(例如对应于图10中的模拟前端子模块111中的信号处理操作),以得到适用于该数据驱动器10的稳定的电信号,并对经过上述信号处理操作后的电信号进行恢复采样,从中提取相应的输入数据信号PDAT(例如对应于图10中的时钟数据恢复子模块112中的部分信号处理操作),然后再将提取的输入数据信号PDAT传输至后续的链路层处理模块120。
例如,如图13所示,在第一显示数据与第二显示数据之间具有第一比较关系的情况下,在物理层处理模块110接收到由链路层处理模块120提供的数据比较信号CMP后,物理层处理模块110中的数据通路子模块113中的至少部分功能或者至少部分操作可以响应于该数据比较信号CMP处于非激活状态,由此使得物理层处理模块110在第一工作状态下的功耗小于在第二工作状态下的功耗。
例如,数据通路子模块113中用于实现例如对应于模拟前端子模块111中的部分信号处理功能及操作可以处于非激活状态,数据通路子模块113中用于实现例如对应于时钟数据恢复子模块112中的部分信号处理功能及操作可以处于非激活状态。
例如,在本公开的一些示例中,在图13所示的工作状态的示例中,数据通路子模块113中用于实现例如对应于模拟前端子模块111中的部分信号处理功能及操作的部分子模块也可以处于非激活状态或接收恒定电平的电信号,从而有利于进一步降低物理层处理模块110在第一工作状态下的功耗。
例如,在本公开的一些实施例中,在第一显示数据与第二显示数据之间具有第一比较关系的情况下,在发送对应于第二显示数据的输入数据信号PDAT的时间段内,时序控制器也可以停止向数据驱动器10发送有效的电信号或者向数据驱动器10发送虚拟电信号。例如,数据驱动器10中的链路层处理模块120接收到的输入数据信号PDAT可以如图14所示,对应于第二显示数据的第二显示数据信号DSPDAT2可以为虚拟电信号或者为保持恒定电平的电信号,由此可以进一步降低数据驱动器10中服务于有关输入数据信号PDAT的相应模块或子模块在第一工作状态下的功耗。
例如,在本公开的一些实施例中,在第一显示数据与第二显示数据之间具有第一比较关系的情况下,数据驱动器10中的相应模块(例如链路层处理模块120)也可以不再接收输入数据信号PDAT,从而可以进一步降低数据驱动器10中服务于有关输入数据信号PDAT的相应模块或子模块在第一工作状态下的功耗。
需要说明的是,在本公开的实施例中,本公开上述各个实施例提供的数据驱动器的控制方法的流程可以包括更多或更少的操作,这些操作可以顺序执行或并行执行。虽然上文描述的数据驱动器的控制方法的流程包括特定顺序出现的多个操作,但是应该清楚地了解,多个操作的顺序并不受限制。上文描述的数据驱动器的控制方法可以执行一次,也可以按照预定条件执行多次。
图15为本公开一些实施例提供的一种时序控制器的控制方法的示意性流程图。
如图15所示,本公开实施例提供的时序控制器的控制方法包括步骤S21和S22。
步骤S21:根据从数据源接收的源输入数据,分别确定多组第一显示数据与多组第二显示数据之间的多个比较关系,并生成用于表示多个比较关系的多个数据比较信号,多组第一显示数据分别用于使得第一像素行中的多组子像素显示,多组第二显示数据分别用于使得第二像素行中的多组子像素显示,第二像素行在时间上在第一像素行之后被驱动显示。
步骤S22:向数据驱动器发送多个数据比较信号。
本公开的上述实施例提供的时序控制器的控制方法中,通过将待被驱动显示的第二像素行中的子像素划分为多组,并分别确定每组子像素所对应的第二显示数据与先于该第二像素行被驱动显示的第一像素行中的相应子像素组所对应的第一显示数据之间的比较关系,并将生成的表示上述比较关系的多个数据比较信号发送给数据驱动器,可以使得数据驱动器在提供第二像素行中的不同子像素组所对应的第二显示数据时分别响应于该多个数据比较信号处于不同的工作状态。由此,可以灵活地控制数据驱动器的工作功耗,从而有利于达到降低数据驱动器的工作功耗进而降低系统总耗电量的有益效果,降低使用成本。
在本公开的一些实施例中,对于该多个数据比较信号中的每个数据比较信号,上述时序控制器的控制方法还可以包括步骤S23。
步骤S23:响应于数据比较信号表示第一显示数据与第二显示数据之间具有第一比较关系,不向数据驱动器发送对应于第二显示数据的输入数据信号。第一比较关系包括第一显示数据与第二显示数据相同或者相反。
例如,在确定第一显示数据与第二显示数据相同或者相反的情况下,可以使得数据驱动器根据已经缓存在数据驱动器中的第一显示数据得到第二显示数据,从而有助于降低数据驱动器在获取第二显示数据的过程中所需消耗的功耗,降低数据驱动器的系统总耗电量。
并且,本公开上述实施例提供的时序控制器的控制方法还可以在采用该时序控制器的显示面板用于例如低电压域显示时,通过降低数据驱动器的系统总耗电量,减小数据驱动器中所产生的工作电流,从而有利于改善数据驱动器中信号传输的例如抗高频电磁干扰(EMI)能力、无线广域网络(WWAN)信号传输性能等特性,进而提升信号传输的稳定性和可靠性。
例如,上述步骤S23中的不向数据驱动器发送对应于第二显示数据的输入数据信号包括:在发送对应于第二显示数据的输入数据信号的时间段内,停止向数据驱动器发送有效电信号或者向数据驱动器发送虚拟电信号。
例如,在确定第一显示数据与第二显示数据相同或者相反的情况下,可以使得时序控制器停止向数据驱动器发送有效电信号或者向数据驱动器发送虚拟电信号,也即,数据驱动器中得到的第二显示数据不再通过从时序控制器发送的输入电信号中提取而获得,并使得数据驱动器根据已经缓存在数据驱动器中的第一显示数据得到第二显示数据。由此,还可以有助于降低时序控制器所需消耗的功耗,降低时序控制器的系统总耗电量。
需要说明的是,本公开的实施例中,关于该时序控制器的控制方法的具体操作流程、步骤以及技术效果等可以参考上文中关于数据驱动器的控制方法的相关描述,此处不再赘述。
本公开至少一实施例还提供一种数据驱动器控制装置,该数据驱动器控制装置通过获取待被驱动显示的第二像素行中的每组子像素所对应的第二显示数据与先于该第二像素行被驱动显示的第一像素行中的相应子像素组所对应的第一显示数据之间的比较关系,可以根据上述比较关系控制数据驱动器分别响应于多个数据比较信号处于不同的工作状态。由此,可以灵活地控制数据驱动器的工作功耗,从而有助于达到降低数据驱动器的工作功耗进而降低系统总耗电量的有益效果,降低产品的使用成本。
图16为本公开一些实施例提供的一种数据驱动器控制装置的示意性框图。
例如,如图16所示,数据驱动器控制装置200包括数据比较信号获取单元201和工作状态控制单元202。
数据比较信号获取单元201配置为获取多个数据比较信号,多个数据比较信号分别表示多组第一显示数据与多组第二显示数据之间的多个比较关系,多组第一显示数据分别用于使得第一像素行中的多组子像素显示,多组第二显示数据分别用于使得第二像素行中的多组子像素显示,第二像素行在时间上在第一像素行之后被驱动显示。例如,数据比较信号获取单元201可以执行图1中所示的数据驱动器的控制方法中的步骤S11。
工作状态控制单元202配置为根据各数据比较信号,分别控制数据驱动器的工作状态。例如,工作状态控制单元202可以执行图1中所示的数据驱动器的控制方法中的步骤S12。
例如,数据比较信号获取单元201和工作状态控制单元202包括存储在存储器中的代码和程序;处理器可以执行该代码和程序以实现如上所述的数据比较信号获取单元201和工作状态控制单元202的一些功能或全部功能。例如,数据比较信号获取单元201和工作状态控制单元202可以是专用硬件器件,用来实现如上所述的数据比较信号获取单元201和工作状态控制单元202的一些或全部功能。例如,数据比较信号获取单元201和工作状态控制单元202可以是一个电路板或多个电路板的组合,用于实现如上所述的功能。在本申请实施例中,该一个电路板或多个电路板的组合可以包括:(1)一个或多个处理器;(2)与处理器相连接的一个或多个非暂时的存储器;以及(3)处理器可执行的存储在存储器中的固件。
需要说明的是,数据比较信号获取单元201用于实现图1所示的步骤S11,工作状态控制单元202用于实现图1所示的步骤S12。从而关于数据比较信号获取单元201的具体说明可以参考上述数据驱动器的控制方法的实施例中图1所示的步骤S11的相关描述,关于工作状态控制单元202的具体说明可以参考上述数据驱动器的控制方法的实施例中图1所示的步骤S12的相关描述。此外,数据驱动器控制装置可以实现与前述数据驱动器的控制方法相似的技术效果,在此不再赘述。
本公开至少一实施例还提供一种时序控制器,该时序控制器通过分别确定每组子像素所对应的第二显示数据与先于该第二像素行被驱动显示的第一像素行中的相应子像素组所对应的第一显示数据之间的比较关系,并将生成的表示上述比较关系的多个数据比较信号发送给数据驱动器,可以使得数据驱动器在提供第二像素行中的不同子像素组所对应的第二显示数据时分别响应于该多个数据比较信号处于不同的工作状态。由此,可以灵活地控制数据驱动器的工作功耗,从而有利于达到降低数据驱动器的工作功耗进而降低系统总耗电量的有益效果,降低使用成本。
图17为本公开一些实施例提供的一种时序控制器的示意性框图。
例如,如图17所示,时序控制器600包括数据比较信号生成单元601和信号传输单元602。
数据比较信号生成单元601配置为根据从数据源接收的源输入数据,分别确定多组第一显示数据与多组第二显示数据之间的多个比较关系,并生成用于表示多个比较关系的多个数据比较信号。多组第一显示数据分别用于使得第一像素行中的多组子像素显示,多组第二显示数据分别用于使得第二像素行中的多组子像素显示,第二像素行在时间上在第一像素行之后被驱动显示。例如,数据比较信号生成单元601可以执行图15中所示的时序控制器的控制方法中的步骤S21。
信号传输单元602配置为向数据驱动器发送多个数据比较信号。例如,信号传输单元602可以执行图15中所示的时序控制器的控制方法中的步骤S22。
例如,数据比较信号生成单元601和信号传输单元602包括存储在存储器中的代码和程序;处理器可以执行该代码和程序以实现如上所述的数据比较信号生成单元601和信号传输单元602的一些功能或全部功能。例如,数据比较信号生成单元601和信号传输单元602可以是专用硬件器件,用来实现如上所述的数据比较信号生成单元601和信号传输单元602的一些或全部功能。例如,数据比较信号生成单元601和信号传输单元602可以是一个电路板或多个电路板的组合,用于实现如上所述的功能。在本申请实施例中,该一个电路板或多个电路板的组合可以包括:(1)一个或多个处理器;(2)与处理器相连接的一个或多个非暂时的存储器;以及(3)处理器可执行的存储在存储器中的固件。
需要说明的是,数据比较信号生成单元601用于实现图15所示的步骤S21,信号传输单元602用于实现图15所示的步骤S22。从而关于数据比较信号生成单元601的具体说明可以参考上述时序控制器的控制方法的实施例中图15所示的步骤S21的相关描述,关于信号传输单元602的具体说明可以参考上述时序控制器的控制方法的实施例中图15所示的步骤S22的相关描述。此外,时序控制器可以实现与前述时序控制器的控制方法相似的技术效果,在此不再赘述。
本公开至少一个实施例还提供一种电子设备,该电子设备包括本公开任一实施例中所述的时序控制器,例如可以为图17中所示的时序控制器600。该电子设备还包括本公开任一实施例中所述的数据驱动器,例如该数据驱动器包括数据比较信号获取单元和工作状态控制单元,该数据比较信号获取单元配置为获取多个数据比较信号,该工作状态控制单元配置为根据各数据比较信号,分别控制数据驱动器的工作状态。例如,关于数据驱动器中包括的数据比较信号获取单元和工作状态控制单元的详细内容可以参考上述实施例中关于数据驱动器控制装置200中的数据比较信号获取单元201和工作状态控制单元202的相应描述,或者也可以参考上述关于数据驱动器的控制方法的实施例中的相应描述,例如可以参考关于图6至图8所示的数据驱动器10的相应描述,这里不再赘述。
在本公开的一些实施例中,该电子设备还包括显示面板,数据驱动器配置为向显示面板提供显示数据,以用于驱动显示面板中的像素行进行显示。
例如,该显示面板可以为图2所示的显示面板101、图3所示的显示面板102、或者图4所示的显示面板103等,本公开的实施例对该显示面板的结构、类型、功能等均不作具体限制。
图18为本公开一些实施例提供的一种电子设备的示意性框图。图19为本公开一些实施例提供的一种电子设备的示例的示意图,例如图19为图18所示的电子设备的一种示例的示意图。
例如,如图18所示,该电子设备70包括时序控制器71、数据驱动器72以及显示面板73。例如,该时序控制器71可以为本公开任一实施例所述的时序控制器,例如可以为图17中所示的时序控制器600。例如,该数据驱动器72可以为本公开任一实施例中所提供的数据驱动器,例如可以参考图6至图8所示的数据驱动器10。
例如,显示面板73可以为液晶面板、液晶电视、OLED面板、OLED电视、QLED面板、QLED电视、显示器、电子纸显示装置、手机、平板电脑、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件,本公开的实施例对此不作限制。
例如,该显示面板73可以参考图2所示的显示面板101、图3所示的显示面板102、或者图4所示的显示面板103等。
例如,如图19所示,在一个示例中,该电子设备70还包括至少一个栅极驱动器74,该至少一个栅极驱动器74可以设置在显示面板73的一侧或多侧,本公开的实施例对此不作具体限制。
例如,电子设备70中可以设置有分别位于显示面板73的相对两侧的两个栅极驱动器74,以通过该两个栅极驱动器74实现对显示面板73的双边驱动显示。
例如,数据驱动器72通过多条数据线DL与每个子像素PX中的像素电路电连接。例如,数据驱动器72根据时序控制器71提供的输入电信号,通过多条数据线DL向显示面板73中的子像素PX提供对应的例如显示电压或显示电流等显示电信号,以实现驱动显示面板73中的各子像素PX进行显示。例如,参考图19所示,该输入电信号可以包括对应于输入数据信号的电信号RGB,例如图8中所示的输入电信号INPDAT,以及还包括对应于输入时钟信号的电信号DCS,例如图8中所示的输入电信号INPCLK。例如,数据驱动器72可以实现为半导体芯片。
例如,栅极驱动器74通过多条扫描线GL与每个子像素PX中的像素电路电连接,以向每个像素电路分别提供相应的扫描信号等。例如,栅极驱动器74根据时序控制器71提供的多个扫描控制信号GCS提供选通信号,即扫描信号。例如,栅极驱动器74可以实现为半导体芯片,也可以集成在显示面板73中以构成GOA电路。
例如,时序控制器71用于处理从电子设备70外部输入(例如由数据源提供)的源输入数据DRGB,并向数据驱动器71提供处理后的对应于输入数据信号的电信号RGB,以及向栅极驱动器74和数据驱动器71分别提供扫描控制信号GCS以及对应于输入时钟信号的电信号DCS,从而对数据驱动器71和栅极驱动器74进行控制。
例如,时序控制器71对外部输入的源输入数据DRGB进行处理以匹配显示面板73的大小和分辨率,然后向数据驱动器72提供处理后的电信号RGB。例如,时序控制器71使用从电子设备70外部输入的同步信号SYNC(例如点时钟DCLK、数据使能信号DE、水平同步信号Hsync以及垂直同步信号Vsync)产生扫描控制信号GCS和电信号DCS。时序控制器71分别向数据驱动器72和栅极驱动器74提供产生的电信号DCS和扫描控制信号GCS,以用于数据驱动器72和栅极驱动器74的控制。
例如,该电子设备70还可以包括其他部件,例如信号解码电路等,这些部件例如可以采用已有的常规部件,这里不再详述。
本公开至少一个实施例还提供一种电子设备,该电子设备包括处理器、存储器和一个或多个计算机程序模块。一个或多个计算机程序模块被存储在存储器中并被配置为由处理器执行,一个或多个计算机程序模块包括用于执行本公开任一实施例提供的数据驱动器的控制方法或时序控制器的控制方法的指令。
图20为本公开一些实施例提供的一种电子设备的示意框图。如图20所示,该电子设备300包括处理器310和存储器320。存储器320用于非瞬时性地存储有计算机可执行指令(例如一个或多个计算机程序模块)。处理器310用于运行该计算机可执行指令,该计算机可执行指令被处理器310运行时可以执行上文所述的数据驱动器的控制方法中的一个或多个步骤,或者执行上文所述的时序控制器的控制方法中的一个或多个步骤。存储器320和处理器310可以通过总线系统和/或其它形式的连接机构(未示出)互连。
例如,处理器310可以是中央处理单元(CPU)、图形处理单元(GPU)或者具有数据处理能力和/或程序执行能力的其它形式的处理单元。例如,中央处理单元(CPU)可以为X86或ARM架构等。处理器310可以为通用处理器或专用处理器,可以控制电子设备300中的其它组件以执行期望的功能。
例如,存储器320可以包括一个或多个计算机程序产品的任意组合,计算机程序产品可以包括各种形式的计算机可读存储介质,例如易失性存储器和/或非易失性存储器。易失性存储器例如可以包括随机存取存储器(RAM)和/或高速缓冲存储器(cache)等。非易失性存储器例如可以包括只读存储器(ROM)、硬盘、可擦除可编程只读存储器(EPROM)、便携式紧致盘只读存储器(CD-ROM)、USB存储器、闪存等。在计算机可读存储介质上可以存储一个或多个计算机程序模块,处理器310可以运行一个或多个计算机程序模块,以实现电子设备300的各种功能。在计算机可读存储介质中还可以存储各种应用程序和各种数据以及应用程序使用和/或产生的各种数据等。
需要说明的是,本公开的实施例中,电子设备300的具体功能和技术效果可以参考上文中关于数据驱动器的控制方法以及时序控制器的控制方法的描述,此处不再赘述。
图21为本公开一些实施例提供的另一种电子设备的示意框图。该电子设备400例如适用于实施本公开实施例提供的数据驱动器的控制方法或时序控制器的控制方法。电子设备400可以是终端设备等。需要注意的是,图21示出的电子设备400仅仅是一个示例,其不会对本公开实施例的功能和使用范围带来任何限制。
如图21所示,电子设备400可以包括处理装置(例如中央处理器、图形处理器等)410,其可以根据存储在只读存储器(ROM)420中的程序或者从存储装置480加载到随机访问存储器(RAM)430中的程序而执行各种适当的动作和处理。在RAM 430中,还存储有电子设备400操作所需的各种程序和数据。处理装置410、ROM 420以及RAM 430通过总线440彼此相连。输入/输出(I/O)接口450也连接至总线440。
通常,以下装置可以连接至I/O接口450:包括例如触摸屏、触摸板、键盘、鼠标、摄像头、麦克风、加速度计、陀螺仪等的输入装置460;包括例如液晶显示器(LCD)、扬声器、振动器等的输出装置470;包括例如磁带、硬盘等的存储装置480;以及通信装置490。通信装置490可以允许电子设备400与其他电子设备进行无线或有线通信以交换数据。虽然图21示出了具有各种装置的电子设备400,但应理解的是,并不要求实施或具备所有示出的装置,电子设备400可以替代地实施或具备更多或更少的装置。
例如,根据本公开的实施例,上述数据驱动器的控制方法或时序控制器的控制方法可以被实现为计算机软件程序。例如,本公开的实施例包括一种计算机程序产品,其包括承载在非暂态计算机可读介质上的计算机程序,该计算机程序包括用于执行上述数据驱动器的控制方法或时序控制器的控制方法的程序代码。在这样的实施例中,该计算机程序可以通过通信装置490从网络上被下载和安装,或者从存储装置480安装,或者从ROM 420安装。在该计算机程序被处理装置410执行时,可以实现本公开实施例提供的数据驱动器的控制方法或时序控制器的控制方法中限定的功能。
图22为本公开一些实施例提供的一种存储介质的示意图。例如,如图22所示,存储介质500可以为非瞬时性计算机可读存储介质,在存储介质500上可以非暂时性地存储一个或多个计算机可读指令501。例如,当计算机可读指令501由处理器执行时可以执行根据上文所述的数据驱动器的控制方法或时序控制器的控制方法中的一个或多个步骤。
例如,该存储介质500可以应用于上述电子设备中,例如,该存储介质500可以包括电子设备中的存储器。
例如,存储介质可以包括智能电话的存储卡、平板电脑的存储部件、个人计算机的硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM)、便携式紧致盘只读存储器(CD-ROM)、闪存、或者上述存储介质的任意组合,也可以为其他适用的存储介质。
例如,关于存储介质500的说明可以参考电子设备的实施例中对于存储器的描述,重复之处不再赘述。存储介质500的具体功能和技术效果可以参考上文中关于数据驱动器的控制方法或时序控制器的控制方法的描述,此处不再赘述。
对于本公开,还有以下几点需要说明:
(1)本公开实施例附图只涉及到本公开实施例涉及到的结构,其他结构可参考通常设计。
(2)为了清晰起见,在用于描述本发明的实施例的附图中,层或结构的厚度和尺寸被放大。可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
(3)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,本公开的保护范围应以所述权利要求的保护范围为准。

Claims (18)

1.一种用于显示面板的数据驱动器的控制方法,其中,所述显示面板包括沿第一方向依次排列的多个像素行,每个所述像素行包括沿第二方向依次排列的多个子像素,基于所述多个子像素在所述像素行中的颜色排列顺序,所述多个子像素被划分为m组,所述第二方向不同于所述第一方向,m为大于1的整数;
所述多个像素行包括第一像素行和第二像素行,所述第二像素行在时间上在所述第一像素行之后被驱动显示;
所述控制方法包括:
分别获取m个数据比较信号,其中,所述m个数据比较信号中,第i个数据比较信号表示用于使得所述第一像素行中的第i组子像素显示的第一显示数据与用于使得所述第二像素行中的第i组子像素显示的第二显示数据之间的比较关系,i为整数,且0<i≤m;以及
根据所述m个数据比较信号中的每个数据比较信号,分别控制所述数据驱动器的工作状态;
其中,根据所述m个数据比较信号中的每个数据比较信号,分别控制所述数据驱动器的工作状态,包括:
响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有第一比较关系,基于所述数据驱动器已经缓存的所述第一显示数据得到所述第二显示数据,其中,所述第一比较关系包括所述第一显示数据与所述第二显示数据相同、或者所述第一显示数据与所述第二显示数据相反;或者
响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有不同于所述第一比较关系的第二比较关系,基于所述数据驱动器接收的用于所述第二像素行中的第i组子像素的输入数据信号得到所述第二显示数据。
2.根据权利要求1所述的数据驱动器的控制方法,其中,每个所述像素行中包括的所述多个子像素的数目为(m×n)个,n为大于0的整数;
所述第一像素行中的第(m×j+i)个子像素属于所述第一像素行中的第i组子像素,所述第二像素行中的第(m×j+i)个子像素属于所述第二像素行中的第i组子像素,j为整数,且0≤j<n;
所述第i个数据比较信号表示用于使得所述第一像素行中的第(m×j+i)个子像素显示的第一显示数据与用于使得所述第二像素行中的第(m×j+i)个子像素显示的第二显示数据之间的比较关系。
3.根据权利要求2所述的数据驱动器的控制方法,其中,所述第一像素行中的第(m×j+i)个子像素与所述第二像素行中的第(m×j+i)个子像素共用所述显示面板中的同一条数据线,以通过所述同一条数据线分别将对应于所述第一显示数据的第一显示电信号施加至所述第一像素行中的第(m×j+i)个子像素,以及将对应于所述第二显示数据的第二显示电信号施加至所述第二像素行中的第(m×j+i)个子像素。
4.根据权利要求3所述的数据驱动器的控制方法,其中,所述第一像素行中的第(m×j+i)个子像素与所述第二像素行中的第(m×j+i)个子像素在所述第二方向上分别位于所述同一条数据线的两侧;或者
所述第一像素行中的第(m×j+i)个子像素与所述第二像素行中的第(m×j+i)个子像素在所述第二方向上均位于所述同一条数据线的至少一侧。
5.根据权利要求1所述的数据驱动器的控制方法,其中,每个所述像素行中包括的所述多个子像素的数目为(2×m×n)个,n为大于0的整数;
所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素属于所述第一像素行中的第i组子像素,所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素属于所述第二像素行中的第i组子像素,j为整数,且0≤j<n;
所述第i个数据比较信号表示用于使得所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素显示的第一显示数据与用于使得所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素显示的第二显示数据之间的比较关系。
6.根据权利要求5所述的数据驱动器的控制方法,其中,所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素与所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素共用所述显示面板中的同一条数据线,以通过所述同一条数据线分别将对应于所述第一显示数据的第一显示电信号施加至所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素,以及将对应于所述第二显示数据的第二显示电信号施加至所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素。
7.根据权利要求6所述的数据驱动器的控制方法,其中,所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素与所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素在所述第二方向上分别位于所述同一条数据线的两侧;或者
所述第一像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素与所述第二像素行中的第(2×m×j+2×i-1)个子像素以及第(2×m×j+2×i)个子像素在所述第二方向上均位于所述同一条数据线的至少一侧。
8.根据权利要求1-7任一项所述的数据驱动器的控制方法,其中,所述第一像素行和所述第二像素行为在所述第一方向上相邻排列的两个像素行,所述第一像素行和所述第二像素行的驱动显示顺序在时间上相邻。
9.根据权利要求1-7任一项所述的数据驱动器的控制方法,其中,所述数据驱动器包括多个模块,所述多个模块配置为接收输入数据信号并由所述输入数据信号得到显示数据。
10.根据权利要求9所述的数据驱动器的控制方法,其中,根据所述m个数据比较信号中的每个数据比较信号,分别控制所述数据驱动器的工作状态,还包括:
响应于所述第一比较关系,确定所述数据驱动器是否接收所述输入数据信号。
11.根据权利要求9所述的数据驱动器的控制方法,其中,根据所述m个数据比较信号中的每个数据比较信号,分别控制所述数据驱动器的工作状态,还包括:
响应于所述第一比较关系,使得所述多个模块中的至少部分模块处于第一工作状态;
响应于所述第二比较关系,使得所述多个模块均处于第二工作状态;
其中,所述多个模块中的每个模块在所述第一工作状态下的功耗小于在所述第二工作状态下的功耗。
12.根据权利要求11所述的数据驱动器的控制方法,其中,使得所述多个模块中的至少部分模块处于所述第一工作状态,包括:
使得所述至少部分模块处于非激活状态。
13.一种时序控制器的控制方法,包括:
根据从数据源接收的源输入数据,分别确定多组第一显示数据与多组第二显示数据之间的多个比较关系,并生成用于表示所述多个比较关系的多个数据比较信号,其中,所述多组第一显示数据分别用于使得第一像素行中的多组子像素显示,所述多组第二显示数据分别用于使得第二像素行中的多组子像素显示,所述第二像素行在时间上在所述第一像素行之后被驱动显示;以及
向数据驱动器发送所述多个数据比较信号,以根据所述多个数据比较信号中的每个数据比较信号,分别控制所述数据驱动器的工作状态;
其中,基于每个像素行中所包括的多个子像素的颜色排列顺序,所述多个子像素被划分为m组,所述第一像素行中的多组子像素为m组子像素,所述第二像素行中的多组子像素为m组子像素,m为大于1的整数;
所述多个数据比较信号为m个数据比较信号,
所述m个数据比较信号中,第i个数据比较信号表示用于使得所述第一像素行中的第i组子像素显示的第一显示数据与用于使得所述第二像素行中的第i组子像素显示的第二显示数据之间的比较关系,i为整数,且0<i≤m;
响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有第一比较关系,基于所述数据驱动器已经缓存的所述第一显示数据得到所述第二显示数据,其中,所述第一比较关系包括所述第一显示数据与所述第二显示数据相同、或者所述第一显示数据与所述第二显示数据相反;或者
响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有不同于所述第一比较关系的第二比较关系,基于所述数据驱动器接收的用于所述第二像素行中的第i组子像素的输入数据信号得到所述第二显示数据。
14.一种数据驱动器控制装置,包括:
数据比较信号获取单元,配置为获取多个数据比较信号,其中,所述多个数据比较信号分别表示多组第一显示数据与多组第二显示数据之间的多个比较关系,所述多组第一显示数据分别用于使得第一像素行中的多组子像素显示,所述多组第二显示数据分别用于使得第二像素行中的多组子像素显示,所述第二像素行在时间上在所述第一像素行之后被驱动显示;以及
工作状态控制单元,配置为根据各所述数据比较信号,分别控制所述数据驱动器的工作状态;
其中,基于每个像素行中所包括的多个子像素的颜色排列顺序,所述多个子像素被划分为m组,所述第一像素行中的多组子像素为m组子像素,所述第二像素行中的多组子像素为m组子像素,m为大于1的整数;
所述多个数据比较信号为m个数据比较信号,
所述m个数据比较信号中,第i个数据比较信号表示用于使得所述第一像素行中的第i组子像素显示的第一显示数据与用于使得所述第二像素行中的第i组子像素显示的第二显示数据之间的比较关系,i为整数,且0<i≤m;
响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有第一比较关系,基于所述数据驱动器已经缓存的所述第一显示数据得到所述第二显示数据,其中,所述第一比较关系包括所述第一显示数据与所述第二显示数据相同、或者所述第一显示数据与所述第二显示数据相反;或者
响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有不同于所述第一比较关系的第二比较关系,基于所述数据驱动器接收的用于所述第二像素行中的第i组子像素的输入数据信号得到所述第二显示数据。
15.一种时序控制器,包括:
数据比较信号生成单元,配置为根据从数据源接收的源输入数据,分别确定多组第一显示数据与多组第二显示数据之间的多个比较关系,并生成用于表示所述多个比较关系的多个数据比较信号,其中,所述多组第一显示数据分别用于使得第一像素行中的多组子像素显示,所述多组第二显示数据分别用于使得第二像素行中的多组子像素显示,所述第二像素行在时间上在所述第一像素行之后被驱动显示;以及
信号传输单元,配置为向数据驱动器发送所述多个数据比较信号,以根据所述多个数据比较信号中的每个数据比较信号,分别控制所述数据驱动器的工作状态;
其中,基于每个像素行中所包括的多个子像素的颜色排列顺序,所述多个子像素被划分为m组,所述第一像素行中的多组子像素为m组子像素,所述第二像素行中的多组子像素为m组子像素,m为大于1的整数;
所述多个数据比较信号为m个数据比较信号,
所述m个数据比较信号中,第i个数据比较信号表示用于使得所述第一像素行中的第i组子像素显示的第一显示数据与用于使得所述第二像素行中的第i组子像素显示的第二显示数据之间的比较关系,i为整数,且0<i≤m;
响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有第一比较关系,基于所述数据驱动器已经缓存的所述第一显示数据得到所述第二显示数据,其中,所述第一比较关系包括所述第一显示数据与所述第二显示数据相同、或者所述第一显示数据与所述第二显示数据相反;或者
响应于所述第i个数据比较信号表示所述第一显示数据与所述第二显示数据之间具有不同于所述第一比较关系的第二比较关系,基于所述数据驱动器接收的用于所述第二像素行中的第i组子像素的输入数据信号得到所述第二显示数据。
16.一种电子设备,包括如权利要求15所述的时序控制器以及所述数据驱动器,其中,所述数据驱动器包括:
数据比较信号获取单元,配置为获取所述多个数据比较信号;以及
工作状态控制单元,配置为根据各所述数据比较信号,分别控制所述数据驱动器的工作状态。
17.一种电子设备,包括:
存储器,非瞬时性地存储有计算机可执行指令;
处理器,配置为运行所述计算机可执行指令,
其中,所述计算机可执行指令被所述处理器运行时实现根据权利要求1-12任一项所述的数据驱动器的控制方法或者根据权利要求13所述的时序控制器的控制方法。
18.一种非瞬时性计算机可读存储介质,其中,所述非瞬时性计算机可读存储介质存储有计算机可执行指令,所述计算机可执行指令被处理器执行时实现根据权利要求1-12任一项所述的数据驱动器的控制方法或者根据权利要求13所述的时序控制器的控制方法。
CN202210218999.1A 2022-03-08 2022-03-08 数据驱动器及时序控制器的控制方法、电子设备 Active CN114550636B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210218999.1A CN114550636B (zh) 2022-03-08 2022-03-08 数据驱动器及时序控制器的控制方法、电子设备
US18/169,942 US20230290292A1 (en) 2022-03-08 2023-02-16 Control method for data driver and timing controller, and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210218999.1A CN114550636B (zh) 2022-03-08 2022-03-08 数据驱动器及时序控制器的控制方法、电子设备

Publications (2)

Publication Number Publication Date
CN114550636A CN114550636A (zh) 2022-05-27
CN114550636B true CN114550636B (zh) 2023-05-23

Family

ID=81663371

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210218999.1A Active CN114550636B (zh) 2022-03-08 2022-03-08 数据驱动器及时序控制器的控制方法、电子设备

Country Status (2)

Country Link
US (1) US20230290292A1 (zh)
CN (1) CN114550636B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090099836A (ko) * 2008-03-18 2009-09-23 엘지디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
CN101833921A (zh) * 2009-03-10 2010-09-15 北京京东方光电科技有限公司 液晶显示器数据线驱动装置及驱动方法
JP2011008145A (ja) * 2009-06-29 2011-01-13 Renesas Electronics Corp 駆動回路、液晶表示装置、及び出力電圧の制御方法
CN103489392A (zh) * 2013-10-22 2014-01-01 合肥京东方光电科技有限公司 一种时序控制方法、时序控制器及显示装置
CN105070262A (zh) * 2015-08-26 2015-11-18 深圳市华星光电技术有限公司 一种源极驱动电路和液晶显示面板
CN109637414A (zh) * 2018-12-28 2019-04-16 厦门天马微电子有限公司 一种显示面板驱动电路及其驱动方法、显示装置
JP2019086698A (ja) * 2017-11-08 2019-06-06 株式会社ジャパンディスプレイ 表示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000194305A (ja) * 1998-12-25 2000-07-14 Fujitsu Ltd 画像表示システム
KR101459409B1 (ko) * 2009-12-11 2014-11-07 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
TWI441130B (zh) * 2011-10-18 2014-06-11 Au Optronics Corp 整合式源極驅動系統及包含其之顯示器
KR20160057571A (ko) * 2014-11-13 2016-05-24 삼성디스플레이 주식회사 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
KR102414300B1 (ko) * 2015-08-26 2022-06-30 삼성전자주식회사 디스플레이 구동 모듈 및 구동 방법과 이를 지원하는 전자 장치
JP2020144169A (ja) * 2019-03-04 2020-09-10 パナソニック液晶ディスプレイ株式会社 画像表示装置、及び、画像表示装置の表示方法
CN113496682B (zh) * 2020-03-19 2022-07-29 咸阳彩虹光电科技有限公司 一种像素数据的优化方法、像素矩阵驱动装置及显示器
CN111583851A (zh) * 2020-05-28 2020-08-25 南京中电熊猫液晶显示科技有限公司 一种栅极驱动电路及其驱动方法
CN113421519B (zh) * 2021-07-02 2023-03-21 北京奕斯伟计算技术股份有限公司 驱动电路、驱动方法、显示装置和计算机可读存储介质

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090099836A (ko) * 2008-03-18 2009-09-23 엘지디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
CN101833921A (zh) * 2009-03-10 2010-09-15 北京京东方光电科技有限公司 液晶显示器数据线驱动装置及驱动方法
JP2011008145A (ja) * 2009-06-29 2011-01-13 Renesas Electronics Corp 駆動回路、液晶表示装置、及び出力電圧の制御方法
CN103489392A (zh) * 2013-10-22 2014-01-01 合肥京东方光电科技有限公司 一种时序控制方法、时序控制器及显示装置
CN105070262A (zh) * 2015-08-26 2015-11-18 深圳市华星光电技术有限公司 一种源极驱动电路和液晶显示面板
JP2019086698A (ja) * 2017-11-08 2019-06-06 株式会社ジャパンディスプレイ 表示装置
CN109637414A (zh) * 2018-12-28 2019-04-16 厦门天马微电子有限公司 一种显示面板驱动电路及其驱动方法、显示装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
李文明 ; 荆海 ; 马凯 ; .彩色AMOLED驱动控制系统设计.液晶与显示.2007,(第05期),全文. *

Also Published As

Publication number Publication date
CN114550636A (zh) 2022-05-27
US20230290292A1 (en) 2023-09-14

Similar Documents

Publication Publication Date Title
US11176880B2 (en) Apparatus and method for pixel data reordering
US10319286B2 (en) Display device
KR102512990B1 (ko) 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치
US20180366052A1 (en) Pixel structure, display panel and driving method thereof
WO2020215881A1 (zh) 一种显示屏、移动终端及其控制方法
US20200242997A1 (en) Driving Circuit, Driving Method and Display Apparatus
KR102135451B1 (ko) 전자 장치, 디스플레이 장치의 드라이버, 이를 포함하는 통신 장치 및 디스플레이 시스템
KR102261962B1 (ko) 디스플레이 구동 장치, 이를 포함하는 디스플레이 장치 및 시스템
CN106601192A (zh) 栅极驱动器和具有栅极驱动器的显示装置
KR20110089730A (ko) 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템
US11423845B2 (en) Source driver integrated circuit transmitting sensing data based on cascade manner, display device including the same, and method of operating display device
US11081037B2 (en) Display panel including data signal transmission circuit, data signal storage circuit with two storage units, and data signal writing circuit
US20190096360A1 (en) Display method, image processing device, display device, and storage medium
CN103680376B (zh) 定时控制器、其驱动方法和使用其的平板显示装置
CN114550636B (zh) 数据驱动器及时序控制器的控制方法、电子设备
KR20210071207A (ko) 표시장치 및 그 동작방법
Hsia et al. Asynchronous control and driver for high‐speed LED display with local scanning approach
US10803811B2 (en) Display apparatus, driver for driving display panel and source driving signal generation method
CN104882091B (zh) 一种硅基微显示器片上灰度级扩展电路及实现方法
KR102598198B1 (ko) 발광표시장치
CN114627802B (zh) 数据驱动器及时序控制器的控制方法、电子设备
KR102004839B1 (ko) 데이터 처리 장치, 이의 동작 방법, 및 이를 포함하는 장치들
KR20070080933A (ko) 표시 장치, 이를 위한 구동 장치 및 방법
KR101773194B1 (ko) 표시장치
US11776473B2 (en) Display device performing charge sharing

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: Room 101, 1st Floor, Building 3, Yard 18, Kechuang 14th Street, Beijing Economic and Technological Development Zone, Daxing District, Beijing 101102

Applicant after: Beijing yisiwei Computing Technology Co.,Ltd.

Applicant after: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

Address before: 101102 No. 2179, floor 2, building D, building 33, No. 99, Kechuang 14th Street, Beijing Economic and Technological Development Zone (centralized office area)

Applicant before: Beijing yisiwei Computing Technology Co.,Ltd.

Applicant before: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

CB02 Change of applicant information
CB02 Change of applicant information

Address after: 101102 Room 101, 1/F, Building 3, No. 18 Courtyard, Kechuang 10th Street, Beijing Economic and Technological Development Zone, Daxing District, Beijing

Applicant after: Beijing yisiwei Computing Technology Co.,Ltd.

Applicant after: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

Address before: Room 101, 1st Floor, Building 3, Yard 18, Kechuang 14th Street, Beijing Economic and Technological Development Zone, Daxing District, Beijing 101102

Applicant before: Beijing yisiwei Computing Technology Co.,Ltd.

Applicant before: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 101102 Room 101, 1/F, Building 3, No. 18 Courtyard, Kechuang 10th Street, Beijing Economic and Technological Development Zone, Daxing District, Beijing

Patentee after: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee after: Hefei Yisiwei Computing Technology Co.,Ltd.

Address before: 101102 Room 101, 1/F, Building 3, No. 18 Courtyard, Kechuang 10th Street, Beijing Economic and Technological Development Zone, Daxing District, Beijing

Patentee before: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee before: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

CP01 Change in the name or title of a patent holder