CN114388578A - 显示面板和包括该显示面板的显示装置 - Google Patents

显示面板和包括该显示面板的显示装置 Download PDF

Info

Publication number
CN114388578A
CN114388578A CN202111172479.3A CN202111172479A CN114388578A CN 114388578 A CN114388578 A CN 114388578A CN 202111172479 A CN202111172479 A CN 202111172479A CN 114388578 A CN114388578 A CN 114388578A
Authority
CN
China
Prior art keywords
auxiliary
main
display
pixel circuit
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111172479.3A
Other languages
English (en)
Inventor
丁善英
金建熙
金铉镐
沈栋
梁泰勳
张常希
崔忠硕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN114388578A publication Critical patent/CN114388578A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

提供了一种显示面板和一种包括该显示面板的显示装置,所述显示面板包括:显示区域,包括主显示区域和组件区域;外围区域;多个主像素电路,在主显示区域处;多条主栅极线,在第一方向上延伸,并且连接到主像素电路;多条主数据线,在第二方向上延伸,并且连接到主像素电路;多个辅助显示元件,在组件区域处;多个辅助像素电路,在外围区域处,并且连接到辅助显示元件;多条辅助栅极线,连接到辅助像素电路,并且连接到在第一方向上与组件区域相邻的主栅极线;以及多条辅助数据线,连接到辅助像素电路,并且连接到在第二方向上与组件区域相邻的主数据线。

Description

显示面板和包括该显示面板的显示装置
本申请要求于2020年10月6日在韩国知识产权局提交的第10-2020-0128901号韩国专利申请的优先权和权益,该韩国专利申请的全部公开通过引用包含于此。
技术领域
本公开的一个或更多个实施例的方面涉及显示面板和包括该显示面板的显示装置。更具体地,本公开的一个或更多个实施例的方面涉及显示面板和包括该显示面板的显示装置,在该显示面板中,即使在定位有作为电子元件的组件的区域中,显示区域也被延伸以显示图像。
背景技术
显示装置可视地显示数据。显示装置用作小型产品(诸如以移动电话为例)的显示器,或者用作大型产品(诸如以电视为例)的显示器。
显示装置包括被划分为显示区域和外围区域的基底,并且栅极线和数据线形成在显示区域中以彼此绝缘。多个像素区域限定在显示区域中,像素分别位于多个像素区域中。像素从彼此交叉的栅极线和数据线接收电信号并发射光,从而向外部显示图像。薄膜晶体管和电连接到薄膜晶体管的像素电极设置在像素区域中的每个中,并且对电极遍及像素区域公共地设置。用于向显示区域中的像素传输电信号的各种布线、栅极驱动器和垫(pad,或被称为“焊盘”)可以设置在外围区域中。数据驱动器和控制器可以连接到垫。
最近,已经出于各种合适的目的而使用显示装置。此外,随着显示装置的厚度和重量已经减小,显示装置的应用范围已经增加。
由于显示装置以各种合适的方式使用,因此可以存在用于设计显示装置的形状的各种方法,并且已经增加了与显示装置相关或与显示装置相关联的各种合适的功能。
在该背景部分中公开的以上信息是为了增强对本公开的背景的理解,因此,它可以包含不构成现有技术的信息。
发明内容
本公开的一个或更多个实施例涉及一种显示面板和包括该显示面板的显示装置,在该显示面板中,即使在定位有作为电子元件的组件的区域处(例如,在所述区域中或所述区域上),显示区域也被延伸以显示图像。然而,这里呈现的实施例作为示例被提供,并且不限制本公开的范围。
另外的方面和特征将在以下的描述中部分地阐述,并且部分地将通过描述而明显,或者可以通过实践本公开的一个或更多个呈现的实施例而获知。
根据本公开的一个或更多个实施例,显示面板包括:基底,包括显示区域和外围区域,显示区域包括主显示区域和组件区域,外围区域在显示区域外侧;多个主像素电路,在主显示区域处;多条主栅极线,在第一方向上延伸,并且所述多条主栅极线中的每条连接到来自所述多个主像素电路之中的彼此在同一行中的主像素电路;多条主数据线,在与第一方向交叉的第二方向上延伸,并且所述多条主数据线中的每条连接到来自所述多个主像素电路之中的彼此在同一列中的主像素电路;多个辅助显示元件,在组件区域处,并且沿着第一方向和第二方向定位;多个辅助像素电路,在与主显示区域相邻的外围区域处,所述多个辅助像素电路彼此位于同一行中,并且分别连接到所述多个辅助显示元件;多条辅助栅极线,分别连接到所述多个辅助像素电路,并且连接到来自所述多条主栅极线之中的在第一方向上与组件区域相邻的主栅极线;以及多条辅助数据线,分别连接到所述多个辅助像素电路,并且连接到来自所述多条主数据线之中的在第二方向上与组件区域相邻的主数据线。
在实施例中,所述多个辅助像素电路可以被划分为多个像素电路组;所述多个辅助显示元件可以被划分为分别连接到所述多个像素电路组的多个显示元件组;并且所述多个显示元件组中的每个显示元件组可以包括来自所述多个辅助显示元件之中的彼此位于同一列中的一组辅助显示元件。
在实施例中,来自所述多条辅助数据线之中的连接到同一像素电路组的辅助数据线可以彼此连接。
在实施例中,来自所述多条辅助栅极线之中的连接到彼此不同的像素电路组的辅助栅极线可以彼此连接。
在实施例中,包括在所述多个像素电路组中的每个像素电路组中的辅助像素电路的数量可以与包括在所述多个显示元件组中的每个显示元件组中的辅助显示元件的数量相同。
在实施例中,所述多个显示元件组可以包括第一显示元件组和第二显示元件组,第一显示元件组包括位于组件区域处的第n列中的一组辅助显示元件,第二显示元件组包括位于组件区域处的第n+1列中的一组辅助显示元件,n是正整数;所述多个像素电路组可以包括第一像素电路组和第二像素电路组,第一像素电路组连接到第一显示元件组,第二像素电路组连接到第二显示元件组;并且第一显示元件组与第一像素电路组之间的距离可以比第二显示元件组与第二像素电路组之间的距离小。
在实施例中,所述多个辅助像素电路可以被划分为多个像素电路组;所述多个辅助显示元件可以被划分为分别连接到所述多个像素电路组的多个显示元件组;并且所述多个显示元件组中的每个显示元件组可以包括来自所述多个辅助显示元件之中的彼此位于同一行中的一组辅助显示元件。
在实施例中,来自所述多条辅助数据线之中的连接到彼此不同的像素电路组的辅助数据线可以彼此连接。
在实施例中,来自所述多条辅助栅极线之中的彼此连接到同一像素电路组的辅助栅极线可以彼此连接。
在实施例中,所述多条辅助栅极线可以一对一地连接到所述多个像素电路组,并且所述多条辅助栅极线中的每条可以由包括在所述多个像素电路组中的每个像素电路组中的辅助像素电路共享。
在实施例中,所述多个显示元件组可以包括第一显示元件组和第二显示元件组,第一显示元件组包括位于组件区域处的第n行中的一组辅助显示元件,第二显示元件组包括位于组件区域处的第n+1行中的一组辅助显示元件,n是正整数;所述多个像素电路组可以包括第一像素电路组和第二像素电路组,第一像素电路组连接到第一显示元件组,第二像素电路组连接到第二显示元件组;并且第一像素电路组可以比第二像素电路组远离组件区域。
在实施例中,显示面板还可以包括:多条数据连接布线,被构造为使来自所述多条主数据线之中的在第二方向上与组件区域相邻的主数据线分别连接到所述多条辅助数据线,并且所述多条数据连接布线可以位于主显示区域处,并且可以绕过组件区域。
在实施例中,所述多条数据连接布线中的每条数据连接布线可以具有弯曲至少一次的形状。
在实施例中,显示面板还可以包括:多个栅极驱动电路,在外围区域的侧部处,并且分别连接到所述多条主栅极线;以及多条栅极连接布线,连接到来自所述多个栅极驱动电路之中的与来自所述多条主栅极线之中的在第一方向上与组件区域相邻的主栅极线连接的栅极驱动电路。
在实施例中,所述多条主栅极线可以分别从所述多个栅极驱动电路延伸到主显示区域,并且所述多条栅极连接布线可以分别从所述多个栅极驱动电路延伸到外围区域。
在实施例中,显示面板还可以包括:多条电极连接布线,被构造为使所述多个辅助显示元件分别连接到所述多个辅助像素电路,并且所述多条电极连接布线可以包括包含彼此不同材料的第一电极连接布线和第二电极连接布线。
在实施例中,第一电极连接布线和第二电极连接布线可以彼此位于同一层处,并且第二电极连接布线的一端可以覆盖第一电极连接布线的一端。
在实施例中,来自所述多个辅助显示元件之中的相邻辅助显示元件之间的距离可以恒定。
在实施例中,显示面板还可以包括:多个主显示元件,在主显示区域处,并且分别连接到所述多个主像素电路,并且来自所述多个主显示元件之中的被构造为发射第一颜色的光的主显示元件的发射区域可以比来自所述多个辅助显示元件之中的被构造为发射第一颜色的光的辅助显示元件的发射区域小。
根据本公开的一个或更多个实施例,显示装置包括:显示面板,包括:显示区域和外围区域,显示区域包括主显示区域和组件区域,外围区域在显示区域外侧;以及组件,在显示面板下面以与组件区域对应。显示面板还包括:基底;多个主像素电路,在主显示区域处;多条主栅极线,在第一方向上延伸,并且所述多条主栅极线中的每条连接到来自所述多个主像素电路之中的彼此位于同一行中的主像素电路;多条主数据线,在与第一方向交叉的第二方向上延伸,并且所述多条主数据线中的每条连接到来自所述多个主像素电路之中的彼此位于同一列中的主像素电路;多个辅助显示元件,在组件区域处,并且沿着第一方向和第二方向定位;多个辅助像素电路,在与主显示区域相邻的外围区域处,所述多个辅助像素电路彼此在同一行中,并且分别连接到所述多个辅助显示元件;多条辅助栅极线,分别连接到所述多个辅助像素电路,并且连接到来自所述多条主栅极线之中的在第一方向上与组件区域相邻的主栅极线;以及多条辅助数据线,分别连接到所述多个辅助像素电路,并且连接到来自所述多条主数据线之中的在第二方向上与组件区域相邻的主数据线。
在实施例中,所述多个辅助像素电路可以被划分为多个像素电路组;所述多个辅助显示元件可以被划分为分别连接到所述多个像素电路组的多个显示元件组;并且所述多个显示元件组中的每个显示元件组可以包括来自所述多个辅助显示元件之中的彼此位于同一列或同一行中的一组辅助显示元件。
在实施例中,所述多个显示元件组中的每个显示元件组可以包括来自所述多个辅助显示元件之中的彼此位于同一列中的一组辅助显示元件;来自所述多条辅助数据线之中的彼此连接到同一像素电路组的辅助数据线可以彼此连接;并且来自所述多条辅助栅极线之中的连接到彼此不同的像素电路组的辅助栅极线可以彼此连接。
在实施例中,所述多个显示元件组中的每个显示元件组可以包括来自所述多个辅助显示元件之中的彼此位于同一行中的一组辅助显示元件;来自所述多条辅助数据线之中的连接到彼此不同的像素电路组的辅助数据线可以彼此连接;并且来自所述多条辅助栅极线之中的彼此连接到同一像素电路组的辅助栅极线可以彼此连接。
在实施例中,显示装置还可以包括:多条电极连接布线,被构造为使所述多个辅助显示元件分别连接到所述多个辅助像素电路,并且所述多条电极连接布线可以包括包含彼此不同材料的第一电极连接布线和第二电极连接布线。
在实施例中,第二电极连接布线可以与组件区域叠置,并且可以包括透明导电氧化物。
本公开的其他方面和特征将通过具体实施例、附图和权利要求及其等同物变得更加明显。
附图说明
通过以下参照附图的示例实施例的详细描述,本公开的以上和其他方面和特征对于本领域技术人员而言将变得更加明显,在附图中:
图1是根据实施例的显示装置的透视图;
图2是示出根据实施例的显示装置的一部分的剖视图;
图3是根据实施例的可以包括在显示装置中的显示面板的平面图;
图4是示出根据实施例的可以应用于显示面板的像素电路的等效电路图;
图5是示出根据实施例的显示面板的一部分的平面图;
图6A是示出图5的外围区域的一部分的放大平面图;
图6B是沿着图6A的线I-I'和线II-II'截取的剖视图,并且示出了图5的主像素电路以及图6A的栅极连接布线和数据连接布线;
图7A是示出根据实施例的电极连接布线的剖视图;
图7B是示出根据另一实施例的电极连接布线的剖视图;
图8是示出根据另一实施例的显示面板的一部分的平面图;
图9是示出图8的外围区域的一部分的放大平面图;以及
图10是沿着图9的线III-III'和IV-IV'截取的剖视图,并且示出了栅极连接布线、数据连接布线和电极连接布线。
具体实施方式
在下文中,将参照附图更详细地描述示例实施例,在附图中同样的附图标号始终表示同样的元件。然而,本公开可以以各种不同的形式实施,并且不应被解释为仅限于这里示出的实施例。相反,提供这些实施例作为示例,使得本公开将是彻底的和完整的,并且这些实施例将向本领域的技术人员充分传达本公开的方面和特征。因此,可以不描述对于本领域普通技术人员而言完全理解本公开的方面和特征不是必需的工艺、元件和技术。除非另有说明,否则贯穿附图和书面描述,同样的附图标记表示同样的元件,因此,可以不重复其描述。
当可以不同地实现某个实施例时,具体的工艺顺序可以不同于描述的顺序。例如,两个连续描述的工艺可以同时或基本上同时执行,或者可以以与描述的顺序相反的顺序执行。
在附图中,为了清楚,可以夸大并且/或者简化元件、层和区域的相对尺寸。为了易于解释,可以在这里使用诸如“在……之下”、“在……下方”、“下”、“在……下面”、“在……上方”和“上”等的空间相对术语来描述如附图中所示的一个元件或特征与另一元件或特征的关系。将理解的是,空间相对术语除了包括在附图中描绘的方位之外,还意图包括设备在使用或操作中的不同方位。例如,如果附图中的设备被翻转,则被描述为“在”其他元件或特征“下方”、“之下”或“下面”的元件于是将被定向为“在”所述其他元件或特征“上方”。因此,示例术语“在……下方”和“在……下面”可以包含上方和下方两种方位。设备可以被另外定向(例如,旋转90度或在其他方位处),并且在这里使用的空间相对描述语应该被相应地解释。
在附图中示出的x轴、y轴和z轴不限于直角坐标系的三个轴,而可以以更广泛的意义进行解释。例如,x轴、y轴和z轴可以彼此垂直或基本上彼此垂直,或者可以表示彼此不垂直的不同方向。
将理解的是,尽管可以在这里使用术语“第一”、“第二”、“第三”等来描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语限制。这些术语用于将一个元件、组件、区域、层和/或部分与另一元件、组件、区域、层和/或部分区分开。因此,在不脱离本公开的精神和范围的情况下,下面描述的第一元件、第一组件、第一区域、第一层和/或第一部分可以被称为第二元件、第二组件、第二区域、第二层和/或第二部分。
将理解的是,当元件或层被称作“在”另一元件或层“上”、“连接到”或“结合到”所述另一元件或层时,它可以直接在所述另一元件或层上、连接到或结合到所述另一元件或层,或者可以存在一个或更多个中间元件或层。类似地,当层、区域或元件被称为“电连接”到另一层、区域或元件时,它们可以彼此直接电连接,并且/或者可以彼此间接电连接且一个或更多个中间层、区域或元件在它们之间。另外,还将理解的是,当元件或层被称为“在”两个元件或层“之间”时,它可以是两个元件或层之间的唯一元件或层,或者也可以存在一个或更多个中间元件或层。
这里使用的术语是为了描述具体实施例的目的,而不意图成为本公开的限制。如在这里使用的,除非上下文另外清楚地指出,否则单数形式“一”和“一个(种/者)”也意图包括复数形式。还将理解的是,当术语“包括”、“包含”、“具有”和其变型用在本说明书中时,说明存在所陈述的特征、整体、步骤、操作、元件和/或组件,但不排除存在或添加一个或更多个其他特征、整体、步骤、操作、元件、组件和/或它们的组。如在这里使用的,术语“和/或”包括相关所列项中的一个或更多个的任何组合和所有组合。例如,表述“A和/或B”表示A、B或者A和B。当诸如“……中的至少一个(种/者)”的表述位于一列元件之后时,修饰整列元件而不修饰所述列中的个别元件。例如,表述“a、b和c中的至少一个(种/者)”表示仅a、仅b、仅c、a和b两者、a和c两者、b和c两者、a、b和c的全部或其变型。
如在这里使用的,术语“基本上”、“大约(约)”和类似术语被用作近似术语而不是用作程度术语,并且意图解释本领域普通技术人员将认识到的测量值或计算值的固有偏差。此外,当描述本公开的实施例时,“可以”的使用表示“本公开的一个或更多个实施例”。如本文所使用的,术语“使用”及其变形可以被认为分别与术语“利用”和其变形同义。此外,术语“示例性”旨在表示示例或例证。
除非另有定义,否则在这里使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员通常理解的含义相同的含义。还将理解的是,除非在这里如此明确定义,否则术语(诸如在通用字典中定义的术语)应当被解释为具有与它们在相关领域和/或本说明书的上下文中的含义一致的含义,并且不应以理想化或者过于形式化的意义来解释。
图1是根据实施例的显示装置1的透视图。
参照图1,显示装置1可以包括显示区域DA和在显示区域DA外侧的外围区域DPA。显示区域DA可以包括组件区域CA和至少部分地围绕组件区域CA(例如,在组件区域CA的外围周围)的主显示区域MDA。换言之,组件区域CA和主显示区域MDA可以单独地或一起显示图像。外围区域DPA可以是未定位有显示元件的非显示区域。显示区域DA可以被外围区域DPA完全围绕(例如,在显示区域DA的外围周围)。
作为示例,图1示出了一个组件区域CA位于主显示区域MDA内部(例如,在主显示区域MDA内)。在另一实施例中,显示装置1可以包括两个或更多个组件区域CA,并且多个组件区域CA的形状和/或尺寸可以彼此相同或基本上彼此相同或者不同。当在与显示装置1的顶表面垂直或基本上垂直的方向上(例如,在平面图中)观看时,组件区域CA可以具有各种合适的形状中的任何一种,诸如以多边形形状(例如,四边形形状、星形形状或菱形形状等)、圆形形状或椭圆形形状等为例。尽管图1示出了当在与显示装置1的顶表面垂直或基本上垂直的方向上(例如,在平面图中)观看时,组件区域CA位于具有四边形(或基本上四边形)形状的主显示区域MDA的上部(例如,在+y方向上)的中心处,但是本公开不限于此,组件区域CA可以位于具有四边形形状的主显示区域MDA的侧部处(例如,在主显示区域MDA的侧部中或在主显示区域MDA的侧部上),诸如以在主显示区域MDA的右上部或左上部处(例如,在显示区域MDA的右上部或左上部中或者在显示区域MDA的右上部或左上部上)为例。
显示装置1可以通过使用位于显示区域DA处(例如,在显示区域DA中或显示区域DA上)的多个像素PX来提供图像。多个像素PX可以包括多个主像素PXm和多个辅助像素PXa。显示装置1可以通过使用位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)的多个主像素PXm和位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的多个辅助像素PXa来提供图像。多个主像素PXm和多个辅助像素PXa中的每个可以包括显示元件。例如,多个主像素PXm和多个辅助像素PXa中的每个可以包括例如有机发光二极管OLED(见图4)作为显示元件。每个像素PX可以通过有机发光二极管OLED发射合适的彩色光,诸如以红光、绿光、蓝光或白光为例。在下文中,每个像素PX表示发射与另一子像素的颜色不同颜色的光的子像素,并且可以是例如红色子像素、绿色子像素和蓝色子像素中的任何合适的一个。
如下面参考图2更详细地描述的,在组件区域CA处(例如,在组件区域CA中或在组件区域CA上),作为电子元件的组件40可以位于显示面板下面(例如,底下)以与组件区域CA对应。例如,组件40可以包括使用红外光或可见光的相机,并且可以包括图像拾取设备。作为另一示例,组件40可以包括太阳能电池、闪光灯、照度传感器、接近传感器或虹膜传感器。作为另一示例,组件40可以具有接收声音的功能。为了减少或最小化组件40的功能的限制,组件区域CA可以包括透射区域TA,从组件40输出到外部或从外部朝向组件40行进的光和/或声音可以透射通过透射区域TA。在根据实施例的显示面板和包括显示面板的显示装置1的情况下,当光透射通过组件区域CA时,根据各种实施例,其(例如,透射区域TA的)透光率可以例如等于或基本上等于约10%或者大于约10%,诸如等于或基本上等于约40%、约25%、约50%、约85%或约90%或者大于约40%、约25%、约50%、约85%或约90%。
多个辅助像素PXa可以位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)。多个辅助像素PXa可以发射光以提供合适的图像(例如,预定图像或特定图像)。在组件区域CA处(例如,在组件区域CA中或组件区域CA上)显示的作为辅助图像的图像可以具有比在主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)显示的图像的分辨率低的分辨率。换言之,组件区域CA可以包括光和/或声音可以透射通过其的透射区域TA,并且当像素PX不位于透射区域TA处(例如,不在透射区域TA中或透射区域TA上)时,在组件区域CA处(例如,在组件区域CA中或组件区域CA上)每单位面积可以定位的辅助像素PXa的数量可以比在主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)每相同尺寸的单位面积定位的主像素PXm的数量少。
图2是示出根据实施例的显示装置1的一部分的剖视图。
参照图2,显示装置1可以包括显示面板10和与显示面板10叠置的组件40。保护显示面板10的覆盖窗可以进一步位于显示面板10上。
显示面板10包括作为与组件40叠置的区域的组件区域CA和显示主图像的主显示区域MDA。显示面板10可以包括基底100、显示层DISL、触摸屏层TSL、光学功能层OFL和面板保护构件PB。显示层DISL、触摸屏层TSL和光学功能层OFL可以位于基底100之上。面板保护构件PB可以位于基底100下面(例如,底下)。
显示层DISL可以包括电路层PCL、显示元件层DEL和密封构件ENCM(诸如以薄膜封装层TFEL或密封基底为例),电路层PCL包括主薄膜晶体管TFTm和辅助薄膜晶体管TFTa,显示元件层DEL包括主显示元件DEm和辅助显示元件DEa。绝缘层IL和IL'可以位于基底100与显示层DISL之间,并且位于显示层DISL中。
基底100可以由诸如以玻璃、石英或聚合物树脂为例的绝缘材料形成。基底100可以是刚性基底或柔性基底,柔性基底是可弯曲的、可折叠的和/或可卷曲的。
主像素电路PCm和连接到主像素电路PCm的主显示元件DEm可以位于显示面板10的主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)。主像素电路PCm可以包括至少一个主薄膜晶体管TFTm,并且可以控制主显示元件DEm的光发射。主像素PXm可以通过主显示元件DEm的光发射来实现。
辅助显示元件DEa可以位于显示面板10的组件区域CA处(例如,在组件区域CA中或组件区域CA上)以实现辅助像素PXa。在本实施例中,用于驱动辅助显示元件DEa的辅助像素电路PCa可以不位于组件区域CA处(例如,不在组件区域CA中或组件区域CA上),并且可以位于作为非显示区域的外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上)。然而,本公开不限于此,并且可以进行各种合适的修改。例如,在另一实施例中,辅助像素电路PCa可以位于主显示区域MDA的一部分处(例如,在主显示区域MDA的一部分中或主显示区域MDA的一部分上),或者辅助像素电路PCa可以位于主显示区域MDA与组件区域CA之间。换言之,辅助像素电路PCa可以不与辅助显示元件DEa叠置。
辅助像素电路PCa可以包括至少一个辅助薄膜晶体管TFTa,并且可以通过电极连接布线EWL电连接到辅助显示元件DEa。电极连接布线EWL可以由透明导电材料形成。辅助像素电路PCa可以控制辅助显示元件DEa的光发射。辅助像素PXa可以通过辅助显示元件DEa的光发射来实现。组件区域CA的定位有辅助显示元件DEa的一部分可以被称为辅助显示区域ADA。
组件区域CA的未定位有辅助显示元件DEa的一部分可以被称为透射区域TA。透射区域TA可以是从被定位为与组件区域CA对应的组件40发射的光和/或信号透射通过其的区域并且/或者入射在组件40上的光和/或信号透射通过其的区域。辅助显示区域ADA和透射区域TA可以交替地定位(例如,交替地布置)在组件区域CA处(例如,在组件区域CA中或组件区域CA上)。使辅助像素电路PCa连接到辅助显示元件DEa的电极连接布线EWL可以位于透射区域TA处(例如,在透射区域TA中或透射区域TA上)。因为电极连接布线EWL可以由具有高透射率的透明导电材料形成,所以即使电极连接布线EWL位于透射区域TA处(例如,在透射区域TA中或透射区域TA上),也可以确保透射区域TA的透射率。
在本实施例中,因为辅助像素电路PCa不位于组件区域CA处(例如,不在组件区域CA中或组件区域CA上),所以可以确保透射区域TA的面积,因此可以进一步提高透射区域TA的透光率。
显示元件层DEL可以被薄膜封装层TFEL覆盖,或者被密封基底覆盖。在一些实施例中,例如,如图2中所示,薄膜封装层TFEL可以包括至少一个无机封装层和至少一个有机封装层。例如,如图2中所示,在实施例中,薄膜封装层TFEL可以包括第一无机封装层131、第二无机封装层133和在第一无机封装层131与第二无机封装层133之间的有机封装层132。
第一无机封装层131和第二无机封装层133中的每个可以包括至少一种无机绝缘材料(诸如以氧化硅(SiO2)、氮化硅(SiNx)、氮氧化硅(SiOxNy)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)或氧化锌(ZnOX)为例),并且可以通过利用化学气相沉积(CVD)等形成,ZnOX可以是ZnO和/或ZnO2。有机封装层132可以包括聚合物类材料。聚合物类材料的示例可以包括硅类树脂、丙烯酸树脂、环氧树脂、聚酰亚胺和/或聚乙烯。
第一无机封装层131、有机封装层132和第二无机封装层133可以一体地形成,以覆盖主显示区域MDA和组件区域CA。
当用密封基底而不是图2中所示的薄膜封装层TFEL密封显示元件层DEL时,密封基底可以面对基底100,且显示元件层DEL在密封基底和基底100之间。密封基底可以包括玻璃。密封基底与显示元件层DEL之间可以有间隙。密封剂(诸如以玻璃料等为例)可以位于基底100与密封基底之间,并且可以位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上)。位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上)的密封剂可以围绕显示区域DA(例如,在显示区域DA的外围周围),并且可以防止或基本上防止湿气渗透通过侧表面。
触摸屏层TSL可以根据外部输入(诸如以触摸事件为例)获得坐标信息。触摸屏层TSL可以包括触摸电极和连接到触摸电极的触摸布线。触摸屏层TSL可以通过利用自电容方法或互电容方法来检测外部输入。
触摸屏层TSL可以形成在薄膜封装层TFEL上。作为另一示例,触摸屏层TSL可以单独地形成在触摸基底上,然后可以通过粘合层(诸如以光学透明粘合剂(OCA)为例)附着到(例如,可以粘附到)薄膜封装层TFEL。在实施例中,触摸屏层TSL可以直接形成在薄膜封装层TFEL上,在这种情况下,粘合层可以不位于触摸屏层TSL与薄膜封装层TFEL之间。
光学功能层OFL可以包括抗反射层。抗反射层可以降低入射在显示装置1上的光(例如,外部光)的反射率。
在一些实施例中,光学功能层OFL可以包括(例如,可以是)偏振膜。光学功能层OFL可以具有与透射区域TA对应(例如,与透射区域TA叠置)的开口OFL_OP。因此,可以提高(例如,可以显著提高)透射区域TA的透光率。透明材料(诸如以光学透明树脂(OCR)为例)可以填充在开口OFL_OP中。
在一些实施例中,光学功能层OFL可以包括(例如,可以被设置为)包含黑矩阵和滤色器的滤色板。
面板保护构件PB可以附着到基底100的底部,并且可以支撑并保护基底100。面板保护构件PB可以具有与组件区域CA对应(例如,与组件区域CA叠置)的开口PB_OP。因为面板保护构件PB具有开口PB_OP,所以可以提高组件区域CA的透光率。面板保护构件PB可以包括聚对苯二甲酸乙二醇酯(PET)或聚酰亚胺(PI)。
组件区域CA可以比定位有组件40的区域大。因此,面板保护构件PB的开口PB_OP的面积(例如,尺寸或宽度)可以与组件区域CA的面积(例如,尺寸或宽度)不同。
在一些实施例中,多个组件40可以位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)。多个组件40可以具有彼此不同的功能。例如,多个组件40可以包括相机(例如,图像拾取设备)、太阳能电池、闪光灯、接近传感器、照度传感器和虹膜传感器中的至少两个。
在一些实施例中,底金属层可以进一步位于组件区域CA的辅助显示元件DEa下面(例如,底下)。换言之,显示装置1可以包括底金属层。
底金属层可以位于基底100与辅助显示元件DEa之间,以与辅助显示元件DEa叠置。底金属层可以阻挡或基本上阻挡外部光到达辅助显示元件DEa。底金属层可以被形成为与整个组件区域CA对应,并且可以具有与透射区域TA对应的底孔。在这种情况下,底孔可以具有各种合适的形状(诸如以多边形形状、圆形形状或不规则形状为例)中的任何一种,以调节外部光衍射特性。
图3是示出根据实施例的可以包括在显示装置1中的显示面板10的平面图。
参照图3,显示面板10的各种元件可以位于基底100上。基底100可以包括显示区域DA和围绕显示区域DA(例如,在显示区域DA的外围周围)的外围区域DPA。显示区域DA可以包括显示主图像的主显示区域MDA和显示辅助图像的组件区域CA。组件区域CA包括透射区域TA。辅助图像可以与主图像一起形成一个整体图像,或者可以是独立于主图像的图像。
多个主像素PXm位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)。主像素PXm中的每个可以由显示元件(诸如以有机发光二极管OLED为例)实现。用于驱动主像素PXm的主像素电路PCm可以位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上),并且可以与主像素PXm叠置。每个主像素PXm可以发射合适的彩色光,诸如以红光、绿光、蓝光或白光为例。主显示区域MDA可以被密封构件ENCM覆盖,于是可以保护主显示区域MDA免受外部空气和/或湿气的影响。
组件区域CA可以如上所述位于主显示区域MDA的侧部(例如,端部或边缘)上,或者可以位于显示区域DA内部(例如,在显示区域DA内)以被主显示区域MDA围绕(例如,在组件区域CA的外周周围)。多个辅助像素PXa位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)。多个辅助像素PXa中的每个可以由显示元件(诸如以有机发光二极管OLED为例)实现。用于驱动辅助像素PXa的辅助像素电路PCa可以位于外围区域DPA的与组件区域CA相邻(例如,靠近组件区域CA)的区域处(例如,在所述区域中或所述区域上)。例如,当组件区域CA位于显示区域DA的上部处(例如,在显示区域DA的上部中或显示区域DA的上部上)时,辅助像素电路PCa可以位于外围区域DPA的上部处(例如,在外围区域DPA的上部中或外围区域DPA的上部上)。辅助像素电路PCa可以位于与主显示区域MDA相邻的外围区域DPA处(例如,在所述外围区域DPA中或所述外围区域DPA上)。用来实现辅助像素PXa的显示元件可以通过电极连接布线EWL连接到辅助像素电路PCa。电极连接布线EWL的一部分可以在y方向上延伸,并且电极连接布线EWL的另一部分可以在x方向上延伸。
每个辅助像素PXa可以发射合适颜色的光,诸如以红光、绿光、蓝光或白光为例。组件区域CA可以被密封构件ENCM覆盖,于是可以保护组件区域CA免受外部空气和/或湿气的影响。
组件区域CA可以包括透射区域TA。例如,透射区域TA可以围绕多个辅助像素PXa(例如,在多个辅助像素PXa的外围周围)。作为另一示例,多个透射区域TA和多个辅助像素PXa可以以网格图案布置。
因为组件区域CA包括透射区域TA,所以组件区域CA的分辨率可以比主显示区域MDA的分辨率低。例如,组件区域CA的分辨率可以是主显示区域MDA的分辨率的约1/2、3/8、1/3、1/4、2/9、1/8、1/9、1/12.25或1/16。例如,主显示区域MDA的分辨率可以是约400ppi或更大,而组件区域CA的分辨率可以是约200ppi或约100ppi。
用于驱动像素PX的像素电路PC可以电连接到位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上)的外部电路。例如,第一驱动器DU1、第二驱动器DU2、垫(pad,或被称为“焊盘”)单元(例如,垫区域或垫端子)PAD、驱动电压供应线11和共电压供应线13可以位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上)。
第一驱动器DU1可以包括多个栅极驱动电路。每个栅极驱动电路可以连接到在x方向上延伸的对应的主栅极线GLm和/或对应的辅助栅极线GLa。主栅极线GLm可以连接到彼此位于同一行中的主像素电路PCm,电信号可以通过主栅极线GLm顺序地传输到彼此位于同一行中的主像素PXm。辅助栅极线GLa可以连接到辅助像素电路PCa,电信号可以通过辅助栅极线GLa传输到连接到辅助像素电路PCa的辅助像素PXa。尽管更详细地描述了位于图3的左侧上的辅助像素电路PCa,但是相同或基本上相同的描述可以应用于位于图3的右侧上的辅助像素电路PCa。
尽管在图3中主栅极线GLm和辅助栅极线GLa中的每条包括一条布线,但是本公开不限于此,主栅极线GLm和辅助栅极线GLa中的每条可以包括多条布线。主栅极线GLm可以包括主扫描线和主发射控制线,辅助栅极线GLa可以包括辅助扫描线和辅助发射控制线。
多个栅极驱动电路中的每个可以包括扫描驱动电路和发射控制驱动电路。包括在栅极驱动电路中的扫描驱动电路可以通过主扫描线向每个主像素PXm施加扫描信号,并且可以通过辅助扫描线向每个辅助像素PXa施加扫描信号。此外,包括在栅极驱动电路中的发射控制驱动电路可以通过主发射控制线向每个主像素PXm施加发射控制信号,并且可以通过辅助发射控制线向每个辅助像素PXa施加发射控制信号。
第二驱动器DU2可以被定位为与第一驱动器DU1平行或基本上平行,且显示区域DA在它们之间。位于显示区域DA处(例如,在显示区域DA中或显示区域DA上)的像素PX可以共同连接到第一驱动器DU1和第二驱动器DU2。在另一实施例中,位于显示区域DA处(例如,在显示区域DA中或显示区域DA上)的像素PX中的一些可以电连接到第一驱动器DU1,而所述像素PX中其他像素可以连接到第二驱动器DU2。在另一实施例中,可以根据需要或期望省略第二驱动器DU2。
垫单元PAD可以位于基底100的侧部上(例如,基底100的端部上)。垫单元PAD可以被暴露而不被绝缘层覆盖,并且可以连接到显示电路板30。显示驱动器32可以位于显示电路板30上。
显示驱动器32可以生成被传输到第一驱动器DU1和第二驱动器DU2的控制信号。显示驱动器32可以生成数据信号,并且所生成的数据信号可以通过扇出布线FW和连接到扇出布线FW的主数据线DLm传输到主像素电路PCm。所生成的数据信号也可以通过连接到主数据线DLm的辅助数据线DLa传输到辅助像素电路PCa。辅助数据线DLa可以通过数据连接布线连接到主数据线DLm,这将在下面更详细地描述。
显示驱动器32可以向驱动电压供应线11供应驱动电压ELVDD(见图4),并且可以向共电压供应线13供应共电压ELVSS(见图4)。驱动电压ELVDD可以通过连接到驱动电压供应线11的驱动电压线PL施加到像素PX的像素电路PC,共电压ELVSS可以施加到连接到共电压供应线13的显示元件的对电极。
驱动电压供应线11可以位于主显示区域MDA下方,并且可以在x方向上延伸。共电压供应线13可以具有带有开口侧的环形形状,并且可以部分地围绕主显示区域MDA(例如,在主显示区域MDA的外围周围)。
尽管在图3中示出了一个组件区域CA,但是可以设置多个组件区域CA。在这种情况下,多个组件区域CA可以彼此间隔开。第一相机可以被定位为与一个组件区域CA对应,第二相机可以被定位为与另一组件区域CA对应。作为另一示例,相机可以被定位为与一个组件区域CA对应,红外传感器可以被定位为与另一组件区域CA对应。多个组件区域CA的形状和/或尺寸可以彼此不同。
每个组件区域CA可以具有圆形形状、椭圆形形状、多边形形状或不规则形状。在一些实施例中,组件区域CA可以具有八边形形状。组件区域CA可以具有各种合适的多边形形状中的任何一种,诸如以四边形形状或六边形形状为例。组件区域CA可以被主显示区域MDA围绕(例如,在组件区域CA的外围周围)。
图4是示出根据实施例的可以应用于显示面板10的像素电路PC的等效电路图。
参照图4,像素电路PC可以连接到扫描线SL、SL-1和SL+1、数据线DL以及显示元件DE。显示元件DE可以是有机发光二极管OLED。
例如,如图4中所示,像素电路PC可以包括第一薄膜晶体管T1至第七薄膜晶体管T7以及存储电容器Cst。第一薄膜晶体管T1至第七薄膜晶体管T7以及存储电容器Cst连接到分别传输第一扫描信号Sn、第二扫描信号Sn-1和第三扫描信号Sn+1的第一扫描线SL、第二扫描线SL-1和第三扫描线SL+1、传输数据电压Dm的数据线DL、传输发射控制信号En的发射控制线EL、传输驱动电压ELVDD的驱动电压线PL、传输初始化电压Vint的初始化电压线VL以及包括共电压ELVSS施加于其的共电极的显示元件DE。
第一薄膜晶体管T1可以是其中根据其栅极-源极电压确定漏极电流的量的驱动晶体管,第二薄膜晶体管T2至第七薄膜晶体管T7可以是根据其栅极-源极电压(或者换言之,根据或基本上根据其栅极电压)导通/截止的开关晶体管。
第一薄膜晶体管T1可以被称为驱动薄膜晶体管,第二薄膜晶体管T2可以被称为扫描薄膜晶体管,第三薄膜晶体管T3可以被称为补偿薄膜晶体管,第四薄膜晶体管T4可以被称为栅极初始化薄膜晶体管,第五薄膜晶体管T5可以被称为第一发射控制薄膜晶体管,第六薄膜晶体管T6可以被称为第二发射控制薄膜晶体管,第七薄膜晶体管T7可以被称为阳极初始化薄膜晶体管。
存储电容器Cst连接在驱动电压线PL与驱动薄膜晶体管T1的驱动栅极之间。存储电容器Cst可以包括连接到驱动电压线PL的上电极和连接到驱动薄膜晶体管T1的驱动栅极的下电极。
驱动薄膜晶体管T1可以根据栅极-源极电压控制从驱动电压线PL流到有机发光二极管OLED的驱动电流IOLED的量。驱动薄膜晶体管T1可以包括连接到存储电容器Cst的下电极的驱动栅极、通过第一发射控制薄膜晶体管T5连接到驱动电压线PL的驱动源极和通过第二发射控制薄膜晶体管T6连接到有机发光二极管OLED的驱动漏极。
驱动薄膜晶体管T1可以根据栅极-源极电压向有机发光二极管OLED输出驱动电流IOLED。基于驱动薄膜晶体管T1的栅极-源极电压与其阈值电压之间的差来确定驱动电流IOLED的量。有机发光二极管OLED可以从驱动薄膜晶体管T1接收驱动电流IOLED,并且可以发射具有根据驱动电流IOLED的量的亮度的光。
扫描薄膜晶体管T2响应于第一扫描信号Sn向驱动薄膜晶体管T1的驱动源极传输数据电压Dm。扫描薄膜晶体管T2可以包括连接到第一扫描线SL的扫描栅极、连接到数据线DL的扫描源极和连接到驱动薄膜晶体管T1的驱动源极的扫描漏极。
补偿薄膜晶体管T3串联连接在驱动薄膜晶体管T1的驱动漏极与驱动栅极之间,并且响应于第一扫描信号Sn使驱动薄膜晶体管T1的驱动漏极连接到驱动栅极从而使驱动薄膜晶体管T1二极管连接。补偿薄膜晶体管T3可以包括连接到第一扫描线SL的补偿栅极、连接到驱动薄膜晶体管T1的驱动漏极的补偿源极和连接到驱动薄膜晶体管T1的驱动栅极的补偿漏极。尽管在图4中补偿薄膜晶体管T3被示出为包括一个薄膜晶体管,但是本公开不限于此,补偿薄膜晶体管T3可以包括彼此串联连接的两个薄膜晶体管。
栅极初始化薄膜晶体管T4响应于第二扫描信号Sn-1向驱动薄膜晶体管T1的驱动栅极施加初始化电压Vint。栅极初始化薄膜晶体管T4可以包括连接到第二扫描线SL-1的第一初始化栅极、连接到驱动薄膜晶体管T1的驱动栅极的第一初始化源极和连接到初始化电压线VL的第一初始化漏极。尽管在图4中栅极初始化薄膜晶体管T4被示出为包括一个薄膜晶体管,但是本公开不限于此,栅极初始化薄膜晶体管T4可以包括彼此串联连接的两个薄膜晶体管。
阳极初始化薄膜晶体管T7响应于第三扫描信号Sn+1向有机发光二极管OLED的阳极施加初始化电压Vint。阳极初始化薄膜晶体管T7可以包括连接到第三扫描线SL+1的第二初始化栅极、连接到有机发光二极管OLED的阳极的第二初始化源极和连接到初始化电压线VL的第二初始化漏极。
第一发射控制薄膜晶体管T5可以响应于发射控制信号En使驱动电压线PL连接到驱动薄膜晶体管T1的驱动源极。第一发射控制薄膜晶体管T5可以包括连接到发射控制线EL的第一发射控制栅极、连接到驱动电压线PL的第一发射控制源极和连接到驱动薄膜晶体管T1的驱动源极的第一发射控制漏极。
第二发射控制薄膜晶体管T6可以响应于发射控制信号En使驱动薄膜晶体管T1的驱动漏极连接到有机发光二极管OLED的阳极。第二发射控制薄膜晶体管T6可以包括连接到发射控制线EL的第二发射控制栅极、连接到驱动薄膜晶体管T1的驱动漏极的第二发射控制源极和连接到有机发光二极管OLED的阳极的第二发射控制漏极。
第二扫描信号Sn-1可以与前一行的第一扫描信号Sn同步或基本上同步。第三扫描信号Sn+1可以与第一扫描信号Sn同步或基本上同步。作为另一示例,第三扫描信号Sn+1可以与下一行的第一扫描信号Sn同步或基本上同步。
在本实施例中,第一薄膜晶体管T1至第七薄膜晶体管T7中的每个可以包括包含硅的半导体层。例如,第一薄膜晶体管T1至第七薄膜晶体管T7中的每个可以包括包含低温多晶硅(LTPS)的半导体层。多晶硅材料具有(例如,100cm2/Vs或更高的)高电子迁移率,因此具有低能耗和优异的可靠性。作为另一示例,第一薄膜晶体管T1至第七薄膜晶体管T7的半导体层可以包括选自由铟(In)、镓(Ga)、锡(Sn)、锆(Zr)、钒(V)、铪(Hf)、镉(Cd)、锗(Ge)、铬(Cr)、钛(Ti)、铝(Al)、铯(Cs)、铈(Ce)和锌(Zn)组成的组中的至少一种材料的氧化物。例如,半导体层A(见图6B)可以是InSnZnO(ITZO)半导体层或InGaZnO(IGZO)半导体层。作为另一示例,第一薄膜晶体管T1至第七薄膜晶体管T7中的一些半导体层可以由低温多晶硅(LTPS)形成,并且第一薄膜晶体管T1至第七薄膜晶体管T7中的其他半导体层可以由氧化物半导体(例如,IGZO)形成。
现在将更详细地描述显示面板10的一个像素电路PC和作为显示元件DE的有机发光二极管OLED的操作。在以下描述中,如图4中所示,假设第一薄膜晶体管T1至第七薄膜晶体管T7是p型金属氧化物半导体场效应晶体管(MOSFET),因此,基于该假设描述信号的电平(例如,导通电平和截止电平),但是本公开不限于此。
首先,当接收到具有高电平的发射控制信号En时,第一发射控制薄膜晶体管T5和第二发射控制薄膜晶体管T6截止。驱动薄膜晶体管T1停止输出驱动电流IOLED,并且有机发光二极管OLED停止发射光。
接下来,在接收到具有低电平的第二扫描信号Sn-1的栅极初始化时段期间,栅极初始化薄膜晶体管T4导通,并且初始化电压Vint施加到驱动薄膜晶体管T1的驱动栅极(或者换言之,施加到存储电容器Cst的下电极)。驱动电压ELVDD与初始化电压Vint之间的差(例如,ELVDD-Vint)存储在存储电容器Cst中。
接下来,在接收到具有低电平的第一扫描信号Sn的数据写入时段期间,扫描薄膜晶体管T2和补偿薄膜晶体管T3导通,并且数据电压Dm被驱动薄膜晶体管T1的驱动源极接收。驱动薄膜晶体管T1通过补偿薄膜晶体管T3二极管连接,并且正向偏置。驱动薄膜晶体管T1的栅极电压从初始化电压Vint增加。当驱动薄膜晶体管T1的栅极电压等于或基本上等于通过从数据电压Dm减去驱动薄膜晶体管T1的阈值电压Vth而获得的数据补偿电压(例如,Dm-|Vth|)时,驱动薄膜晶体管T1截止,并且驱动薄膜晶体管T1的栅极电压不再增加。因此,驱动电压ELVDD与数据补偿电压(例如,Dm-|Vth|)之间的差(例如,ELVDD-Dm+|Vth|)存储在存储电容器Cst中。
在接收到具有低电平的第三扫描信号Sn+1的阳极初始化时段期间,阳极初始化薄膜晶体管T7导通,并且初始化电压Vint施加到有机发光二极管OLED的阳极以不发射光。因为初始化电压Vint施加到有机发光二极管OLED的阳极以不发射光,所以即使当像素电路PC在下一帧中接收到与黑色灰度级对应的数据电压Dm时,也可以防止或基本上防止有机发光二极管OLED细微地发射光的现象。
第一扫描信号Sn和第三扫描信号Sn+1可以彼此同步或基本上同步,在这种情况下,数据写入时段和阳极初始化时段可以是同一或基本上同一时段。
接下来,当接收到具有低电平的发射控制信号En时,第一发射控制薄膜晶体管T5和第二发射控制薄膜晶体管T6可以导通。驱动薄膜晶体管T1可以输出与通过从存储在存储电容器Cst中的电压(或者换言之,驱动薄膜晶体管T1的源极-栅极电压(例如,ELVDD-Dm+|Vth|))减去驱动薄膜晶体管T1的阈值电压(|Vth|)获得的电压(例如,ELVDD-Dm)对应的驱动电流IOLED,并且有机发光二极管OLED可以发射具有与驱动电流IOLED的量对应的亮度的光。
尽管像素电路PC在图4中被示出为包括七个薄膜晶体管和一个存储电容器,但是本公开不限于此。例如,在其他实施例中,像素电路PC可以包括两个薄膜晶体管和一个存储电容器,或者可以包括三个或更多个薄膜晶体管以及/或者两个或更多个存储电容器。
图5是示出根据实施例的显示面板10的一部分的平面图。图6A是示出图5的外围区域DPA的一部分A的放大平面图。为了便于说明,可以在图6A中不示出一些构件、元件或层。
参照图5,多个主像素PXm可以位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)。如这里使用的,像素PX可以是用于形成图像的最小单元,并且可以通过由于显示元件DE而发射光的发射区域来限定。主像素PXm可以是由于主显示元件DEm而发射光的发射区域,辅助像素PXa可以是由于辅助显示元件DEa而发射光的发射区域。当有机发光二极管OLED用作显示元件DE时,发射区域可以由像素限定膜的开口限定,这将在下面更详细地描述。
因为像素PX可以是由于显示元件DE而发射光的发射区域,所以像素PX可以被定位为与显示元件DE对应。主像素PXm可以被定位为与主显示元件DEm对应,辅助像素PXa可以被定位为与辅助显示元件DEa对应。
在一些实施例中,位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)的主像素PXm可以包括第一主像素PXm1、第二主像素PXm2和第三主像素PXm3。第一主像素PXm1、第二主像素PXm2和第三主像素PXm3可以分别显示红色、绿色和蓝色。
第一主像素PXm1、第二主像素PXm2和第三主像素PXm3可以以RGBG结构(例如,
Figure BDA0003293903190000211
结构,
Figure BDA0003293903190000212
是三星显示有限公司(Samsung Display Co.,Ltd.)的正式注册商标)布置。例如,第一主像素PXm1可以位于来自虚拟四边形的顶点之中彼此相对的第一顶点和第三顶点处,且第二主像素PXm2处的中心点作为该虚拟四边形的中心点。在这种情况下,第三主像素PXm3可以位于作为该虚拟四边形的剩余顶点的第二顶点和第四顶点处。第二主像素PXm2可以比第一主像素PXm1和第三主像素PXm3小。这种像素布置结构可以被称为RGBG矩阵结构或RGBG结构(例如,
Figure BDA0003293903190000213
矩阵结构或
Figure BDA0003293903190000214
结构),并且可以使用通过共享相邻像素来表示颜色的渲染驱动方法,从而以更少的像素数显示具有高分辨率的图像。
尽管多个主像素PXm在图5中被示出为以RGBG矩阵结构布置,但是本公开不限于此。例如,多个主像素PXm可以以各种合适的结构(诸如条纹结构、马赛克布置结构和delta布置结构等)中的任何一种结构布置。
在主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上),主像素电路PCm可以与主像素PXm叠置。主像素电路PCm可以与主显示元件DEm叠置。主像素电路PCm可以沿着x方向和y方向以矩阵形状布置。如在这里使用的,主像素电路PCm是指用于实现一个主像素PXm的像素电路PC的单元。
多个辅助像素PXa可以位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)。多个辅助像素PXa中的每个可以发射红光、绿光和蓝光中的任何合适的一种。
位于每单位面积的组件区域CA处(例如,在组件区域CA中或组件区域CA上)的辅助像素PXa的数量可以比每单位面积的位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)的主像素PXm的数量少。每单位面积定位的辅助像素PXa的数量与主像素PXm的数量之间的比率可以是1:2、1:4、1:8、1:9或1:12.25。换言之,组件区域CA的分辨率与主显示区域MDA的分辨率之间的比率可以是1/2、1/4、1/8、1/9或1/12.25。在图5中,组件区域CA的分辨率与主显示区域MDA的分辨率之间的比例被示出为1:12.25。
位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的辅助像素PXa可以以各种合适的结构中的任何一种结构布置。辅助像素PXa中的一些可以聚集以形成像素组,并且可以以各种合适的结构(诸如以RGBG结构(例如,
Figure BDA0003293903190000221
结构)、条纹结构、马赛克布置结构和delta布置结构等为例)中的任何一种结构布置在像素组内。在这种情况下,位于像素组中的辅助像素PXa之间的距离可以与主像素PXm之间的距离相同或基本上相同。
作为另一实例,如图5中所示,辅助像素PXa可以分布在组件区域CA处(例如,在组件区域CA中或组件区域CA上)。来自多个辅助像素PXa之中的辅助像素PXa中的相邻辅助像素PXa之间的距离可以是恒定的或基本上恒定的。
例如,在组件区域CA处(例如,在组件区域CA中或组件区域CA上),位于第二行第三列中的辅助像素PXa23和位于第二行第四列中的辅助像素PXa24之间的距离d1可以与位于第二行第三列中的辅助像素PXa23和位于第三行第三列中的辅助像素PXa33之间的距离d2相同或基本上相同。位于第二行第三列中的辅助像素PXa23和位于第三行第三列中的辅助像素PXa33之间的距离d2可以与位于第二行第三列中的辅助像素PXa23和位于第二行第二列中的辅助像素PXa22之间的距离d3相同或基本上相同。位于第二行第三列中的辅助像素PXa23和位于第二行第二列中的辅助像素PXa22之间的距离d3可以与位于第二行第三列中的辅助像素PXa23和位于第一行第三列中的辅助像素PXa13之间的距离d4相同或基本上相同。尽管更详细地描述了位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第二行第三列中的辅助像素PXa23,但是相同或基本上相同的描述可以应用于其他辅助像素PXa。
因为多个辅助像素PXa可以被定位为分别与多个辅助显示元件DEa对应,所以来自多个辅助显示元件DEa之中的辅助显示元件DEa中的相邻辅助显示元件DEa之间的距离可以是恒定的或基本上恒定的。
例如,在组件区域CA处(例如,在组件区域CA中或组件区域CA上),位于第二行第三列中的辅助显示元件DEa23和位于第二行第四列中的辅助显示元件DEa24之间的距离d1可以与位于第二行第三列中的辅助显示元件DEa23和位于第三行第三列中的辅助显示元件DEa33之间的距离d2相同或基本上相同。位于第二行第三列中的辅助显示元件DEa23和位于第三行第三列中的辅助显示元件DEa33之间的距离d2可以与位于第二行第三列中的辅助显示元件DEa23和位于第二行第二列中的辅助显示元件DEa22之间的距离d3相同或基本上相同。位于第二行第三列中的辅助显示元件DEa23和位于第二行第二列中的辅助显示元件DEa22之间的距离d3可以与位于第二行第三列中的辅助显示元件DEa23和位于第一行第三列中的辅助显示元件DEa13之间的距离d4相同或基本上相同。尽管更详细地描述了位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第二行第三列中的辅助显示元件DEa23,但相同或基本上相同的描述可以应用于其他辅助显示元件DEa。
尽管在图5中来自多个辅助显示元件DEa之中的辅助显示元件DEa中的相邻辅助显示元件DEa之间的距离是恒定的或基本上恒定的,但作为另一实例,辅助显示元件DEa中的相邻辅助显示元件DEa之间的距离可以不同。
辅助像素PXa之间的距离可以比主像素PXm之间的距离大。组件区域CA的未定位有辅助像素PXa的一部分可以是具有高透光率的透射区域TA。
用于实现辅助像素PXa的光发射的辅助像素电路PCa可以位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上)。辅助像素电路PCa可以位于外围区域DPA的与主显示区域MDA相邻的区域处(例如,在所述区域中或所述区域上),并且可以沿着x方向布置。换言之,辅助像素电路PCa可以彼此位于同一行中。因为辅助像素电路PCa不位于组件区域CA处(例如,不在组件区域CA中或组件区域CA上),所以组件区域CA可以确保更宽的透射区域TA。
辅助像素电路PCa可以分别通过电极连接布线EWL连接到辅助显示元件DEa。位于在y方向上穿过或基本上穿过显示面板10的中心的虚拟线ll的左侧处(例如,在左侧中或左侧上)的多个辅助像素电路PCa和位于虚拟线ll的右侧处(例如,在右侧中或右侧上)的多个辅助像素电路PCa可以相对于虚拟线l彼此对称或基本上对称。此外,位于虚拟线l的左侧处(例如,在左侧中或左侧上)的多条电极连接布线EWL和位于虚拟线l的右侧处(例如,在右侧中或右侧上)的多条电极连接布线EWL可以相对于虚拟线l彼此对称或基本上对称。
尽管更详细地描述了位于虚拟线l的左侧处(例如,在左侧中或左侧上)的多个辅助像素电路PCa和多条电极连接布线EWL,但是相同或基本上相同的描述可以应用于位于虚拟线l的右侧处(例如,在右侧中或右侧上)的多个辅助像素电路PCa和多条电极连接布线EWL。
多个辅助像素电路PCa可以被划分为多个像素电路组GPC。多个辅助显示元件DEa可以被划分为分别连接到多个像素电路组GPC的多个显示元件组GDE。在这种情况下,多个显示元件组GDE中的每个可以是来自多个辅助显示元件DEa之中的彼此位于同一列中的一组辅助显示元件DEa。换言之,多个辅助显示元件DEa可以以列为单元分组。分组在同一列单元中的辅助显示元件DEa可以分别连接到包括在同一像素电路组GPC中的辅助像素电路PCa。
例如,多个辅助像素电路PCa可以被划分为第一像素电路组GPC1和第二像素电路组GPC2。多个辅助显示元件DEa可以被划分为第一显示元件组GDE1和第二显示元件组GDE2。第一显示元件组GDE1可以连接到第一像素电路组GPC1,第二显示元件组GDE2可以连接到第二像素电路组GPC2。在这种情况下,第一显示元件组GDE1可以是来自多个辅助显示元件DEa之中的位于第一列中的一组辅助显示元件DEa,第二显示元件组GDE2可以是来自多个辅助显示元件DEa之中的位于第二列中的一组辅助显示元件DEa。换言之,第一显示元件组GDE1可以包括位于第一行第一列中的辅助显示元件DEa11、位于第二行第一列中的辅助显示元件DEa21、位于第三行第一列中的辅助显示元件DEa31和位于第四行第一列中的辅助显示元件DEa41。第二显示元件组GDE2可以包括位于第一行第二列中的辅助显示元件DEa12、位于第二行第二列中的辅助显示元件DEa22、位于第三行第二列中的辅助显示元件DEa32和位于第四行第二列中的辅助显示元件DEa42
包括在像素电路组GPC中的辅助像素电路PCa的数量可以与包括在显示元件组GDE中的辅助显示元件DEa的数量相同。例如,如图5中所示,当四个辅助显示元件DEa位于显示元件组GDE中时,四个辅助像素电路PCa可以包括在像素电路组GPC中。
作为位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第n列中的一组辅助显示元件DEa的显示元件组GDE与连接到该显示元件组GDE的像素电路组GPC之间的距离可以比作为位于第n+1列中的一组辅助显示元件DEa的显示元件组GDE与连接到该显示元件组GDE的像素电路组GPC之间的距离小。这里,n是正整数。
例如,如图5中所示,作为位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第一列中的一组辅助显示元件DEa的第一显示元件组GDE1与连接到第一显示元件组GDE1的第一像素电路组GPC1之间的距离可以比作为位于第二列中的一组辅助显示元件DEa的第二显示元件组GDE2与连接到第二显示元件组GDE2的第二像素电路组GPC2之间的距离小。
包括在像素电路组GPC中的辅助像素电路PCa可以以辅助像素电路PCa与组件区域CA邻接的顺序分别连接到辅助显示元件DEa。在这种情况下,辅助显示元件DEa可以以辅助显示元件DEa与外围区域DPA邻接的顺序分别连接到辅助像素电路PCa。
例如,如图5和图6A中所示,第一像素电路组GPC1可以包括第1-1辅助像素电路PCa1-1、第1-2辅助像素电路PCa1-2、第1-3辅助像素电路PCa1-3和第1-4辅助像素电路PCa1-4。第1-1辅助像素电路PCa1-1、第1-2辅助像素电路PCa1-2、第1-3辅助像素电路PCa1-3和第1-4辅助像素电路PCa1-4可以以描述的顺序与组件区域CA相邻(例如,可以被定位为距组件区域CA的距离增加)。最靠近组件区域CA的第1-1辅助像素电路PCa1-1可以连接到位于最靠近外围区域DPA的第一行第一列中的辅助显示元件DEa11。距组件区域CA最远的第1-4辅助像素电路PCa1-4可以连接到位于距外围区域DPA最远的第四行第一列中的辅助显示元件DEa41。尽管更详细地描述了第一像素电路组GPC1,但是相同或基本上相同的描述可以应用于第二像素电路组GPC2。
电极连接布线EWL中的每条可以包括位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上)的第一电极连接布线EWL1和位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第二电极连接布线EWL2。第一电极连接布线EWL1可以在x方向和y方向上延伸,第二电极连接布线EWL2也可以在x方向和y方向上延伸。
第一电极连接布线EWL1的一端可以连接到辅助像素电路PCa,第一电极连接布线EWL1的另一端可以连接到第二电极连接布线EWL2。第一电极连接布线EWL1可以包括在y方向上延伸的第一部分EWL1a、在x方向上延伸的第二部分EWL1b和在y方向上延伸的第三部分EWL1c。第一电极连接布线EWL1可以包括包含钼(Mo)、铝(Al)、铜(Cu)或钛(Ti)的导电材料,并且可以具有包括上述材料中的一种或更多种的单层结构或多层结构。
随着第一电极连接布线EWL1的第二部分EWL1b与组件区域CA之间的距离增大,第一电极连接布线EWL1的总长度可以增大。当第一电极连接布线EWL1的第二部分EWL1b与组件区域CA之间的距离最大时,第一电极连接布线EWL1的总长度可以最大。
第二电极连接布线EWL2的一端可以连接到第一电极连接布线EWL1,第二电极连接布线EWL2的另一端可以连接到辅助显示元件DEa。如图5中所示,第二电极连接布线EWL2的一端可以在组件区域CA的边缘处连接到第一电极连接布线EWL1。第二电极连接布线EWL2可以包括透明导电材料。例如,第二电极连接布线EWL2可以包括透明导电氧化物(TCO)。第二电极连接布线EWL2可以包括导电氧化物,诸如以氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)或氧化铝锌(AZO)为例。
尽管在图5中第二电极连接布线EWL2的长度彼此不同,但是在其他实施例中,第二电极连接布线EWL2的长度可以彼此相同或基本上相同。例如,第二电极连接布线EWL2的端部可以延伸到主显示区域MDA与组件区域CA之间的边界。在这种情况下,由于第二电极连接布线EWL2而引起的电负载可以彼此匹配或基本上匹配。因此,可以最小化或减小在组件区域CA处(例如,在组件区域CA中或组件区域CA上)的亮度偏差(例如,亮度变化)。
第一电极连接布线EWL1和第二电极连接布线EWL2可以彼此位于同一层处(例如,在同一层中或同一层上),或者可以位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上)。当第一电极连接布线EWL1和第二电极连接布线EWL2位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上)时,第一电极连接布线EWL1和第二电极连接布线EWL2可以通过接触孔彼此连接。
第一电极连接布线EWL1可以具有比第二电极连接布线EWL2的电导率高的电导率。因为第一电极连接布线EWL1位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上),因此可以不需要确保透光率,所以第一电极连接布线EWL1可以包括具有比第二电极连接布线EWL2的透光率低的透光率并且比第二电极连接布线EWL2的电导率高的电导率的材料。因此,可以最小化或减小电极连接布线EWL的电阻值。
尽管根据实施例电极连接布线EWL包括由彼此不同的材料形成的第一电极连接布线EWL1和第二电极连接布线EWL2,但是本公开不限于此。作为另一示例,电极连接布线EWL可以从外围区域DPA到组件区域CA的辅助显示元件DEa一体地设置。
当电极连接布线EWL连接到辅助显示元件DEa时,电极连接布线EWL可以电连接到辅助显示元件DEa的像素电极。此外,电极连接布线EWL可以连接到被实现为辅助显示元件DEa的辅助像素PXa。
栅极线GL可以包括连接到主像素电路PCm的主栅极线GLm和连接到辅助像素电路PCa的辅助栅极线GLa。
主栅极线GLm可以在x方向上延伸,并且可以连接到彼此位于同一行中的主像素电路PCm。主栅极线GLm可以不位于组件区域CA处(例如,不在组件区域CA中或组件区域CA上)。换言之,主栅极线GLm可以断开且组件区域CA在主栅极线GLm之间。在这种情况下,位于组件区域CA的左侧上的主栅极线GLm可以从左栅极驱动电路GDC接收信号,位于组件区域CA的右侧上的主栅极线GLm可以从右栅极驱动电路GDC接收信号。
辅助栅极线GLa可以通过栅极连接布线GWL连接到主栅极线GLm。辅助栅极线GLa可以通过栅极连接布线GWL连接到来自主栅极线GLm之中的被组件区域CA断开的主栅极线GLm。辅助栅极线GLa可以通过栅极连接布线GWL连接到来自主栅极线GLm之中的在x方向上与组件区域CA相邻的主栅极线GLm。例如,辅助栅极线GLa中的每条可以连接到来自主栅极线GLm之中的在x方向上与组件区域CA相邻的第一主栅极线GLm1、第二主栅极线GLm2、第三主栅极线GLm3和第四主栅极线GLm4。
如上面参照图3描述的,分别连接到多条主栅极线GLm的多个栅极驱动电路GDC可以位于外围区域DPA的侧部处(例如,在侧部中或侧部上)。栅极连接布线GWL可以分别连接到来自多个栅极驱动电路GDC之中的连接到在x方向上与组件区域CA相邻的主栅极线GLm的栅极驱动电路GDC。在这种情况下,主栅极线GLm可以分别从栅极驱动电路GDC延伸到主显示区域MDA。换言之,主栅极线GLm可以分别从栅极驱动电路GDC在+x方向上延伸。栅极连接布线GWL可以分别从栅极驱动电路GDC延伸到外围区域DPA。换言之,栅极连接布线GWL可以分别从栅极驱动电路GDC在-x方向上延伸。
例如,如图5中所示,在x方向上与组件区域CA相邻的第一主栅极线GLm1可以连接到第一栅极驱动电路GDC1,并且可以从第一栅极驱动电路GDC1延伸到主显示区域MDA。栅极连接布线GWL可以连接到第一栅极驱动电路GDC1,并且可以从第一栅极驱动电路GDC1延伸到外围区域DPA。栅极连接布线GWL可以通过第一栅极驱动电路GDC1连接到第一主栅极线GLm1。尽管更详细地描述了第一主栅极线GLm1,但是相同或基本上相同的描述可以应用于第二主栅极线GLm2、第三主栅极线GLm3和第四主栅极线GLm4。
连接到辅助栅极线GLa的主栅极线GLm的数量可以与位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)且沿着y方向布置的辅助像素PXa的数量相同。例如,如图5中所示,当位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)并沿着y方向布置的辅助像素PXa的数量为4时,连接到辅助栅极线GLa的主栅极线GLm的数量可以为4。
栅极连接布线GWL可以包括连接到主栅极线GLm并在x方向和y方向上延伸的第一栅极连接布线GWL1以及在y方向上延伸并连接到辅助栅极线GLa的第二栅极连接布线GWL2。辅助栅极线GLa可以通过第一栅极连接布线GWL1和第二栅极连接布线GWL2连接到主栅极线GLm。
参照图6A,在实施例中,来自多条辅助栅极线GLa之中的分别连接到不同的像素电路组GPC的辅助栅极线GLa可以彼此连接。
例如,第一辅助栅极线GLa1可以连接到包括在第一像素电路组GPC1中的第1-1辅助像素电路PCa1-1。第五辅助栅极线GLa5可以连接到包括在第二像素电路组GPC2中的第2-1辅助像素电路PCa2-1。连接到彼此不同的像素电路组GPC的第一辅助栅极线GLa1和第五辅助栅极线GLa5可以彼此连接。换言之,连接到第一辅助栅极线GLa1的第2-1栅极连接布线GWL2-1和连接到第五辅助栅极线GLa5的第2-5栅极连接布线GWL2-5中的每条可以连接到第1-1栅极连接布线GWL1-1,于是第一辅助栅极线GLa1和第五辅助栅极线GLa5可以彼此连接。
第二辅助栅极线GLa2可以连接到包括在第一像素电路组GPC1中的第1-2辅助像素电路PCa1-2。第六辅助栅极线GLa6可以连接到包括在第二像素电路组GPC2中的第2-2辅助像素电路PCa2-2。连接到彼此不同的像素电路组GPC的第二辅助栅极线GLa2和第六辅助栅极线GLa6可以彼此连接。换言之,连接到第二辅助栅极线GLa2的第2-2栅极连接布线GWL2-2和连接到第六辅助栅极线GLa6的第2-6栅极连接布线GWL2-6可以连接到第1-2栅极连接布线GWL1-2,于是第二辅助栅极线GLa2和第六辅助栅极线GLa6可以彼此连接。
第三辅助栅极线GLa3可以连接到包括在第一像素电路组GPC1中的第1-3辅助像素电路PCa1-3。第七辅助栅极线GLa7可以连接到包括在第二像素电路组GPC2中的第2-3辅助像素电路PCa2-3。连接到彼此不同的像素电路组GPC的第三辅助栅极线GLa3和第七辅助栅极线GLa7可以彼此连接。换言之,连接到第三辅助栅极线GLa3的第2-3栅极连接布线GWL2-3和连接到第七辅助栅极线GLa7的第2-7栅极连接布线GWL2-7可以连接到第1-3栅极连接布线GWL1-3,于是第三辅助栅极线GLa3和第七辅助栅极线GLa7可以彼此连接。
第四辅助栅极线GLa4可以连接到包括在第一像素电路组GPC1中的第1-4辅助像素电路PCa1-4。第八辅助栅极线GLa8可以连接到包括在第二像素电路组GPC2中的第2-4辅助像素电路PCa2-4。连接到彼此不同的像素电路组GPC的第四辅助栅极线GLa4和第八辅助栅极线GLa8可以彼此连接。换言之,连接到第四辅助栅极线GLa4的第2-4栅极连接布线GWL2-4和连接到第八辅助栅极线GLa8的第2-8栅极连接布线GWL2-8可以连接到第1-4栅极连接布线GWL1-4,于是第四辅助栅极线GLa4和第八辅助栅极线GLa8可以彼此连接。
在这种情况下,如图5中所示,第1-1辅助像素电路PCa1-1可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第一行第一列中的辅助显示元件DEa11,第2-1辅助像素电路PCa2-1可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第一行第二列中的辅助显示元件DEa12。换言之,因为分别连接到用于驱动彼此位于同一行中的辅助显示元件DEa的辅助像素电路PCa的辅助栅极线GLa可以彼此连接,所以相同的信号可以施加到用于驱动彼此位于同一行中的辅助显示元件DEa的辅助像素电路PCa。此外,因为第1-1栅极连接布线GWL1-1可以通过第一栅极驱动电路GDC1连接到第一主栅极线GLm1,所以相同的信号可以施加到用于驱动彼此位于同一行中的主显示元件DEm和辅助显示元件DEa的像素电路PC。尽管更详细地描述了第1-1辅助像素电路PCa1-1和第2-1辅助像素电路PCa2-1,但是相同或基本上相同的描述可以应用于其他辅助像素电路PCa。
第一栅极连接布线GWL1和第二栅极连接布线GWL2可以位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上),第一栅极连接布线GWL1和第二栅极连接布线GWL2可以通过形成在绝缘层中的接触孔彼此连接。第二栅极连接布线GWL2和辅助栅极线GLa可以位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上),第二栅极连接布线GWL2和辅助栅极线GLa可以通过形成在绝缘层中的接触孔彼此连接。
再次参照图5,数据线DL可以包括连接到主像素电路PCm的主数据线DLm和连接到辅助像素电路PCa的辅助数据线DLa。
主数据线DLm可以在y方向上延伸,并且可以连接到彼此位于同一列中的主像素电路PCm。主数据线DLm可以不位于组件区域CA处(例如,不在组件区域CA中或组件区域CA上)。
辅助数据线DLa可以通过数据连接布线DWL连接到主数据线DLm。辅助数据线DLa可以通过数据连接布线DWL连接到来自主数据线DLm之中的被组件区域CA断开的主数据线DLm。辅助数据线DLa可以通过数据连接布线DWL连接到来自主数据线DLm之中的在y方向上与组件区域CA相邻的主数据线DLm。例如,辅助数据线DLa中的每条可以连接到来自主数据线DLm之中在y方向上与组件区域CA相邻的第一主数据线DLm1或第二主数据线DLm2。尽管在图5中辅助数据线DLa中的每条连接到第一主数据线DLm1或第二主数据线DLm2,但是本公开不限于此,辅助数据线DLa中的每条可以连接到被组件区域CA断开的主数据线DLm中的任何合适的一条。
数据连接布线DWL可以在x方向和y方向上延伸,以使主数据线DLm连接到辅助数据线DLa。数据连接布线DWL可以具有弯曲至少一次的形状。数据连接布线DWL可以被定位为绕过组件区域CA(例如,被定位为在组件区域CA周围延伸)。数据连接布线DWL可以与位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)的主像素电路PCm叠置。由于数据连接布线DWL位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上),因此可以不使用或不需要其中定位有数据连接布线DWL的单独空间,从而最小化或减小无效空间的尺寸。
数据连接布线DWL可以位于与主数据线DLm和辅助数据线DLa的层不同的层处,数据连接布线DWL可以通过接触孔使主数据线DLm连接到辅助数据线DLa。
参照图6A,在实施例中,来自多条辅助数据线DLa之中的连接到同一像素电路组GPC的辅助数据线DLa可以彼此连接。
例如,第一辅助数据线DLa1、第二辅助数据线DLa2、第三辅助数据线DLa3和第四辅助数据线DLa4可以分别连接到包括在第一像素电路组GPC1中的第1-1辅助像素电路PCa1-1、第1-2辅助像素电路PCa1-2、第1-3辅助像素电路PCa1-3和第1-4辅助像素电路PCa1-4。彼此连接到同一第一像素电路组GPC1的第一辅助数据线DLa1、第二辅助数据线DLa2、第三辅助数据线DLa3和第四辅助数据线DLa4可以彼此连接。换言之,第一辅助数据线DLa1、第二辅助数据线DLa2、第三辅助数据线DLa3和第四辅助数据线DLa4可以彼此连接到同一数据连接布线DWL。
第五辅助数据线DLa5、第六辅助数据线DLa6、第七辅助数据线DLa7和第八辅助数据线DLa8可以分别连接到包括在第二像素电路组GPC2中的第2-1辅助像素电路PCa2-1、第2-2辅助像素电路PCa2-2、第2-3辅助像素电路PCa2-3和第2-4辅助像素电路PCa2-4。彼此连接到同一第二像素电路组GPC2的第五辅助数据线DLa5、第六辅助数据线DLa6、第七辅助数据线DLa7和第八辅助数据线DLa8可以彼此连接。换言之,第五辅助数据线DLa5、第六辅助数据线DLa6、第七辅助数据线DLa7和第八辅助数据线DLa8可以彼此连接到同一数据连接布线DWL。
在这种情况下,如图5和图6A中所示,第1-1辅助像素电路PCa1-1可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第一行第一列中的辅助显示元件DEa11,第1-2辅助像素电路PCa1-2可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第二行第一列中的辅助显示元件DEa21,第1-3辅助像素电路PCa1-3可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第三行第一列中的辅助显示元件DEa31,第1-4辅助像素电路PCa1-4可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第四行第一列中的辅助显示元件DEa41。换言之,因为分别连接到用于驱动彼此位于同一列中的辅助显示元件DEa的辅助像素电路PCa的辅助数据线DLa可以彼此连接,所以相同的信号可以施加到用于驱动彼此位于同一列中的辅助显示元件DEa的辅助像素电路PCa。此外,因为分别连接到用于驱动彼此位于同一列中的辅助显示元件DEa的辅助像素电路PCa的辅助数据线DLa可以通过数据连接布线DWL连接到第一主数据线DLm1,所以相同的信号可以施加到用于驱动彼此位于同一列中的主显示元件DEm和辅助显示元件DEa的像素电路PC。尽管更详细地描述了第1-1辅助像素电路PCa1-1、第1-2辅助像素电路PCa1-2、第1-3辅助像素电路PCa1-3和第1-4辅助像素电路PCa1-4,但是相同或基本上相同的描述可以应用于其他辅助像素电路PCa。
尽管图5示出了元件相对于虚拟线l彼此对称,但是本公开不限于此,在实施例中,位于虚拟线l的右侧上的辅助像素电路PCa可以全部位于虚拟线l的左侧上。在另一个实施例中,位于虚拟线l的左侧上的辅助像素电路PCa可以全部位于虚拟线l的右侧上。
图6B是沿着图6A的线I-I'和线II-II'截取的剖视图,并且示出了图5的主像素电路PCm以及图6A的栅极连接布线GWL和数据连接布线DWL。在图6B中,与图5和图6A的构件、元件和层相同或基本上相同的构件、元件和层由相同的附图符号表示,因此,可以不重复其冗余描述。
参照图6B,主像素PXm可以位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)。此外,包括主薄膜晶体管TFTm和存储电容器Cst的主像素电路PCm以及连接到主像素电路PCm的主显示元件DEm可以位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)。尽管在本实施例中使用有机发光二极管OLED作为显示元件,但是在另一实施例中,可以使用无机发光器件或量子点发光器件作为显示元件。
将参照图6B根据其堆叠结构更详细地描述包括在显示面板10中的元件,并且将更详细地描述栅极连接布线GWL与数据连接布线DWL之间的位置关系。
基底100可以包括玻璃或聚合物树脂。聚合物树脂可以包括聚醚砜、聚丙烯酸酯、聚醚酰亚胺、聚萘二甲酸乙二醇酯、聚对苯二甲酸乙二醇酯、聚苯硫醚、聚芳酯、聚酰亚胺、聚碳酸酯或乙酸丙酸纤维素。包括聚合物树脂的基底100可以是柔性的、可卷曲的和/或可弯曲的。基底100可以具有包括包含聚合物树脂的层和无机层的多层结构。
缓冲层111可以在基底100上以减少或阻挡外来材料、湿气和/或外部空气从基底100的底部的渗透,并且可以使基底100平坦化或基本上平坦化。缓冲层111可以包括无机材料(诸如以氧化物或氮化物为例)、有机材料或者有机材料和无机材料的组合。缓冲层111可以具有单层结构或者包括无机材料和有机材料的多层结构。
在一些实施例中,可以在基底100与缓冲层111之间进一步设置阻挡层。阻挡层可以防止或减少来自基底100等的杂质渗透到半导体层A中。阻挡层可以包括无机材料(诸如以氧化物或氮化物为例)、有机材料或者有机材料和无机材料的组合。阻挡层可以具有单层结构或者包括无机材料和有机材料的多层结构。
半导体层A可以位于缓冲层111上。半导体层A可以包括非晶硅或多晶硅。在另一实施例中,半导体层A可以包括选自由铟(In)、镓(Ga)、锡(Sn)、锆(Zr)、钒(V)、铪(Hf)、镉(Cd)、锗(Ge)、铬(Cr)、钛(Ti)、铝(Al)、铯(Cs)、铈(Ce)和锌(Zn)组成的组中的至少一种材料的氧化物。
半导体层A可以包括沟道区以及位于沟道区的相对侧(例如,两侧)上的源区和漏区。半导体层A可以具有单层结构或多层结构。
第一栅极绝缘层113和第二栅极绝缘层115可以堆叠在基底100上以覆盖半导体层A。第一栅极绝缘层113和第二栅极绝缘层115中的每个可以包括氧化硅(SiO2)、氮化硅(SiNX)、氮氧化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)或氧化锌(ZnOX)。ZnOX可以是ZnO或ZnO2
栅电极G可以位于第一栅极绝缘层113上,以至少部分地与半导体层A叠置。此外,辅助栅极线GLa和第一栅极连接布线GWL1可以位于第一栅极绝缘层113上。栅电极G、辅助栅极线GLa和第一栅极连接布线GWL1中的每个可以包括钼(Mo)、铝(Al)、铜(Cu)或钛(Ti),并且可以具有单层结构或多层结构。例如,当栅电极G与驱动薄膜晶体管T1(例如,见图4)的第一栅电极G1对应时,第一栅电极G1可以具有包括Mo的单层结构。
尽管栅电极G、辅助栅极线GLa和第一栅极连接布线GWL1在图6B中被示出为位于第一栅极绝缘层113上,但是在另一实施例中,栅电极G、辅助栅极线GLa和第一栅极连接布线GWL1可以位于第二栅极绝缘层115的顶表面上。
在实施例中,如图6B中所示,存储电容器Cst可以包括下电极CE1和上电极CE2,并且可以与主薄膜晶体管TFTm叠置。例如,主薄膜晶体管TFTm的栅电极G可以用作存储电容器Cst的下电极CE1。然而,本公开不限于此,在另一实施例中,存储电容器Cst可以不与主薄膜晶体管TFTm叠置,并且可以单独地定位(例如,可以与主薄膜晶体管TFTm间隔开)。
存储电容器Cst的上电极CE2可以在第二栅极绝缘层115在上电极CE2与下电极CE1之间的情况下与下电极CE1叠置,以形成电容器。在这种情况下,第二栅极绝缘层115可以用作存储电容器Cst的介电层。
层间绝缘层117可以设置在第二栅极绝缘层115上,以覆盖存储电容器Cst的上电极CE2。层间绝缘层117可以包括氧化硅(SiO2)、氮化硅(SiNX)、氮氧化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)或氧化锌(ZnOX)。ZnOX可以是ZnO或ZnO2
源电极、漏电极、主数据线DLm、辅助数据线DLa、第一连接电极CM1和第二连接电极CM2可以位于层间绝缘层117上。
源电极、漏电极、主数据线DLm、辅助数据线DLa、第一连接电极CM1和第二连接电极CM2中的每个可以包括包含钼(Mo)、铝(Al)、铜(Cu)或钛(Ti)的导电材料,并且可以具有包括以上材料中的一种或更多种的单层结构或多层结构。例如,源电极、漏电极、主数据线DLm、辅助数据线DLa、第一连接电极CM1和第二连接电极CM2中的每个可以具有包括Ti/Al/Ti的多层结构。源电极和漏电极可以分别通过接触孔连接到半导体层A的源区和漏区。
在一些实施例中,源电极、漏电极、主数据线DLm、辅助数据线DLa、第一连接电极CM1和第二连接电极CM2可以被无机保护层覆盖。无机保护层可以具有单层结构或者包括氮化硅(SiNx)和氧化硅(SiOx)的多层结构。无机保护层可以用来覆盖并保护位于层间绝缘层117上的布线中的至少一些。
平坦化层119被定位为覆盖源电极、漏电极、主数据线DLm、辅助数据线DLa、第一连接电极CM1和第二连接电极CM2。平坦化层119具有用于使主薄膜晶体管TFTm连接到第一像素电极210的接触孔。
平坦化层119可以具有由有机材料形成的单层结构或多层结构,并且具有平坦或基本上平坦的顶表面。平坦化层119可以包括苯并环丁烯(BCB)、聚酰亚胺、六甲基二硅氧烷(HMDSO)、通用聚合物(诸如以聚甲基丙烯酸甲酯(PMMA)或聚苯乙烯(PS)为例)、具有酚类基团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟化聚合物、对二甲苯类聚合物、乙烯基醇类聚合物或其共混物。
在实施例中,如图6B中所示,平坦化层119可以包括第一平坦化层119a和第二平坦化层119b。
第三连接电极CM3、数据连接布线DWL和第二栅极连接布线GWL2可以位于第一平坦化层119a上。数据连接布线DWL可以通过形成在第一平坦化层119a中的接触孔连接到辅助数据线DLa。第二栅极连接布线GWL2可以通过第一连接电极CM1以及分别形成在第一平坦化层119a、层间绝缘层117和第二栅极绝缘层115中的接触孔连接到第一栅极连接布线GWL1。此外,第二栅极连接布线GWL2可以通过第二连接电极CM2以及分别形成在第一平坦化层119a、层间绝缘层117和第二栅极绝缘层115中的接触孔连接到辅助栅极线GLa。尽管第二栅极连接布线GWL2在图6B中被示出为位于第一平坦化层119a上,但是在另一实施例中,第二栅极连接布线GWL2可以位于层间绝缘层117上。
主显示元件DEm位于平坦化层119上。主显示元件DEm包括第一像素电极210、对电极230和包括有机发射层的第一中间层220。主显示元件DEm可以通过第三连接电极CM3和形成在平坦化层119中的接触孔连接到主薄膜晶体管TFTm。换言之,主显示元件DEm可以连接到主像素电路PCm。
第一像素电极210可以是透射电极或半透射电极或者反射电极。在一些实施例中,第一像素电极210可以包括由银(Ag)、镁(Mg)、铝(Al)、铂(Pt)、钯(Pd)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)或其混合物形成的反射层以及形成在反射层上的透明电极层或半透明电极层。透明电极层或半透明电极层可以包括选自由氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)和氧化铝锌(AZO)组成的组中的至少一种。在一些实施例中,第一像素电极210可以包括ITO/Ag/ITO。
像素限定膜121可以在基底100的显示区域DA处(例如,在显示区域DA中或显示区域DA上)位于平坦化层119上。像素限定膜121可以覆盖第一像素电极210的边缘,并且可以具有第一像素电极210的中心部分通过其暴露的第一开口OP。主显示元件DEm的发射区域EAm由第一开口OP限定。换言之,主像素PXm的尺寸和形状由第一开口OP限定。像素限定膜121可以增加第一像素电极210的边缘与位于第一像素电极210之上的对电极230之间的距离,以防止或基本上防止在第一像素电极210的边缘处(例如,在边缘中或边缘上)发生电弧等。
通过使用旋涂等,像素限定膜121可以由选自由聚酰亚胺、聚酰胺、丙烯酸树脂、苯并环丁烯和酚醛树脂组成的组中的至少一种有机绝缘材料形成。
第一中间层220可以位于像素限定膜121的第一开口OP中,并且可以包括有机发射层。有机发射层可以包括有机材料,有机材料包括发射合适的彩色光(诸如以红光、绿光、蓝光或白光为例)的荧光材料或磷光材料。有机发射层可以由低分子量有机材料或高分子量有机材料形成,各种合适的功能层(诸如以空穴传输层(HTL)、空穴注入层(HIL)、电子传输层(ETL)和/或电子注入层(EIL)为例)可以选择性地位于有机发射层下面和/或之上。
对电极230可以是透光电极或反射电极。在一些实施例中,对电极230可以是透明电极或半透明电极,并且可以包括具有低逸出功的金属薄膜,金属薄膜包括锂(Li)、钙(Ca)、LiF/Ca、LiF/Al、铝(Al)、银(Ag)、镁(Mg)或其混合物。此外,包括ITO、IZO、ZnO或In2O3的透明导电氧化物(TCO)膜可以进一步位于金属薄膜上。对电极230可以被定位为遍及显示区域DA,并且可以位于第一中间层220和像素限定膜121上。对电极230可以关于多个有机发光二极管OLED一体地形成,以与多个第一像素电极210对应。
因为有机发光二极管OLED可能被外部湿气和/或氧损坏(例如,可能容易损坏),所以封装层可以覆盖并保护有机发光二极管OLED。封装层可以覆盖显示区域DA,并且可以延伸到外围区域DPA的至少一部分。封装层可以包括第一无机封装层、有机封装层和第二无机封装层。
图7A是示出根据实施例的电极连接布线EWL的剖视图。图7B是示出根据另一实施例的电极连接布线EWL的剖视图。在图7A和图7B中,与图5、图6A和图6B的构件、元件和层相同或基本上相同的构件、元件和层由相同的附图标号表示,因此,可以不重复其冗余描述。
参照图7A和图7B,主像素PXm可以位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上),辅助像素PXa可以位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)。包括主薄膜晶体管TFTm的主像素电路PCm和连接到主像素电路PCm的主显示元件DEm可以位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)。包括辅助薄膜晶体管TFTa的辅助像素电路PCa可以位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上),连接到辅助像素电路PCa的辅助显示元件DEa可以位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)。
连接到辅助像素电路PCa的辅助显示元件DEa位于平坦化层119上。辅助显示元件DEa包括第二像素电极210'、对电极230和包括有机发射层的第二中间层220'。辅助显示元件DEa可以通过电极连接布线EWL以及分别形成在平坦化层119、层间绝缘层117以及第一栅极绝缘层113和第二栅极绝缘层115中的接触孔连接到辅助薄膜晶体管TFTa。换言之,辅助显示元件DEa可以连接到辅助像素电路PCa。
位于平坦化层119上的像素限定膜121可以覆盖第二像素电极210'的边缘,并且可以具有第二像素电极210'的中心部分通过其暴露的第二开口OP'。辅助显示元件DEa的发射区域EAa由第二开口OP'限定。换言之,辅助像素PXa的尺寸和形状由第二开口OP'限定。
在实施例中,发射第一颜色的光的主显示元件DEm的发射区域EAm可以比发射第一颜色的光的辅助显示元件DEa的发射区域EAa小。换言之,当将发射彼此相同颜色的光的主像素PXm和辅助像素PXa的尺寸彼此进行比较时,辅助像素PXa的尺寸可以比主像素PXm的尺寸大。
在实施例中,第一电极连接布线EWL1和第二电极连接布线EWL2可以位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上)。例如,如图7A中所示,第一电极连接布线EWL1可以位于第二栅极绝缘层115上,第二电极连接布线EWL2可以位于第一平坦化层119a上。第一电极连接布线EWL1和第二电极连接布线EWL2可以通过位于层间绝缘层117上的第四连接电极CM4以及分别形成在第一平坦化层119a和层间绝缘层117中的接触孔彼此连接。作为另一示例,第一电极连接布线EWL1可以位于第一栅极绝缘层113、层间绝缘层117或第一平坦化层119a上。第二电极连接布线EWL2可以位于层间绝缘层117上。
在另一实施例中,第一电极连接布线EWL1和第二电极连接布线EWL2可以彼此位于同一层处(例如,在同一层中或同一层上)。例如,如图7B中所示,第一电极连接布线EWL1和第二电极连接布线EWL2可以位于第一平坦化层119a上。第二电极连接布线EWL2的一端可以被设置为覆盖第一电极连接布线EWL1的一端。因此,第一电极连接布线EWL1和第二电极连接布线EWL2可以彼此连接。第一电极连接布线EWL1可以通过位于层间绝缘层117上的第五连接电极CM5以及分别形成在第一平坦化层119a、层间绝缘层117以及第一栅极绝缘层113和第二栅极绝缘层115中的接触孔连接到辅助薄膜晶体管TFTa。
尽管第一电极连接布线EWL1和第二电极连接布线EWL2在图7B中被示出为位于第一平坦化层119a上,但是作为另一示例,第一电极连接布线EWL1和第二电极连接布线EWL2可以位于层间绝缘层117上。
第一电极连接布线EWL1和第二电极连接布线EWL2可以包括彼此不同的材料。例如,第一电极连接布线EWL1可以包括包含钼(Mo)、铝(Al)、铜(Cu)或钛(Ti)的导电材料,并且可以具有包括以上材料中的一种或更多种的单层结构或多层结构。第二电极连接布线EWL2可以包括透明导电材料。例如,第二电极连接布线EWL2可以包括透明导电氧化物(TCO)。第二电极连接布线EWL2可以包括导电氧化物,诸如以氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)或氧化铝锌(AZO)为例。
图8是示出根据另一实施例的显示面板10的一部分的平面图。图9是示出图8的外围区域DPA的一部分B的放大平面图。图10是沿着图9的线III-III'和线IV-IV'截取的剖视图,并且示出了栅极连接布线GWL'、数据连接布线DWL'和电极连接布线EWL'。在图8、图9和图10中,与图5、图6A和图6B的构件、元件和层相同或基本上相同的构件、元件和层由相同的附图标号表示,因此,可以不重复其冗余描述。
参照图8,用于实现辅助像素PXa的光发射的辅助像素电路PCa可以位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上)。辅助像素电路PCa可以位于与主显示区域MDA相邻的外围区域DPA处(例如,在与主显示区域MDA相邻的外围区域DPA中或与主显示区域MDA相邻的外围区域DPA上),并且可以沿着x方向布置。换言之,辅助像素电路PCa可以彼此位于同一行中。因为辅助像素电路PCa不位于组件区域CA处(例如,不在组件区域CA中或组件区域CA上),所以组件区域CA可以确保更宽的透射区域TA。
辅助像素电路PCa可以分别通过电极连接布线EWL'连接到辅助显示元件DEa。位于在y方向上穿过或基本上穿过显示面板10的中心的虚拟线l'的左侧处(例如,在左侧中或左侧上)的多个辅助像素电路PCa和位于虚拟线l'的右侧上的多个辅助像素电路PCa可以相对于虚拟线l'彼此对称或基本上对称。此外,位于虚拟线的左侧处(例如,在左侧中或左侧上)的多条电极连接布线EWL'和位于虚拟线l'的右侧处(例如,在右侧中或右侧上)的多条电极连接布线EWL'可以相对于虚拟线l'彼此对称或基本上对称。
尽管更详细地描述了位于虚拟线l'的左侧处(例如,在左侧中或左侧上)的多个辅助像素电路PCa和多条电极连接布线EWL',但是相同或基本上相同的描述可以应用于位于虚拟线l'的右侧处(例如,在右侧中或右侧上)的多个辅助像素电路PCa和多条电极连接布线EWL'。
多个辅助像素电路PCa可以被划分为多个像素电路组GPC。多个辅助显示元件DEa可以被划分为分别连接到多个像素电路组GPC的多个显示元件组GDE。在这种情况下,多个显示元件组GDE中的每个可以为来自多个辅助显示元件DEa之中的彼此位于同一行中的一组辅助显示元件。换言之,多个辅助显示元件DEa可以以行为单位分组。分组在同一行单元中的辅助显示元件DEa可以分别连接到包括在同一像素电路组GPC中的辅助像素电路PCa。
例如,多个辅助像素电路PCa可以被划分为第一像素电路组GPC1、第二像素电路组GPC2、第三像素电路组GPC3和第四像素电路组GPC4。多个辅助显示元件DEa可以被划分为第一显示元件组GDE1、第二显示元件组GDE2、第三显示元件组GDE3和第四显示元件组GDE4。第一显示元件组GDE1可以连接到第一像素电路组GPC1,第二显示元件组GDE2可以连接到第二像素电路组GPC2,第三显示元件组GDE3可以连接到第三像素电路组GPC3,第四显示元件组GDE4可以连接到第四像素电路组GPC4。在这种情况下,第一显示元件组GDE1可以是来自多个辅助显示元件DEa之中的位于第一行中的一组辅助显示元件,第二显示元件组GDE2可以是来自多个辅助显示元件DEa之中的位于第二行中的一组辅助显示元件,第三显示元件组GDE3可以是来自多个辅助显示元件DEa之中的位于第三行中的一组辅助显示元件,第四显示元件组GDE4可以是来自多个辅助显示元件DEa之中的位于第四行中的一组辅助显示元件。换言之,第一显示元件组GDE1可以包括位于第一行第一列中的辅助显示元件DEa11和位于第一行第二列中的辅助显示元件DEa12。第二显示元件组GDE2可以包括位于第二行第一列中的辅助显示元件DEa21和位于第二行第二列中的辅助显示元件DEa22。第三显示元件组GDE3可以包括位于第三行第一列中的辅助显示元件DEa31和位于第三行第二列中的辅助显示元件DEa32。第四显示元件组GDE4可以包括位于第四行第一列中的辅助显示元件DEa41和位于第四行第二列中的辅助显示元件DEa42
包括在像素电路组GPC中的辅助像素电路PCa的数量可以与包括在显示元件组GDE中的辅助显示元件DEa的数量相同。例如,如图8中所示,当两个辅助显示元件DEa位于显示元件组GDE中时,两个辅助像素电路PCa可以包括在像素电路组GPC中。
相比于与作为位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第n+1行中的一组辅助显示元件的显示元件组连接的像素电路组,与作为位于第n行中的一组辅助显示元件的显示元件组连接的像素电路组可以远离组件区域CA。这里,n是正整数。
例如,如图8中所示,相比于与作为位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第二行中的一组辅助显示元件的第二显示元件组GDE2连接的第二像素电路组GPC2,与作为位于第一行中的一组辅助显示元件的第一显示元件组GDE1连接的第一像素电路组GPC1可以远离组件区域CA。相比于与作为位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第三行中的一组辅助显示元件的第三显示元件组GDE3连接的第三像素电路组GPC3,与作为位于第二行中的一组辅助显示元件的第二显示元件组GDE2的第二像素电路组GPC2可以远离组件区域CA。此外,相比于与作为位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第四行中的一组辅助显示元件的第四显示元件组GDE4连接的第四像素电路组GPC4,与作为位于第三行中的一组辅助显示元件的第三显示元件组GDE3连接的第三像素电路组GPC3可以远离组件区域CA。换言之,连接到第一显示元件组GDE1的第一像素电路组GPC1可以离组件区域CA最远。
包括在像素电路组GPC中的辅助像素电路PCa可以以辅助像素电路PCa与组件区域CA邻接的顺序分别连接到辅助显示元件DEa。在这种情况下,辅助显示元件DEa可以以辅助显示元件DEa与主显示区域MDA和组件区域CA之间的边界邻接的顺序分别连接到辅助像素电路PCa。
例如,如图8和图9中所示,第一像素电路组GPC1可以包括第1-1辅助像素电路PCa1-1和第1-2辅助像素电路PCa1-2。第1-1辅助像素电路PCa1-1可以比第1-2辅助像素电路PCa1-2靠近组件区域CA。与组件区域CA相邻(例如,更靠近组件区域CA)的第1-1辅助像素电路PCa1-1可以连接到位于与主显示区域MDA和组件区域CA之间的边界相邻(例如,更靠近边界)的第一行第一列中的辅助显示元件DEa11。第1-2辅助像素电路PCa1-2可以连接到位于第一行第二列中的辅助显示元件DEa12,位于第一行第二列中的辅助显示元件DEa12比位于第一行第一列中的辅助显示元件DEa11远离主显示区域MDA与组件区域CA之间的边界。尽管更详细地描述了第一像素电路组GPC1,但是相同或基本上相同的描述可以应用于其他像素电路组GPC
电极连接布线EWL'中的每条可以包括位于外围区域DPA处(例如,在外围区域DPA中或外围区域DPA上)的第一电极连接布线EWL1'和位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第二电极连接布线EWL2'。第一电极连接布线EWL1'可以在x方向和y方向上延伸,第二电极连接布线EWL2'也可以在x方向和y方向上延伸。
第一电极连接布线EWL1'的一端可以连接到辅助像素电路PCa,第一电极连接布线EWL1'的另一端可以连接到第二电极连接布线EWL2'。第一电极连接布线EWL1'可以包括在y方向上延伸的第一部分EWL1'a、在x方向上延伸的第二部分EWL1'b和在y方向上延伸的第三部分EWL1'c。第一电极连接布线EWL1'可以包括包含钼(Mo)、铝(Al)、铜(Cu)或钛(Ti)的导电材料,并且可以具有包括以上材料中的一种或更多种的单层结构或多层结构。
在实施例中,第一部分EWL1'a、第二部分EWL1'b和第三部分EWL1'c可以位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上)。当第一部分EWL1'a、第二部分EWL1'b和第三部分EWL1'c位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上)时,第一部分EWL1'a、第二部分EWL1'b和第三部分EWL1'c可以通过接触孔彼此连接。例如,如图10中所示,第一部分EWL1'a可以位于层间绝缘层117上,第二部分EWL1'b可以位于第一栅极绝缘层113上。作为另一示例,第一部分EWL1'a可以位于第一平坦化层119a上。第二部分EWL1'b可以位于第二栅极绝缘层115上。在另一实施例中,第一部分EWL1'a和第三部分EWL1'c可以彼此位于同一层处(例如,在同一层中或同一层上)。
第二电极连接布线EWL2'的一端可以连接到第一电极连接布线EWL1',第二电极连接布线EWL2'的另一端可以连接到辅助显示元件DEa。如图8中所示,第二电极连接布线EWL2'的一端可以在组件区域CA的边缘处连接到第一电极连接布线EWL1'。第二电极连接布线EWL2'可以包括透明导电材料。
如上面参照图7A和图7B描述的,第一电极连接布线EWL1'和第二电极连接布线EWL2'可以彼此位于同一层处(例如,在同一层中或同一层上),或者可以位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上)。当第一电极连接布线EWL1'和第二电极连接布线EWL2'位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上)时,第一电极连接布线EWL1'和第二电极连接布线EWL2'可以通过接触孔彼此连接。
栅极线GL可以包括连接到主像素电路PCm的主栅极线GLm和连接到辅助像素电路PCa的辅助栅极线GLa'。
辅助栅极线GLa'可以通过栅极连接布线GWL'连接到主栅极线GLm。辅助栅极线GLa'可以通过栅极连接布线GWL'连接到来自主栅极线GLm之中的被组件区域CA断开的主栅极线GLm。辅助栅极线GLa'可以通过栅极连接布线GWL'连接到来自主栅极线GLm之中的在x方向上与组件区域CA相邻的主栅极线GLm。例如,辅助栅极线GLa'中的每条可以连接到来自主栅极线GLm之中的在x方向上与组件区域CA相邻的第一主栅极线GLm1、第二主栅极线GLm2、第三主栅极线GLm3和第四主栅极线GLm4。
如上面参照图3描述的,分别连接到多条主栅极线GLm的多个栅极驱动电路GDC可以位于外围区域DPA的侧部处(例如,在侧部中或侧部上)。栅极连接布线GWL'可以分别连接到来自多个栅极驱动电路GDC之中的与在x方向上与组件区域CA相邻的主栅极线GLm连接的栅极驱动电路GDC。在这种情况下,主栅极线GLm可以分别从栅极驱动电路GDC延伸到主显示区域MDA。换言之,主栅极线GLm可以分别从栅极驱动电路GDC在+x方向上延伸。栅极连接布线GWL'可以分别从栅极驱动电路GDC延伸到外围区域DPA。换言之,栅极连接布线GWL'可以分别从栅极驱动电路GDC在-x方向上延伸。
例如,如图8中所示,在x方向上与组件区域CA相邻的第一主栅极线GLm1可以连接到第一栅极驱动电路GDC1,并且可以从第一栅极驱动电路GDC1延伸到主显示区域MDA。栅极连接布线GWL'可以连接到第一栅极驱动电路GDC1,并且可以从第一栅极驱动电路GDC1延伸到外围区域DPA。栅极连接布线GWL'可以通过第一栅极驱动电路GDC1连接到第一主栅极线GLm1。尽管更详细地描述了第一主栅极线GLm1,但是相同或基本上相同的描述可以应用于第二主栅极线GLm2、第三主栅极线GLm3和第四主栅极线GLm4。
连接到辅助栅极线GLa'的主栅极线GLm的数量可以与位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)并沿着y方向布置的辅助像素PXa的数量相同。例如,如图8中所示,当位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)并沿着y方向布置的辅助像素PXa的数量为4时,连接到辅助栅极线GLa'的主栅极线GLm的数量可以为4。
栅极连接布线GWL'可以在x方向和y方向上延伸,并且可以连接到辅助栅极线GLa'。在实施例中,栅极连接布线GWL'和辅助栅极线GLa'可以一体地形成。如图10中所示,栅极连接布线GWL'可以位于第一栅极绝缘层113上。
参照图9,在实施例中,来自多条辅助栅极线GLa'之中的连接到同一像素电路组GPC的辅助栅极线GLa'可以彼此连接。换言之,包括在来自多个像素电路组GPC中的一个像素电路组GPC中的辅助像素电路PCa可以彼此共享辅助栅极线GLa'。多条辅助栅极线GLa'可以以一对一的方式连接到多个像素电路组GPC
例如,第一辅助栅极线GLa'1可以连接到包括在第一像素电路组GPC1中的第1-1辅助像素电路PCa1-1和第1-2辅助像素电路PCa1-2。换言之,包括在第一像素电路组GPC1中的第1-1辅助像素电路PCa1-1和第1-2辅助像素电路PCa1-2可以彼此共享第一辅助栅极线GLa'1。
第二辅助栅极线GLa'2可以连接到包括在第二像素电路组GPC2中的第2-1辅助像素电路PCa2-1和第2-2辅助像素电路PCa2-2。换言之,包括在第二像素电路组GPC2中的第2-1辅助像素电路PCa2-1和第2-2辅助像素电路PCa2-2可以彼此共享第二辅助栅极线GLa'2。
第三辅助栅极线GLa'3可以连接到包括在第三像素电路组GPC3中的第3-1辅助像素电路PCa3-1和第3-2辅助像素电路PCa3-2。换言之,包括在第三像素电路组GPC3中的第3-1辅助像素电路PCa3-1和第3-2辅助像素电路PCa3-2可以彼此共享第三辅助栅极线GLa'3。
第四辅助栅极线GLa'4可以连接到包括在第四像素电路组GPC4中的第4-1辅助像素电路PCa4-1和第4-2辅助像素电路PCa4-2。换言之,包括在第四像素电路组GPC4中的第4-1辅助像素电路PCa4-1和第4-2辅助像素电路PCa4-2可以彼此共享第四辅助栅极线GLa'4。
在这种情况下,如图8和图9中所示,第1-1辅助像素电路PCa1-1可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第一行第一列中的辅助显示元件DEa11,第1-2辅助像素电路PCa1-2可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第一行第二列中的辅助显示元件DEa12。换言之,因为分别连接到用于驱动彼此位于同一行中的辅助显示元件DEa的辅助像素电路PCa的辅助栅极线GLa'可以彼此连接,所以相同的信号可以施加到用于驱动彼此位于同一行中的辅助显示元件DEa的辅助像素电路PCa。此外,因为连接到第一辅助栅极线GLa'1的栅极连接布线GWL'可以通过第一栅极驱动电路GDC1连接到第一主栅极线GLm1,所以相同的信号可以施加到用于驱动彼此位于同一行中的主显示元件DEm和辅助显示元件DEa的像素电路PC。尽管更详细地描述了包括在第一像素电路组GPC1中的第1-1辅助像素电路PCa1-1和第1-2辅助像素电路PCa1-2,但是相同或基本上相同的描述可以应用于其他辅助像素电路PCa。
再次参照图8,数据线DL可以包括连接到主像素电路PCm的主数据线DLm和连接到辅助像素电路PCa的辅助数据线DLa'。
辅助数据线DLa'可以通过数据连接布线DWL'连接到主数据线DLm。辅助数据线DLa'可以通过数据连接布线DWL'连接到来自主数据线DLm之中的被组件区域CA断开的主数据线DLm。辅助数据线DLa'可以通过数据连接布线DWL'连接到来自主数据线DLm之中的在y方向上与组件区域CA相邻的主数据线DLm。例如,辅助数据线DLa'中的每条可以连接到来自主数据线DLm之中的在y方向上与组件区域CA相邻的第一主数据线DLm1或第二主数据线DLm2。尽管在图8中辅助数据线DLa'中的每条连接到第一主数据线DLm1或第二主数据线DLm2,但是辅助数据线DLa'中的每条可以连接到被组件区域CA断开的主数据线DLm中的任何合适的一条。
数据连接布线DWL'可以包括使辅助数据线DLa'连接到主数据线DLm的第一数据连接布线DWL'1和使辅助数据线DLa'彼此连接的第二数据连接布线DWL'2。数据连接布线DWL'和辅助数据线DLa'可以位于彼此不同的层处(例如,在彼此不同的层中或彼此不同的层上),数据连接布线DWL'可以通过接触孔连接到辅助数据线DLa'。在实施例中,如图10中所示,数据连接布线DWL'可以位于第一栅极绝缘层113上,辅助数据线DLa'可以位于层间绝缘层117上。作为另一示例,数据连接布线DWL'可以位于第二栅极绝缘层115上。辅助数据线DLa'可以位于第一平坦化层119a上。
第一数据连接布线DWL'1可以在x方向和y方向上延伸,以使主数据线DLm连接到辅助数据线DLa'。第一数据连接布线DWL'1可以具有弯曲至少一次的形状。第一数据连接布线DWL'1可以被定位为绕过组件区域CA(例如,在组件区域CA周围延伸)。第一数据连接布线DWL'1可以与位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上)的主像素电路PCm叠置。由于第一数据连接布线DWL'1位于主显示区域MDA处(例如,在主显示区域MDA中或主显示区域MDA上),因此可以不使用或不需要其中定位有第一数据连接布线DWL'1的单独空间,从而最小化或减小无效空间的尺寸。
多个像素电路组GPC中的任何合适的一个可以连接到与主数据线DLm连接的第一数据连接布线DWL'1。例如,如图9中所示,连接到主数据线DLm的第1-1数据连接布线DWL'1-1和第1-2数据连接布线DWL'1-2可以连接到第四像素电路组GPC4。第1-1数据连接布线DWL'1-1可以连接到与第4-1辅助像素电路PCa4-1连接的第七辅助数据线DLa'7,第1-2数据连接布线DWL'1-2可以连接到与第4-2辅助像素电路PCa4-2连接的第八辅助数据线DLa'8。
尽管在图9中第1-1数据连接布线DWL'1-1和第1-2数据连接布线DWL'1-2连接到第四像素电路组GPC4,但是第1-1数据连接布线DWL'1-1和第1-2数据连接布线DWL'1-2可以连接到第一像素电路组GPC1、第二像素电路组GPC2、第三像素电路组GPC3和第四像素电路组GPC4中的至少一者。例如,第1-1数据连接布线DWL'1-1和第1-2数据连接布线DWL'1-2可以连接到第一像素电路组GPC1,或者可以连接到第一像素电路组GPC1和第三像素电路组GPC3。
参照图9,在实施例中,来自多条辅助数据线DLa'之中的分别连接到彼此不同的像素电路组GPC的辅助数据线DLa'可以彼此连接。来自多条辅助数据线DLa'之中的分别连接到彼此不同的像素电路组GPC的辅助数据线DLa'可以通过第二数据连接布线DWL'2彼此连接。
例如,第一辅助数据线DLa'1可以连接到包括在第一像素电路组GPC1中的第1-1辅助像素电路PCa1-1,第三辅助数据线DLa'3可以连接到包括在第二像素电路组GPC2中的第2-1辅助像素电路PCa2-1,第五辅助数据线DLa'5可以连接到包括在第三像素电路组GPC3中的第3-1辅助像素电路PCa3-1,第七辅助数据线DLa'7可以连接到包括在第四像素电路组GPC4中的第4-1辅助像素电路PCa4-1。分别连接到彼此不同的像素电路组GPC的第一辅助数据线DLa'1、第三辅助数据线DLa'3、第五辅助数据线DLa'5和第七辅助数据线DLa'7可以彼此连接。第一辅助数据线DLa'1、第三辅助数据线DLa'3、第五辅助数据线DLa'5和第七辅助数据线DLa'7可以通过第2-1数据连接布线DWL'2-1彼此连接。
第二辅助数据线DLa'2可以连接到包括在第一像素电路组GPC1中的第1-2辅助像素电路PCa1-2,第四辅助数据线DLa'4可以连接到包括在第二像素电路组GPC2中的第2-2辅助像素电路PCa2-2,第六辅助数据线DLa'6可以连接到包括在第三像素电路组GPC3中的第3-2辅助像素电路PCa3-2,第八辅助数据线DLa'8可以连接到包括在第四像素电路组GPC4中的第4-2辅助像素电路PCa4-2。分别连接到彼此不同的像素电路组GPC的第二辅助数据线DLa'2、第四辅助数据线DLa'4、第六辅助数据线DLa'6和第八辅助数据线DLa'8可以彼此连接。第二辅助数据线DLa'2、第四辅助数据线DLa'4、第六辅助数据线DLa'6和第八辅助数据线DLa'8可以通过第2-2数据连接布线DWL'2-2彼此连接。
在这种情况下,如图8和图9中所示,第1-1辅助像素电路PCa1-1可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第一行第一列中的辅助显示元件DEa11,第2-1辅助像素电路PCa2-1可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第二行第一列中的辅助显示元件DEa21,第3-1辅助像素电路PCa3-1可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第三行第一列中的辅助显示元件DEa31,第4-1辅助像素电路PCa4-1可以连接到位于组件区域CA处(例如,在组件区域CA中或组件区域CA上)的第四行第一列中的辅助显示元件DEa41。换言之,因为分别连接到用于驱动彼此位于同一列中的辅助显示元件DEa的辅助像素电路PCa的辅助数据线DLa'可以彼此连接,所以相同的信号可以施加到用于驱动彼此位于同一列中的辅助显示元件DEa的辅助像素电路PCa。此外,因为分别连接到用于驱动彼此位于同一列中的辅助显示元件DEa的辅助像素电路PCa的辅助数据线DLa'可以通过数据连接布线DWL'连接到第一主数据线DLm1,所以相同的信号可以施加到用于驱动彼此位于同一列中的主显示元件DEm和辅助显示元件DEa的像素电路PC。尽管更详细地描述了第1-1辅助像素电路PCa1-1、第2-1辅助像素电路PCa2-1、第3-1辅助像素电路PCa3-1和第4-1辅助像素电路PCa4-1,但是相同或基本上相同的描述可以应用于其他辅助像素电路PCa。
尽管图8中的元件被示出为相对于虚拟线l'彼此对称,但是本公开不限于此,位于虚拟线l'的右侧处(例如,在右侧中或右侧上)的辅助像素电路PCa可以全部位于虚拟线l'的左侧处(例如,在左侧中或左侧上)。作为另一示例,位于虚拟线l'的左侧处(例如,在左侧中或左侧上)的辅助像素电路PCa可以全部位于虚拟线l'的右侧处(例如,在右侧中或右侧上)。
尽管已经主要描述了显示面板和显示装置,但是本公开不限于此。例如,制造显示面板的方法和制造显示装置的方法也可以包括在本公开的范围内。
根据本公开的一个或更多个实施例,因为像素电路可以不位于组件区域处(例如,不在组件区域中或组件区域上),所以可以确保更宽的透射区域。因此,可以提供一种具有更高透射率的显示面板和包括该显示面板的显示装置。然而,本公开不受这些方面和特征的限制。
尽管已经描述了一些示例实施例,但是本领域技术人员将容易领会的是,在不脱离本公开的精神和范围的情况下,能够在示例实施例中进行各种修改。将理解的是,除非另有说明,否则每个实施例中的特征或方面的描述通常应被认为可用于其他实施例中的其他类似特征或方面。因此,对于本领域普通技术人员将明显的是,除非另有具体说明,否则结合具体实施例描述的特征、特性和/或元件可以单独使用或者与结合其他实施例描述的特征、特性和/或元件组合使用。因此,将理解的是,前述内容是各种示例实施例的说明,并且不应被解释为限于这里公开的特定示例实施例,并且对公开的示例实施例以及其他示例实施例的各种修改旨在包括在如所附权利要求及其等同物中限定的本公开的精神和范围内。

Claims (25)

1.一种显示面板,所述显示面板包括:
基底,包括显示区域和外围区域,所述显示区域包括主显示区域和组件区域,所述外围区域在所述显示区域外侧;
多个主像素电路,在所述主显示区域处;
多条主栅极线,在第一方向上延伸,并且所述多条主栅极线中的每条连接到来自所述多个主像素电路之中的彼此在同一行中的主像素电路;
多条主数据线,在与所述第一方向交叉的第二方向上延伸,并且所述多条主数据线中的每条连接到来自所述多个主像素电路之中的彼此在同一列中的主像素电路;
多个辅助显示元件,在所述组件区域处,并且沿着所述第一方向和所述第二方向定位;
多个辅助像素电路,在与所述主显示区域相邻的所述外围区域处,所述多个辅助像素电路彼此位于同一行中,并且分别连接到所述多个辅助显示元件;
多条辅助栅极线,分别连接到所述多个辅助像素电路,并且连接到来自所述多条主栅极线之中的在所述第一方向上与所述组件区域相邻的主栅极线;以及
多条辅助数据线,分别连接到所述多个辅助像素电路,并且连接到来自所述多条主数据线之中的在所述第二方向上与所述组件区域相邻的主数据线。
2.根据权利要求1所述的显示面板,其中:
所述多个辅助像素电路被划分为多个像素电路组;
所述多个辅助显示元件被划分为分别连接到所述多个像素电路组的多个显示元件组;并且
所述多个显示元件组中的每个显示元件组包括来自所述多个辅助显示元件之中的彼此位于同一列中的一组辅助显示元件。
3.根据权利要求2所述的显示面板,其中,来自所述多条辅助数据线之中的连接到同一像素电路组的辅助数据线彼此连接。
4.根据权利要求2所述的显示面板,其中,来自所述多条辅助栅极线之中的连接到彼此不同的像素电路组的辅助栅极线彼此连接。
5.根据权利要求2所述的显示面板,其中,包括在所述多个像素电路组中的每个像素电路组中的辅助像素电路的数量与包括在所述多个显示元件组中的每个显示元件组中的辅助显示元件的数量相同。
6.根据权利要求2所述的显示面板,其中:
所述多个显示元件组包括第一显示元件组和第二显示元件组,所述第一显示元件组包括位于所述组件区域处的第n列中的一组辅助显示元件,所述第二显示元件组包括位于所述组件区域处的第n+1列中的一组辅助显示元件,n是正整数;
所述多个像素电路组包括第一像素电路组和第二像素电路组,所述第一像素电路组连接到所述第一显示元件组,所述第二像素电路组连接到所述第二显示元件组;并且
所述第一显示元件组与所述第一像素电路组之间的距离比所述第二显示元件组与所述第二像素电路组之间的距离小。
7.根据权利要求1所述的显示面板,其中:
所述多个辅助像素电路被划分为多个像素电路组;
所述多个辅助显示元件被划分为分别连接到所述多个像素电路组的多个显示元件组;并且
所述多个显示元件组中的每个显示元件组包括来自所述多个辅助显示元件之中的彼此位于同一行中的一组辅助显示元件。
8.根据权利要求7所述的显示面板,其中,来自所述多条辅助数据线之中的连接到彼此不同的像素电路组的辅助数据线彼此连接。
9.根据权利要求7所述的显示面板,其中,来自所述多条辅助栅极线之中的彼此连接到同一像素电路组的辅助栅极线彼此连接。
10.根据权利要求7所述的显示面板,其中,所述多条辅助栅极线一对一地连接到所述多个像素电路组,并且所述多条辅助栅极线中的每条由包括在所述多个像素电路组中的每个像素电路组中的辅助像素电路共享。
11.根据权利要求7所述的显示面板,其中:
所述多个显示元件组包括第一显示元件组和第二显示元件组,所述第一显示元件组包括位于所述组件区域处的第n行中的一组辅助显示元件,所述第二显示元件组包括位于所述组件区域处的第n+1行中的一组辅助显示元件,n是正整数;
所述多个像素电路组包括第一像素电路组和第二像素电路组,所述第一像素电路组连接到所述第一显示元件组,所述第二像素电路组连接到所述第二显示元件组;并且
所述第一像素电路组比所述第二像素电路组远离所述组件区域。
12.根据权利要求1所述的显示面板,所述显示面板还包括:多条数据连接布线,被构造为使来自所述多条主数据线之中的在所述第二方向上与所述组件区域相邻的所述主数据线分别连接到所述多条辅助数据线,
其中,所述多条数据连接布线位于所述主显示区域处,并且绕过所述组件区域。
13.根据权利要求12所述的显示面板,其中,所述多条数据连接布线中的每条数据连接布线具有弯曲至少一次的形状。
14.根据权利要求1所述的显示面板,所述显示面板还包括:
多个栅极驱动电路,在所述外围区域的侧部处,并且分别连接到所述多条主栅极线;以及
多条栅极连接布线,连接到来自所述多个栅极驱动电路之中的与来自所述多条主栅极线之中的在所述第一方向上与所述组件区域相邻的所述主栅极线连接的栅极驱动电路。
15.根据权利要求14所述的显示面板,其中,所述多条主栅极线分别从所述多个栅极驱动电路延伸到所述主显示区域,并且
其中,所述多条栅极连接布线分别从所述多个栅极驱动电路延伸到所述外围区域。
16.根据权利要求1所述的显示面板,所述显示面板还包括:多条电极连接布线,被构造为使所述多个辅助显示元件分别连接到所述多个辅助像素电路,
其中,所述多条电极连接布线包括包含彼此不同材料的第一电极连接布线和第二电极连接布线。
17.根据权利要求16所述的显示面板,其中,所述第一电极连接布线和所述第二电极连接布线彼此位于同一层处,并且
其中,所述第二电极连接布线的一端覆盖所述第一电极连接布线的一端。
18.根据权利要求1所述的显示面板,其中,来自所述多个辅助显示元件之中的相邻辅助显示元件之间的距离恒定。
19.根据权利要求1所述的显示面板,所述显示面板还包括:多个主显示元件,在所述主显示区域处,并且分别连接到所述多个主像素电路,
其中,来自所述多个主显示元件之中的被构造为发射第一颜色的光的主显示元件的发射区域比来自所述多个辅助显示元件之中的被构造为发射第一颜色的光的辅助显示元件的发射区域小。
20.一种显示装置,所述显示装置包括:
显示面板,包括:显示区域和外围区域,所述显示区域包括主显示区域和组件区域,所述外围区域在所述显示区域外侧;以及
组件,在所述显示面板下面以与所述组件区域对应,
其中,所述显示面板还包括:
基底;
多个主像素电路,在所述主显示区域处;
多条主栅极线,在第一方向上延伸,并且所述多条主栅极线中的每条连接到来自所述多个主像素电路之中的彼此位于同一行中的主像素电路;
多条主数据线,在与所述第一方向交叉的第二方向上延伸,并且所述多条主数据线中的每条连接到来自所述多个主像素电路之中的彼此位于同一列中的主像素电路;
多个辅助显示元件,在所述组件区域处,并且沿着所述第一方向和所述第二方向定位;
多个辅助像素电路,在与所述主显示区域相邻的所述外围区域处,所述多个辅助像素电路彼此在同一行中,并且分别连接到所述多个辅助显示元件;
多条辅助栅极线,分别连接到所述多个辅助像素电路,并且连接到来自所述多条主栅极线之中的在所述第一方向上与所述组件区域相邻的主栅极线;以及
多条辅助数据线,分别连接到所述多个辅助像素电路,并且连接到来自所述多条主数据线之中的在所述第二方向上与所述组件区域相邻的主数据线。
21.根据权利要求20所述的显示装置,其中:
所述多个辅助像素电路被划分为多个像素电路组;
所述多个辅助显示元件被划分为分别连接到所述多个像素电路组的多个显示元件组;并且
所述多个显示元件组中的每个显示元件组包括来自所述多个辅助显示元件之中的彼此位于同一列或同一行中的一组辅助显示元件。
22.根据权利要求21所述的显示装置,其中:
所述多个显示元件组中的每个显示元件组包括来自所述多个辅助显示元件之中的彼此位于同一列中的一组辅助显示元件;
来自所述多条辅助数据线之中的彼此连接到同一像素电路组的辅助数据线彼此连接;并且
来自所述多条辅助栅极线之中的连接到彼此不同的像素电路组的辅助栅极线彼此连接。
23.根据权利要求21所述的显示装置,其中:
所述多个显示元件组中的每个显示元件组包括来自所述多个辅助显示元件之中的彼此位于同一行中的一组辅助显示元件;
来自所述多条辅助数据线之中的连接到彼此不同的像素电路组的辅助数据线彼此连接;并且
来自所述多条辅助栅极线之中的彼此连接到同一像素电路组的辅助栅极线彼此连接。
24.根据权利要求20所述的显示装置,所述显示装置还包括:多条电极连接布线,被构造为使所述多个辅助显示元件分别连接到所述多个辅助像素电路,
其中,所述多条电极连接布线包括包含彼此不同材料的第一电极连接布线和第二电极连接布线。
25.根据权利要求24所述的显示装置,其中,所述第二电极连接布线与所述组件区域叠置,并且包括透明导电氧化物。
CN202111172479.3A 2020-10-06 2021-10-08 显示面板和包括该显示面板的显示装置 Pending CN114388578A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0128901 2020-10-06
KR1020200128901A KR20220046054A (ko) 2020-10-06 2020-10-06 디스플레이 패널 및 이를 구비하는 디스플레이 장치

Publications (1)

Publication Number Publication Date
CN114388578A true CN114388578A (zh) 2022-04-22

Family

ID=80932432

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111172479.3A Pending CN114388578A (zh) 2020-10-06 2021-10-08 显示面板和包括该显示面板的显示装置

Country Status (3)

Country Link
US (2) US11659744B2 (zh)
KR (1) KR20220046054A (zh)
CN (1) CN114388578A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115210877A (zh) * 2020-10-30 2022-10-18 京东方科技集团股份有限公司 显示基板及显示装置
US20240282259A1 (en) * 2021-09-08 2024-08-22 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel and display device

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102465376B1 (ko) 2017-06-16 2022-11-10 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
CN107591145B (zh) * 2017-11-03 2019-11-26 武汉天马微电子有限公司 一种异形显示面板及其驱动方法、显示装置
US10707281B2 (en) * 2018-08-10 2020-07-07 Au Optronics Corporation Display apparatus
CN110942746B (zh) * 2018-09-21 2022-07-01 北京小米移动软件有限公司 有机发光二极管显示屏、显示控制方法和电子设备
KR20200037029A (ko) 2018-09-28 2020-04-08 삼성디스플레이 주식회사 유기 발광 표시 장치
CN113540195B (zh) 2019-04-26 2022-05-17 武汉天马微电子有限公司 一种显示面板及显示装置
CN110767141B (zh) 2019-05-31 2022-08-30 昆山国显光电有限公司 显示基板、显示面板及显示装置
KR20210081572A (ko) * 2019-12-24 2021-07-02 엘지디스플레이 주식회사 유기발광 표시장치
CN110827744B (zh) 2019-12-25 2022-10-04 上海天马微电子有限公司 一种显示面板、其驱动方法及显示装置
CN111063719B (zh) 2019-12-30 2022-08-12 武汉天马微电子有限公司 显示面板及显示装置
CN111128079B (zh) * 2020-01-02 2021-04-30 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板和显示装置

Also Published As

Publication number Publication date
US20230292566A1 (en) 2023-09-14
US20220109040A1 (en) 2022-04-07
US11659744B2 (en) 2023-05-23
US12108644B2 (en) 2024-10-01
KR20220046054A (ko) 2022-04-14

Similar Documents

Publication Publication Date Title
EP3822959A2 (en) Display apparatus
US11844248B2 (en) Display panel and display apparatus including the same
EP3836220A1 (en) Display apparatus
US11386850B2 (en) Display panel and display apparatus including the same
EP3706107A1 (en) Display panel
US20240040838A1 (en) Display panel and display apparatus including the same
US12108644B2 (en) Display panel and display apparatus including the same
US12094418B2 (en) Display panel and display apparatus including the same
CN114300509A (zh) 显示面板和显示设备
KR20210142033A (ko) 표시장치
CN113937134A (zh) 显示装置
CN218388533U (zh) 显示设备
CN217086574U (zh) 显示设备
US12063814B2 (en) Display panel and display apparatus including the same
CN113948557A (zh) 具有透射区域的显示装置
CN111383601A (zh) 显示面板
CN218353027U (zh) 显示设备
CN220935484U (zh) 显示装置
US20240357866A1 (en) Display panel and display apparatus including the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination