CN114256342A - 半导体元胞结构、igbt元胞结构、半导体结构及其制备方法 - Google Patents

半导体元胞结构、igbt元胞结构、半导体结构及其制备方法 Download PDF

Info

Publication number
CN114256342A
CN114256342A CN202111126601.3A CN202111126601A CN114256342A CN 114256342 A CN114256342 A CN 114256342A CN 202111126601 A CN202111126601 A CN 202111126601A CN 114256342 A CN114256342 A CN 114256342A
Authority
CN
China
Prior art keywords
layer
groove
type
region
shaped
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111126601.3A
Other languages
English (en)
Inventor
黄宝伟
吴海平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BYD Semiconductor Co Ltd
Original Assignee
BYD Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BYD Semiconductor Co Ltd filed Critical BYD Semiconductor Co Ltd
Publication of CN114256342A publication Critical patent/CN114256342A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/082Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including bipolar components only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • H01L29/66348Vertical insulated gate bipolar transistors with a recessed gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本公开的实施例公开一种半导体元胞结构、IGBT元胞结构、半导体结构及IGBT元胞结构的制备方法,半导体元胞结构包括依次层叠设置的N-型漂移层、N型终止层、P型集电极层以及集电极金属层;在N-型漂移层背向P型集电极层的一侧且在N-型漂移层中,半导体元胞结构包括两个间隔设置的第一沟槽、形成于第一沟槽内壁的沟槽形绝缘氧化层、位于沟槽形绝缘氧化层内的多晶硅电极、形成于第二沟槽内壁的第二沟槽、位于第二沟槽内的沟槽形栅氧化层、位于沟槽形栅氧化层内的多晶硅栅、位于第一沟槽之间的P肼区以及两个间隔设置的浮空P区,两个第二沟槽内的栅氧化层与P肼区相邻接。

Description

半导体元胞结构、IGBT元胞结构、半导体结构及其制备方法
本公开要求于2020年09月24日提交中国专利局,申请号为202011017235.3,申请名称为“IGBT元胞结构、半导体结构及IGBT元胞结构的制备方法”的中国专利申请的优先权,其全部内容通过引用结合在本公开中。
技术领域
本公开一般涉及半导体制造领域,具体涉及一种半导体元胞结构、IGBT元胞结构、半导体结构及IGBT元胞结构的制备方法。
背景技术
新型半导体功率器件,如新型半导体功率器件为IGBT(Insulated Gate BipolarTransistor,绝缘栅双极性晶体管),IGBT具有导通损耗低、输入阻抗高、驱动电路简单、驱动功率小、开启速度快等优点。为了获得更大功率、更高效率的电力控制系统,IGBT一直沿着低导通损耗、低开关损耗的方向在发展。
IGBT经过近四十年的发展,在纵向结构上,IGBT经历了PT—NPT—FS的发展;在表面结构上,IGBT从平面栅发展成沟槽栅结构,极大的降低了IGBT的导通损耗和开关损耗。
浮空P区域的引入极大的降低了Trench(沟槽)IGBT的导通压降,提高了载流子存储效应,在常规Trench IGBT的基础上极大的改善了器件正向导通压降Vce和关断时间toff之间的矛盾关系。
不过现有浮空P型Trench IGBT中形成米勒电容的栅极与集电极的接触面占沟槽的大部分面积,而且介质层仅仅为薄薄的栅极氧化层,厚度及其薄,因此现有浮空P型Trench IGBT的米勒电容很大。在器件开关过程中,在米勒电容的作用下,栅极电流除了栅极驱动的电流外还增加了位移电流,较大的米勒电容会导致器件栅极中的位移电流很大,栅极电压将受的影响。在器件开通过程中,较大的米勒电容会导致配套使用的续流二极管的反向恢复时将会有较大的电压变化率dv/dt、较高的电流峰值和电磁兼容(EMC)等问题。另外,较大的米勒电容也将会增加器件的开通时间和关断时间,从而器件将会得到较大的开通和关断损耗。
发明内容
鉴于现有技术中的上述缺陷或不足,期望提供一种半导体元胞结构、IGBT元胞结构、半导体结构及IGBT元胞结构的制备方法。
第一方面,本公开实施例提供一种IGBT元胞结构,其特征在于,包括依次层叠设置的N-型漂移层、N型终止层、P型集电极层以及集电极金属层;
在所述N-型漂移层背向所述P型集电极层的一侧且在所述N-型漂移层中,所述IGBT元胞结构包括:两个间隔设置的第一沟槽、形成于所述第一沟槽内壁的沟槽形绝缘氧化层、位于所述沟槽形绝缘氧化层内的多晶硅电极、位于所述第一沟槽内的第二沟槽、位于所述第二沟槽内的沟槽形栅氧化层、位于所述沟槽形栅氧化层内的多晶硅栅、位于所述第一沟槽之间的P肼区以及两个间隔设置的浮空P区;其中,
所述第一沟槽内的所述沟槽形绝缘氧化层和所述多晶硅栅极均与位于该第一沟槽内的所述第二沟槽邻接,所述浮空P区的深度不超过所述第一沟槽的深度,所述浮空P区通过所述沟槽形绝缘氧化层与所述P肼区隔开,所述沟槽形栅氧化层通过所述多晶硅电极与所述沟槽形绝缘氧化层隔开,两个所述沟槽形绝缘氧化层内的栅氧化层分别与所述P肼区相邻接。
优选的,在所述N-型漂移层中,所述IGBT元胞结构还包括:N+发射极层,所述N+发射极层形成于所述浮空P区和所述P肼区背向所述P型集电极层的一侧,所述P肼区内设有与所述N+发射极层连接的P+区;
在所述N-漂移层背向所述P型集电极层的一侧,所述IGBT元胞结构还包括:自靠近所述P型集电极层至远离所述P型集电极层的方向上顺次设置的绝缘介质隔离层和发射极金属层,所述绝缘介质隔离层覆盖所述N+发射极层、所述沟槽形绝缘氧化层、所述多晶硅电极、所述沟槽形栅氧化层和所述多晶硅栅,所述绝缘介质隔离层具有露出所述多晶硅电极和所述P+区的开口,所述发射极金属层覆盖所述绝缘介质隔离层并填充所述开口。
优选的,所述第一沟槽的深度为4um-8um,所述第二沟槽的深度为2um-5um。
优选的,所述第二沟槽的宽度比所述第一沟槽的宽度小0.6um-1.0um,所述第一沟槽的宽度为1.4um-2.2um,所述第二沟槽的宽度为0.8um-1.2um。
优选的,掺杂浓度满足下列条件至少之一:
所述P肼区的掺杂浓度为1x1016cm-3-1x1019cm-3
所述P+区的掺杂浓度为1x1019cm-3-1x1022cm-3
所述N+发射极层的掺杂浓度为1x1019cm-3-1x1023cm-3
第二方面,本公开提供一种半导体结构,包括多个并联的如上所述的IGBT元胞结构,所述IGBT元胞结构的浮空P区的深度与所述第一沟槽的深度相同,相邻两个所述IGBT元胞结构的浮空P区相连形成浮空P区域。
第三方面,本公开提供一种半导体结构,包括多个并联的如上所述的IGBT元胞结构;
在相邻两个所述IGBT元胞结构之间,所述N-型漂移层内还设有至少一个中间沟槽,所述中间沟槽内设有沟槽绝缘氧化层,所述沟槽绝缘氧化层内设有中间多晶硅层,所述中间沟槽与所述第一沟槽同层形成,所述沟槽绝缘氧化层与所述沟槽形绝缘氧化层同层形成,所述中间多晶硅层与所述多晶硅电极同层形成。
优选的,在相邻两个所述IGBT元胞结构之间,所述N-型漂移层内还设有至少两个所述中间沟槽,两个所述中间沟槽之间设有中间P浮空区,所述中间P浮空区与所述浮空P区同层形成。
第四方面,本公开还提供一种IGBT元胞结构的制备方法,包括:
提供N-型衬底,所述N-型衬底具有相对的正面和背面;
通过沉积、光刻和刻蚀工艺在所述N-型衬底内形成两个间隔设置的第一沟槽,在所述第一沟槽内形成沟槽形绝缘氧化层,并在所述沟槽形绝缘氧化层内沉积多晶硅形成多晶硅电极区,所述沟槽形绝缘氧化层的开口朝向所述正面;
通过沉积、光刻和刻蚀工艺在所述第一沟槽内形成第二沟槽,在所述第二沟槽内形成沟槽形栅氧化层,并形成介于所述第二沟槽和所述沟槽形绝缘氧化层之间的多晶硅电极;
在所述沟槽形栅氧化层内沉积多晶硅形成多晶硅栅;
通过Pwell注入及推结工艺在两个所述沟槽形绝缘氧化层之间形成P肼区,且在两个所述沟槽绝缘氧化层背向所述P肼区的一侧分别形成浮空P区,两个所述沟槽形绝缘氧化层内的沟槽形栅氧化层分别与所述P肼区相邻接。
优选的,在形成所述浮空P区之后,所述制备方法还包括:
形成与所述浮空P区和所述浮空P肼区相连的N+发射极层;
通过离子注入工艺在所述P肼区内形成与所述N+发射极相连的P+区;
在所述N-型衬底的正面沉积形成绝缘介质隔离层,所述绝缘介质隔离层覆盖所述N+发射极层、所述沟槽形绝缘氧化层、所述多晶硅电极、所述沟槽形栅氧化层和所述多晶硅栅,所述绝缘介质隔离层具有露出所述多晶硅电极和所述P+区的开口;
在所述绝缘介质隔离层背向所述N-型衬底背面的一侧溅射金属形成发射极金属层,所述发射极金属层填充所述开口;
对N-型衬底的背面进行减薄处理形成N-漂移层;
在所述N-漂移层的背面采用离子注入方式形成N型终止层;
在N型终止层背向所述N-漂移层的一侧形成P型集电极层;
在所述P型集电极背向所述N-漂移层的一侧溅射金属形成集电极金属层。
优选的,所述通过光刻和刻蚀工艺在所述N-型衬底内形成两个间隔设置的第一沟槽,在所述第一沟槽内形成沟槽形绝缘氧化层,并在所述沟槽形绝缘氧化层内沉积多晶硅形成多晶硅电极区包括:
在所述N-型衬底的正面沉积第一介质层,进行光刻、刻蚀所述第一介质层和所述N-型衬底,形成两个间隔的且位于所述N-型衬底内的第一沟槽;
去除剩余的第一介质层,在所述N-型衬底正面以及所述第一沟槽内生长一层绝缘氧化层并沉积多晶硅;
通过化学机械研磨的方式去除位于所述N-型衬底正面的绝缘氧化层以及多晶硅,在所述第一沟槽内形成沟槽形绝缘氧化层以及位于所述沟槽形绝缘氧化层内的多晶硅电极区。
优选的,所述通过沉积、光刻和刻蚀工艺在所述第一沟槽内形成第二沟槽,在所述第二沟槽内形成沟槽形栅氧化层,以及所述在所述沟槽形栅氧化层内沉积多晶硅形成多晶硅栅包括:
在所述N-型衬底的正面沉积第二介质层,进行光刻、刻蚀所述第二介质层、所述多晶硅电极区以及所述沟槽形绝缘氧化层,形成位于所述第一沟槽内的第二沟槽;
去除剩余的第二介质层,在所述N-型衬底正面以及所述第二沟槽内生长一层栅氧化层并沉积多晶硅;
将多晶硅回刻至所述第二沟槽顶部,并去除位于所述N-型衬底正面的栅氧化层,在所述第二沟槽内形成沟槽形栅氧化层,并在所述沟槽形栅氧化层内形成多晶硅栅。
第五方面,本公开还提供一种半导体元胞结构,所述半导体元胞结构包括依次层叠设置的N-型漂移层、N型终止层、P型集电极层以及集电极金属层;
在所述N-型漂移层背向所述P型集电极层的一侧且在所述N-型漂移层中,所述半导体元胞结构包括:两个间隔设置的第一沟槽、形成于所述第一沟槽内壁的沟槽形绝缘氧化层、位于所述沟槽形绝缘氧化层内的多晶硅电极、形成于所述第一沟槽内壁的第二沟槽、位于所述第二沟槽内的沟槽形栅氧化层、位于所述沟槽形栅氧化层内的多晶硅栅、位于所述第一沟槽之间的P肼区以及两个间隔设置的浮空P区;
其中,
所述第一沟槽内的所述沟槽形绝缘氧化层和所述多晶硅栅极均与位于该第一沟槽内的所述第二沟槽邻接,所述沟槽形栅氧化层通过所述多晶硅电极与所述沟槽形绝缘氧化层隔开,所述浮空P区的深度不超过所述第一沟槽的深度,所述浮空P区通过所述沟槽形绝缘氧化层与所述P肼区隔开,两个所述第二沟槽内的栅氧化层分别与所述P肼区相邻接。
与现有技术相比,本公开提供的半导体元胞结构中,第一沟槽为dummy trench(即赝沟槽),第二沟槽为栅极沟槽,两个第二沟槽分别与P肼区邻接,由于第二沟槽的绝大部分落在第一沟槽内,第二沟槽仅有很小的一部分与N-型漂移层毗邻形成米勒电容,使得半导体元胞结构具有很小的米勒电容,从而达到提高器件开通效率以及降低器件的开关损耗的效果。
附图说明
通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本公开的其它特征、目的和优点将会变得更明显:
图1为本公开实施例提供的半导体元胞结构的结构示意图;
图2为本公开实施例提供的一种半导体结构的结构示意图;
图3为本公开实施例提供的另一种半导体结构的结构示意图;
图4至图15为本公开实施例提供的半导体元胞结构的制备方法的一系列制程对应的结构示意图。
具体实施方式
下面结合附图和实施例对本公开作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释相关发明,而非对该发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与发明相关的部分。
需要说明的是,在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本公开。
本公开的实施例提供一种半导体元胞结构,半导体元胞结构包括依次层叠设置的N-型漂移层、N型终止层、P型集电极层以及集电极金属层;
在N-型漂移层背向P型集电极层的一侧且在N-型漂移层中,半导体元胞结构包括:两个间隔设置的第一沟槽、形成于第一沟槽内壁的沟槽形绝缘氧化层、位于沟槽形绝缘氧化层内的多晶硅电极、形成于第一沟槽内壁的第二沟槽、位于第二沟槽内的沟槽形栅氧化层、位于沟槽形栅氧化层内的多晶硅栅、位于第一沟槽之间的P肼区以及两个间隔设置的浮空P区;其中,
第一沟槽内的沟槽形绝缘氧化层和多晶硅栅极均与位于该第一沟槽内的第二沟槽邻接,沟槽形栅氧化层通过多晶硅电极与沟槽形绝缘氧化层隔开,浮空P区的深度不超过第一沟槽的深度,浮空P区通过沟槽形绝缘氧化层与P肼区隔开,两个第二沟槽内的栅氧化层分别与P肼区相邻接。
在本公开的实施例中,半导体元胞结构可以为IGBT型半导体元胞结构,也可以为MOS(Metal Oxide Semiconductor)型半导体元胞结构。MOS与IGBT的主要区别为衬底的背面,IGBT的衬底的背面较MOS的衬底的背面多一层P-型衬底。IGBT与MOS的衬底的正面结构一致。
可以理解的是,本公开的实施例中的半导体元胞结构可以为IGBT,也可以为MOS。下面,以半导体元胞结构为IGBT为例进行说明。
目前,现有的半导体元胞结构,例如,IGBT元胞结构,IGBT在在工作过程中,由于米勒电容的影响,降低器件的开关速度,增加开关损耗,严重影响IGBT的工作性能。基于此,本公开提供一种半导体元胞结构、IGBT元胞结构、半导体结构及IGBT元胞结构的制备方法。
如图1所示,本公开的实施例提供一种IGBT元胞结构,包括依次层叠设置的N-型漂移层101、N型终止层116、P型集电极层117以及集电极金属层118;
在N-型漂移层101背向P型集电极层117的一侧且在N-型漂移层101中,IGBT元胞结构包括:两个间隔设置的第一沟槽102、形成于第一沟槽102内壁的沟槽形绝缘氧化层103、位于沟槽形绝缘氧化层103内的多晶硅电极104、位于第一沟槽102内的第二沟槽105、形成于第二沟槽105内壁的沟槽形栅氧化层106、位于沟槽形栅氧化层106内的多晶硅栅107、位于第一沟槽102之间的P肼区108、两个间隔设置的浮空P区109以及N+发射极层110,N+发射极层110形成于浮空P区109和P肼区108背向P型集电极层117的一侧,P肼区108内设有与N+发射极层110连接的P+区111;
在N-型漂移层101背向P型集电极层117的一侧,IGBT元胞结构还包括:自靠近P型集电极层117至远离P型集电极层117的方向上顺次设置的绝缘介质隔离层112和发射极金属层113,绝缘介质隔离层112覆盖N+发射极层110、沟槽形绝缘氧化层103、多晶硅电极104、沟槽形栅氧化层106和多晶硅栅107,绝缘介质隔离层112具有露出多晶硅电极104和P+区111的开口114,发射极金属层113覆盖绝缘介质隔离层112并填充开口114;其中,
第一沟槽内的沟槽形绝缘氧化层103和多晶硅电极104均与位于该第一沟槽内的第二沟槽邻接,沟槽形栅氧化层106通过多晶硅电极104与沟槽形绝缘氧化层103隔开,浮空P区109的深度不超过第一沟槽102的深度,浮空P区109通过沟槽形绝缘氧化层103与P肼区108隔开,两个第二沟槽105内的栅氧化层106分别与P肼区108相邻接。
该实施例提供的IGBT元胞结构中,第一沟槽为dummytrench(赝沟槽),第二沟槽为栅极沟槽,P肼区位于两个第二沟槽之间(即两个栅极沟槽之间),由于第二沟槽位于第一沟槽内,第二沟槽仅有很小的一部分与N-型漂移层毗邻以形成米勒电容,如第二沟槽与N-型漂移层接触部位的长度为200nm,甚至可以是100nm,使得IGBT元胞结构具有很小的米勒电容,从而达到提高器件的开通效率以及降低器件的开关损耗。
IGBT的集电极与发射极之间等效存在有集电极-发射极电容,即为电容Cce;在发射极与栅极之间等效存在有栅极-发射极电容,即为电容Cge;集电极与栅极之间等效存在有门极-集电极电容,即为电容Cgc,电容Cgc又被称为米勒电容。IGBT的输入电容Cies=Cge+Cgc。该实施例中多晶硅电极为多晶硅发射极,第二沟槽内部的区域为栅极区域,第二沟槽四周基本与发射极毗邻,因此该实施例提供的IGBT元胞结构具有一个较大的输入电容,能够进一步降低了因为反馈电容导致的位移电流对栅极电压的影响,器件栅极电压不容易受电流变化的影响。
半导体材料为多晶硅、单晶硅、碳化硅、氮化镓或氧化锌等。
进一步地,第一沟槽102的深度为4um-8um,第二沟槽105的深度为2um-5um。第一沟槽较第二沟槽深一些,一方面各个第一沟槽形成有第二沟槽,两个第二沟槽分别与P肼区相邻接,第二沟槽落在第一沟槽内,确保栅极区域与N-漂移区之间仅有很小的一部分接触,使得器件具有较小的米勒电容;另一方面,通过第一沟槽与N-漂移区接触,利用较深的第一沟槽,在第一沟槽的外侧形成浮空P区,第一沟槽和浮空P区能够降低沟槽底部电场,提高器件的反向耐压能力,在器件导通过程中,第一沟槽与浮空P区能够使得器件表面储存大量的少数载流子,降低器件的导通压降。
进一步地,第二沟槽105的宽度比第一沟槽102的宽度小0.6um-1.0um,第一沟槽102的宽度为1.4um-2.2um,第二沟槽105的宽度为0.8um-1.2um,确保第一沟槽能够包围第二沟槽。
进一步地,P肼区108的掺杂浓度为1x1016cm-3-1x1019cm-3;和/或,
P+区111的掺杂浓度为1x1019cm-3-1x1022cm-3;和/或,
N+发射极层110的掺杂浓度为1x1019cm-3-1x1023cm-3
具体地,掺杂浓度满足下列条件至少之一:
P肼区的掺杂浓度为1x1016cm-3-1x1019cm-3
P+区的掺杂浓度为1x1019cm-3-1x1022cm-3
N+发射极层的掺杂浓度为1x1019cm-3-1x1023cm-3
如图2所示,本公开的实施例提供一种半导体结构,包括多个并联的图1所示的IGBT元胞结构,IGBT元胞结构的浮空P区的深度与第一沟槽102的深度相仿,相邻两个IGBT元胞结构的浮空P区109相连形成浮空P区域201。
该实施例提供的半导体结构中浮空P区域201与第一沟槽的深度相同或接近。在器件处于反向阻断状态时,浮空P区域能够承受主要的电场,使得电场不会集中于第一沟槽底部,提高了器件的耐压能力,器件在应用中更加不易发生过压损坏。
如图3所示,本公开的实施例提供另一种半导体结构,包括多个并联的图1所示的IGBT元胞结构;
在相邻两个IGBT元胞结构之间,N-型漂移层101内还设有至少一个中间沟槽301,中间沟槽301内设有沟槽绝缘氧化层302,沟槽绝缘氧化层302内设有中间多晶硅层303,中间沟槽301与第一沟槽103同层形成,沟槽绝缘氧化层302与沟槽形绝缘氧化层106同层形成,中间多晶硅层303与多晶硅电极104同层形成,绝缘介质隔离层112还覆盖中间沟槽301、沟槽绝缘氧化层302和中间多晶硅层303,绝缘介质隔离层112还具有露出中间多晶硅层303的开孔304,N+发射极金属层113还填充开孔304。
进一步地,在相邻两个IGBT元胞结构之间,N-型漂移层101内还设有至少两个中间沟槽301,两个中间沟槽301之间设有中间P浮空区,中间P浮空区与浮空P区109同层形成;N+发射极层110还与中间P浮空区相连。
在图3示意的半导体结构中,在相邻IGBT元胞结构之间设置至少一个沟槽部,该沟槽部的深度和宽度与第一沟槽一致,在生产过程中该沟槽部与第一沟槽同时实现,不会增加工艺的复杂性。在器件处于反向阻断状态,高密度的深沟槽能够降低沟槽底部电场,提高器件的反向耐压能力,在器件导通过程中,深沟槽与浮空P区能够达到一致的效果,能够使得器件表面储存大量的少数载流子,降低器件的导通压降。在开关过程中,沟槽部内的中间多晶硅电极和第一沟槽内的多晶硅电极均与发射极金属层连接,增加了一个较大的集电极-发射极电容,该电容能够在一定程度上吸收器件开关工作中产生的噪声。
基于上述IGBT元胞结构,相应地,本公开提供了该种IGBT元胞结构的制备方法。
结合图4至图15对IGBT元胞结构的制备方法的具体实施方式进行详细说明。
本公开实施例提供的IGBT元胞结构的制备方法,包括:
提供N-型衬底115,N-型衬底115具有相对的正面和背面;
通过沉积、光刻和刻蚀工艺在N-型衬底115内形成两个间隔设置的第一沟槽102,在第一沟槽102内形成沟槽形绝缘氧化层103,并在沟槽形绝缘氧化层103内沉积多晶硅形成多晶硅电极区123,沟槽形绝缘氧化层103的开口朝向正面,参照图7;
通过沉积、光刻和刻蚀工艺在第一沟槽102内形成第二沟槽105,在第二沟槽105内形成沟槽形栅氧化层106,并形成介于第二沟槽105和沟槽形绝缘氧化层103之间的多晶硅电极104;
在沟槽形栅氧化层106内沉积多晶硅形成多晶硅栅107;
通过Pwell注入及推结工艺在两个沟槽形绝缘氧化层103之间形成P肼区108,且在两个沟槽绝缘氧化层120背向P肼区108的一侧分别形成浮空P区109,两个第二沟槽105内的沟槽形栅氧化层106分别与P肼区108相邻接,参照图11;
如图12所示,形成与浮空P区109和浮空P肼区108相连的N+发射极层110;
参照图12和图13,通过离子注入工艺在P肼区108内形成与N+发射极相连的P+区111;
在N-型衬底的正面沉积形成绝缘介质隔离层112,绝缘介质隔离层112覆盖N+发射极层110、沟槽形绝缘氧化层103、多晶硅电极104、沟槽形栅氧化层106和多晶硅栅107,绝缘介质隔离层112具有露出多晶硅电极104和P+区111的开口114;
参照图14,在绝缘介质隔离层112背向N-型衬底115背面的一侧溅射金属形成发射极金属层113,发射极金属层113填充开口114;
对N-型衬底115的背面进行减薄处理形成N-型漂移层101;
在N-型漂移层101的背面采用离子注入方式形成N型终止层116;
在N型终止层116背向N-型漂移层101的一侧形成P型集电极层117;
在P型集电极背向N-型漂移层101的一侧溅射金属形成集电极金属层118,参照图15。
进一步地,通过光刻和刻蚀工艺在N-型衬底115内形成两个间隔设置的第一沟槽102,在第一沟槽102内形成沟槽形绝缘氧化层103,并在沟槽形绝缘氧化层103内沉积多晶硅形成多晶硅电极区123包括:
如图4和图5所示,在N-型衬底的正面沉积第一介质层119,进行光刻、刻蚀第一介质层119和N-型衬底115,形成两个间隔的且位于N-型衬底内的第一沟槽102;
如图6所示,去除剩余的第一介质层119,在N-型衬底115正面以及第一沟槽102内生长一层绝缘氧化层120并沉积多晶硅;
如图7所示,通过化学机械研磨的方式去除位于N-型衬底115正面的绝缘氧化层120以及多晶硅,在第一沟槽102内形成沟槽形绝缘氧化层103以及位于沟槽形绝缘氧化层103内的多晶硅电极区123。
进一步地,通过沉积、光刻和刻蚀工艺在第一沟槽102内形成第二沟槽105,在第二沟槽105内形成沟槽形栅氧化层106,以及在沟槽形栅氧化层106内沉积多晶硅形成多晶硅栅107包括:
在N-型衬底的正面沉积第二介质层121,进行光刻、刻蚀第二介质层121、多晶硅电极区123以及沟槽形绝缘氧化层103,形成位于第一沟槽102内的第二沟槽105;
如图8至图10所示,去除剩余的第二介质层121,在N-型衬底115正面以及第二沟槽105内生长一层栅氧化层122并沉积多晶硅;
如图11所示,将多晶硅回刻至第二沟槽105顶部,并去除位于N-型衬底115正面的栅氧化层122,在第二沟槽105内形成沟槽形栅氧化层106,并在沟槽形栅氧化层106内形成多晶硅栅107。
该制备方法中,第一沟槽较第二沟槽深一些,第二沟槽落在第一沟槽内,第二沟槽为栅极沟槽,使得栅极区域与N-型漂移层之间的仅有极小的一部分接触,使得IGBT具有较小的米勒电容,从而达到提高器件开通效率以及降低器件的开关损耗的效果。
以上描述仅为本公开的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本公开中所涉及的发明范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离发明构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本公开中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。
工业实用性
通过本公开实施例,可获得具有优异性能的半导体元胞结构,该半导体元胞结构和由该方法获得的半导体元胞结构具有很小的米勒电容,从而达到提高器件开通效率以及降低器件的开关损耗的效果。因此本公开具有很强的实用性。

Claims (13)

1.一种IGBT元胞结构,其特征在于,包括依次层叠设置的N-型漂移层、N型终止层、P型集电极层以及集电极金属层;
在所述N-型漂移层背向所述P型集电极层的一侧且在所述N-型漂移层中,所述IGBT元胞结构包括:两个间隔设置的第一沟槽、形成于所述第一沟槽内壁的沟槽形绝缘氧化层、位于所述沟槽形绝缘氧化层内的多晶硅电极、形成于所述第一沟槽内壁的第二沟槽、位于所述第二沟槽内的沟槽形栅氧化层、位于所述沟槽形栅氧化层内的多晶硅栅、位于所述第一沟槽之间的P肼区以及两个间隔设置的浮空P区;其中,
所述第一沟槽内的所述沟槽形绝缘氧化层和所述多晶硅栅极均与位于该第一沟槽内的所述第二沟槽邻接,所述沟槽形栅氧化层通过所述多晶硅电极与所述沟槽形绝缘氧化层隔开,所述浮空P区的深度不超过所述第一沟槽的深度,所述浮空P区通过所述沟槽形绝缘氧化层与所述P肼区隔开,两个所述第二沟槽内的栅氧化层分别与所述P肼区相邻接。
2.根据权利要求1所述的IGBT元胞结构,其特征在于,在所述N-型漂移层中,所述IGBT元胞结构还包括:N+发射极层,所述N+发射极层形成于所述浮空P区和所述P肼区背向所述P型集电极层的一侧,所述P肼区内设有与所述N+发射极层连接的P+区;
在所述N-漂移层背向所述P型集电极层的一侧,所述IGBT元胞结构还包括:自靠近所述P型集电极层至远离所述P型集电极层的方向上顺次设置的绝缘介质隔离层和发射极金属层,所述绝缘介质隔离层覆盖所述N+发射极层、所述沟槽形绝缘氧化层、所述多晶硅电极、所述沟槽形栅氧化层和所述多晶硅栅,所述绝缘介质隔离层具有露出所述多晶硅电极和所述P+区的开口,所述发射极金属层覆盖所述绝缘介质隔离层并填充所述开口。
3.根据权利要求1所述的IGBT元胞结构,其特征在于,所述第一沟槽的深度为4um-8um,所述第二沟槽的深度为2um-5um。
4.根据权利要求1所述的IGBT元胞结构,其特征在于,所述第二沟槽的宽度比所述第一沟槽的宽度小0.6um-1.0um,所述第一沟槽的宽度为1.4um-2.2um,所述第二沟槽的宽度为0.8um-1.2um。
5.根据权利要求1所述的IGBT元胞结构,其特征在于,掺杂浓度满足下列条件至少之一:
所述P肼区的掺杂浓度为1x1016cm-3-1x1019cm-3
所述P+区的掺杂浓度为1x1019cm-3-1x1022cm-3
所述N+发射极层的掺杂浓度为1x1019cm-3-1x1023cm-3
6.一种半导体结构,其特征在于,包括多个并联的如权利要求1-5任一项所述的IGBT元胞结构,所述IGBT元胞结构的浮空P区的深度与所述第一沟槽的深度相同,相邻两个所述IGBT元胞结构的浮空P区相连形成浮空P区域。
7.一种半导体结构,其特征在于,包括多个并联的如权利要求1-5任一项所述的IGBT元胞结构;
在相邻两个所述IGBT元胞结构之间,所述N-型漂移层内还设有至少一个中间沟槽,所述中间沟槽内设有沟槽绝缘氧化层,所述沟槽绝缘氧化层内设有中间多晶硅层,所述中间沟槽与所述第一沟槽同层形成,所述沟槽绝缘氧化层与所述沟槽形绝缘氧化层同层形成,所述中间多晶硅层与所述多晶硅电极同层形成。
8.根据权利要求7所述的半导体结构,其特征在于,在相邻两个所述IGBT元胞结构之间,所述N-型漂移层内还设有至少两个所述中间沟槽,两个所述中间沟槽之间设有中间P浮空区,所述中间P浮空区与所述浮空P区同层形成。
9.一种IGBT元胞结构的制备方法,其特征在于,包括:
提供N-型衬底,所述N-型衬底具有相对的正面和背面;
通过沉积、光刻和刻蚀工艺在所述N-型衬底内形成两个间隔设置的第一沟槽,在所述第一沟槽内形成沟槽形绝缘氧化层,并在所述沟槽形绝缘氧化层内沉积多晶硅形成多晶硅电极区,所述沟槽形绝缘氧化层的开口朝向所述正面;
通过沉积、光刻和刻蚀工艺在所述第一沟槽内形成第二沟槽,在所述第二沟槽内形成沟槽形栅氧化层,并形成介于所述第二沟槽和所述沟槽形绝缘氧化层之间的多晶硅电极;
在所述沟槽形栅氧化层内沉积多晶硅形成多晶硅栅;
通过Pwell注入及推结工艺在两个所述沟槽形绝缘氧化层之间形成P肼区,且在两个所述沟槽绝缘氧化层背向所述P肼区的一侧分别形成浮空P区,两个所述第二沟槽内的沟槽形栅氧化层分别与所述P肼区相邻接。
10.根据权利要求9所述的IGBT元胞结构的制备方法,其特征在于,在形成所述浮空P区之后,所述制备方法还包括:
形成与所述浮空P区和所述浮空P肼区相连的N+发射极层;
通过离子注入工艺在所述P肼区内形成与所述N+发射极相连的P+区;
在所述N-型衬底的正面沉积形成绝缘介质隔离层,所述绝缘介质隔离层覆盖所述N+发射极层、所述沟槽形绝缘氧化层、所述多晶硅电极、所述沟槽形栅氧化层和所述多晶硅栅,所述绝缘介质隔离层具有露出所述多晶硅电极和所述P+区的开口;
在所述绝缘介质隔离层背向所述N-型衬底背面的一侧溅射金属形成发射极金属层,所述发射极金属层填充所述开口;
对N-型衬底的背面进行减薄处理形成N-漂移层;
在所述N-漂移层的背面采用离子注入方式形成N型终止层;
在N型终止层背向所述N-漂移层的一侧形成P型集电极层;
在所述P型集电极背向所述N-漂移层的一侧溅射金属形成集电极金属层。
11.根据权利要求9所述的IGBT元胞结构的制备方法,其特征在于,所述通过光刻和刻蚀工艺在所述N-型衬底内形成两个间隔设置的第一沟槽,在所述第一沟槽内形成沟槽形绝缘氧化层,并在所述沟槽形绝缘氧化层内沉积多晶硅形成多晶硅电极区包括:
在所述N-型衬底的正面沉积第一介质层,进行光刻、刻蚀所述第一介质层和所述N-型衬底,形成两个间隔的且位于所述N-型衬底内的第一沟槽;
去除剩余的第一介质层,在所述N-型衬底正面以及所述第一沟槽内生长一层绝缘氧化层并沉积多晶硅;
通过化学机械研磨的方式去除位于所述N-型衬底正面的绝缘氧化层以及多晶硅,在所述第一沟槽内形成沟槽形绝缘氧化层以及位于所述沟槽形绝缘氧化层内的多晶硅电极区。
12.根据权利要求9所述的IGBT元胞结构的制备方法,其特征在于,所述通过沉积、光刻和刻蚀工艺在所述第一沟槽内形成第二沟槽,在所述第二沟槽内形成沟槽形栅氧化层,以及所述在所述沟槽形栅氧化层内沉积多晶硅形成多晶硅栅包括:
在所述N-型衬底的正面沉积第二介质层,进行光刻、刻蚀所述第二介质层、所述多晶硅电极区以及所述沟槽形绝缘氧化层,形成位于所述第一沟槽内的第二沟槽;
去除剩余的第二介质层,在所述N-型衬底正面以及所述第二沟槽内生长一层栅氧化层并沉积多晶硅;
将多晶硅回刻至所述第二沟槽顶部,并去除位于所述N-型衬底正面的栅氧化层,在所述第二沟槽内形成沟槽形栅氧化层,并在所述沟槽形栅氧化层内形成多晶硅栅。
13.一种半导体元胞结构,其特征在于,包括依次层叠设置的N-型漂移层、N型终止层、P型集电极层以及集电极金属层;
在所述N-型漂移层背向所述P型集电极层的一侧且在所述N-型漂移层中,所述半导体元胞结构包括:两个间隔设置的第一沟槽、形成于所述第一沟槽内壁的沟槽形绝缘氧化层、位于所述沟槽形绝缘氧化层内的多晶硅电极、形成于所述第一沟槽内壁的第二沟槽、位于所述第二沟槽内的沟槽形栅氧化层、位于所述沟槽形栅氧化层内的多晶硅栅、位于所述第一沟槽之间的P肼区以及两个间隔设置的浮空P区;其中,
所述第一沟槽内的所述沟槽形绝缘氧化层和所述多晶硅栅极均与位于该第一沟槽内的所述第二沟槽邻接,所述沟槽形栅氧化层通过所述多晶硅电极与所述沟槽形绝缘氧化层隔开,所述浮空P区的深度不超过所述第一沟槽的深度,所述浮空P区通过所述沟槽形绝缘氧化层与所述P肼区隔开,两个所述第二沟槽内的栅氧化层分别与所述P肼区相邻接。
CN202111126601.3A 2020-09-24 2021-09-24 半导体元胞结构、igbt元胞结构、半导体结构及其制备方法 Pending CN114256342A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202011017235 2020-09-24
CN2020110172353 2020-09-24

Publications (1)

Publication Number Publication Date
CN114256342A true CN114256342A (zh) 2022-03-29

Family

ID=80790343

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111126601.3A Pending CN114256342A (zh) 2020-09-24 2021-09-24 半导体元胞结构、igbt元胞结构、半导体结构及其制备方法

Country Status (5)

Country Link
US (1) US20230246096A1 (zh)
EP (1) EP4220733A4 (zh)
JP (1) JP2023542401A (zh)
CN (1) CN114256342A (zh)
WO (1) WO2022063210A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114823886A (zh) * 2022-05-26 2022-07-29 江苏中科君芯科技有限公司 提升转换效率的沟槽型rc-igbt器件及制备方法
CN116504809A (zh) * 2023-04-23 2023-07-28 海信家电集团股份有限公司 半导体装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114784108B (zh) * 2022-04-21 2023-05-05 电子科技大学 一种集成结势垒肖特基二极管的平面栅SiC MOSFET及其制作方法
CN114664929B (zh) * 2022-04-21 2023-05-02 电子科技大学 一种集成异质结二极管的分离栅SiC MOSFET及其制作方法

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030160270A1 (en) * 2002-01-28 2003-08-28 Frank Pfirsch Power semiconductor component, IGBT, IEGT, field-effect transistor, and method for fabricating the semiconductor component
CN105027292A (zh) * 2013-04-11 2015-11-04 富士电机株式会社 半导体装置以及半导体装置的制造方法
CN105679816A (zh) * 2016-04-26 2016-06-15 电子科技大学 一种沟槽栅电荷存储型igbt及其制造方法
CN107799582A (zh) * 2017-10-20 2018-03-13 电子科技大学 一种沟槽栅电荷储存型绝缘栅双极型晶体管及其制造方法
CN109037312A (zh) * 2018-08-23 2018-12-18 惠州市乾野微纳电子有限公司 一种带有屏蔽栅的超结igbt及其制造方法
CN109244128A (zh) * 2018-11-09 2019-01-18 无锡新洁能股份有限公司 一种半封闭式屏蔽栅iegt器件结构及其制作方法
JP2019071415A (ja) * 2017-10-10 2019-05-09 アーベーベー・シュバイツ・アーゲー 絶縁ゲートバイポーラトランジスタ
WO2019154219A1 (zh) * 2018-02-09 2019-08-15 苏州东微半导体有限公司 Igbt功率器件及其制造方法
CN110379852A (zh) * 2019-08-21 2019-10-25 江苏中科君芯科技有限公司 能降低米勒电容的沟槽型igbt器件
CN110444586A (zh) * 2019-08-21 2019-11-12 江苏中科君芯科技有限公司 具有分流区的沟槽栅igbt器件及制备方法
CN111384149A (zh) * 2018-12-29 2020-07-07 比亚迪股份有限公司 沟槽型igbt及其制备方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10153315B4 (de) * 2001-10-29 2004-05-19 Infineon Technologies Ag Halbleiterbauelement
US8344480B2 (en) * 2008-09-30 2013-01-01 Ixys Corporation Insulated gate bipolar transistor
CN107731897B (zh) * 2017-10-20 2020-10-02 电子科技大学 一种沟槽栅电荷存储型igbt及其制造方法
CN108428740B (zh) * 2018-02-13 2020-09-04 株洲中车时代电气股份有限公司 一种具有含虚栅的复合栅结构的igbt芯片
CN109065618B (zh) * 2018-08-21 2020-05-26 电子科技大学 一种具有稳固短路承受能力的igbt
CN110854186A (zh) * 2019-12-09 2020-02-28 安徽瑞迪微电子有限公司 Igbt器件结构及其制备方法

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030160270A1 (en) * 2002-01-28 2003-08-28 Frank Pfirsch Power semiconductor component, IGBT, IEGT, field-effect transistor, and method for fabricating the semiconductor component
CN105027292A (zh) * 2013-04-11 2015-11-04 富士电机株式会社 半导体装置以及半导体装置的制造方法
CN105679816A (zh) * 2016-04-26 2016-06-15 电子科技大学 一种沟槽栅电荷存储型igbt及其制造方法
JP2019071415A (ja) * 2017-10-10 2019-05-09 アーベーベー・シュバイツ・アーゲー 絶縁ゲートバイポーラトランジスタ
CN107799582A (zh) * 2017-10-20 2018-03-13 电子科技大学 一种沟槽栅电荷储存型绝缘栅双极型晶体管及其制造方法
WO2019154219A1 (zh) * 2018-02-09 2019-08-15 苏州东微半导体有限公司 Igbt功率器件及其制造方法
CN109037312A (zh) * 2018-08-23 2018-12-18 惠州市乾野微纳电子有限公司 一种带有屏蔽栅的超结igbt及其制造方法
CN109244128A (zh) * 2018-11-09 2019-01-18 无锡新洁能股份有限公司 一种半封闭式屏蔽栅iegt器件结构及其制作方法
CN111384149A (zh) * 2018-12-29 2020-07-07 比亚迪股份有限公司 沟槽型igbt及其制备方法
CN110379852A (zh) * 2019-08-21 2019-10-25 江苏中科君芯科技有限公司 能降低米勒电容的沟槽型igbt器件
CN110444586A (zh) * 2019-08-21 2019-11-12 江苏中科君芯科技有限公司 具有分流区的沟槽栅igbt器件及制备方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114823886A (zh) * 2022-05-26 2022-07-29 江苏中科君芯科技有限公司 提升转换效率的沟槽型rc-igbt器件及制备方法
CN114823886B (zh) * 2022-05-26 2024-04-19 江苏中科君芯科技有限公司 提升转换效率的沟槽型rc-igbt器件及制备方法
CN116504809A (zh) * 2023-04-23 2023-07-28 海信家电集团股份有限公司 半导体装置

Also Published As

Publication number Publication date
WO2022063210A1 (zh) 2022-03-31
US20230246096A1 (en) 2023-08-03
EP4220733A4 (en) 2024-04-03
JP2023542401A (ja) 2023-10-06
EP4220733A1 (en) 2023-08-02

Similar Documents

Publication Publication Date Title
CN114256342A (zh) 半导体元胞结构、igbt元胞结构、半导体结构及其制备方法
JPH10178176A (ja) トレンチ・ゲート構造を有するトレンチ・ゲート形絶縁ゲート・バイポーラ・トランジスタ
CN109065621B (zh) 一种绝缘栅双极晶体管及其制备方法
CN110518058B (zh) 一种横向沟槽型绝缘栅双极晶体管及其制备方法
CN113838922B (zh) 具有载流子浓度增强的分离栅超结igbt器件结构及方法
WO2018215729A1 (en) A semiconductor device with a locos trench
CN111403486A (zh) 一种沟槽型mosfet结构及其制作方法
JP5200373B2 (ja) 半導体装置
CN110504260B (zh) 一种具有自偏置pmos的横向沟槽型igbt及其制备方法
CN114050184A (zh) 低米勒电容功率器件及其制造方法
CN114093934B (zh) 一种igbt器件及其制造方法
CN113838917B (zh) 一种三维分离栅沟槽电荷存储型igbt及其制作方法
CN113066865B (zh) 降低开关损耗的半导体器件及其制作方法
CN110943124A (zh) Igbt芯片及其制造方法
US11264475B2 (en) Semiconductor device having a gate electrode formed in a trench structure
CN116404039B (zh) 一种功率半导体器件及其制造方法
CN110504313B (zh) 一种横向沟槽型绝缘栅双极晶体管及其制备方法
CN110459596B (zh) 一种横向绝缘栅双极晶体管及其制备方法
CN110504314B (zh) 一种沟槽型绝缘栅双极晶体管及其制备方法
CN111725306B (zh) 一种沟槽型功率半导体器件及其制造方法
JP6173987B2 (ja) 半導体装置
CN113838913B (zh) 分段式注入的自钳位igbt器件及其制作方法
CN108346692B (zh) 功率半导体器件及其制造方法
CN113838914B (zh) 具有分离栅结构的ret igbt器件结构及制作方法
CN116936626A (zh) Igbt器件及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination