CN114664929B - 一种集成异质结二极管的分离栅SiC MOSFET及其制作方法 - Google Patents

一种集成异质结二极管的分离栅SiC MOSFET及其制作方法 Download PDF

Info

Publication number
CN114664929B
CN114664929B CN202210423252.XA CN202210423252A CN114664929B CN 114664929 B CN114664929 B CN 114664929B CN 202210423252 A CN202210423252 A CN 202210423252A CN 114664929 B CN114664929 B CN 114664929B
Authority
CN
China
Prior art keywords
region
type
layer
heterojunction diode
sic mosfet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210423252.XA
Other languages
English (en)
Other versions
CN114664929A (zh
Inventor
张金平
吴庆霖
陈伟
张波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN202210423252.XA priority Critical patent/CN114664929B/zh
Publication of CN114664929A publication Critical patent/CN114664929A/zh
Application granted granted Critical
Publication of CN114664929B publication Critical patent/CN114664929B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7804Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a pn-junction diode
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Abstract

本发明属于功率半导体器件技术领域,涉及一种集成异质结二极管的分离栅SiCMOSFET及其制作方法。本发明通过在SiC MOSFET的三维y方向上集成一个异质结二极管,可以在不增加SiC MOSFET元胞宽度的同时,有效的改善寄生体二极管的正向开启压降过大和反向恢复时间过长等问题,并且与内部集成SBD相比,集成的异质结二极管具有更小的正向压降。本发明集成异质结二极管的方式不需要额外增加有源区面积,集成度更高,不会增大JFET区宽度。同时,在JFET区域y方向引入了间隔的P型掺杂区可以改善阻断工作时器件JFET区的电场分布和氧化层内的峰值电场,从而可以在设计时采用浓度更高的CSL层,在不降低器件反向阻断特性的同时,提高器件的正向导通特性,降低器件正向导通时的电阻。

Description

一种集成异质结二极管的分离栅SiC MOSFET及其制作方法
技术领域
本发明属于功率半导体器件技术领域,具体涉及一种集成异质结二极管的分离栅SiC MOSFET及其制作方法。
背景技术
功率半导体器件作为电力电子系统中的核心元件,自上世纪70年代发明以来,一直作为生产和生活中不可或缺的重要电子元件。金属氧化物半导体场效应晶体管(MOSFET)结构是在20世纪70年代中期发展起来的,与双极型晶体管BJT相比性能有了很大的提升,双极型晶体管结构的主要问题是高压应用时电流增益低,并且由于漂移区的少子注入电荷存储时间较长,导致功率双极型晶体管不能在高频下工作。在感性负载应用时,硬开关过程会导致破坏性失效。在器件应用这一方面,用电压控制器件代替电流控制可以规避这一问题,MOSFET栅结构输入阻抗高,驱动简单,高频领域开关性能优越,可以承受高压大电流,因而发展为现代电力电子电路中的核心电子元器件之一,被广泛应用于交通、通信、家用电器及航空航天各个领域,MOSFET的运用也极大地改善了电力电子系统的性能。
在过去的几十年里,硅功率器件的性能得到了显著的提升,然而,这些器件正在接近由硅的基本材料特性所限定的性能极限,进一步性能的提升只有通过迁移到更强大的半导体材料,碳化硅(SiC)是一种有着优异物理特性和电气性能的宽禁带半导体材料,适合作为高电压、低损耗功率器件的衬底材料。将SiC材料应用于功率MOSFET器件中必定会进一步提升各项性能,让器件在实际应用中发挥更大的作用。
近些年来,SiC MOSFET已经成功商用,并表现出优良的性能,在一些应用场合中,SiC MOSFET的性能已经可以与Si基IGBT相比拟,但在一些关键参数上仍有优化的空间,特别是如何进一步减小导通电阻Rds,on,减小栅电极与漏电极间电荷Qgd以及栅电极与漏电极间电容Cgd,从而改善器件的高频品质因数(HF-FOM)。在性能上通过优化阈值电压和提高正向阻断电压来获得更好的器件性能。图1为传统平面栅SiC MOSFET半元胞结构示意图。当SiC MOSFET应用于感性负载电路中,通常需要在电路中并联一个续流二极管,当感性负载的电流突然增大或减小时,负载两端会产生突变电压,这将有可能破坏器件或其他元件,当配合续流二极管使用时,负载电流可以平缓的变化,从而避免电压的突变,对器件起到一定的保护作用,但由于SiC MOSFET的寄生体二极管存在严重的双极退化现象、开启时压降较大以及在关断时存在严重的反向恢复现象,这将不可避免的增大器件的开关损耗,所以SiCMOSFET的寄生体二极管不适合作为续流二极管使用,因此,通常会在电路中并联一个续流二极管,虽然该续流二极管避免了SiC MOSFET的寄生体二极管问题,但也会额外的增加设计成本,并且外部并联的续流二极管与SiC MOSFET之间存在金属互连问题,这会导致器件的可靠性降低,电容和开关损耗也会增大。正因为存在上述问题,所以尝试在SiC MOSFET内部集成一个二极管来实现这一功能,既避免了寄生体二极管问题,又不用在器件外部单独并联一个续流二极管,由于肖特基势垒二极管(SBD)的开启压降较低,且反向恢复过程非常短,所以通常选择集成SBD来实现续流二极管的作用,但由于受限于肖特基势垒高度,集成SBD的正向压降均仍较大,所以需要集成一种新型的二极管来改善这一问题。
发明内容
本发明所要解决的技术问题是针对现有技术存在的问题,提供一种集成异质结二极管的分离栅SiC MOSFET及其制作方法。本发明通过在SiC MOSFET的三维y方向上集成一个异质结二极管,可以在不增加SiC MOSFET元胞宽度的同时,有效的改善寄生体二极管的正向开启压降过大和反向恢复时间过长等问题。且与集成SBD相比,集成异质结二极管具有更小的正向压降。同时,在JFET区域y方向引入了间隔的P型掺杂区可以改善阻断工作时器件JFET区的电场分布和氧化层内的峰值电场,从而可以在设计时采用浓度更高的CSL层,在不降低器件反向阻断特性的同时,提高器件的正向导通特性,降低器件正向导通时的电阻。此外,还可以通过采用分离栅结构来减小栅极与漏极之间的电容,这将改善器件的开关速度,从而减小器件的开关损耗。
为解决上述技术问题,本发明实施例提供一种集成异质结二极管的分离栅SiCMOSFET,以三维直角坐标系对器件的三维方向进行定义:定义器件横向方向为X轴方向、器件垂直方向为Y轴方向、器件纵向方向即第三维方向为Z轴方向,其特征在于,其半元胞结构包括:沿Z轴方向,从下至上依次层叠设置的背部漏极金属12、N型衬底层1和N-漂移区2;沿X轴方向,所述N-漂移区2的顶层一侧具有P型基区3-1、P-区4、N+源区5和P+源区6,P-区4、N+源区5和P+源区6依次并排设置且侧面相互接触,P+源区6靠近所述N-漂移区2的侧面设置,所述N-漂移区2的顶层另一侧具有P型区3-2和poly区7;沿Z轴方向,P-区4、N+源区5和P+源区6位于所述P型基区3-1上,poly区7位于P型区3-2上;沿Y轴方向,所述N-漂移区2的顶层两侧具有间隔式分布的P型区3-2,且P型区3-2上具有poly区7;
沿Z轴方向,所述N+源区5的第一部分、沿X轴方向上分布的所述P-区4和poly区7之间的N-漂移区2的第一部分、沿Y轴方向上分布的poly区7之间的N-漂移区2的第二部分以及所述P-区4上具有栅结构,所述N+源区5的第二部分、P+源区6和poly区7上具有源极金属11,所述源极金属11和所述栅结构之间具有介质层10;
沿Y轴方向,所述源极金属11与N+源区5和P+源区6形成欧姆接触,所述源极金属11通过poly区7与N-漂移区2形成异质结二极管,使其内部集成了一个异质结二极管。
进一步的,间隔式分布的P型区3-2上的poly区7相连。
进一步的,所述N-漂移区2的顶层还具有载流子存储层13,所述载流子存储层13的掺杂浓度高于所述N-漂移区2的掺杂浓度,所述载流子存储层13的结深大于或小于P型基区3-1和P型区3-2的结深。
进一步的,所述poly区7采用N型掺杂或采用P型掺杂。
进一步的,所述P+源区6的结深与所述P型基区3-1和P型区3-2的结深相同。
进一步的,所述栅结构为分离栅结构。
进一步的,所述栅结构包括由下至上依次层叠设置的栅氧化层7和栅电极8。
进一步的,所述栅电极8为金属栅电极或多晶硅栅电极。
进一步的,器件所用的半导体材料还可以为Si、Ge、GaN、金刚石和氧化镓中的任意一种或多种。
进一步的,所述源极金属11采用钛、镍、铜或铝。
为解决上述技术问题,本发明实施例提供一种上述的集成异质结二极管的分离栅SiC MOSFET的制作方法,包括以下步骤:
步骤1:选取N型重掺杂单晶碳化硅片作为器件的N型衬底层1;
步骤2:采用外延工艺,在N型重掺杂单晶碳化硅片上形成N-漂移区2;
步骤3:采用光刻工艺并通过多次离子注入P型杂质形成P型基区3-1和P型区3-2;
步骤4:采用光刻工艺并通过多次离子注入P型杂质形成P-区4;
步骤5:采用氧化自对准工艺并通过多次离子注入N型杂质形成N+源区5;
步骤6:采用光刻工艺并通过多次离子注入P型杂质形成P+源区6;
步骤7:采用刻蚀工艺并淀积多晶形成poly区7;
步骤8:通过氧化工艺形成栅氧化层8,并在栅氧化层8上淀积一层多晶作为栅电极9;
步骤9:通过刻蚀工艺将部分多晶和栅氧化层刻蚀掉,形成栅结构,并淀积一层介质层10覆盖在多晶上;
步骤10:通过光刻工艺在器件正面开出源极金属孔,并溅射一层金属作为源极金属11;
步骤11:翻转器件,在背面溅射一层金属作为漏极金属12。
进一步的,还包括步骤:通过多次离子注入N型杂质在所述N-漂移区2的顶层形成载流子存储层13。
本发明的工作原理是:在不增加SiC MOSFET元胞宽度的同时,在三维y方向上集成一个异质结二极管,有效改善SiC MOSFET寄生体二极管的正向开启压降过大和反向恢复时间过长等问题,从而满足实际使用中的电路设计需求,降低电路设计成本,避免由于金属互连问题导致的器件的可靠性降低、电容和开关损耗的增大。
在感性负载电路中,当栅电压大于器件阈值电压时,SiC MOSFET处于导通状态,漏极接高电位、源极接低电位时,N+源区5的电子电流经过沟道流向JFET区并在N-漂移区2中扩展开来,导通时器件会对感性负载电路中的电感进行充电,电感上会储存一定量电荷。当栅电压小于器件阈值电压变为0时,SiC MOSFET处于关断状态,负载电流要通过续流二极管进行续流,此时续流二极管是正向偏置的,由于在SiC MOSFET的三维y方向上集成一个异质结二极管,该异质结二极管的正向压降较低,可以很好的抑制寄生体二极管的电活性,负载电流就可以在集成的异质结二极管中流动进行续流。当器件再次开启时,负载电流要流向SiC MOSFET,此时流向异质结二极管的负载电流会减小,由于异质结二极管的反向恢复时间很短,对器件的开关速度影响很小,从而改善了SiC MOSFET的开关特性。
本发明的有益效果表现在几乎不影响SiC MOSFET性能的同时,通过在SiC MOSFET的三维y方向上集成一个异质结二极管,有效的改善寄生体二极管的正向开启压降过大和反向恢复时间过长等问题。并且与内部集成SBD相比,集成的异质结二极管具有更小的正向压降。
此外,本发明在三维y方向集成异质结二极管的方式不需要额外增加有源区面积,只是通过特殊的版图设计处理在JFET区形成了一个异质结二极管,降低了芯片的成本。同时这种设计方法不需要增加额外的光刻版,也不会使制造工艺复杂化。并且在三维y方向集成异质结二极管的方式集成度更高,不会增加JFET区宽度,同时能够保证形成良好的欧姆接触和肖特基接触。同时,在JFET区域y方向引入了间隔的P型掺杂区可以改善阻断工作时器件JFET区的电场分布和氧化层内的峰值电场,从而可以在设计时采用浓度更高的CSL层,在不降低器件反向阻断特性的同时,提高器件的正向导通特性,降低器件正向导通时的电阻。另外,还可通过采用分离栅结构减小了栅极与漏极之间的电容,这将改善器件的开关速度,从而减小器件的开关损耗。
附图说明
图1为传统平面栅SiC MOSFET的半元胞结构示意图;
图2为本发明第一实施例的一种集成异质结二极管的分离栅SiC MOSFET的半元胞结构示意图;
图3为本发明第二实施例的一种集成异质结二极管的分离栅SiC MOSFET的半元胞结构示意图;
图4为本发明第三实施例的一种集成异质结二极管的分离栅SiC MOSFET的半元胞结构示意图;
图5为本发明第四实施例的一种集成异质结二极管的分离栅SiC MOSFET的半元胞结构示意图;
图6为本发明第五实施例的一种集成异质结二极管的分离栅SiC MOSFET的半元胞结构示意图;
图7-图16为本发明第六实施例的一种集成异质结二极管的分离栅SiC MOSFET的制作方法的工艺流程示意图。
附图中,各标号所代表的部件列表如下:
1、N型衬底层,2、N-漂移区,3-1、P型基区,3-2、P型区,4、P-区,5、N+源区,6、P+源区,7、poly区,8、栅氧化层,9、栅电极,10、介质层,11、源极金属,12、背部漏极金属,13、载流子存储层。
具体实施方式
以下结合附图对本发明的原理和特征进行描述,所举实例只用于解释本发明,并非用于限定本发明的范围。
如图2所示,本发明第一实施例提供的一种集成异质结二极管的分离栅SiCMOSFET,以三维直角坐标系对器件的三维方向进行定义:定义器件横向方向为X轴方向、器件垂直方向为Y轴方向、器件纵向方向即第三维方向为Z轴方向,其特征在于,其半元胞结构包括:沿Z轴方向,从下至上依次层叠设置的背部漏极金属12、N型衬底层1和N-漂移区2;沿X轴方向,所述N-漂移区2的顶层一侧具有P型基区3-1、P-区4、N+源区5和P+源区6,P-区4、N+源区5和P+源区6依次并排设置且侧面相互接触,P+源区6靠近所述N-漂移区2的侧面设置,所述N-漂移区2的顶层另一侧具有P型区3-2和poly区7;沿Z轴方向,P-区4、N+源区5和P+源区6位于所述P型基区3-1上,poly区7位于P型区3-2上;沿Y轴方向,所述N-漂移区2的顶层两侧具有间隔式分布的P型区3-2,且P型区3-2上具有poly区7;
沿Z轴方向,所述N+源区5的第一部分、沿X轴方向上分布的所述P-区4和poly区7之间的N-漂移区2的第一部分、沿Y轴方向上分布的poly区7之间的N-漂移区2的第二部分以及所述P-区4上具有栅结构,所述N+源区5的第二部分、P+源区6和poly区7上具有源极金属11,所述源极金属11和所述栅结构之间具有介质层10;
沿Y轴方向,所述源极金属11与N+源区5和P+源区6形成欧姆接触,所述源极金属11通过poly区7与N-漂移区2形成异质结二极管,使其内部集成了一个异质结二极管。
上述实施例中,器件所用的半导体材料选用SiC,所述poly区7采用N型掺杂。此外,器件所用的半导体材料也可为SiC、Si、Ge、GaN、金刚石和氧化镓中的任意一种或多种,所述poly区7还可以采用P型掺杂。
如图3所示,本发明第二实施例提供的一种集成异质结二极管的分离栅SiCMOSFET,是在第一实施例的基础上,使间隔式分布的P型区3-2上的poly区7相连。
上述实施例对Poly区制造过程中的刻蚀、淀积精度要求更低,工艺上更容易实现。
如图4所示,本发明第三实施例提供的一种集成异质结二极管的分离栅SiCMOSFET,是在第一实施例的基础上,在所述N-漂移区2的顶层还设置载流子存储层(CSL)13,所述载流子存储层13的掺杂浓度高于所述N-漂移区2的掺杂浓度,所述载流子存储层13的结深大于或小于P型基区3-1和P型区3-2的结深。
上述实施例中,由于形成了一个比N-漂移区2掺杂浓度更高的载流子存储层(CSL)13,这将降低SiC MOSFET的导通电阻,进一步优化SiC MOSFET的正向导通特性。
如图5所示,本发明第四实施例提供的一种集成异质结二极管的分离栅SiCMOSFET,是在第一实施例的基础上,使所述P+源区6的结深与所述P型基区3-1和P型区3-2的结深相同。
如图6所示,本发明第五实施例提供的一种集成异质结二极管的分离栅SiCMOSFET,是在第四实施例的基础上,在所述N-漂移区2的顶层还设置载流子存储层(CSL)13,所述载流子存储层13的掺杂浓度高于所述N-漂移区2的掺杂浓度,所述载流子存储层13的结深大于或小于P型基区3-1和P型区3-2的结深。
可选地,所述栅结构为分离栅结构。
可选地,所述栅结构包括由下至上依次层叠设置的栅氧化层7和栅电极8。
可选地,所述栅电极8为金属栅电极或多晶硅栅电极。
如图7-16所示,本发明第五实施例提供的一种集成异质结二极管的分离栅SiCMOSFET的制作方法,包括以下步骤:
步骤1:选取一定厚度的N型重掺杂单晶碳化硅片作为器件的N型衬底层1;
步骤2:在一定厚度的N型重掺杂单晶碳化硅片上通过外延工艺形成N-漂移区2;
步骤3:低温下,通过PECVD淀积一层SiO2薄膜;高温下,通过LPCVD淀积一层多晶,作为离子注入时的掩膜,其厚度要大于SiO2薄膜;
步骤4:通过光刻工艺开出P型基区3-1和P型区3-2的离子注入窗口,并在一定靶温、不同能量和剂量下,通过多次离子注入P型杂质形成P型基区3-1和P型区3-2,如图7所示;
步骤5:低温下,通过PECVD淀积一层SiO2薄膜;高温下,通过LPCVD淀积一层多晶,作为离子注入时的掩膜,其厚度要大于SiO2薄膜;
步骤6:通过光刻工艺开出P-区4的离子注入窗口,并在一定靶温、不同能量和剂量下,通过多次离子注入P型杂质形成P-区4,如图8所示;
步骤7:一定温度下,通过氧化自对准工艺确定N+源区5的离子注入窗口;
步骤8:在一定靶温、不同能量和剂量下,通过多次离子注入N型杂质形成N+源区5,如图9所示;
步骤9:低温下,通过PECVD淀积一层SiO2薄膜;高温下,通过LPCVD淀积一层多晶,作为离子注入时的掩膜,其厚度要大于SiO2薄膜的厚度;
步骤10:通过光刻工艺开出P+源区6的离子注入窗口,在一定靶温、不同能量和剂量下,通过多次离子注入P型杂质形成P+源区6,如图10所示;
步骤11:在圆片表面溅射一层碳膜,在一定的条件下对圆片进行高温退火;
步骤12:通过刻蚀、淀积多晶,形成poly区7,如图11所示;
步骤13:在高温下,通过氧化工艺形成栅氧化层8,如图12所示,并在栅氧化层8上淀积一层多晶作为栅电极9,如图13所示;
步骤14:通过刻蚀工艺将部分多晶和栅氧化层刻蚀掉,形成栅结构,如图14所示,并淀积一层介质层10覆盖在多晶上;
步骤15:通过光刻工艺在圆片正面开出源极金属孔,并溅射一层金属作为源极金属11,如图15所示;
步骤16:翻转圆片,在背面溅射一层金属作为漏极金属12,如图16所示。
可选地,还包括步骤:在一定靶温、不同能量和剂量下,通过多次离子注入N型杂质在所述N-漂移区2的顶层形成载流子存储层13,如图4所示。
本发明可以在几乎不影响SiC MOSFET性能的同时,在器件中集成异质结二极管,满足实际使用中的电路设计需求,降低电路设计成本,避免由于金属互连问题导致的器件的可靠性降低、电容和开关损耗的增大的问题。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (9)

1.一种集成异质结二极管的分离栅SiC MOSFET,以三维直角坐标系对器件的三维方向进行定义:定义器件横向方向为X轴方向、器件垂直方向为Y轴方向、器件纵向方向即第三维方向为Z轴方向,其特征在于,其半元胞结构包括:沿Z轴方向,从下至上依次层叠设置的背部漏极金属(12)、N型衬底层(1)和N-漂移区(2);沿X轴方向,所述N-漂移区(2)的顶层一侧具有P型基区(3-1)、P-区(4)、N+源区(5)和P+源区(6),P-区(4)、N+源区(5)和P+源区(6)依次并排设置且侧面相互接触,P+源区(6)靠近所述N-漂移区(2)的侧面设置,所述N-漂移区(2)的顶层另一侧具有P型区(3-2)和poly区(7);沿Z轴方向,P-区(4)、N+源区(5)和P+源区(6)位于所述P型基区(3-1)上,poly区(7)位于P型区(3-2)上;沿Y轴方向,所述N-漂移区(2)的顶层两侧具有间隔式分布的P型区(3-2),且P型区(3-2)上具有poly区(7);
沿Z轴方向,所述N+源区(5)的第一部分、沿X轴方向上分布的所述P-区(4)和poly区(7)之间的N-漂移区(2)的第一部分、沿Y轴方向上分布的poly区(7)之间的N-漂移区(2)的第二部分以及所述P-区(4)上具有栅结构,所述N+源区(5)的第二部分、P+源区(6)和poly区(7)上具有源极金属(11),所述源极金属(11)和所述栅结构之间具有介质层(10);
沿Y轴方向,所述源极金属(11)与N+源区(5)和P+源区(6)形成欧姆接触,所述源极金属(11)通过poly区(7)与N-漂移区(2)形成异质结二极管,使其内部集成了一个异质结二极管。
2. 根据权利要求1所述的一种集成异质结二极管的分离栅SiC MOSFET,其特征在于,间隔式分布的P型区(3-2)上的poly区(7)相连。
3. 根据权利要求1所述的一种集成异质结二极管的分离栅SiC MOSFET,其特征在于,所述N-漂移区(2)的顶层还具有载流子存储层(13),所述载流子存储层(13)的掺杂浓度高于所述N-漂移区(2)的掺杂浓度,所述载流子存储层(13)的结深大于或小于P型基区(3-1)和P型区(3-2)的结深。
4. 根据权利要求1-3任一项所述的一种集成异质结二极管的分离栅SiC MOSFET,其特征在于,所述poly区(7)采用N型掺杂或采用P型掺杂。
5. 根据权利要求1-3任一项所述的一种集成异质结二极管的分离栅SiC MOSFET,其特征在于,所述P+源区(6)的结深与所述P型基区(3-1)和P型区(3-2)的结深相同。
6. 根据权利要求1-3任一项所述的一种集成异质结二极管的分离栅SiC MOSFET,其特征在于,所述栅结构为分离栅结构。
7. 根据权利要求1-3任一项所述的一种集成异质结二极管的分离栅SiC MOSFET,其特征在于,所述栅结构包括由下至上依次层叠设置的栅氧化层(8)和栅电极(9)。
8.一种权利要求1-7任一项所述的一种集成异质结二极管的分离栅SiC MOSFET的制作方法,其特征在于,包括以下步骤:
步骤1:选取N型重掺杂单晶碳化硅片作为器件的N型衬底层(1);
步骤2:采用外延工艺,在N型重掺杂单晶碳化硅片上形成N-漂移区(2);
步骤3:采用光刻工艺并通过多次离子注入P型杂质形成P型基区(3-1)和P型区(3-2);
步骤4:采用光刻工艺并通过多次离子注入P型杂质形成P-区(4);
步骤5:采用氧化自对准工艺并通过多次离子注入N型杂质形成N+源区(5);
步骤6:采用光刻工艺并通过多次离子注入P型杂质形成P+源区(6);
步骤7:采用刻蚀工艺并淀积多晶形成poly区(7);
步骤8:通过氧化工艺形成栅氧化层(8),并在栅氧化层(8)上淀积一层多晶作为栅电极(9);
步骤9:通过刻蚀工艺将部分多晶和栅氧化层刻蚀掉,形成栅结构,并淀积一层介质层(10)覆盖在多晶上;
步骤10:通过光刻工艺在器件正面开出源极金属孔,并溅射一层金属作为源极金属(11);
步骤11:翻转器件,在背面溅射一层金属作为漏极金属(12)。
9. 根据权利要求8所述的一种集成异质结二极管的分离栅SiC MOSFET的制作方法,其特征在于,还包括步骤:通过多次离子注入N型杂质在所述N-漂移区(2)的顶层形成载流子存储层(13)。
CN202210423252.XA 2022-04-21 2022-04-21 一种集成异质结二极管的分离栅SiC MOSFET及其制作方法 Active CN114664929B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210423252.XA CN114664929B (zh) 2022-04-21 2022-04-21 一种集成异质结二极管的分离栅SiC MOSFET及其制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210423252.XA CN114664929B (zh) 2022-04-21 2022-04-21 一种集成异质结二极管的分离栅SiC MOSFET及其制作方法

Publications (2)

Publication Number Publication Date
CN114664929A CN114664929A (zh) 2022-06-24
CN114664929B true CN114664929B (zh) 2023-05-02

Family

ID=82038281

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210423252.XA Active CN114664929B (zh) 2022-04-21 2022-04-21 一种集成异质结二极管的分离栅SiC MOSFET及其制作方法

Country Status (1)

Country Link
CN (1) CN114664929B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116344593B (zh) * 2023-05-29 2023-08-22 深圳市威兆半导体股份有限公司 半导体器件及其制造方法
CN117497601A (zh) * 2023-12-28 2024-02-02 深圳天狼芯半导体有限公司 平面型碳化硅晶体管的结构、制造方法及电子设备
CN117497579A (zh) * 2023-12-28 2024-02-02 深圳天狼芯半导体有限公司 碳化硅igbt的结构、制造方法及电子设备

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110518058A (zh) * 2019-08-29 2019-11-29 电子科技大学 一种横向沟槽型绝缘栅双极晶体管及其制备方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4066946B2 (ja) * 2003-12-18 2008-03-26 日産自動車株式会社 半導体装置
US9214538B2 (en) * 2011-05-16 2015-12-15 Eta Semiconductor Inc. High performance multigate transistor
US9893146B1 (en) * 2016-10-04 2018-02-13 Monolithic Power Systems, Inc. Lateral DMOS and the method for forming thereof
CN107316896A (zh) * 2017-06-26 2017-11-03 电子科技大学 功率半导体器件的3d‑resurf终端结构及其制造方法
CN111697077B (zh) * 2020-06-18 2022-04-22 电子科技大学 一种SiC沟槽栅功率MOSFET器件及其制备方法
WO2022063210A1 (zh) * 2020-09-24 2022-03-31 比亚迪半导体股份有限公司 半导体元胞结构、igbt元胞结构、半导体结构及其制备方法
CN112349781A (zh) * 2020-11-05 2021-02-09 湖南大学 一种异质集成二极管的SiC MOSFET器件
CN113838917B (zh) * 2021-09-23 2023-03-28 电子科技大学 一种三维分离栅沟槽电荷存储型igbt及其制作方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110518058A (zh) * 2019-08-29 2019-11-29 电子科技大学 一种横向沟槽型绝缘栅双极晶体管及其制备方法

Also Published As

Publication number Publication date
CN114664929A (zh) 2022-06-24

Similar Documents

Publication Publication Date Title
CN114664929B (zh) 一种集成异质结二极管的分离栅SiC MOSFET及其制作方法
CN114784108B (zh) 一种集成结势垒肖特基二极管的平面栅SiC MOSFET及其制作方法
US9136370B2 (en) Shielded gate trench MOSFET package
CN111697077B (zh) 一种SiC沟槽栅功率MOSFET器件及其制备方法
US11581431B2 (en) Integration of a Schottky diode with a MOSFET
CN114784107B (zh) 一种集成结势垒肖特基二极管的SiC MOSFET及其制作方法
CN115881797A (zh) 一种碳化硅器件及其制备方法
CN109166917B (zh) 一种平面型绝缘栅双极晶体管及其制备方法
CN112201690A (zh) Mosfet晶体管
CN110534576B (zh) 一种分裂栅4H-SiC VDMOS器件
US11264475B2 (en) Semiconductor device having a gate electrode formed in a trench structure
CN116864539A (zh) 三通道平面栅SiC MOSFET器件及其制作方法
CN114551586B (zh) 集成栅控二极管的碳化硅分离栅mosfet元胞及制备方法
CN111668212B (zh) 半导体装置
CN113410299B (zh) 一种高耐压的n沟道LDMOS器件及其制备方法
CN110534575B (zh) 一种vdmos器件
CN112018174A (zh) 一种半导体器件及其制作方法、家用电器
CN213459746U (zh) Mosfet晶体管
CN113838915B (zh) 一种沟槽栅电荷存储型igbt及其制作方法
CN113410281B (zh) 一种具有表面耐压结构的p沟道LDMOS器件及其制备方法
CN114944421B (zh) 一种沟槽型碳化硅绝缘栅场效应晶体管及其制作方法
CN114784109B (zh) 一种平面栅SiC MOSFET及其制作方法
CN116504813A (zh) 一种集成二极管的沟槽型碳化硅mosfet
CN117476458A (zh) 一种逆导绝缘栅双极晶体管及其制备方法、芯片
CN115360239A (zh) 一种屏蔽栅功率vdmos器件及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant