CN114244345A - 数字隔离器 - Google Patents

数字隔离器 Download PDF

Info

Publication number
CN114244345A
CN114244345A CN202111556131.4A CN202111556131A CN114244345A CN 114244345 A CN114244345 A CN 114244345A CN 202111556131 A CN202111556131 A CN 202111556131A CN 114244345 A CN114244345 A CN 114244345A
Authority
CN
China
Prior art keywords
signal
secondary winding
winding
primary winding
primary
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111556131.4A
Other languages
English (en)
Inventor
董玉斐
黄晓冬
赵晨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Silergy Semiconductor Technology Ltd
Original Assignee
Hangzhou Silergy Semiconductor Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Silergy Semiconductor Technology Ltd filed Critical Hangzhou Silergy Semiconductor Technology Ltd
Priority to CN202111556131.4A priority Critical patent/CN114244345A/zh
Publication of CN114244345A publication Critical patent/CN114244345A/zh
Priority to TW111145589A priority patent/TWI846171B/zh
Priority to US18/074,720 priority patent/US11881901B2/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/80Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water
    • H04B10/801Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water using optical interconnects, e.g. light coupled isolators, circuit board interconnections
    • H04B10/802Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water using optical interconnects, e.g. light coupled isolators, circuit board interconnections for isolation, e.g. using optocouplers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017545Coupling arrangements; Impedance matching circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0266Arrangements for providing Galvanic isolation, e.g. by means of magnetic or capacitive coupling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45621Indexing scheme relating to differential amplifiers the IC comprising a transformer for phase splitting the input signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Electromagnetism (AREA)
  • Dc Digital Transmission (AREA)
  • Noise Elimination (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

本发明实施例公开了一种数字隔离器,所述数字隔离器包括编码电路、隔离元件、差分电路和解码电路,所述编码电路接收输入数字信号,并根据输入数字信号生成编码信号,隔离元件包括原边绕组、第一副边绕组和第二副边绕组,原边绕组接收编码信号,第一副边绕组通过电磁感应生成与编码信号同相的第一差分信号,第二副边绕组通过电磁感应生成与编码信号反相的第二差分信号,差分电路根据第一差分信号和第二差分信号生成差值信号,解码信号接收差值信号并解码出目标数字信号。由此,通过差分传输结构的数字隔离器传输输入数字信号,可以有效消除共模干扰,提高数字隔离器的抗干扰性能。

Description

数字隔离器
技术领域
本发明涉及电路技术领域,具体涉及一种数字隔离器。
背景技术
数字隔离器是电子系统中,数字信号和模拟信号进行传递时,使其具有很高的电阻隔离特性,以实现电子系统与用户之间的隔离的一种器件,多采用光耦、电感/磁隔离和电容隔离。电路设计人员引入隔离,是为了满足安全要求或者降低接地环路的噪声等。电流隔离确保数据传输不是通过电气连接或泄漏路径,从而避免安全风险。
发明内容
有鉴于此,本发明实施例的目的在于提供一种数字隔离器,以提高其抗干扰能力。
本发明实施例提供一种数字隔离器,所述数字隔离器包括:
编码电路,用于接收输入数字信号,并根据所述输入数字信号生成编码信号;
隔离元件,包括原边绕组、第一副边绕组和第二副边绕组,所述原边绕组连接所述编码电路,用于接收所述编码信号;所述第一副边绕组和第二副边绕组与所述原边绕组以电气隔离方式耦合,所述第一副边绕组用于通过电磁感应生成与所述编码信号同相的第一差分信号,所述第二副边绕组用于通过电磁感应生成与所述编码信号反相的第二差分信号;
差分电路,用于接收所述第一差分信号和第二差分信号,并根据所述第一差分信号和第二差分信号生成差值信号;
解码电路,与所述差分电路连接,用于接收所述差值信号并解码输出目标数字信号。
进一步地,所述差分电路为差分放大器;
所述原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第一副边绕组的同名端连接到所述差分放大器的同相输入端,另一端连接到副边地;
所述第二副边绕组的同名端连接到副边地,另一端连接到所述差分放大器的反相输入端。
进一步地,所述原边绕组为平面线圈,所述第一副边绕组和第二副边绕组为并排设置的、沿相同方向卷绕的平面线圈;
所述原边绕组包括沿第一方向卷绕的第一部分和在所述第一部分并排区域内沿第二方向卷绕的第二部分,所述第一方向和所述第二方向不同;
所述第一副边绕组相对于所述第一部分设置,所述第二副边绕组相对于所述第二部分设置。
进一步地,所述原边绕组为平面线圈,所述第一副边绕组和第二副边绕组为并排设置的、沿不同方向卷绕的平面线圈;
所述原边绕组包括沿第一方向卷绕的第一部分和在所述第一部分并排区域内沿所述第一方向卷绕的第二部分;
所述第一副边绕组相对于所述第一部分设置,所述第二副边绕组相对于所述第二部分设置。
进一步地,所述原边绕组为平面线圈,所述第一副边绕组和第二副边绕组为相互重叠或嵌套设置的、沿相同方向卷绕的平面线圈。
进一步地,所述数字隔离器还包括:
第一缓冲器,所述第一缓冲器的输入端连接所述编码电路,输出端连接所述原边绕组的同名端。
进一步地,所述差分电路为差分放大器;
所述原边绕组包括第一原边绕组和第二原边绕组;
所述第一原边绕组与所述第一副边绕组电磁耦合,用于接收所述编码信号;
所述第二原边绕组与所述第二副边绕组电磁耦合,用于接收所述编码信号的反相信号。
进一步地,所述第一原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第二原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第一副边绕组的同名端连接到所述差分放大器的同相输入端,另一端连接到副边地,用于接收所述编码信号;
所述第二副边绕组的同名端连接到所述差分放大器的反相输入端,另一端连接到副边地,用于接收所述编码信号的反相信号。
进一步地,所述差分电路为差分放大器;
所述原边绕组包括第一原边绕组和第二原边绕组;
所述第一原边绕组与所述第一副边绕组电磁耦合,用于接收所述编码信号;
所述第二原边绕组与所述第二副边绕组电磁耦合,用于接收所述编码信号。
进一步地,所述第一原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第二原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第一副边绕组的同名端连接到所述差分放大器的同相输入端,另一端连接到副边地,用于接收所述编码信号;
所述第二副边绕组的同名端连接到副边地,另一端连接到所述差分放大器的反相输入端,用于接收所述编码信号的反相信号。
进一步地,所述原边绕组为并排设置的、沿相同方向卷绕的平面线圈;
所述第一副边绕组和第二副边绕组为并排设置的、沿相同方向卷绕的平面线圈。
进一步地,所述数字隔离器还包括:
第二缓冲器,所述第二缓冲器的输入端连接所述编码电路,输出端连接所述第一原边绕组的同名端,用于传输所述编码信号;
第三缓冲器,所述第三缓冲器的输入端连接所述编码电路,输出端连接所述第二原边绕组的同名端,用于传输所述编码信号的反相信号。
本发明实施例的技术方案通过在副边设置两个绕组,一个副边绕组输出数字隔离器的编码电路的编码信号同相的信号,另一个副边绕组输出数字隔离器的编码电路的编码信号反相的信号,然后通过差分电路对两个信号差分,既可以有效消除共模干扰,提高数字隔离器的抗干扰性能。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其它目的、特征和优点将更为清楚,在附图中:
图1是现有的数字隔离器的框图;
图2是本发明第一实施例的数字隔离器的电路示意图;
图3是本发明第一实施例的另一个数字隔离器的电路示意图;
图4是本发明实施例一个实现方式的隔离元件的线圈布置示意图;
图5是本发明实施例另一个实现方式的隔离元件的线圈布置示意图;
图6是本发明实施例另一个实现方式的隔离元件的线圈布置示意图;
图7是本发明第二实施例的数字隔离器的电路示意图;
图8是本发明实施例考虑寄生参数后的隔离元件的等效电路图;
图9是本发明实施例的隔离元件的线圈布置示意图;
图10是本发明第三实施例的数字隔离器的电路示意图。
具体实施方式
以下基于实施例对本发明进行描述,但是本发明并不仅仅限于这些实施例。在下文对本发明的细节描述中,详尽描述了一些特定的细节部分。对本领域技术人员来说没有这些细节部分的描述也可以完全理解本发明。为了避免混淆本发明的实质,公知的方法、过程、流程、元件和电路并没有详细叙述。
此外,本领域普通技术人员应当理解,在此提供的附图都是为了说明的目的,并且附图不一定是按比例绘制的。
同时,应当理解,在以下的描述中,“电路”是指由至少一个元件或子电路通过电气连接或电磁连接构成的导电回路。当称元件或电路“连接到”另一元件或称元件/电路“连接在”两个节点之间时,它可以是直接耦接或连接到另一元件或者可以存在中间元件,元件之间的连接可以是物理上的、逻辑上的、或者其结合。相反,当称元件“直接耦接到”或“直接连接到”另一元件时,意味着两者不存在中间元件。
除非上下文明确要求,否则在说明书的“包括”、“包含”等类似词语应当解释为包含的含义而不是排他或穷举的含义;也就是说,是“包括但不限于”的含义。
在本发明的描述中,需要理解的是,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。此外,在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
图1是现有的数字隔离器的框图。如图1所示,数字隔离器包括编码电路1、隔离元件2和解码电路3。其中,编码电路1接收输入数字信号DIN,并根据输入数字信号DIN生成编码信号。数字隔离器2采用变压器或电容,通过变压器原边和副边之间的电磁感应将编码信号传输给解码电路,由解码电路3对接收到的解码信号进行解码,以得到与输入数字信号DIN对应的目标数字信号DOUT,实现数字信号的电气隔离传输。
图2是本发明第一实施例的数字隔离器的电路示意图。如图2所示,本发明实施例的数字隔离器包括编码电路1、隔离元件2、差分电路4和解码电路3。其中,编码电路1用于接收输入数字信号DIN,并根据输入数字信号DIN生成编码信号。编码信号可以是将输入数字信号DIN的上升沿或下降沿编码之后形成的脉冲信号。隔离元件2包括原边绕组L1、第一副边绕组L21和第二副边绕组L22。原边绕组L1连接编码电路,用于接收编码信号。第一副边绕组L21和第二副边绕组L22与原边绕组L1以电气隔离方式耦合。第一副边绕组L21用于通过电磁感应生成与编码信号同相的第一差分信号,第二副边绕组L22用于通过电磁感应生成与编码信号反相的第二差分信号。差分电路4用于接收第一差分信号和第二差分信号,并根据第一差分信号和第二差分信号生成差值信号。解码电路3与差分电路4连接,用于接收差值信号并解码输出目标数字信号DOUT。
本实施例的技术方案通过在副边设置两个绕组,一个副边绕组输出数字隔离器的编码电路的编码信号同相的信号,另一个副边绕组输出数字隔离器的编码电路的编码信号反相的信号,然后通过差分电路对两个信号差分,既可以有效消除共模干扰,提高数字隔离器的抗干扰性能。
在本实施例中,如图2所示,原边设置一个原边绕组。同时,副边设置两个副边绕组,也即第一副边绕组L21和第二副边绕组L22。差分电路4为差分放大器。原边绕组L1的同名端连接到编码电路1,另一端连接到原边地。第一副边绕组L21的同名端连接到差分放大器的同相输入端,另一端连接到副边地。第二副边绕组L22的同名端连接到副边地,另一端连接到差分放大器的反相输入端。也即,第一副边绕组L21和第二副边绕组L22的同名端的连接方式是相反的,由此,第一副边绕组L21通过感应生成的信号与原边绕组的输入信号同相,第二副边绕组L22通过感应生成的信号与原边绕组的输入信号反相,进而可以在副边生成差分信号。另外,由于共模噪声通常在隔离元件的传输中产生,无论是编码信号的同相信号还是编码信号的反相信号,经由隔离元件传输后均会带有相同相位的共模噪声,因此,通过差分信号在差分放大器求差值,可以将两路信号中带有的共模噪声去除,有效消除共模干扰,提高数字隔离器的抗干扰性能。
进一步地,在一个可选的实现方式中,如图3所示,数字隔离器还包括第一缓冲器5。第一缓冲器5的输入端连接编码电路,输出端连接原边绕组L1的同名端。由此,通过第一缓冲器对编码电路输出的编码信号进行增强,使得后续信号传输过程中的信号强度增强,有利于进一步提升信号传输品质。
同时,为了满足小型化的需求,绕组可以被设置为平面线圈,并根据本实施例的需求设置为不同的形式。
图4是本发明实施例一个实现方式的隔离元件的线圈布置示意图。在图4所示的实现方式中,原边绕组L1为平面线圈。第一副边绕组L21和第二副边绕组L22为并排设置的、沿相同方向卷绕的平面线圈。原边绕组L1包括沿第一方向卷绕的第一部分A和在第一部分A并排区域内沿第二方向卷绕的第二部分B,第一方向和第二方向不同。第一副边绕组L21相对于第一部分A设置。第二副边绕组L22相对于第二部分B设置。可选地,当第一方向为顺时针方向时,第二方向为逆时针方向。原边绕组L1的第一部分A由同名端(图中所示的P端)开始沿顺时针方向卷绕,第二部分B以第一部分A卷绕的末端沿逆时针方向卷绕。第一副边绕组L21和第二副边绕组L22均由同名端(图中所示的P端)开始沿顺时针方向卷绕。由此,通过上述线圈卷绕方式布置原边绕组、第一副边绕组和第二副边绕组,以使得第一副边绕组和第二副边绕组通过电磁感应分别生成与编码信号同相的第一差分信号以及与编码信号反相的第二差分信号。
进一步地,本实施例中的第一副边绕组L21和第二副边绕组L22之间设置有绝缘材料,以减少电磁感应过程中的相互影响。具体地,绝缘材料可以为聚酰胺(polyimide,俗称尼龙)、SiO2或Si3N4。
本实施例中,通过将原边绕组分为沿不同方向卷绕,且并排设置的两个部分,可以有效地使得原边绕组同时与两个副边绕组以反相的方式耦合,在副边绕组中产生反相的信号。同时,原边绕组、第一副边绕组、第二副边绕组可以为平面金属图案,由此使得所述隔离结构可以被形成在电路板上或晶圆上。
图5是本发明实施例另一个实现方式的隔离元件的线圈布置示意图。在图5所示的实现方式中,原边绕组L1为平面线圈,第一副边绕组L21和第二副边绕组L22为并排设置的、沿不同方向卷绕的平面线圈。原边绕组L1包括沿第一方向卷绕的第一部分A和在第一部分A并排区域内沿第一方向卷绕的第二部分B。第一副边绕组L21相对于第一部分设置,第二副边绕组L22相对于第二部分B设置。进一步地,本实施例中的原边绕组L1的第一部分A和第二部分B均沿顺时针方向卷绕。第一副边绕组L21由同名端(图中所示的P端)开始沿顺时针方向卷绕,和第二副边绕组L22由同名端(图中所示的P端)开始沿逆时针方向卷绕。由此,通过上述线圈卷绕方式布置原边绕组、第一副边绕组和第二副边绕组,以使得第一副边绕组和第二副边绕组通过电磁感应分别生成与编码信号同相的第一差分信号以及与编码信号反相的第二差分信号。
本实施例中,通过将原边绕组分为并排设置的两个部分,同时,将副边绕组设置为卷绕方向不同,可以有效地使得原边绕组同时与两个副边绕组以反相的方式耦合,在副边绕组中产生反相的信号。
图6是本发明实施例另一个实现方式的隔离元件的线圈布置示意图。在图6所示的实现方式中,原边绕组L1为平面线圈。第一副边绕组L21和第二副边绕组L22为相互重叠或嵌套设置的、沿相同方向卷绕的平面线圈。进一步地,本实施例中的原边绕组L1为顺时针方向卷绕而成的平面线圈。第一副边绕组L21和第二副边绕组L22沿顺时针方向并列卷绕,形成嵌套设置的平面线圈。并且,为减少电磁感应过程中第一副边绕组L21和第二副边绕组L22之间的相互影响,第一副边绕组L21和第二副边绕组L22之间设置有聚酰胺(polyimide,俗称尼龙)、SiO2或Si3N4类的绝缘材料。
本实施例中,通过上述线圈卷绕方式布置原边绕组、第一副边绕组和第二副边绕组,以使得第一副边绕组和第二副边绕组通过电磁感应分别生成与编码信号同相的第一差分信号以及与编码信号反相的第二差分信号。同时,通过上述多种线圈缠绕方式,为数字隔离器的设置提供灵活选择,有利于提高数字隔离器的适用性。
图7是本发明第二实施例的数字隔离器的电路示意图。如图7所示,本实施例中的数字隔离器包括编码电路1、隔离元件2、差分电路4和解码电路3。其中,编码电路1用于接收输入数字信号DIN,并根据输入数字信号DIN生成编码信号DIN+和DIN-。隔离元件2包括原边绕组L1、第一副边绕组L21和第二副边绕组L22。原边绕组L1包括第一原边绕组L11和第二原边绕组L12。第一原边绕组L11与第一副边绕组L21电磁耦合,用于接收编码信号DIN+。第二原边绕组L12与第二副边绕组L22电磁耦合,用于接收编码信号的反相信号DIN-。差分电路4为差分放大器,用于接收第一副边绕组L21传输的编码信号DIN+和第二副边绕组L22传输的编码信号的反相信号DIN-,并根据接收到的信号生成差值信号。解码电路3与差分放大器连接,用于接收差值信号并解码输出目标数字信号DOUT。
本发明实施例的技术方案通过将原有变压器隔离元件中的原边侧调整为包括第一原边绕组和第二原边绕组的结构,以及将副边侧调整为包括第一副边绕组和第二副边绕组式的结构,并通过第一副边绕组和第二副边绕组分别生成与编码信号同相的第一差分信号以及与编码信号反向的第二差分信号,并通过差分电路根据第一差分信号和第二差分信号生成差值信号,实现编码信号的差分式传输,利用差分信号传输自有的共模抑制能力优势,提高信号传输时的信号强度,能够提高数字隔离器的抗干扰能力,同时有利于提升数字信号传输的品质。
进一步地,如图7所示,本实施例的数字隔离器还包括第二缓冲器6和第三缓冲器7。第二缓冲器6的输入端连接编码电路,输出端连接第一原边绕组的同名端,用于传输编码信号。第三缓冲器7的输入端连接编码电路,输出端连接第二原边绕组的同名端,用于传输编码信号的反相信号。由此,通过第二缓冲器和第三缓冲器分别对编码电路输出的编码信号和编码信号的反相信号进行增强,使得后续信号传输过程中的信号强度提高,有利于进一步提升信号传输品质。
可选地,如图7所示,本实施例中的第一原边绕组L11的同名端连接到编码电路,另一端连接到原边地。第二原边绕组L12的同名端连接到编码电路,另一端连接到原边地。第一副边绕组L21的同名端连接到差分放大器的同相输入端,另一端连接到副边地,用于接收编码信号。第二副边绕组L22的同名端连接到差分放大器的反相输入端,另一端连接到副边地,用于接收编码信号的反相信号。第一原边绕组L11与第一副边绕组L21以及第二原边绕组L12与第二副边绕组L22之间可以采用同一个或者两个不同的铁芯实现电磁耦合。由此,通过上述连接方式构建差分传输结构的数字隔离器,提高数字隔离器的抗干扰能力,实现输入数字信号的高品质传输。并且,分别通过第一原边绕组和第二原边绕组传输编码信号和编码信号的反相信号,能够保证编码信号传输过程中的信息的有效性和准确性,减少信号干扰,进一步提高数字隔离器的抗干扰能力以及提升输入数字信号传输品质。
图8是本发明实施例考虑寄生参数后的隔离元件的等效电路图。等效前隔离元件的电路图如图7所示,等效后的隔离元件的电路图中考虑了寄生参数。如图8所示,隔离元件2可以等效为包含输入输出电容以及共模电容的振荡电路。当向隔离元件2的两个输入端分别输入编码信号DIN+和编码信号的反相信号DIN-时,两通道的信号线与地之间会产生振荡信号。由于两个通道阻抗相匹配,使得两通道输出至差分放大器4的第一差分信号和第二差分信号基本一致。同时,通过差分放大器4对第一差分信号和第二差分信号进行差分处理,能够抵消振荡影响,提高数字隔离器的共模抑制能力。
图9是本发明实施例的隔离元件的线圈布置示意图。如图9所示,原边绕组为并排设置的、沿相同方向卷绕的平面线圈。第一副边绕组和第二副边绕组为并排设置的、沿相同方向卷绕的平面线圈。
进一步地,本实施例中的第一原边绕组L11、第二原边绕组L12、第一副边绕组L21和第二副边绕组L22均为由同名端(图中所示的P端)开始沿顺时针方向卷绕的平面线圈。由此,通过上述线圈卷绕方式布置第一原边绕组、第二原边绕组、第一副边绕组和第二副边绕组,以使得第一副边绕组和第二副边绕组通过电磁感应分别生成与编码信号同相的第一差分信号以及与编码信号反相的第二差分信号。同时,第一副边绕组L21和第二副边绕组L22之间以及第一副边绕组L21和第二副边绕组L22之间均设置有聚酰胺(polyimide,俗称尼龙)、SiO2或Si3N4类的绝缘材料,以减少数字信号传输过程中第一副边绕组L21和第二副边绕组L22之间以及第一副边绕组L21和第二副边绕组L22之间的相互影响。
图10是本发明第三实施例的数字隔离器的电路示意图。如图10所示,本实施例中的数字隔离器包括编码电路1、隔离元件2、差分电路4和解码电路3。其中,编码电路1用于接收输入数字信号DIN,并根据输入数字信号DIN生成编码信号DIN+。隔离元件2包括原边绕组L1、第一副边绕组L21和第二副边绕组L22。原边绕组L1包括第一原边绕组L11和第二原边绕组L12。第一原边绕组L11与第一副边绕组L21电磁耦合,用于接收编码信号DIN+。第二原边绕组L12与第二副边绕组L22电磁耦合,用于接收编码信号DIN+。差分电路4为差分放大器,用于接收第一副边绕组L21和第二副边绕组L22传输的编码信号DIN+,并根据接收到的信号生成差值信号。解码电路3与差分放大器连接,用于接收差值信号并解码输出目标数字信号DOUT。进一步地,本实施例中的第一原边绕组L11的同名端连接到编码电路,另一端连接到原边地。第二原边绕组L12的同名端连接到编码电路,另一端连接到原边地。第一副边绕组L21的同名端连接到差分放大器的同相输入端,另一端连接到副边地,用于接收编码信号。第二副边绕组L22的同名端连接到副边地,另一端连接到差分放大器的反相输入端,用于接收编码信号的反相信号。第一原边绕组L11与第一副边绕组L21以及第二原边绕组L12与第二副边绕组L22之间可以采用同一个或者两个不同的铁芯实现电磁耦合。由此,通过上述连接方式构建差分传输结构的数字隔离器,提高数字隔离器的抗干扰能力,实现输入数字信号的高品质传输。并且,通过原边绕组中的第一原边绕组和第二原边绕组分别将编码信号传输至第一副边绕组和第二副边绕组,能够保证编码信号传输过程中的信息的有效性和准确性,减少信号干扰,进一步提高数字隔离器的抗干扰能力以及提升输入数字信号传输品质。
进一步地,如图10所示,本实施例的数字隔离器还包括第二缓冲器6。第二缓冲器6的输入端连接编码电路,输出端连接第一原边绕组的同名端,用于传输编码信号。由此,通过第二缓冲器对编码电路输出的编码信号进行增强,使得后续信号传输过程中的信号强度提高,有利于进一步提升信号传输品质。
以上所述仅为本发明的优选实施例,并不用于限制本发明,对于本领域技术人员而言,本发明可以有各种改动和变化。凡在本发明的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (12)

1.一种数字隔离器,其特征在于,所述数字隔离器包括:
编码电路,用于接收输入数字信号,并根据所述输入数字信号生成编码信号;
隔离元件,包括原边绕组、第一副边绕组和第二副边绕组,所述原边绕组连接所述编码电路,用于接收所述编码信号;所述第一副边绕组和第二副边绕组与所述原边绕组以电气隔离方式耦合,所述第一副边绕组用于通过电磁感应生成与所述编码信号同相的第一差分信号,所述第二副边绕组用于通过电磁感应生成与所述编码信号反相的第二差分信号;
差分电路,用于接收所述第一差分信号和第二差分信号,并根据所述第一差分信号和第二差分信号生成差值信号;
解码电路,与所述差分电路连接,用于接收所述差值信号并解码输出目标数字信号。
2.根据权利要求1所述的数字隔离器,其特征在于,所述差分电路为差分放大器;
所述原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第一副边绕组的同名端连接到所述差分放大器的同相输入端,另一端连接到副边地;
所述第二副边绕组的同名端连接到副边地,另一端连接到所述差分放大器的反相输入端。
3.根据权利要求2所述的数字隔离器,其特征在于,所述原边绕组为平面线圈,所述第一副边绕组和第二副边绕组为并排设置的、沿相同方向卷绕的平面线圈;
所述原边绕组包括沿第一方向卷绕的第一部分和在所述第一部分并排区域内沿第二方向卷绕的第二部分,所述第一方向和所述第二方向不同;
所述第一副边绕组相对于所述第一部分设置,所述第二副边绕组相对于所述第二部分设置。
4.根据权利要求2所述的数字隔离器,其特征在于,所述原边绕组为平面线圈,所述第一副边绕组和第二副边绕组为并排设置的、沿不同方向卷绕的平面线圈;
所述原边绕组包括沿第一方向卷绕的第一部分和在所述第一部分并排区域内沿所述第一方向卷绕的第二部分;
所述第一副边绕组相对于所述第一部分设置,所述第二副边绕组相对于所述第二部分设置。
5.根据权利要求2所述的数字隔离器,其特征在于,所述原边绕组为平面线圈,所述第一副边绕组和第二副边绕组为相互重叠或嵌套设置的、沿相同方向卷绕的平面线圈。
6.根据权利要求1所述的数字隔离器,其特征在于,所述数字隔离器还包括:
第一缓冲器,所述第一缓冲器的输入端连接所述编码电路,输出端连接所述原边绕组的同名端。
7.根据权利要求1所述的数字隔离器,其特征在于,所述差分电路为差分放大器;
所述原边绕组包括第一原边绕组和第二原边绕组;
所述第一原边绕组与所述第一副边绕组电磁耦合,用于接收所述编码信号;
所述第二原边绕组与所述第二副边绕组电磁耦合,用于接收所述编码信号的反相信号。
8.根据权利要求7所述的数字隔离器,其特征在于,所述第一原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第二原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第一副边绕组的同名端连接到所述差分放大器的同相输入端,另一端连接到副边地,用于接收所述编码信号;
所述第二副边绕组的同名端连接到所述差分放大器的反相输入端,另一端连接到副边地,用于接收所述编码信号的反相信号。
9.根据权利要求1所述的数字隔离器,其特征在于,所述差分电路为差分放大器;
所述原边绕组包括第一原边绕组和第二原边绕组;
所述第一原边绕组与所述第一副边绕组电磁耦合,用于接收所述编码信号;
所述第二原边绕组与所述第二副边绕组电磁耦合,用于接收所述编码信号。
10.根据权利要求9所述的数字隔离器,其特征在于,所述第一原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第二原边绕组的同名端连接到所述编码电路,另一端连接到原边地;
所述第一副边绕组的同名端连接到所述差分放大器的同相输入端,另一端连接到副边地,用于接收所述编码信号;
所述第二副边绕组的同名端连接到副边地,另一端连接到所述差分放大器的反相输入端,用于接收所述编码信号的反相信号。
11.根据权利要求10所述的数字隔离器,其特征在于,所述原边绕组为并排设置的、沿相同方向卷绕的平面线圈;
所述第一副边绕组和第二副边绕组为并排设置的、沿相同方向卷绕的平面线圈。
12.根据权利要求7所述的数字隔离器,其特征在于,所述数字隔离器还包括:
第二缓冲器,所述第二缓冲器的输入端连接所述编码电路,输出端连接所述第一原边绕组的同名端,用于传输所述编码信号;
第三缓冲器,所述第三缓冲器的输入端连接所述编码电路,输出端连接所述第二原边绕组的同名端,用于传输所述编码信号的反相信号。
CN202111556131.4A 2021-12-17 2021-12-17 数字隔离器 Pending CN114244345A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202111556131.4A CN114244345A (zh) 2021-12-17 2021-12-17 数字隔离器
TW111145589A TWI846171B (zh) 2021-12-17 2022-11-29 數位隔離器
US18/074,720 US11881901B2 (en) 2021-12-17 2022-12-05 Digital isolator comprising an isolation element with a first secondary winding for generating a first differential signal in phase with an encoded signal and a second secondary winding for generating a second differential signal in an opposite phase with the encoded signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111556131.4A CN114244345A (zh) 2021-12-17 2021-12-17 数字隔离器

Publications (1)

Publication Number Publication Date
CN114244345A true CN114244345A (zh) 2022-03-25

Family

ID=80758652

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111556131.4A Pending CN114244345A (zh) 2021-12-17 2021-12-17 数字隔离器

Country Status (3)

Country Link
US (1) US11881901B2 (zh)
CN (1) CN114244345A (zh)
TW (1) TWI846171B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116684235A (zh) * 2023-06-16 2023-09-01 山东科技大学 一种适用于海洋通信系统的信号调制模块及方法
WO2023208252A1 (zh) * 2022-04-25 2023-11-02 圣邦微电子(北京)股份有限公司 数字隔离器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9019057B2 (en) * 2006-08-28 2015-04-28 Avago Technologies General Ip (Singapore) Pte. Ltd. Galvanic isolators and coil transducers
US8847503B2 (en) 2010-09-21 2014-09-30 Avago Technologies General Ip (Singapore) Pte. Ltd. Transmitting and receiving digital and analog signals across an isolator
US9698728B2 (en) 2012-12-13 2017-07-04 Texas Instruments Incorporated Digital isolator
CN103326701B (zh) * 2013-07-11 2016-08-10 上海空间电源研究所 高效率n型开关管隔离驱动装置及隔离驱动方法
US9673721B2 (en) 2014-07-17 2017-06-06 Solantro Semiconductor Corp. Switching synchronization for isolated electronics topologies
US11049639B2 (en) * 2017-02-13 2021-06-29 Analog Devices, Inc. Coupled coils with lower far field radiation and higher noise immunity
DE102018213725A1 (de) * 2018-08-15 2020-02-20 Continental Teves Ag & Co. Ohg Verfahren zum Testen eines Sensors
CN109586709A (zh) * 2018-10-29 2019-04-05 华中科技大学 一种pwm信号隔离传输电路
CN111521855B (zh) * 2020-07-06 2020-10-13 浙江航芯源集成电路科技有限公司 一种抗干扰数字隔离器
CN113643882B (zh) * 2021-06-30 2023-03-31 北京精密机电控制设备研究所 一种耐高温自供电式宽禁带功率器件驱动控制电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023208252A1 (zh) * 2022-04-25 2023-11-02 圣邦微电子(北京)股份有限公司 数字隔离器
CN116684235A (zh) * 2023-06-16 2023-09-01 山东科技大学 一种适用于海洋通信系统的信号调制模块及方法

Also Published As

Publication number Publication date
US11881901B2 (en) 2024-01-23
TWI846171B (zh) 2024-06-21
TW202327279A (zh) 2023-07-01
US20230198635A1 (en) 2023-06-22

Similar Documents

Publication Publication Date Title
CN114244345A (zh) 数字隔离器
JP4600519B2 (ja) トランス部品
US20080309445A1 (en) Transformer
US9905354B2 (en) Electrical device with integrated transformer and common mode choke
CN107155366B (zh) 共模噪声滤波器
US10559415B2 (en) Common mode filter capable of balancing induced inductance and distributed capacitance
JP2010165953A (ja) コイル部品及びこれを用いた差動伝送回路用lcフィルタ
JPS58179034A (ja) デ−タ伝送システム
JPH11239016A (ja) 減少された電界を伴うアンテナコイル
JP2007129291A (ja) ノイズフィルタおよびノイズフィルタ回路
CN110445265B (zh) 一种无线电能传输系统的解耦装置
JP2009021325A (ja) 巻線型コモンモードチョークコイル
CN215989220U (zh) Nfc天线器件及终端
US7019527B2 (en) Combiner/splitter device for an MRI system
US20020075118A1 (en) Inductor arrangement
CN105810385B (zh) 共模扼流器
JP2000188221A (ja) センタータップをアースに接続するシールド巻線
TWI706596B (zh) 包含導電環狀結構以改善效能之天線裝置
US9893700B2 (en) Local area network filtering circuit
JP6132025B2 (ja) 電子部品及び電子回路
JP2010081185A (ja) 方向性結合器及び送受信機
RU190840U1 (ru) Многовитковая приемопередающая антенна
JP7429836B2 (ja) コモンモードノイズフィルタ
JP2012023430A (ja) Plc用信号結合装置
JP2019040925A (ja) プリント回路板、プリント配線板及び電子機器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination