CN114217744A - 使用影子寄存器的efuse储存内容分发方法及设备 - Google Patents

使用影子寄存器的efuse储存内容分发方法及设备 Download PDF

Info

Publication number
CN114217744A
CN114217744A CN202111527293.5A CN202111527293A CN114217744A CN 114217744 A CN114217744 A CN 114217744A CN 202111527293 A CN202111527293 A CN 202111527293A CN 114217744 A CN114217744 A CN 114217744A
Authority
CN
China
Prior art keywords
efuse
shadow register
shadow
module
target data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111527293.5A
Other languages
English (en)
Inventor
蔡权雄
牛昕宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Industry Research Kunyun Artificial Intelligence Research Institute Co ltd
Original Assignee
Shandong Industry Research Kunyun Artificial Intelligence Research Institute Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Industry Research Kunyun Artificial Intelligence Research Institute Co ltd filed Critical Shandong Industry Research Kunyun Artificial Intelligence Research Institute Co ltd
Priority to CN202111527293.5A priority Critical patent/CN114217744A/zh
Publication of CN114217744A publication Critical patent/CN114217744A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Read Only Memory (AREA)

Abstract

本公开提供使用影子寄存器的EFUSE储存内容分发方法及设备,将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。本发明可以加速EFUSE储存内容的读取和内容分发。

Description

使用影子寄存器的EFUSE储存内容分发方法及设备
技术领域
本发明涉及EFUSE控制技术领域,具体涉及使用影子寄存器的EFUSE储存内容分发方法及设备。
背景技术
由于EFUSE结构的特殊性,它的读取时序相比SRAM更复杂。另外在时钟频率较高的时候,读取往往无法在一个时钟周期内完成。因此对于需要频繁读取的数据,直接读取的方式较为麻烦并且更耗时。另外部分EFUSE有读取次数限制,若频繁读取可能会成为限制芯片寿命的瓶颈。
另一个问题是访问存储在EFUSE上的信息往往需要不同的权限(如芯片信息等需要CPU读取,但是安全密钥等信息不能让CPU读取)。传统的设计上实现这种功能需要多块EFUSE分别存储不同的信息。
发明内容
本发明实施例提供了使用影子寄存器的EFUSE储存内容分发方法及设备,将EFUSE储存器中的目标数据搬运到影子寄存器中;通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。可以实现了加速EFUSE储存内容的读取和内容分发。
第一方面,本发明实施例提供一种使用影子寄存器的EFUSE储存内容分发方法,所述方法包括:
将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;
通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。
进一步的,在所述将EFUSE储存器中的目标数据搬运到影子寄存器中之前,所述方法还包括:
首次工作时,将目标数据写入EFUSE储存器中。
进一步的,所述首次工作时,将目标数据写入EFUSE储存器中,包括:
首次工作时,通过控制逻辑模块将所述目标数据写入所述EFUSE储存器中。
进一步的,所述将EFUSE储存器中的目标数据搬运到影子寄存器中,包括:
通过控制逻辑模块将所述EFUSE储存器中的目标数据搬运到影子寄存器中。
进一步的,所述影子寄存器为至少一个,不同的影子寄存器连接到不同的模块,所述通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,包括:
若目标模块通过直连访问所述影子寄存器,则将被访问的影子寄存器全部连接;
若目标模块通过总线访问所述影子寄存器,则通过对应的从线访问对应的影子寄存器。
进一步的,所述EFUSE存储器的写入次数为一次。
进一步的,所述通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,包括:
在每次执行复位或上电时,均通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中。
第二方面,提供一种使用影子寄存器的EFUSE储存内容分发装置,所述装置包括:
搬运模块,用于将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;
访问模块,用于通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。
第三方面,提供一种电子设备,包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如本发明实施例中任一项所述的使用影子寄存器的EFUSE储存内容分发方法中的步骤。
第四方面,提供一种计算机可读存储介质所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如本发明实施例中任一项所述的使用影子寄存器的EFUSE储存内容分发方法中的步骤。
在本发明实施例中,将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。可以实现了加速EFUSE储存内容的读取和内容分发。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种使用影子寄存器的EFUSE储存内容分发方法的流程示意图;
图2是本发明实施例提供的另一种使用影子寄存器的EFUSE储存内容分发方法的流程示意图;
图3是本发明实施例提供的一种使用影子寄存器的EFUSE储存内容分发装置的结构示意图;
图4是本发明实施例提供的另一种使用影子寄存器的EFUSE储存内容分发装置的结构示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制,基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”“轴向”、“周向”、“径向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
请参阅图1,图1为本申请提供的一种使用影子寄存器的EFUSE储存内容分发方法,该方法包括:
101、将EFUSE储存器中的目标数据搬运到影子寄存器中。
在本发明实施例中,上述EFUSE是一种常用的存储单元。它具有非易失性、一次性编程的特点。基于这两个特点,EFUSE常用来存储一些芯片信息、校准参数和安全相关等数据。EFUSE初始状态下所有位的值都是0。在对某一位进行烧写后,该位的值变为1。烧写后的位无法再将值改写为0。
在本发明实施例中,上述目标数据是预先编辑好的数据库。
在本发明实施例中,上述影子寄存器(Shadow Register)是一种ARM的一个引入特点,ARM有16个通用寄存器,这16个通用寄存器在指令中使用4个人bit指向不同的物理寄存器,这些不同的物理寄存器就被称为影子寄存器。不同的通用寄存器的影子寄存器个数也不相同,有的没有,有的只有一个,有的多达5个,所有的影子寄存器都是一个实际存在的物理寄存器。
在本发明实施例中,上述ARM是一个非常紧凑的设计,影子寄存器的引入就是这种设计的表现。通过引入影子寄存器,指令可以重复使用相同的寄存器编码,但是在不同模式下,这些编码对应不同的物理寄存器。比如Abort模式下的R13就同用户模式下的R13不同,虽然编码一样,但是实际上对应的是不同的物理寄存器。
进一步的,在上述将EFUSE储存器中的目标数据搬运到影子寄存器中之前,所述方法还包括:首次工作时,将目标数据写入EFUSE储存器中。
在本发明实施例中,上述EFUSE一种常用的存储单元,它具有非易失性、一次性编程的特点。上述目标数据是一种预先编辑好的数据库。
需要说明的是,首次工作时,将目标数据写入EFUSE储存器中,因为EFUSE储存器仅支持单次编辑,所以后续不再有写入动作。。
进一步的,上述首次工作时,将目标数据写入EFUSE储存器中,包括:
首次工作时,通过控制逻辑模块将所述目标数据写入所述EFUSE储存器中。
在本发明实施例中,上述控制逻辑是一种在信息系统中部署的各种访问控制手段的技术之一,主要在网络系统、应用、权限和数据等层面进行实现的。
进一步的,上述将EFUSE储存器中的目标数据搬运到影子寄存器中,包括:
通过控制逻辑模块将所述EFUSE储存器中的目标数据搬运到影子寄存器中。
在本发明实施例中,通过控制逻辑模块或芯片自动操作的方式,即可将EFUSE储存器中的目标数据存入影子寄存器中,后续使用时,上电后直接执行搬运动作。
102、通过总线访问或者直连访问影子寄存器,将目标数据从影子寄存器中分发到对应目标模块中,以使目标模块利用分发到的目标数据执行对应的模块功能。
在本发明实施例中,上述总线(bus)是一种计算机各种功能部件之间传送信息的公共通信干线,是一种共享型的数据传送设备,虽然总线上可联接多个设备,但任一时刻通常只能有一对设备参与数据传输。
在本发明实施例中,上述目标模块是一种其他模块。
在本发明实施例中,上述其他模块是一种建立在其基础之上的SAS分析核心,包括了许多模块。
进一步的,上述影子寄存器为至少一个,不同的影子寄存器连接到不同的模块,所述通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,包括:若目标模块通过直连访问所述影子寄存器,则将被访问的影子寄存器全部连接;若目标模块通过总线访问所述影子寄存器,则通过对应的从线访问对应的影子寄存器。
在本发明实施例中,若目标模块通过直连访问上述影子寄存器,则将被访问的影子寄存器全部连接,部分寄存器可以直接连接到目标模块,需要访问的寄存器全部连接即可。
在本发明实施例中,上述目标模块是一种其他模块。
进一步的,上述通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,包括:
在每次执行复位或上电时,均通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中。
在本发明实施例中,将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。可以实现了加速EFUSE储存内容的读取和内容分发。
请参见图2,图2本发明实施例提供的一种使用影子寄存器的EFUSE储存内容分发方法:
S200、将数据写入EFUSE;
在本发明实施例中,上述EFUSE仅支持单次编辑,后续不再有写入动作。
S201、将数据从EFUSE读出,写入Shadow Register;
在本发明实施例中,Shadow Register和EFUSE位数一一对应,数据可以完全复制入Shadow Register。
S202、其他模块通过总线或寄存器直连访问;
S203、芯片复位/重新上电。
在本发明实施例中,首次工作时,将数据写入EFUSE;因为EFUSE仅支持单次编程,所以后续不再有写入动作;完成第一步或芯片复位/重新上电后,将数据从EFUSE读出,写入Shadow Register;其他模块通过总线或寄存器直连访问。本发明可以同一块EFUSE的内容可以分发给不同权限的访问者。
在本发明实施例中,将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。可以实现了加速EFUSE储存内容的读取和内容分发。
请参见图3,图3是本发明实施例提供的一种使用影子寄存器的EFUSE储存内容分发装置:
300、EFUSE;
301、控制逻辑;
302、Shadow Register;
303、模块1;
在本发明实施例中,上述模块1是一种其他模块中至少之一。
304、slave 1;
在本发明实施例中,上述slave是一种模块2中的从线。
305、slave 2;
306、Bus;
307、模块2master。
在本发明实施例中,上述master是一种模块2中的主线。
在本发明实施例中,首次烧录时,烧录完成后通过软件控制(不能直接读取到输出端)或芯片自动操作的方式,即可将EFUSE储存器中的数据存入影子寄存器中。后续使用时,上电后直接执行搬运动作。数据搬运到影子寄存器后,不同的寄存器可以连接到不同的模块,从而达到不同访问者能访问的数据区别的目的。控制逻辑负责将数据写入EFUSE和从EFUSE中读取数据并存入Shadow Register。Shadow Register和EFUSE位数一一对应,数据可以完全复制入Shadow Register;其他模块读取Shadow Register内的数据有两种方式:1、部分寄存器可以直接连接到其他模块,需要访问的寄存器全部连接即可;2、其他模块也可以通过总线访问,每一个slave对应读取可以访问的寄存器。
在本发明实施例中,将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。可以实现了加速EFUSE储存内容的读取和内容分发。
请参见图4,图4是本发明实施例提供的一种使用影子寄存器的EFUSE储存内容分发装置,所述装置包括:
搬运模块401,用于将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;
访问模块402,用于通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。
进一步的,在搬运模块401之前,所述装置还包括:
写入模块,用于首次工作时,将目标数据写入EFUSE储存器中。
进一步的,写入模块,包括:
写入单元,用于首次工作时,通过控制逻辑模块将所述目标数据写入所述EFUSE储存器中。
进一步的,搬运模块401,包括:
搬运单元,用于通过控制逻辑模块将所述EFUSE储存器中的目标数据搬运到影子寄存器中。
进一步的,所述影子寄存器为至少一个,不同的影子寄存器连接到不同的模块,访问模块402,包括:
第一访问单元,用于若目标模块通过直连访问所述影子寄存器,则将被访问的影子寄存器全部连接;
第二访问单元,用于若目标模块通过总线访问所述影子寄存器,则通过对应的从线访问对应的影子寄存器。
进一步的,所述EFUSE存储器的写入次数为一次。
进一步的,访问模块402还用于在每次执行复位或上电时,均通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中。
在本发明实施例中,将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。可以实现了加速EFUSE储存内容的读取和内容分发。
本发明实施例还提供一种计算机存储介质,其中,该计算机存储介质存储用于电子数据交换的计算机程序,该计算机程序使得计算机执行如上述方法实施例中记载的任何一使用影子寄存器的EFUSE储存内容分发方法的部分或全部步骤。
本发明实施例还提供一种电子设备,所述电子设备包括存储了计算机程序的非瞬时性计算机可读存储介质,所述计算机程序可操作来使计算机执行如上述方法实施例中记载的任何一种使用影子寄存器的EFUSE储存内容分发方法的部分或全部步骤。
需要说明的是,对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于可选实施例,所涉及的动作和模块并不一定是本发明所必须的。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置,可通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件程序模块的形式实现。
所述集成的单元如果以软件程序模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储器中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储器中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储器包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储器中,存储器可以包括:闪存盘、只读存储器(英文:Read-Only Memory,简称:ROM)、随机存取器(英文:Random Access Memory,简称:RAM)、磁盘或光盘等。
以上对本发明实施例进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种使用影子寄存器的EFUSE储存内容分发方法,其特征在于,所述方法包括:
将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;
通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。
2.根据权利要求1所述的使用影子寄存器的EFUSE储存内容分发方法,其特征在于,在所述将EFUSE储存器中的目标数据搬运到影子寄存器中之前,所述方法还包括:
首次工作时,将目标数据写入EFUSE储存器中。
3.根据权利要求2所述的使用影子寄存器的EFUSE储存内容分发方法,其特征在于,所述首次工作时,将目标数据写入EFUSE储存器中,包括:
首次工作时,通过控制逻辑模块将所述目标数据写入所述EFUSE储存器中。
4.根据权利要求1所述的使用影子寄存器的EFUSE储存内容分发方法,其特征在于,所述将EFUSE储存器中的目标数据搬运到影子寄存器中,包括:
通过控制逻辑模块将所述EFUSE储存器中的目标数据搬运到影子寄存器中。
5.根据权利要求1-4中任一所述的使用影子寄存器的EFUSE储存内容分发方法,其特征在于,所述影子寄存器为至少一个,不同的影子寄存器连接到不同的模块,所述通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,包括:
若目标模块通过直连访问所述影子寄存器,则将被访问的影子寄存器全部连接;
若目标模块通过总线访问所述影子寄存器,则通过对应的从线访问对应的影子寄存器。
6.根据权利要求1-4中任一所述的使用影子寄存器的EFUSE储存内容分发方法方法,其特征在于,所述EFUSE存储器的写入次数为一次。
7.根据权利要求6所述的使用影子寄存器的EFUSE储存内容分发方法方法,其特征在于,所述通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,包括:
在每次执行复位或上电时,均通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中。
8.一种使用影子寄存器的EFUSE储存内容分发装置,其特征在于,所述装置包括:
搬运模块,用于将EFUSE储存器中的目标数据搬运到影子寄存器中,所述EFUSE储存器与所述影子寄存器的位数一一对应;
分发模块,用于通过总线访问或者直连访问所述影子寄存器,将所述目标数据从所述影子寄存器中分发到对应目标模块中,以使所述目标模块利用分发到的所述目标数据执行对应的模块功能。
9.一种电子设备,其特征在于,包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如权利要求1至7中任一项所述的使用影子寄存器的EFUSE储存内容分发方法中的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7中任一项所述的使用影子寄存器的EFUSE储存内容分发方法中的步骤。
CN202111527293.5A 2021-12-14 2021-12-14 使用影子寄存器的efuse储存内容分发方法及设备 Pending CN114217744A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111527293.5A CN114217744A (zh) 2021-12-14 2021-12-14 使用影子寄存器的efuse储存内容分发方法及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111527293.5A CN114217744A (zh) 2021-12-14 2021-12-14 使用影子寄存器的efuse储存内容分发方法及设备

Publications (1)

Publication Number Publication Date
CN114217744A true CN114217744A (zh) 2022-03-22

Family

ID=80701802

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111527293.5A Pending CN114217744A (zh) 2021-12-14 2021-12-14 使用影子寄存器的efuse储存内容分发方法及设备

Country Status (1)

Country Link
CN (1) CN114217744A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114840145A (zh) * 2022-05-17 2022-08-02 深圳鲲云信息科技有限公司 一种数据加载方法、装置、计算机设备及存储介质

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09293025A (ja) * 1996-04-25 1997-11-11 Nec Home Electron Ltd メモリアクセス制御方法及び装置
CN1202653A (zh) * 1997-06-13 1998-12-23 精英电脑股份有限公司 存储器读取加速方法
JP2000099396A (ja) * 1998-09-24 2000-04-07 Kyocera Corp 情報処理装置
JP2000163313A (ja) * 1998-11-30 2000-06-16 Ricoh Co Ltd プログラム読出し制御装置およびシステム
JP2002140228A (ja) * 2000-10-31 2002-05-17 Canon Inc データ処理装置およびデータ処理装置のメモリアクセス制御方法
DE10060124A1 (de) * 2000-12-04 2002-06-13 Siemens Ag Verfahren zum Betrieb eines Datenverarbeitungssystems
US20030204682A1 (en) * 2002-04-26 2003-10-30 Tomoyuki Ueno Multiprocessor apparatus
CN104965676A (zh) * 2015-06-17 2015-10-07 深圳市中兴微电子技术有限公司 一种随机存取存储器的访问方法、装置及控制芯片
CN108431896A (zh) * 2016-03-15 2018-08-21 桑迪士克科技有限责任公司 用于非易失性储存阵列操作的数据寄存器复制
CN110908721A (zh) * 2019-11-18 2020-03-24 江苏芯盛智能科技有限公司 Rom数据加载模块、装置及方法
CN113741802A (zh) * 2020-05-28 2021-12-03 西部数据技术公司 用于集成存储器组件的片上复制

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09293025A (ja) * 1996-04-25 1997-11-11 Nec Home Electron Ltd メモリアクセス制御方法及び装置
CN1202653A (zh) * 1997-06-13 1998-12-23 精英电脑股份有限公司 存储器读取加速方法
JP2000099396A (ja) * 1998-09-24 2000-04-07 Kyocera Corp 情報処理装置
JP2000163313A (ja) * 1998-11-30 2000-06-16 Ricoh Co Ltd プログラム読出し制御装置およびシステム
JP2002140228A (ja) * 2000-10-31 2002-05-17 Canon Inc データ処理装置およびデータ処理装置のメモリアクセス制御方法
DE10060124A1 (de) * 2000-12-04 2002-06-13 Siemens Ag Verfahren zum Betrieb eines Datenverarbeitungssystems
US20030204682A1 (en) * 2002-04-26 2003-10-30 Tomoyuki Ueno Multiprocessor apparatus
CN104965676A (zh) * 2015-06-17 2015-10-07 深圳市中兴微电子技术有限公司 一种随机存取存储器的访问方法、装置及控制芯片
CN108431896A (zh) * 2016-03-15 2018-08-21 桑迪士克科技有限责任公司 用于非易失性储存阵列操作的数据寄存器复制
CN110908721A (zh) * 2019-11-18 2020-03-24 江苏芯盛智能科技有限公司 Rom数据加载模块、装置及方法
CN113741802A (zh) * 2020-05-28 2021-12-03 西部数据技术公司 用于集成存储器组件的片上复制

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114840145A (zh) * 2022-05-17 2022-08-02 深圳鲲云信息科技有限公司 一种数据加载方法、装置、计算机设备及存储介质

Similar Documents

Publication Publication Date Title
KR102453780B1 (ko) 액세스 보호 기법을 안전화하기 위한 장치 및 방법
CN101706709B (zh) 卡和主机设备
US8954705B2 (en) Memory space management method and memory controller and memory storage device and memory storage using the same
EP2630642B1 (en) Memories and methods for performing atomic memory operations in accordance with configuration information
US20190132198A1 (en) Memory resource allocation in an end-point device
US8417902B2 (en) One-time-programmable memory emulation
TWI841113B (zh) 記憶體定址方法及相關聯的控制器
US20150046639A1 (en) System and method of page buffer operation for memory devices
JPS63145531A (ja) マイクロプロセッサ
JP2005056305A (ja) メモリ領域に分割領域を持つ情報記憶装置
JP2006039966A (ja) メモリカードおよびメモリカードに搭載されるカード用コントローラ並びにメモリカードの処理装置
DE102010006139A1 (de) System und Verfahren zur Finalisierung eines Halbleiterspeichers
US9292429B1 (en) Off-chip non-volatile memory access
US20150317245A1 (en) Bidirectional counter in a flash memory
CN114217744A (zh) 使用影子寄存器的efuse储存内容分发方法及设备
CN113557500A (zh) 多模式受保护存储器
US6925558B2 (en) System and method for selecting and loading configuration data into a register through the use of a first and second reset signal
US20160232950A1 (en) Memory device and operating method of same
US6556476B1 (en) Non-volatile memory data protection
KR20210060867A (ko) 데이터 저장 장치 및 그것의 동작 방법
WO2016106933A1 (zh) 一种基于若干分区的mcu芯片信息保护方法和装置
JPH0765139A (ja) Icメモリカード
US20230059620A1 (en) eFUSE ONE-TIME PROGRAMMABLE MEMORY WITH INTER INTEGRATED CIRCUIT (I2C) COMMUNICATION AND OPERATION METHOD THEREOF
US20060184751A1 (en) Implementation of integrated status of a protection register word in a protection register array
US10176882B1 (en) Secure storage apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination