CN114203867A - 电场调控型发光三极管器件及其制备方法 - Google Patents

电场调控型发光三极管器件及其制备方法 Download PDF

Info

Publication number
CN114203867A
CN114203867A CN202111217006.0A CN202111217006A CN114203867A CN 114203867 A CN114203867 A CN 114203867A CN 202111217006 A CN202111217006 A CN 202111217006A CN 114203867 A CN114203867 A CN 114203867A
Authority
CN
China
Prior art keywords
layer
gallium nitride
type gallium
electric field
electrode metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111217006.0A
Other languages
English (en)
Other versions
CN114203867B (zh
Inventor
周雄图
郝绍坤
郭太良
张永爱
吴朝兴
严群
孙捷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mindu Innovation Laboratory
Original Assignee
Mindu Innovation Laboratory
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mindu Innovation Laboratory filed Critical Mindu Innovation Laboratory
Priority to CN202111217006.0A priority Critical patent/CN114203867B/zh
Publication of CN114203867A publication Critical patent/CN114203867A/zh
Application granted granted Critical
Publication of CN114203867B publication Critical patent/CN114203867B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • H01L33/06Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Devices (AREA)

Abstract

本发明提出一种电场调控型发光三极管器件及其制备方法,其P型氮化镓层和三层N型氮化镓层、量子阱层、沟道层构成的功能层除位于最下层的第三N型氮化镓层外的部分,生长在第三N型氮化镓层上的部分区域,构成中心功能层;漏极金属接触层设置在所述中心功能层的顶部,源极金属接触层直接设置在所述第三N型氮化镓层上,栅极金属层通过介质层环绕设置于所述中心功能层的周部。实现了氮化镓基蓝光LED和氮化镓基垂直型MOSFET的单片集成,能够通过调控栅极电压和漏极电压对LED发光进行调控,将电流调控的LED转为更便于调控的电压。同时,对制备工艺进行改进,避免刻蚀工艺对器件表面造成的损伤。

Description

电场调控型发光三极管器件及其制备方法
技术领域
本发明属于半导体技术领域,尤其涉及一种电场调控型发光三极管器件及其制备方法。
背景技术
氮化镓由于其优异的材料特性而被广泛应用于各种功率器件中,体积小、重量轻、长寿命的氮化镓基蓝光LED除了用于一般照明外,也在显示领域引起了研究人员的重视。高性能的氮化镓基蓝光LED能够广泛应用于全彩显示器、全彩指示器和液晶显示器的背光单元。目前Micro-LED与TFT驱动的集成需要依赖复杂的工艺技术和高精度的仪器设备来实现,并且传统驱动电路结构复杂,为了使其具有较强的驱动能力,不得不增加器件的功率消耗。由于氮化镓基的电子驱动器件与氮化镓基蓝光LED具有相同的材料和工艺制备体系,如MOSFET、HEMT与氮化镓基蓝光LED的单片集成器件。通过MOSFET的开关特性以及输入输出特性能够将电流调控型LED器件转化为更方便的电压调控器件,进而对LED的导通和光输出特性进行调控。
在制备氮化镓基功率器件的工艺流程中,为了满足特定的掩模图形设计需求,刻蚀技术作为半导体器件的基本制造工艺有着至关重要的作用。刻蚀主要分为湿法刻蚀和干法刻蚀,由于氮化镓的高结合能和宽带隙使得其在常温下不受化学酸和碱等溶液的腐蚀,用化学腐蚀法对氮化镓进行刻蚀不论是腐蚀的速率还是各向异性都不太理想。因此在氮化镓基器件制备中往往采用干法刻蚀技术,其中感应耦合等离子体(ICP)刻蚀技术由于刻蚀速率快、选择比高、各向异性好等特点而被大量采用。
然而,ICP干法刻蚀存在着十分复杂的物理和化学过程,工艺中的ICP功率、RF功率、气体、压强等各项工艺参数都会对刻蚀结果产生决定性的影响。由于刻蚀过程中离子会对刻蚀表面进行轰击,因此刻蚀过程必然会使得材料晶格损伤,还会引入缺陷等不利因素。这些损伤会使得器件的光学特性和电学特性下降,例如LED器件的光输出功率和发光效率下降。为减少损伤引入以增强器件性能,还要保持一定的刻蚀速率,这对刻蚀工艺中各项参数的调节提出了严格的要求。
发明内容
针对现有技术的不足,本发明提出一种电场调控型发光三极管器件及其制备方法,其首先提出了一种新的电场调控型发光三极管器件结构,实现了氮化镓基蓝光LED和氮化镓基垂直型MOSFET的单片集成,能够通过调控栅极电压和漏极电压对LED发光进行调控,将电流调控的LED转为更便于调控的电压。与常用的LED和HEMT或MOSFET的横向单片集成相比,垂直结构更有利于载流子输运,避免了横向集成结构中因电场分布不均匀造成的电流拥挤现象。
此外,针对当前发光三极管器件制备过程中ICP干法刻蚀工艺对器件表面的损伤引起LED光输出功率和发光效率下降的问题,提出了改进型的制备工艺。以介质层和掩膜层的应用为基础,实现采用金属有机化学气相沉积法直接外延生长发光三极管的功能层,避免了传统的器件制备工艺流程中ICP干法刻蚀工艺对器件表面造成的损伤及其引起的器件光电性能下降,并且简化了器件的工艺流程。
本发明具体采用以下技术方案:
一种电场调控型发光三极管器件,其特征在于:P型氮化镓层和三层N型氮化镓层、量子阱层、沟道层构成的功能层除位于最下层的第三N型氮化镓层外的部分,生长在第三N型氮化镓层上的部分区域,构成中心功能层;漏极金属接触层设置在所述中心功能层的顶部,源极金属接触层直接设置在所述第三N型氮化镓层上,栅极金属层通过介质层环绕设置于所述中心功能层的周部。
进一步地,所述第三N型氮化镓层通过缓冲层设置在衬底上。
进一步地,所述中心功能层包括自下而上依次生长的:第二N型氮化镓层、沟道层、第一N型氮化镓层、量子阱层和P型氮化镓层;所述漏极金属接触层设置在P型氮化镓层上。
进一步地,其制备方法的要旨在于:以设置在所述第三N型氮化镓层上的掩膜层,通过对掩膜层的刻蚀形成中心功能层的生长通道,采用金属有机化学气相沉积法直接外延生长中心功能层。
进一步地,所述中心功能层形成后去除掩膜层,并在中心功能层周部及第三N型氮化镓层上形成介质层,用于栅极金属层的设置。
进一步地,所述介质层和掩膜层的材质均为二氧化硅。
进一步地,所述介质层的厚度在10nm至100nm之间。调控(减少)介质层的厚度可以提高晶体管的工作速度和功率特性。
进一步地,所述掩膜层形成时的厚度大于等于中心功能层的厚度。
进一步地,所述第三N型氮化镓层在缓冲层上通过金属有机化合物化学气相沉积形成;所述掩膜层通过气相沉积法制作形成;刻蚀所述掩膜层的方法为ICP干法刻蚀;去除所述掩膜层的方法为湿法刻蚀,所用的腐蚀剂为氢氟酸;所述源极金属接触层生长于第三N型氮化镓层上介质层被刻蚀的部位,介质层通过ICP干法刻蚀或氢氟酸湿法刻蚀;所述漏极金属接触层、源极金属接触层和栅极金属层采用电子束蒸发或溅射技术沉积形成。
进一步地,所述沟道层为未有意掺杂的氮化镓层或P型氮化镓层,掺杂浓度在1e14/cm3至1e16/cm3之间;所述漏极金属接触层、源极金属接触层和栅极金属层的材料包括钼、钨、钛、镍、金、银、镉和铂当中的一种或多种。
与现有技术相比,本发明及其优选方案具有以下有益效果:
(1)实现了氮化镓基蓝光LED和氮化镓基垂直型MOSFET的单片集成,能够通过调控栅极电压和漏极电压对LED发光进行调控,将电流调控的LED转为更便于调控的电压。
(2)与常见的LED和HEMT或MOSFET的横向单片集成相比,垂直结构更有利于载流子输运,避免了横向集成结构中因电场分布不均匀造成的电流拥挤现象。
(3)以二氧化硅作为掩膜层或介质层,采用金属有机化学气相沉积法直接外延生长发光三极管的功能层,避免了传统的器件制备工艺流程中ICP干法刻蚀工艺对器件表面造成的损伤及其引起的器件光电性能下降,并且简化了器件的工艺流程。
附图说明
下面结合附图和具体实施方式对本发明进一步详细的说明:
图1是本发明实施例提供的电场调控型发光三极管器件的结构示意图:
图2-图8是本发明实施例电场调控型发光三极管器件的制备流程分步示意图。
具体实施方式
为让本专利的特征和优点能更明显易懂,下文特举实施例,作详细说明如下:
如图1所示,是本发明实施例提供的电场调控型发光三极管器件,其主要结构包括:P型氮化镓层1、量子阱层2、第一N型氮化镓层3、沟道层4、第二N型氮化镓层5、第三N型氮化镓层6、缓冲层7、衬底8、源极金属接触层9、环形栅极金属层10、漏极金属接触层11、介质层12。
其中,漏极金属接触层11设于P型氮化镓层1之上。
介质层12环绕于器件中心的功能层周围。
环形栅极金属层10环绕于介质层12之上。
源极金属接触层9设于第三N型氮化镓层6之上。
如图2-图8所示,为本发明实施例的电场调控型发光三极管器件的制备流程示意图。
步骤一,如图2所示,在蓝宝石衬底101表面沉积一层未有意掺杂的氮化镓缓冲层102,在氮化镓缓冲层上用金属有机化合物化学气相沉积法制作第三N型氮化镓层103,用物理或化学气相沉积法制作二氧化硅掩膜层104。
步骤二,如图3所示,用ICP干法刻蚀去除部分二氧化硅掩膜层104。
步骤三,如图4所示,以二氧化硅掩膜层104为掩模,在第三N型氮化镓层103上依次外延第二N型氮化镓层105、沟道层106、第一N型氮化镓层107、量子阱层108和P型氮化镓层109。
步骤四,如图5所示,用氢氟酸刻蚀去除上述二氧化硅掩膜层104。
步骤五,如图6所示,在器件表面沉积一层二氧化硅介质层110,作为栅极氧化层和器件的绝缘保护层,厚度应在10nm至100nm之间。
步骤六,如图7所示,刻蚀部分二氧化硅介质层110以引出电极层,刻蚀方法可以为ICP干法刻蚀或氢氟酸湿法刻蚀。
步骤七,如图8所示,采用电子束蒸发或溅射技术,第三N型氮化镓层103上沉积源极金属接触层112;在二氧化硅介质层110上沉积环形栅极金属层113;在P型氮化镓层109上沉积漏极金属接触层111。
至此,电场调控型发光三极管器件制备完成。
本专利不局限于上述最佳实施方式,任何人在本专利的启示下都可以得出其它各种形式的电场调控型发光三极管器件及其制备方法,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本专利的涵盖范围。

Claims (10)

1.一种电场调控型发光三极管器件,其特征在于:P型氮化镓层和三层N型氮化镓层、量子阱层、沟道层构成的功能层除位于最下层的第三N型氮化镓层外的部分,生长在第三N型氮化镓层上的部分区域,构成中心功能层;漏极金属接触层设置在所述中心功能层的顶部,源极金属接触层直接设置在所述第三N型氮化镓层上,栅极金属层通过介质层环绕设置于所述中心功能层的周部。
2.根据权利要求1所述的电场调控型发光三极管器件,其特征在于:所述第三N型氮化镓层通过缓冲层设置在衬底上。
3.根据权利要求1所述的电场调控型发光三极管器件,其特征在于:所述中心功能层包括自下而上依次生长的:第二N型氮化镓层、沟道层、第一N型氮化镓层、量子阱层和P型氮化镓层;所述漏极金属接触层设置在P型氮化镓层上。
4.根据权利要求1所述的电场调控型发光三极管器件的制备方法,其特征在于:以设置在所述第三N型氮化镓层上的掩膜层,通过对掩膜层的刻蚀形成中心功能层的生长通道,采用金属有机化学气相沉积法直接外延生长中心功能层。
5.根据权利要求1所述的电场调控型发光三极管器件的制备方法,其特征在于:所述中心功能层形成后去除掩膜层,并在中心功能层周部及第三N型氮化镓层上形成介质层,用于栅极金属层的设置。
6.根据权利要求5所述的电场调控型发光三极管器件的制备方法,其特征在于:所述介质层和掩膜层的材质均为二氧化硅。
7.根据权利要求1-6其中任一所述的电场调控型发光三极管器件的制备方法,其特征在于:所述介质层的厚度在10nm至100nm之间。
8.根据权利要求4所述的电场调控型发光三极管器件的制备方法,其特征在于:所述掩膜层形成时的厚度大于等于中心功能层的厚度。
9.根据权利要求5所述的电场调控型发光三极管器件的制备方法,其特征在于:所述第三N型氮化镓层在缓冲层上通过金属有机化合物化学气相沉积形成;所述掩膜层通过气相沉积法制作形成;刻蚀所述掩膜层的方法为ICP干法刻蚀;去除所述掩膜层的方法为湿法刻蚀,所用的腐蚀剂为氢氟酸;所述源极金属接触层生长于第三N型氮化镓层上介质层被刻蚀的部位,介质层通过ICP干法刻蚀或氢氟酸湿法刻蚀;所述漏极金属接触层、源极金属接触层和栅极金属层采用电子束蒸发或溅射技术沉积形成。
10.根据权利要求4所述的电场调控型发光三极管器件的制备方法,其特征在于:所述沟道层为未有意掺杂的氮化镓层或P型氮化镓层,掺杂浓度在1e14/cm3至1e16/cm3之间;所述漏极金属接触层、源极金属接触层和栅极金属层的材料包括钼、钨、钛、镍、金、银、镉和铂当中的一种或多种。
CN202111217006.0A 2021-10-19 2021-10-19 电场调控型发光三极管器件及其制备方法 Active CN114203867B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111217006.0A CN114203867B (zh) 2021-10-19 2021-10-19 电场调控型发光三极管器件及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111217006.0A CN114203867B (zh) 2021-10-19 2021-10-19 电场调控型发光三极管器件及其制备方法

Publications (2)

Publication Number Publication Date
CN114203867A true CN114203867A (zh) 2022-03-18
CN114203867B CN114203867B (zh) 2023-12-05

Family

ID=80646227

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111217006.0A Active CN114203867B (zh) 2021-10-19 2021-10-19 电场调控型发光三极管器件及其制备方法

Country Status (1)

Country Link
CN (1) CN114203867B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58186978A (ja) * 1982-04-23 1983-11-01 Omron Tateisi Electronics Co 半導体発光素子
KR100219835B1 (ko) * 1996-12-21 1999-09-01 박호군 고효율 광전소자용 반구형 구조의 제조방법
CN1574253A (zh) * 2003-06-17 2005-02-02 国际商业机器公司 低泄漏异质结垂直晶体管及其高性能器件
US20170117398A1 (en) * 2015-10-27 2017-04-27 Zing Semiconductor Corporation METHOD FOR FORMATION OF VERTICAL CYLINDRICAL GaN QUANTUM WELL TRANSISTOR
CN107230714A (zh) * 2016-03-25 2017-10-03 北京大学 氮化镓半导体器件的制备方法
US20190115501A1 (en) * 2017-10-16 2019-04-18 Ken Kitamura Electrochemical removal of aluminum nitride substrates for electronic and optoelectronic devices
CN111341876A (zh) * 2018-12-18 2020-06-26 博尔博公司 光输出功率自感知发光器件
CN111834420A (zh) * 2020-06-12 2020-10-27 福州大学 一种半导体混合型全彩化三极发光管显示器件及制造方法
CN111834421A (zh) * 2020-06-12 2020-10-27 福州大学 一种三极管调控型的混合结构全彩化显示器件及其制造方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58186978A (ja) * 1982-04-23 1983-11-01 Omron Tateisi Electronics Co 半導体発光素子
KR100219835B1 (ko) * 1996-12-21 1999-09-01 박호군 고효율 광전소자용 반구형 구조의 제조방법
CN1574253A (zh) * 2003-06-17 2005-02-02 国际商业机器公司 低泄漏异质结垂直晶体管及其高性能器件
US20170117398A1 (en) * 2015-10-27 2017-04-27 Zing Semiconductor Corporation METHOD FOR FORMATION OF VERTICAL CYLINDRICAL GaN QUANTUM WELL TRANSISTOR
CN107230714A (zh) * 2016-03-25 2017-10-03 北京大学 氮化镓半导体器件的制备方法
US20190115501A1 (en) * 2017-10-16 2019-04-18 Ken Kitamura Electrochemical removal of aluminum nitride substrates for electronic and optoelectronic devices
CN111341876A (zh) * 2018-12-18 2020-06-26 博尔博公司 光输出功率自感知发光器件
CN111834420A (zh) * 2020-06-12 2020-10-27 福州大学 一种半导体混合型全彩化三极发光管显示器件及制造方法
CN111834421A (zh) * 2020-06-12 2020-10-27 福州大学 一种三极管调控型的混合结构全彩化显示器件及其制造方法

Also Published As

Publication number Publication date
CN114203867B (zh) 2023-12-05

Similar Documents

Publication Publication Date Title
KR100756841B1 (ko) AlxGa1-xN 버퍼층을 갖는 발광 다이오드 및 이의제조 방법
CN110112215B (zh) 兼具栅介质与刻蚀阻挡功能结构的功率器件及制备方法
CN102024888B (zh) 一种发光二极管及其制作方法
KR100649496B1 (ko) 질화물 반도체 발광소자 및 제조방법
CN101171694A (zh) 氮化物半导体元件及其制法
US20070045607A1 (en) Algainn nitride substrate structure using tin as buffer layer and the manufacturing method thereof
KR20070079528A (ko) 질화물 반도체 발광 다이오드 및 이의 제조 방법
KR20140030180A (ko) 반도체 적층체 및 그 제조 방법과 반도체 소자
CN112701200B (zh) 一种hemt与嵌入式电极结构led的单片集成器件及其方法
CN112768584A (zh) 一种发光二极管芯片及其应用
CN106952987A (zh) 紫外发光二极管外延结构及其制备方法
CN111326611B (zh) 一种iii族氮化物半导体发光器件台面刻蚀方法
CN108630792A (zh) 基于Ga2O3衬底的垂直结构紫外LED及其制备方法
CN102437170B (zh) 一种蓝光激发tft-led阵列显示基板及其制造方法
TWI769622B (zh) Iii族氮化物多波長發光二極體陣列
US20190013433A1 (en) Light Emitting Transistor and Method for Manufacturing the Same
KR101871712B1 (ko) 질화물계 반도체 이종접합 반도체 소자 및 그 제조방법
CN114203867B (zh) 电场调控型发光三极管器件及其制备方法
KR20130068448A (ko) 발광다이오드
CN113690267B (zh) 一种贴片式hemt-led的单片集成方法
CN103137801A (zh) 在钻石基板上形成的磊晶层结构及其制造方法
KR20110135237A (ko) 반도체 발광소자 및 그 제조방법
CN111490453B (zh) 含有分步掺杂下波导层的GaN基激光器及其制备方法
CN210692539U (zh) 一种倒装GaN基HEMT-LED集成器件
CN114141767A (zh) 一种IGZO晶体管和GaN HEMT栅控电路的集成结构及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant