CN114093829A - 一种存储单元、三维存储器及其操作方法 - Google Patents

一种存储单元、三维存储器及其操作方法 Download PDF

Info

Publication number
CN114093829A
CN114093829A CN202111291237.6A CN202111291237A CN114093829A CN 114093829 A CN114093829 A CN 114093829A CN 202111291237 A CN202111291237 A CN 202111291237A CN 114093829 A CN114093829 A CN 114093829A
Authority
CN
China
Prior art keywords
layer
thermocouple
layers
channel
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111291237.6A
Other languages
English (en)
Inventor
张刚
李春龙
霍宗亮
叶甜春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN202111291237.6A priority Critical patent/CN114093829A/zh
Publication of CN114093829A publication Critical patent/CN114093829A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/345Arrangements for heating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)

Abstract

本公开提供了一种存储单元,包括:沟道层阵列,包括:N个沟道层,N个沟道层沿着第一方向垂直设置在衬底上,N个沟道层外侧依次设置隧穿层及存储层,N为正整数;N个导热芯,分别位于N个沟道层内,且贯穿衬底;热偶阵列,包括:沿着第一方向的负方向生长在衬底上的热偶字线层及位于热偶字线层上的N个热偶层,N个热偶层与N个导热芯一一对应连接;其中,在热偶字线层及N个热偶层中的部分热偶层之间施加第一电势差,对与该部分热偶层连接的导热芯进行加热处理,使与该导热芯对应的沟道层及存储层在隧穿层的隔热作用下分别保持第一预置温度及第二预置温度。本公开还提供了一种三维存储器及其操作方法。

Description

一种存储单元、三维存储器及其操作方法
技术领域
本公开涉及三维存储器技术领域,具体涉及一种存储单元、三维存储器及其操作方法。
背景技术
三维NAND存储器技术是目前国家正在重点发展的技术,其可应用多数位存储技术,例如4bit/cell或5bit/cell,高数据密度三维存储器是建设大数据及云存储体系的基础。三维存储器的多数位存储技术要求数据态(State)之间有清晰的读取空间(ESUM)。写入操作时较高的沟道温度有利于实现更好的ESUM。但是,较高的存储层温度不利于数据存储(Data Retention),容易造成数据存储失效。
发明内容
鉴于上述问题,本公开提供了一种存储单元、三维存储器及其操作方法,以解决上述技术问题。
本公开的第一个方面提供了一种存储单元,包括:沟道层阵列,包括:N个沟道层,N个沟道层沿着第一方向垂直设置在衬底上,N个沟道层外侧依次设置隧穿层及存储层,N为正整数;N个导热芯,分别位于N个沟道层内,且贯穿衬底;热偶阵列,包括:沿着第一方向的负方向生长在衬底上的热偶字线层及位于热偶字线层上的N个热偶层,N个热偶层与N个导热芯一一对应连接;其中,在热偶字线层及N个热偶层中的部分热偶层之间施加第一电势差,对与该部分热偶层连接的导热芯进行加热处理,使与该导热芯对应的沟道层及存储层在隧穿层的隔热作用下分别保持第一预置温度及第二预置温度。
进一步地,存储单元配置为:在沟道层阵列中的部分沟道层与其对应的存储层的温度分别保持在第一预置温度及第二预置温度之后,对存储单元的栅极层施加写入电压,将漏极层及衬底均接地,写入电压用于驱使存储单元中的部分存储单元进行写入操作。
进一步地,第一电势差的加热时间与N个导热芯的导热性能呈负相关。
进一步地,N个导热芯均由钨、金、铜及碳化硅中的一种或多种构成。
进一步地,该存储单元还包括:沟道绝缘层,设置在沟道层与导热芯之间。
进一步地,沟道绝缘层用于隔离沟道层和导热芯,其由氧化硅或氧化铝构成。
进一步地,隧穿层由氧化硅或氮化硅构成。
进一步地,该存储单元还包括:在存储层外侧设置阻挡层。
本公开的第二个方面提供了一种三维存储器,包括:本公开第一个方面提供的存储单元。
本公开的第三个方面提供了一种基于本公开第二个方面提供的三维存储器的操作方法,包括:通过控制三维存储器中部分存储单元的衬底、漏极层、栅极层或热偶层的电压偏置,使三维存储器中的部分存储单元分别实现数据写入、读取及擦除操作。
进一步地,三维存储器中的部分存储单元实现数据写入操作,包括:在热偶字线层及N个热偶层中的部分热偶层之间施加第一电势差,对与该部分热偶层连接的导热芯进行加热处理,使与该导热芯对应的沟道层及存储层在隧穿层的隔热作用下分别保持第一预置温度及第二预置温度;将衬底及与沟道层对应的漏极层接地,对栅极层施加写入电压,写入电压用于驱使三维存储器中的部分存储单元进行写入操作。
进一步地,三维存储器中的部分存储单元实现数据读取操作,包括:触发数据读取程序;对三维存储器的漏极层施加偏置电压;将衬底接地;对未被选中的存储单元的栅极层施加导通电压,对被选中的存储单元的栅极层施加读取电压;感测选中的存储单元的漏极层与衬底之间的电压,和/或电流变化以读取数据。
进一步地,三维存储器中的部分存储单元实现数据擦除操作,包括:触发数据擦除程序;将栅极层浮置或接地;对漏极层施加擦除电压,擦除电压足以使三维存储器发生隧穿效应,以使三维存储器中存储的电子被吸引至漏极层。
本公开相比现有技术至少具备以下有益效果:
(1)、本公开提供的存储单元,通过在沟道内部设置导热芯,每个导热芯末端连接热偶,热偶可以以串或串组为单元产生热脉冲以使对导热芯加热,达到在沟道层、存储层及阻挡层之间形成温度梯度的目的。该存储单元可以在保证良好的写入的情况下,同时达到良好的数据存储。
(2)、通过在热偶操作之前读取环境温度,根据环境温度调节热偶产生的脉冲数量,以达到较佳的数据写入环境。
(3)、本公开提供的三维存储器写入操作时间不超过3ms。
附图说明
为了更完整地理解本公开及其优势,现在将参考结合附图的以下描述,其中:
图1示意性示出了根据本公开一实施例的存储单元的剖面的部分结构示意图;
图2示意性示出了根据图1的存储单元的温度梯度示意图;
图3A~图3I示意性示出了根据本公开一实施例的存储单元的制备方法各步骤对应的结构示意图;
图4示意性示出了根据本公开一实施例的三维存储器的操作方法的数据读取的操作方法流程图;
图5示意性示出了根据本公开一实施例的三维存储器的操作方法的数据擦除的操作方法流程图;
图6示意性示出了根据本公开一实施例的三维存储器的操作方法的数据写入的操作方法流程图。
具体实施方式
以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。在下面的详细描述中,为便于解释,阐述了许多具体的细节以提供对本公开实施例的全面理解。然而,明显地,一个或多个实施例在没有这些具体细节的情况下也可以被实施。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。
应该理解的是,当元件(诸如层、膜、区域、或衬底)描述为在另一元件“上”时,该元件可直接在该另一元件上,或者也可存在中间元件。而且,在说明书以及权利要求书中,当描述有元件“连接”至另一元件时,该元件可“直接连接”至该另一元件,或者通过第三元件“连接”至该另一元件。
在详述本公开实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且示意图只是示例,其在此不应限制本公开保护的范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
本公开的实施例提供了一种存储单元,包括:沟道层阵列,包括:N个沟道层,N个沟道层沿着第一方向垂直设置在衬底上,N个沟道层外侧依次设置隧穿层及存储层,N为正整数;N个导热芯,分别位于N个沟道层内,且贯穿衬底;热偶阵列,包括:沿着第一方向的负方向生长在衬底上的热偶字线层及位于热偶字线层上的N个热偶层,N个热偶层与N个导热芯一一对应连接;其中,在热偶字线层及N个热偶层中的部分热偶层之间施加第一电势差,对与该部分热偶层连接的导热芯进行加热处理,以使与该导热芯对应的沟道层及存储层在隧穿层的隔热作用下分别保持第一预置温度及第二预置温度。
本公开的实施例提供的存储单元,通过在沟道内部设置导热芯,每个导热芯末端连接热偶,热偶可以以串或串组为单元产生热脉冲以使对导热芯加热,达到在沟道层、存储层及阻挡层之间形成温度梯度的目的。在保证良好的写入的情况下,同时达到良好的数据存储。
下面将结合本公开一具体的实施例中的三维存储器的结构,对本公开的技术方案进行详细说明。应当理解,图1中示出的三维存储器的结构中各部分的材料层、形状和结构仅是示例性的,以帮助本领域的技术人员理解本公开的技术方案,并非用以限制本公开的保护范围。
在本公开的第一个示例性实施例中,提供了一种存储单元。
图1示意性示出了根据本公开一实施例的存储单元的剖面的部分结构示意图。
如图1所示,本公开实施例的存储单元结构,包括:
衬底10。
堆叠层20,沿着第一方向(z轴正方向)层叠于衬底10之上。
沟道层阵列,包括:N个沟道层30,N个沟道层30沿着第一方向垂直设置在衬底10上,N个沟道层30外侧依次设置隧穿层40及存储层50,其中,N为正整数。
N个导热芯80,分别位于N个沟道层30内,且贯穿衬底10。
热偶阵列,包括:沿着第一方向的负方向(z轴负方向)生长在衬底10上的热偶字线层901及位于热偶字线层上的N个热偶层902,N个热偶层902与N个导热芯80一一对应连接。
其中,在热偶字线层901及N个热偶层中的部分热偶层902之间施加第一电势差,对与该部分热偶层连接的导热芯80进行加热处理,使与该导热芯80对应的沟道层30及存储层50在隧穿层40的隔热作用下分别保持第一预置温度及第二预置温度。
本公开的实施例中,衬底10可以为导电类型衬底10,包括:第一导电类型衬底101及第二导电类型衬底102,第一导电类型衬底101,第二导电类型衬底102的材料例如为多晶硅,只是二者的导电类型相反。
具体地,第一导电类型为p型,第二导电类型为n型,对应第一导电类型衬底101为p型衬底,第二导电类型衬底102为n型导通层,p型衬底用于提供擦除操作需要的空穴,由第一导电类型衬底101提供空穴泵入沟道层30中实现擦除操作;n型导通层提供读取操作需要的电子,由第二导电类型导通层102(n型导通层)提供电子泵入沟道层30中实现读取操作。
根据本公开的实施例,堆叠层20包括:多个堆层对,每个堆层对包括第一叠层材料201和第二叠层材料202,其中,第二叠层材料202和第一叠层材料201依次叠层在衬底10上。在一实例中,第二叠层材料202为绝缘体层,如OX等,第一叠层材料201为金属介电层,其为字线层,其中,堆叠层20中与衬底10最靠近的一层字线层为下选择层,与衬底10距离最远的一层字线层为上选择层。具体地,通过刻蚀法该堆叠层20上形成沟道孔阵列。
本公开的实施例中,在堆叠层20刻蚀形成沟道孔阵列中依次生长形成阻挡层60、存储层50、隧穿层40及沟道层30,并去除部分阻挡层60、存储层50、隧穿层40使得沟道层30部分暴露,如图1所示。其中,沟道层30与导热芯80之间设置沟道绝缘层70。
具体地,隧穿层40为隔热层,用于防止存储层50的温度随着导热芯80的温度升高而骤升,其材料可以为氧化硅或氮化硅等。沟道绝缘层70为薄电学绝缘层,用于隔离沟道层30和导热芯80,其构成材料可以为氧化硅或氧化铝等。
本公开的实施例中,热偶字线901为小尺寸的金属线,热偶字线901的线宽小于沟道孔的宽度,热偶字线901的线宽约为100nm。如图1所示,热偶字线901在y轴方向与字线层201同方向,在x轴方向每个热偶字线901只覆盖一个串。字线层201为大尺寸的金属线,在x轴方向覆盖多个串,例如9串、16串、19串、24串等,字线层201的线宽可以为1600nm或3200nm等。需说明的是,本实施例中,如图1所示,沟道孔的宽度为每个沟道孔内两侧阻挡层60的距离。
如图1所示,每个沟道层30内设置导热芯80,每个导热芯80贯穿衬底10及热偶字线层901至与热偶层902连接;其中,热偶层902与存储单元的热偶位线903一一对应连接,或与位线组中的位线904(8-bit-line or 16-bit-line)一一对应。本公开的实施例中,导热芯80为温度的良导体,其材料可以为金属或半导体,如钨、金、铜、碳化硅等。
具体地,为使沟道层30及存储层50温度升温至预置温度,通过热偶层902对与之相连的导热芯80进行加热时间与导热芯80的导热性能呈负相关,即导热芯80的导热性能越强,该加热时间越短,例如,若导热芯80的材料为导热性能较好的铜、金,其加热时间为1ms~5ms,若为导热性能较差的材料构成,其加热时间6~10ms。需说明的是,为保证高速的存储器写入速率,优选加热时间为毫秒级,以使快速对导热芯80加热后进行写入操作。
根据本公开的实施例,在对存储单元进行写入操作前,通过对热偶字线层901及N个热偶层中的部分热偶层902之间施加第一电势差,对与该部分热偶层902连接的导热芯80进行加热处理,使与该导热芯对应的沟道层30及存储层50在隧穿层40的隔热作用下分别保持第一预置温度及第二预置温度。
其中,N个热偶层中的部分热偶层902的选择可以通过逻辑控制电路进行选择控制,可以在选择的串或串组连接的热偶层进行偏置电压操作,使热偶的温度升高至小于450℃。导热芯80将热偶温度传导至所选择的串或串组,提升沟道层及存储层的温度至预设温度。其中,根据环境温度的差异,偏置电压的热脉冲数量为变量,当环境温度较高时,其相对于环境温度较低时施加的热脉冲数量少,而当沟道层及存储层的温度提升至预置温度之后,热脉冲停止。
具体地,该第一电势差可以为8V~10V,加热时间为1~10ms,在该电压偏置及加热时间下可使得被加热的导热芯80温度速度提升至接近热偶层温度(小于450℃),进而使得沟道层30的温度保持在第一预置温度t1为65℃~90℃,存储层50的温度保持在第二预置温度t2为30℃~40℃,阻挡层60的温度保持在自然环境温度t3,如-25℃~30℃,如图2所示。通过在沟道层30、存储层50及阻挡层60之间形成一温度梯度,使得存储单元可以在保证良好的写入的情况下,同时达到良好的数据存储,有效避免了在较高温度进行写入操作时对存储层温度不利于数据存储的问题。
本公开提供的一种存储单元,通过热偶阵列对选中的导热芯进行加热,在沟道层、存储层及阻挡层之间形成一温度梯度,使得存储单元在进行写入操作时处于恒定温度进行,而不受环境温度变化的干扰。另外,在保证该存储单元良好的写入温度的情况下,同时达到良好的数据存储温度。
需说明的是,图1仅为本公开提供的存储单元的局部剖视图,其并不代表本公开提供的存储单元的层数及沟道层阵列的数量的限定,本公开提供的存储单元的层数、沟道层阵列可以根据实际应用情况进行设定,本公开的实施例对此不做限定。
在本公开的第二个示例性实施例中,提供了一种存储单元的制备方法。
图3A~图3I示意性示出了根据本公开一实施例的存储单元的制备方法各步骤对应的结构示意图,该方法步骤制备出的存储单元的结构如图1所示。
如图3A~图3I所示,该存储单元的制备方法,包括:
步骤301,如图3A所示,在衬底11上方的第一低浓度导电类型延伸层12和堆叠层20中制作N个沟道孔,并在该N个沟道孔内侧和底部依次沉积阻挡层60、存储层50、隧穿层40及沟道层30。其中,N为正整数。
本实施例中,第一低浓度导电类型延伸层12(p-型硅延伸层12)和堆叠层20依次(沿着z轴正方向)沉积于衬底之上。该第一低浓度导电类型延伸层12例如为p型硅衬底,后续步骤中,可以通过利用利用p-型硅对p型硅高选择比进行湿法刻蚀后停止在p-型硅延伸层上。
步骤302,如图3B所示,依次去除衬底11和第一低浓度导电类型延伸层12,使得露出部分阻挡层60。
本实施例中,该存储单元作为三维存储器的一部分,该存储单元的正面需要与逻辑控制单元的正面进行相互贴合。
在存储晶元/逻辑控制单元粘贴后,存储单元背面(衬底一面)用化学机械磨平方法削去大部分厚度衬底11后,利用p-型硅对p型硅(掺杂浓度差异)的高选择比进行湿法刻蚀后停止在p-型硅延伸层12上。该步骤S302中去除衬底的湿法腐蚀的操作可以仅实施于器件的衬底11一面,无需将器件全部置于腐蚀液中。
本实施例中,可以利用氧化硅对硅的高选择比通过湿法刻蚀的方式去除P-型硅延伸层12,露出部分阻挡层60。
步骤303,如图3C所示,去除部分高度的阻挡层60、存储层50、隧穿层40及堆叠层20使得沟道层30部分暴露。
步骤304,如图3D所示,沟道层30暴露的上表面(z轴负方向)沉积第二导电类型覆盖层,并去除沟道层30凸出部分对应覆盖的第二导电类型覆盖层,使得第二导电类型覆盖层处于同一个水平面并暴露该沟道层30的凸出部分。
本实施例中,通过在沟道层30暴露的上表面沉积第二导电类型覆盖层,第二导电类型覆盖层例如为n型硅,第二导电类型覆盖层为后续器件结构中对应的第二导电类型衬底102的前身,经过图案化工艺之后便得到第二导电类型衬底102。
如图3D所示,去除沟道层30凸出部分对应覆盖的第二导电类型覆盖层,使得第二导电类型覆盖层处于同一个水平面并暴露该沟道层30的凸出部分,并将第二导电类型覆盖层图案化形成第二导电类型衬底102。
步骤305,如图3E所示,在第二导电类型衬底102上沉积第一导电类型衬底101,其中,形成的第一导电类型衬底101不覆盖沟道层30凸出部分的上方。
步骤306,如图3F所示,在第一导电类型衬底101上依次沉积形成绝缘体层202及热偶字线层901,其中,绝缘体层202及热偶字线层901覆盖沟道层30凸出部分的上方,且不覆盖沟道层30内部空腔上方。
步骤307,如图3G所示,在每个沟道层30内部依次沉积形成沟道绝缘层70及导热芯80至与热偶字线层901处于同一个水平面齐平。
步骤308,如图3H所示,在沟道绝缘层70及导热芯80上方沉积形成热偶层902及热偶字线903,并在热偶层902上沉积绝缘体层。
步骤309,如图3I所示,位线引出端成型、金属沉积并形成位线904,完成存储单元的制作。
图3I示意的图与图1所示意的结构图为上下倒置的,在图3I中,可以理解的,去除部分结构的工艺不局限于上述提及的湿法腐蚀以及光刻的工艺,可以是二者结合或者采用其他干法刻蚀或湿法刻蚀的工艺均可。
需要说明的是,上述各个步骤的实施例仅作为示例,示例了如何在现有的常规器件结构上制作本公开的存储单元的制作工艺,本公开中,任何能够形成上述存储单元的各部分结构以及相互位置关系的制作工艺均在本公开的保护范围之内。
在本公开的第三个示例性实施例中,提供了一种三维存储器,包含本公开提及的任一种存储单元。
本实施例中,该三维存储器还包含:逻辑控制单元,该存储单元与高逻辑控制单元的正面相互对接。其中,该三维存储器可以为三维NAND存储器。
本实施例中,可以通过逻辑控制单元实现对热偶层的选定,其可以同时对一个热偶层或多个热偶层进行选定,并对相应的导热芯进行加热处理,以使提升沟道层、存储层的温度至预置温度,实现良好的数据写入及存储的过程。
在本公开的第四个示例性实施例中,提供了一种如上述的三维存储器的操作方法,包括:通过控制三维存储器中部分存储单元的衬底、漏极层、栅极层或热偶层的电压偏置,使三维存储器中的部分存储单元分别实现数据写入、读取及擦除操作。
该操作方法包括数据读取的操作方法、数据擦除的操作方法及数据写入的操作方法,其中,数据读取的操作方法、数据擦除的操作方法及数据写入的操作方法之间并无固定先后执行顺序。
如图4所示,该数据读取的操作方法包括以下步骤:
步骤S401,触发数据读取程序。
步骤S402,对漏极层施加偏置电压;将衬底接地;对未被选中的存储单元的栅极层施加导通电压;对被选中的存储单元的栅极层施加读取电压。
步骤S403,感测选中的存储单元的漏极层与衬底之间的电压,和/或电流变化以读取数据。
本实施例中,在对存储器进行数据读取操作时,漏极层施加偏置电压,衬底接地,使得在进行读取操作时,能够通过感测漏极层与衬底之间的电流变化来判断三维存储器所存储的数据状态。偏置电压的范围为1V~1.4V,优选可以为1.2V。在上述条件下,若沟道层导通,则导通电流与存储单元的阈值电压(VT)成反比,对于三维存储器而言,沟道层导通是因为在栅极施加了大于存储单元VT的电压。
对于没有被选中的存储单元,在读取操作时,栅极层施加导通电压,以使得沟道层导通,电流能够从漏极层流向衬底。导通电压是一个能够保证大于任何一个存储单元VT的电压,但导通电压不能太大,否则会使三维存储器发生隧穿效应。导通电压的范围可以在2V~8V之间。
对于被选中的存储单元,在读取操作时,栅极层施加读取电压,若读取电压大于存储单元的VT,则能够使沟道层导通。通过尝试对栅极层施加不同的读取电压,就可以知道存储单元所存储的电荷量,也就知道其所存储的数据。
如图5所示,该数据擦除的操作方法包括以下步骤:
步骤S501,触发数据擦除程序。
步骤S502,将栅极层浮置或接地;对衬底施加擦除电压;对漏极层施加擦除电压。
在对三维存储器进行数据擦除操作时,栅极层浮置或接地,半导体区施加擦除电压,漏极层施加擦除电压。由于漏极层处于高电位,能够吸引电荷捕获层中捕获的电子,而擦除电压足以使三维存储器发生隧穿效应,以使电子成功被漏极吸引,进而释放了电荷捕获层上的电子,半导体区与漏极层保持相同电位,以防止电子从漏极层流向半导体区。擦除电压的范围为14V~20V,优选可以为14V。
通过上述擦除方式,无需施加高电压,即可利用漏极层来进行数据,实现顶部擦除,提高了三维存储器擦除操作的效率。
如图6所示,该数据写入的操作方法包括以下步骤:
步骤S601,在热偶字线层及N个热偶层中的部分热偶层之间施加第一电势差,对与该部分热偶层连接的导热芯进行加热处理,使该导热芯对应的沟道层及存储层在隧穿层的隔热作用下分别保持第一预置温度及第二预置温度。
步骤S602,触发数据写入程序。
步骤S603,将衬底及与沟道层对应的漏极层接地,对栅极层施加写入电压。
本实施例中,在对存储器进行数据写入之前,首先通过对热偶字线层901及N个热偶层中的部分热偶层902之间施加第一电势差,对与该部分热偶层902连接的导热芯80进行加热处理,以使与该导热芯对应的沟道层30及存储层50在隧穿层40的隔热作用下分别保持第一预置温度及第二预置温度之后,再触发数据写入程序。该第一电势差可以为8V~10V,可以在毫秒级别将沟道层30及存储层50的温度分别提升至预置温度。
在对三维存储器进行数据写入操作时,漏极层接地,衬底接地,栅极层施加写入电压。由于栅极层处于高电位,能够吸引电子靠近,而写入电压足以使三维存储器发生隧穿效应,以使电子在靠近栅极层的过程中被电荷捕获层捕获。写入电压的范围为不高于25V,并且不同的编程电压决定了写入电荷捕获层中的电子数量,从而使用不同的编程电压能够实现三维存储器存储单元的不同数据状态。在上述实施例中,电子被吸引到栅极层,因此电流从栅极层流向衬底。
在本实施例中,操作方法并不仅限于该些步骤,省略说明的其他步骤均可根据实际情况来进行相应的调整。
本实施例提供的三维存储器的操作方法,无需施加高电压,即可利用漏极层来进行数据清除,同时方便进行数据读取及数据写入,从而较好地防止对器件造成损坏,提高了三维存储器的使用寿命。在保证该存储单元良好的写入温度的情况下,同时达到良好的数据存储温度。
需说明的是,本公开的实施例中采取的制备工艺方法并不仅限于上述实施例所示,其可以为现有技术中成熟的其他工艺方法替换,其并不构成本公开实施例的限定。
从以上的描述中,可以看出,本公开上述的实施例至少实现了以下技术效果:
1)、本公开提供的存储单元,通过在沟道内部设置导热芯,每个导热芯末端连接热偶,热偶可以以串或串组为单元产生热脉冲以使对导热芯加热,达到在沟道层、存储层及阻挡层之间形成温度梯度的目的。该存储单元可以在保证良好的写入的情况下,同时达到良好的数据存储。
2)、通过在热偶操作之前读取环境温度,根据环境温度调节热偶产生的脉冲数量,以达到较佳的数据写入环境。
3)、本公开提供的三维存储器写入操作时间不超过3ms。尽管已经在附图和前面的描述中详细地图示和描述了本公开,但是这样的图示和描述应认为是说明性的或示例性的而非限制性的。
本领域技术人员可以理解,本公开的各个实施例和/或权利要求中记载的特征可以进行多种范围组合和/或结合,即使这样的组合或结合没有明确记载于本公开中。特别地,在不脱离本公开精神和教导的情况下,本公开的各个实施例和/或权利要求中记载的特征可以进行多种组合和/或结合。所有这些组合和/或结合均落入本公开的范围。
尽管已经参照本公开的特定示例性实施例示出并描述了本公开,但是本领域技术人员应该理解,在不背离所附权利要求及其等同物限定的本公开的精神和范围的情况下,可以对本公开进行形式和细节上的多种改变。因此,本公开的范围不应该限于上述实施例,而是应该不仅由所附权利要求来进行确定,还由所附权利要求的等同物来进行限定。

Claims (13)

1.一种存储单元,其特征在于,包括:
沟道层阵列,包括:N个沟道层,所述N个沟道层沿着第一方向垂直设置在衬底上,所述N个沟道层外侧依次设置隧穿层及存储层,N为正整数;
N个导热芯,分别位于所述N个沟道层内,且贯穿所述衬底;
热偶阵列,包括:沿着第一方向的负方向生长在所述衬底上的热偶字线层及位于所述热偶字线层上的N个热偶层,所述N个热偶层与所述N个导热芯一一对应连接;
其中,在所述热偶字线层及所述N个热偶层中的部分所述热偶层之间施加第一电势差,对与该部分所述热偶层连接的所述导热芯进行加热处理,使与该导热芯对应的所述沟道层及所述存储层在所述隧穿层的隔热作用下分别保持第一预置温度及第二预置温度。
2.根据权利要求1所述的存储单元,其特征在于,所述存储单元配置为:在所述沟道层阵列中的部分所述沟道层与其对应的所述存储层的温度分别保持在所述第一预置温度及所述第二预置温度之后,对所述存储单元的栅极层施加写入电压,将漏极层及衬底均接地,所述写入电压用于驱使所述存储单元中的部分存储单元进行写入操作。
3.根据权利要求1所述的存储单元,其特征在于,所述第一电势差的加热时间与所述N个导热芯的导热性能呈负相关。
4.根据权利要求1所述的存储单元,其特征在于,所述N个导热芯均由钨、金、铜及碳化硅中的一种或多种构成。
5.根据权利要求1所述的存储单元,其特征在于,还包括:
沟道绝缘层,设置在所述沟道层与所述导热芯之间。
6.根据权利要求5所述的存储单元,其特征在于,所述沟道绝缘层用于隔离所述沟道层和所述导热芯,其由氧化硅或氧化铝构成。
7.根据权利要求1所述的存储单元,其特征在于,所述隧穿层由氧化硅或氮化硅构成。
8.根据权利要求1所述的存储单元,其特征在于,还包括:在所述存储层外侧设置阻挡层。
9.一种三维存储器,其特征在于,包括:
如权利要求1~8中任意一项所述的存储单元。
10.一种如权利要求9所述的三维存储器的操作方法,其特征在于,包括:
通过控制所述三维存储器中部分存储单元的衬底、漏极层、栅极层或所述热偶层的电压偏置,使所述三维存储器中的部分存储单元分别实现数据写入、读取及擦除操作。
11.根据权利要求10所述的操作方法,其特征在于,所述三维存储器中的部分存储单元实现数据写入操作,包括:
在所述热偶字线层及所述N个热偶层中的部分所述热偶层之间施加第一电势差,对与该部分所述热偶层连接的所述导热芯进行加热处理,使与该导热芯对应的所述沟道层及所述存储层在所述隧穿层的隔热作用下分别保持第一预置温度及第二预置温度;
触发数据写入程序;
将所述衬底及与所述沟道层对应的漏极层接地,对所述栅极层施加写入电压,所述写入电压用于驱使所述三维存储器中的部分存储单元进行写入操作。
12.根据权利要求10所述的操作方法,所述三维存储器中的部分存储单元实现数据读取操作,包括:
触发数据读取程序;
对所述三维存储器的漏极层施加偏置电压;
将所述衬底接地;
对未被选中的存储单元的栅极层施加导通电压,对被选中的存储单元的栅极层施加读取电压;
感测选中的存储单元的漏极层与衬底之间的电压,和/或电流变化以读取数据。
13.根据权利要求10所述的操作方法,所述三维存储器中的部分存储单元实现数据擦除操作,包括:
触发数据擦除程序;
将所述栅极层浮置或接地;
对所述漏极层施加擦除电压,所述擦除电压足以使所述三维存储器发生隧穿效应,以使所述三维存储器中存储的电子被吸引至所述漏极层。
CN202111291237.6A 2021-11-02 2021-11-02 一种存储单元、三维存储器及其操作方法 Pending CN114093829A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111291237.6A CN114093829A (zh) 2021-11-02 2021-11-02 一种存储单元、三维存储器及其操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111291237.6A CN114093829A (zh) 2021-11-02 2021-11-02 一种存储单元、三维存储器及其操作方法

Publications (1)

Publication Number Publication Date
CN114093829A true CN114093829A (zh) 2022-02-25

Family

ID=80298808

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111291237.6A Pending CN114093829A (zh) 2021-11-02 2021-11-02 一种存储单元、三维存储器及其操作方法

Country Status (1)

Country Link
CN (1) CN114093829A (zh)

Similar Documents

Publication Publication Date Title
USRE47816E1 (en) Three-dimensional nonvolatile memory cell structure with upper body connection
US7626228B2 (en) NAND-type non-volatile memory devices having a stacked structure
US5397726A (en) Segment-erasable flash EPROM
US8017993B2 (en) Nonvolatile semiconductor memory device and method for manufacturing same
US9859291B2 (en) Non-volatile memory and manufacturing method thereof
US20050224861A1 (en) Isolation-less, contact-less array of nonvolatile memory cells each having a floating gate for storage of charges, and methods of manufacturing, and operating therefor
KR20210028521A (ko) 수직형 비휘발성 메모리 장치 및 수직형 비휘발성 메모리 장치의 프로그램 방법
KR20170036877A (ko) 3차원 반도체 메모리 장치
WO2011152938A1 (en) Memory device comprising a junctionless thin- film transistor
JP2002217320A (ja) スリット式ゲート電極を有する不揮発性フラッシュメモリの記憶セル構造及びその操作方法
KR101037621B1 (ko) 수직 적층구조를 갖는 앤드형 플래시 메모리 어레이와 그제작방법 및 동작방법
KR20090088693A (ko) 차단 게이트 라인을 갖는 낸드 플래시 메모리 어레이와 그동작 및 제조방법
KR102664266B1 (ko) 3차원 반도체 메모리 소자
CN109148469B (zh) 存储器结构及其制造方法
US7355241B2 (en) Non-volatile memory
CN109994488B (zh) 一种nor型存储组、存储装置及制作方法
JP4391741B2 (ja) 半導体記憶装置及びその製造方法
KR20040087930A (ko) 독립 제어형 제어 게이트들을 갖는 양방향 판독/프로그램비휘발성 부동 게이트 메모리 셀 및 그 어레이와 형성 방법
JP2007273859A (ja) 半導体装置およびその製造方法
KR101073640B1 (ko) 고집적 수직형 반도체 메모리 셀 스트링, 셀 스트링 어레이, 및 그 제조 방법
KR20200134818A (ko) 비휘발성 메모리 장치 및 그 제조 방법
KR20040087929A (ko) 양방향 판독/프로그램 비휘발성 부동 게이트 메모리 셀 및그 어레이와 형성 방법
KR20040111716A (ko) 반도체 메모리 장치 어레이 및 그 제조 방법
KR20210107304A (ko) 수직형 가변 저항 메모리 장치 및 수직형 가변 저항 메모리 장치의 동작 방법
CN114093829A (zh) 一种存储单元、三维存储器及其操作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination