CN114090095A - 一种多路服务器中cpu的bios加载方法及相关组件 - Google Patents

一种多路服务器中cpu的bios加载方法及相关组件 Download PDF

Info

Publication number
CN114090095A
CN114090095A CN202210057818.1A CN202210057818A CN114090095A CN 114090095 A CN114090095 A CN 114090095A CN 202210057818 A CN202210057818 A CN 202210057818A CN 114090095 A CN114090095 A CN 114090095A
Authority
CN
China
Prior art keywords
cpu
bios
identification value
carrier
carrier chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210057818.1A
Other languages
English (en)
Other versions
CN114090095B (zh
Inventor
武丽伟
刘圣金
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202210057818.1A priority Critical patent/CN114090095B/zh
Publication of CN114090095A publication Critical patent/CN114090095A/zh
Application granted granted Critical
Publication of CN114090095B publication Critical patent/CN114090095B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44521Dynamic linking or loading; Link editing at or after load time, e.g. Java class loading

Abstract

本发明公开了一种多路服务器中CPU的BIOS加载方法及相关组件,应用在多路服务器主板上的控制器,在获取到CPU的复位信号后,会判断各个载体芯片发送的标识值中是否存在与控制器自身的预存标识值一致的标识值,当存在时,则将与预设标识值一致的标识值对应的载体芯片中的BIOS合集分别发送给各个CPU,由于各个载体芯片中均包含有BIOS合集,而BIOS合集包含各个CPU对应的BIOS固件,能使各个CPU加载其自身对应的BIOS固件,避免了因为CPU对应的载体芯片本身出现故障时或者CPU与载体芯片之间的SPI总线断开时而导致的CPU无法成功加载BIOS固件的问题,提高了CPU加载BIOS固件的成功率。

Description

一种多路服务器中CPU的BIOS加载方法及相关组件
技术领域
本发明涉及服务器测试领域,特别是涉及一种多路服务器中CPU的BIOS加载方法、装置、多路服务器及计算机可读介质。
背景技术
多路服务器中有多个CPU(Central processing unit,中央处理单元)以及多个与CPU一一对应的载体芯片,由于每个CPU所需要的BIOS(Basic Input Output System,基本输入输出系统)固件不同,所以在每个载体芯片中存储了与自身对应的CPU所需要的BIOS固件。在启动多路服务器时,多路服务器中的各个CPU首先会加载各自对应的载体芯片中的BIOS固件,只有当所有的CPU都成功加载BIOS固件后,多路服务器才能正常工作。为了减少CPU加载BIOS固件失败的情况,现有技术在各个载体芯片中存储了多个与自身对应的CPU所需要的BIOS固件,载体芯片首先通过SPI(Serial Peripheral Interface,串行外设接口)总线将其中一个BIOS固件传输到对应的CPU中,当CPU加载该BIOS固件失败后,载体芯片会传输另一个BIOS固件给CPU,以便减少CPU加载BIOS固件失败的情况。但是当CPU对应的载体芯片本身出现故障或者SPI总线断开时,存储多个相同的BIOS固件的方法不能使CPU成功加载BIOS固件。
发明内容
本发明的目的是提供一种多路服务器中CPU的BIOS加载方法、装置、多路服务器及计算机可读介质,能使各个CPU加载其自身对应的BIOS固件,避免了因为CPU对应的载体芯片本身出现故障时或者CPU与载体芯片之间的SPI总线断开时而导致的CPU无法成功加载BIOS固件的问题,提高了CPU加载BIOS固件的成功率。
为解决上述技术问题,本发明提供了一种多路服务器中CPU的BIOS加载方法,应用于多路服务器中的主板的控制器,所述主板还包括N个CPU和M个载体芯片,N和M均为不小于2的整数,所述多路服务器中CPU的BIOS加载方法包括:
在获取到各个所述CPU的复位信号后,判断各个所述载体芯片发送的标识值中,是否存在与自身的预存标识值一致的标识值;
若存在与自身的预存标识值一致的标识值,则将与所述预存标识值一致的所述标识值对应的载体芯片中的BIOS合集分别发送给各个所述CPU,以便所述CPU加载自身对应的BIOS固件;
其中,每个所述载体芯片中均包含的所述BIOS合集中包括各个所述CPU对应的BIOS固件。
优选的,在判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之后,还包括:
判断与所述预存标识值一致的标识值的数量是否为M个;
若不为M个,则生成故障信号并发送给提示模块,以便所述提示模块在接收到所述故障信号后发出提示。
优选的,在判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之前,还包括:
判断在第一预设时间段内是否获取到任一个所述载体芯片发送的标识值;
若获取到,则进入判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值的步骤。
优选的,在将与所述预存标识值一致的所述标识值对应的载体芯片中的BIOS合集分别发送给各个所述CPU之后,还包括:
判断在第二预设时间段内是否获取到所述CPU的BIOS加载成功信号;
若获取到,则生成成功信号并发送给提示模块,以便所述提示模块在接收到所述成功信号后发出提示;
若未获取到,则生成失败信号并发送给所述提示模块,以便所述提示模块在接收到所述失败信号后发出提示。
优选的,当所述主板中的CPU的数量与载体芯片的数量一致时,将与所述预存标识值一致的所述标识值对应的载体芯片中的BIOS合集分别发送给各个所述CPU,包括:
判断与所述预存标识值一致的标识值的数量是否为M个;
若为M个,则将各个所述载体芯片中的BIOS合集发送给各个所述载体芯片对应的CPU。
优选的,将各个所述载体芯片中的BIOS合集发送给各个所述载体芯片对应的CPU,包括:
确定各个所述载体芯片与自身连接的端口ID;
确定各个所述CPU与自身连接的端口ID;
将各个所述载体芯片中的BIOS合集发送给与所述载体芯片的端口ID对应的CPU。
优选的,在判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之前,还包括:
判断在第三预设时间段内是否获取到各个所述CPU的复位信号;
若获取到,则进入判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值的步骤;
若未获取到,则生成损坏信号并发送给提示模块,以便所述提示模块在接收到所述损坏信号后发出提示。
本申请还提供一种多路服务器中CPU的BIOS加载装置,包括:
存储器,用于存储计算机程序;
控制器,用于执行所述计算机程序时实现如上述的多路服务器中CPU的BIOS加载方法的步骤。
本申请还提供一种多路服务器,包括主板、CPU和载体芯片,还包括如上述的多路服务器中CPU的BIOS加载装置,所述CPU、载体芯片和所述多路服务器中CPU的BIOS加载装置均设置于所述主板上;
所述CPU、所述多路服务器中CPU的BIOS加载装置和所述载体芯片依次连接。
本申请还提供一种计算机可读介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上述的多路服务器中CPU的BIOS加载方法的步骤。
本发明提供了一种多路服务器中CPU的BIOS加载方法、装置、多路服务器及计算机可读介质,应用在多路服务器主板上的控制器,在获取到CPU的复位信号后,会判断各个载体芯片发送的标识值中是否存在与控制器自身的预存标识值一致的标识值,当存在时,则将与预设标识值一致的标识值对应的载体芯片中的BIOS合集分别发送给各个CPU,由于各个载体芯片中均包含有BIOS合集,而BIOS合集包括各个CPU对应的BIOS固件,能使各个CPU加载其自身对应的BIOS固件,避免了因为CPU对应的载体芯片本身出现故障时或者CPU与载体芯片之间的SPI总线断开时而导致的CPU无法成功加载BIOS固件的问题,提高了CPU加载BIOS固件的成功率。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种多路服务器中CPU的BIOS加载方法的流程图;
图2为本发明提供的一种多路服务器中CPU的BIOS加载装置的结构示意图;
图3为本发明提供的另一种多路服务器中CPU的BIOS加载装置的结构示意图;
图4为本发明提供的一种多路服务器的结构示意图。
具体实施方式
本发明的核心是提供一种多路服务器中CPU的BIOS加载方法、装置及多路服务器,能使各个CPU加载其自身对应的BIOS固件,避免了因为CPU对应的载体芯片本身出现故障时或者CPU与载体芯片之间的SPI总线断开时而导致的CPU无法成功加载BIOS的问题,提高了CPU加载BIOS的成功率。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参照图1,图1为本发明提供的一种多路服务器中CPU的BIOS加载方法的流程图,应用于多路服务器中的主板的控制器,主板还包括N个CPU和M个载体芯片,N和M均为不小于2的整数,该方法包括:
S11:在获取到各个CPU的复位信号后,判断各个载体芯片发送的标识值中,是否存在与自身的预存标识值一致的标识值;
为了能够判断各个载体芯片本身是否存在故障,本申请中,在获取到各个CPU的复位信号后,也即在CPU做好加载BIOS(Basic Input Output System,基本输入输出系统)固件的准备时,会判断从各个载体芯片处发送过来的标识值中,是否存在与控制器自身预先存储的预存标识值一致的标识值。例如,当载体芯片本身正常时,载体芯片将会给控制器发送正常的标识值,控制器中有与该正常的标识值一致的预存标识值,当载体芯片存在故障时,可能会给控制器发送错误的标识值,控制器在接收到错误的标识值后,会判定该标识值与预存标识值不一致,若所有的载体芯片的标识值均与预存标识值不一致,此时控制器会判定不存在与自身的预存标识值一致的标识值。
控制器中可以存储多个预存标识值,以便与各个载体芯片的标识值一一对应,例如,当M为3时,3个载体芯片的标识值分别为A0001、A0002和A0003,控制器可以将A0001、A0002和A0003均作为预存标识值,以便与这3个载体芯片的标识值一一对应,当A0001对应的载体芯片正常时,载体芯片会发送A0001的标识值给控制器,此时控制器判定该标识值与预存标识值一致;但当A0001对应的载体芯片出现故障时,该载体芯片可能会发送错误的标识值如H3QE1给控制器,此时控制器判定该标识值与预存标识值不一致。此外,标识值可以是在载体芯片中存储的字符串,也可以是载体芯片中的BIOS合集中的一段字符串,例如可以是BIOS合集中的最后几个字符组成的字符串或者BIOS合集的标题名字组成的字符串,本申请对标识值的类型不作限定。
S12:若存在与自身的预存标识值一致的标识值,则将与预存标识值一致的标识值对应的载体芯片中的BIOS合集分别发送给各个CPU,以便CPU加载自身对应的BIOS固件;
其中,每个载体芯片中均包含的BIOS合集中包括各个CPU对应的BIOS固件。
当载体芯片发送过来的标识值中,存在与控制器自身预先存储的预存标识值一致的标识值时,则会将该标识值对应的载体芯片中的BIOS合集发送到各个CPU中。具体的,考虑到各个CPU有各自需要的BIOS固件或者各自的配置,在每个载体芯片中,均存储有BIOS合集,而每个BIOS合集中均包括了各个CPU各自需要的BIOS固件,也即在每个载体芯片中均存储有所有CPU所需要的BIOS固件,以便于任一个CPU在任一个载体芯片的BIOS合集中均能够根据自身的配置来加载CPU自身所需要的BIOS固件。
此外,控制器可以是任何可以实现如本申请中控制器功能的器件,例如,考虑到多路服务器中本身就设置有CPLD(Complex Programmable logic device,复杂可编程逻辑器件),为了节约设计成本,控制器可以是CPLD,将服务器中本身设置有的CPLD作为本申请中的控制器,CPLD还有较快的运算速度以及较为简单的结构,能够降低功能实现的难度以及加快CPU获取到BIOS固件的速度,CPLD还能够保证在多路服务器断电后使预存标识值不会丢失,有较好的可靠性。载体芯片可以是Flash芯片或TCM(Trusted Cryptography Module,可信密码模块),也可以是其他能够实现载体芯片功能的芯片,本申请对此不作限定。
综上,本发明提供了一种多路服务器中CPU的BIOS加载方法、装置、多路服务器及计算机可读介质,应用在多路服务器主板上的控制器,在获取到CPU的复位信号后,会判断各个载体芯片发送的标识值中是否存在与控制器自身的预存标识值一致的标识值,当存在时,则将与预设标识值一致的标识值对应的载体芯片中的BIOS合集分别发送给各个CPU,由于各个载体芯片中均包含有BIOS合集,而BIOS合集包括各个CPU对应的BIOS固件,能使各个CPU加载其自身对应的BIOS固件,避免了因为CPU对应的载体芯片本身出现故障时或者CPU与载体芯片之间的SPI总线断开时而导致的CPU无法成功加载BIOS固件的问题,提高了CPU加载BIOS固件的成功率。
在上述实施例的基础上:
作为一种优选的实施例,在判断各个载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之后,还包括:
判断与预存标识值一致的标识值的数量是否为M个;
若不为M个,则生成故障信号并发送给提示模块,以便提示模块在接收到故障信号后发出提示。
为了能够确定是否存在发生故障的载体芯片,本申请中,在判断各个载体芯片发送的标识值中是否存在与控制器自身的预存标识值一致的标识值之后,会确定了与预存标识值一致的标识值的数量,然后判断这些标识值的数量是否与载体芯片的总数量是否相同,具体的,当多路服务器中存在M个载体芯片时,若与预存标识值一致的标识值数量不为M个时,则说明在这些载体芯片中,至少存在一个载体芯片是故障的,此时会生成故障信号并发送给提示模块,例如可以是生成包含了载体芯片的编号的故障信号并发送给提示模块,提示模块将会发出提示,以便工作人员查看发生故障的载体芯片的编号。
作为一种优选的实施例,在判断各个载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之前,还包括:
判断在第一预设时间段内是否获取到任一个载体芯片发送的标识值;
若获取到,则进入判断各个载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值的步骤。
为了能够确定载体芯片与控制器之间的连接关系是否存在故障或载体芯片是否故障,本申请中,考虑到各个载体芯片和控制器之间均存在连接关系,当该连接关系存在故障甚至断开时,控制器无法获取到载体芯片发送的标识值,此时说明连接关系存在故障,此外,考虑到载体芯片的故障时,例如载体芯片失效甚至是被烧坏或其他会导致载体芯片无法发送标识值的故障,控制器也无法获取到载体芯片的标识值,在判断各个载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之前,若控制器在第一预设时间段内获取到标识值,再进入判断各个载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值的步骤;若在第一预设时间段内没有获取到标识值,说明此时可能是连接关系存在故障,也可能是载体芯片存在故障,两者都说明控制器不能获取到该载体芯片的标识值。当判定在第一预设时间段内没有获取到标识值后,发送提示信号并发送给提示模块,以便提示模块发出提示,能够确定载体芯片与控制器之间的连接关系是否存在故障或载体芯片是否故障。
作为一种优选的实施例,在将与预存标识值一致的标识值对应的载体芯片中的BIOS合集分别发送给各个CPU之后,还包括:
判断在第二预设时间段内是否获取到CPU的BIOS加载成功信号;
若获取到,则生成成功信号并发送给提示模块,以便提示模块在接收到成功信号后发出提示;
若未获取到,则生成失败信号并发送给提示模块,以便提示模块在接收到失败信号后发出提示。
为了能够让工作人员确定CPU是否正常加载BIOS固件,本申请中,考虑到CPU在加载BIOS固件成功后会生成INT(integer,整数类型)信号来表示自身已经成功加载了BIOS固件,也即CPU会生成BIOS加载成功信号,此时控制器可以获取CPU的INT信号,当获取到该INT信号时,说明此时CPU已经成功加载了BIOS固件,未获取到该INT信号时,说明CPU未能成功加载BIOS固件,由于CPU加载BIOS固件失败的原因很多,为了能够快速地让工作人员得知CPU存在不能加载BIOS固件的问题,在第二预设时间段内未获取到INT信号时,会生成失败信号并发送给提示模块,提示模块会发出提示,例如,失败信号中可以包含了未获取到INT信号的CPU的编号,能够让工作人员确定CPU是否正常加载BIOS固件。
作为一种优选的实施例,当主板中的CPU的数量与载体芯片的数量一致时,将与预存标识值一致的标识值对应的载体芯片中的BIOS合集分别发送给各个CPU,包括:
判断与预存标识值一致的标识值的数量是否为M个;
若为M个,则将各个载体芯片中的BIOS合集发送给各个载体芯片对应的CPU。
为了降低单个载体芯片的发送负担和提高效率,本申请中,请参照图2,图2为本发明提供的一种多路服务器中CPU的BIOS加载装置的结构示意图,考虑到多路服务器中CPU和载体芯片的数量可以是相同的,各个CPU和各个载体芯片之间可以是一一对应的,基于此,在CPU与载体芯片数量相同时,会判断这些载体芯片发送的标识值是否均与预存标识值一致,均一致时,由于载体芯片和CPU是一一对应的,此时可以将各个载体芯片中的BIOS合集,发送给各自对应的CPU中,也即一个载体芯片仅需要给一个CPU发送一次BIOS合集,降低单个载体芯片的发送负担,还提高了发送BIOS合集的效率。
作为一种优选的实施例,将各个载体芯片中的BIOS合集发送给各个载体芯片对应的CPU,包括:
确定各个载体芯片与自身连接的端口ID;
确定各个CPU与自身连接的端口ID;
将各个载体芯片中的BIOS合集发送给与载体芯片的端口ID对应的CPU。
为了确定各个载体芯片对应的CPU,本申请中,考虑到各个载体芯片和各个CPU均与控制器连接,所以可以通过各个载体芯片以及各个CPU与控制器连接的端口ID来确定各个载体芯片对应的CPU。具体的,各个载体芯片以及各个CPU可以通过能够传输数据的总线与控制器连接,当这些部件与控制器连接后,可以在控制器中对连接的各个端口进行端口ID的定义,然后在实际使用过程中,可以根据对各个端口的端口ID的定义来确定各个载体芯片对应的CPU,例如,各个载体芯片和各个CPU可以通过SPI总线连接控制器,控制器对各个SPI总线端口进行定义,如将载体芯片与控制器连接的端口ID定义为SPI-1,将载体芯片对应的CPU与控制器连接的端口ID也定义为SPI-1,基于此,就能够确定各个载体芯片对应的CPU,在实际使用过程中,由于确定了该载体芯片和该CPU的端口ID均为SPI-1,所以可以将该载体芯片中的BIOS合集发送给该CPU,也即各个载体芯片中的BIOS合集发送给与载体芯片的端口ID对应的CPU。
作为一种优选的实施例,在判断各个载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之前,还包括:
判断在第三预设时间段内是否获取到各个CPU的复位信号;
若获取到,则进入判断各个载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值的步骤;
若未获取到,则生成损坏信号并发送给提示模块,以便提示模块在接收到损坏信号后发出提示。
为了能够确定CPU的功能是否存在故障,本申请中,CPU在进入正常运行状态之前,首先需要先上电,然后进行复位,复位后加载BIOS固件,当加载BIOS固件成功后才会进入正常运行状态。在上电后,若CPU通电,此时只能够确定CPU通电,不能确定CPU的功能是否存在故障。考虑到在CPU通电后实现的第一个功能是复位功能,RESET_OK信号是CPU成功进行复位后的信号,可以判断是否获取到CPU的RESET_OK信号,在CPU通电后,若在第三预设时间段内获取到RESET_OK信号,说明CPU的功能正常,进入判断各个载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值的步骤;若第三预设时间段内未获取到CPU的RESET_OK信号,说明CPU的功能存在故障,考虑到CPU存在故障的原因有很多,为了能够快速使工作人员得知此时CPU存在故障,可以生成损坏信号发送给提示模块,损坏信号中可以包括CPU的唯一标识符,以便工作人员能够确定存在故障的CPU。
请参照图3,图3为本发明提供的另一种多路服务器中CPU的BIOS加载装置的结构示意图,该装置包括:
存储器11,用于存储计算机程序;
控制器12,用于执行计算机程序时实现如上述的多路服务器中CPU的BIOS加载方法的步骤。
对于本发明提供的另一种多路服务器中CPU的BIOS加载装置的详细介绍,请参照上述多路服务器中CPU的BIOS加载方法的实施例,本申请对此不再赘述。
请参照图4,图4为本发明提供的一种多路服务器的结构示意图,该多路服务器包括主板21、CPU22和载体芯片23,还包括如上述的多路服务器中CPU的BIOS加载装置24,CPU22、载体芯片23和多路服务器中CPU的BIOS加载装置24均设置于主板21上;
CPU22、多路服务器中CPU的BIOS加载装置24和载体芯片23依次连接。
对于本发明提供的一种多路服务器的详细介绍,请参照上述多路服务器中CPU的BIOS加载方法的实施例,本申请对此不再赘述。
本申请还提供一种计算机可读介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上述的多路服务器中CPU的BIOS加载方法的步骤。
对于本发明提供的一种计算机可读存储介质的详细介绍,请参照上述多路服务器中CPU的BIOS加载方法的实施例,本申请对此不再赘述。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。

Claims (10)

1.一种多路服务器中CPU的BIOS加载方法,其特征在于,应用于多路服务器中的主板的控制器,所述主板还包括N个CPU和M个载体芯片,N和M均为不小于2的整数,所述多路服务器中CPU的BIOS加载方法包括:
在获取到各个所述CPU的复位信号后,判断各个所述载体芯片发送的标识值中,是否存在与自身的预存标识值一致的标识值;
若存在与自身的预存标识值一致的标识值,则将与所述预存标识值一致的所述标识值对应的载体芯片中的BIOS合集分别发送给各个所述CPU,以便所述CPU加载自身对应的BIOS固件;
其中,每个所述载体芯片中均包含的所述BIOS合集中包括各个所述CPU对应的BIOS固件。
2.如权利要求1所述的多路服务器中CPU的BIOS加载方法,其特征在于,在判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之后,还包括:
判断与所述预存标识值一致的标识值的数量是否为M个;
若不为M个,则生成故障信号并发送给提示模块,以便所述提示模块在接收到所述故障信号后发出提示。
3.如权利要求1所述的多路服务器中CPU的BIOS加载方法,其特征在于,在判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之前,还包括:
判断在第一预设时间段内是否获取到任一个所述载体芯片发送的标识值;
若获取到,则进入判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值的步骤。
4.如权利要求1所述的多路服务器中CPU的BIOS加载方法,其特征在于,在将与所述预存标识值一致的所述标识值对应的载体芯片中的BIOS合集分别发送给各个所述CPU之后,还包括:
判断在第二预设时间段内是否获取到所述CPU的BIOS加载成功信号;
若获取到,则生成成功信号并发送给提示模块,以便所述提示模块在接收到所述成功信号后发出提示;
若未获取到,则生成失败信号并发送给所述提示模块,以便所述提示模块在接收到所述失败信号后发出提示。
5.如权利要求1所述的多路服务器中CPU的BIOS加载方法,其特征在于,当所述主板中的CPU的数量与载体芯片的数量一致时,将与所述预存标识值一致的所述标识值对应的载体芯片中的BIOS合集分别发送给各个所述CPU,包括:
判断与所述预存标识值一致的标识值的数量是否为M个;
若为M个,则将各个所述载体芯片中的BIOS合集发送给各个所述载体芯片对应的CPU。
6.如权利要求5所述的多路服务器中CPU的BIOS加载方法,其特征在于,将各个所述载体芯片中的BIOS合集发送给各个所述载体芯片对应的CPU,包括:
确定各个所述载体芯片与自身连接的端口ID;
确定各个所述CPU与自身连接的端口ID;
将各个所述载体芯片中的BIOS合集发送给与所述载体芯片的端口ID对应的CPU。
7.如权利要求1至6任一项所述的多路服务器中CPU的BIOS加载方法,其特征在于,在判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值之前,还包括:
判断在第三预设时间段内是否获取到各个所述CPU的复位信号;
若获取到,则进入判断各个所述载体芯片发送的标识值中是否存在与自身的预存标识值一致的标识值的步骤;
若未获取到,则生成损坏信号并发送给提示模块,以便所述提示模块在接收到所述损坏信号后发出提示。
8.一种多路服务器中CPU的BIOS加载装置,其特征在于,包括:
存储器,用于存储计算机程序;
控制器,用于执行所述计算机程序时实现如权利要求1至7任一项所述的多路服务器中CPU的BIOS加载方法的步骤。
9.一种多路服务器,其特征在于,包括主板、CPU和载体芯片,还包括如权利要求8所述的多路服务器中CPU的BIOS加载装置,所述CPU、载体芯片和所述多路服务器中CPU的BIOS加载装置均设置于所述主板上;
所述CPU、所述多路服务器中CPU的BIOS加载装置和所述载体芯片依次连接。
10.一种计算机可读介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述的多路服务器中CPU的BIOS加载方法的步骤。
CN202210057818.1A 2022-01-19 2022-01-19 一种多路服务器中cpu的bios加载方法及相关组件 Active CN114090095B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210057818.1A CN114090095B (zh) 2022-01-19 2022-01-19 一种多路服务器中cpu的bios加载方法及相关组件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210057818.1A CN114090095B (zh) 2022-01-19 2022-01-19 一种多路服务器中cpu的bios加载方法及相关组件

Publications (2)

Publication Number Publication Date
CN114090095A true CN114090095A (zh) 2022-02-25
CN114090095B CN114090095B (zh) 2022-05-24

Family

ID=80308548

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210057818.1A Active CN114090095B (zh) 2022-01-19 2022-01-19 一种多路服务器中cpu的bios加载方法及相关组件

Country Status (1)

Country Link
CN (1) CN114090095B (zh)

Citations (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090055157A1 (en) * 2007-08-23 2009-02-26 Beyond Blades Ltd. Server Having Remotely Manageable Emulated Functions
US20120173877A1 (en) * 2011-01-05 2012-07-05 Ramesh Pendakur Method and apparatus for building a hardware root of trust and providing protected content processing within an open computing platform
CN102750206A (zh) * 2012-05-10 2012-10-24 加弘科技咨询(上海)有限公司 多bios电路及多bios切换的方法
CN103634710A (zh) * 2012-08-29 2014-03-12 华为终端有限公司 一种加载版本文件的方法和设备
CN103685516A (zh) * 2013-12-13 2014-03-26 龙芯中科技术有限公司 应用请求的处理方法、装置及多路服务器
CN103729219A (zh) * 2013-12-25 2014-04-16 合肥联宝信息技术有限公司 一种uefi bios架构方法及系统
CN104331352A (zh) * 2014-11-19 2015-02-04 浪潮(北京)电子信息产业有限公司 cache一致性芯片地址带外读取检测方法及装置
CN104900624A (zh) * 2015-05-28 2015-09-09 天水华天科技股份有限公司 一种系统级mems双载体芯片封装件及其生产方法
CN105867949A (zh) * 2016-04-29 2016-08-17 中国人民解放军国防科学技术大学 一种面向多结点服务器的bios在线刷新方法
CN106020875A (zh) * 2016-05-16 2016-10-12 北京奇虎科技有限公司 嵌入式终端的固件更新管理方法和装置
CN106104505A (zh) * 2015-12-29 2016-11-09 华为技术有限公司 一种cpu及多cpu系统管理方法
CN106250277A (zh) * 2016-07-15 2016-12-21 浪潮(北京)电子信息产业有限公司 一种多路服务器系统及用于提高其稳定性的方法
CN106294153A (zh) * 2016-08-11 2017-01-04 浪潮电子信息产业股份有限公司 检测多路服务器uefi bios版本一致的方法
CN106293826A (zh) * 2016-08-05 2017-01-04 浪潮电子信息产业股份有限公司 一种对烧录芯片进行标记的方法、装置和系统
CN106453022A (zh) * 2016-09-14 2017-02-22 上海斐讯数据通信技术有限公司 一种网络设备和数据包发送方法
CN106486457A (zh) * 2015-09-02 2017-03-08 英飞凌科技股份有限公司 芯片载体、器件及方法
CN106528097A (zh) * 2016-10-21 2017-03-22 浙江大华技术股份有限公司 一种双bios固件的版本同步方法及电子设备
US20170091017A1 (en) * 2015-09-29 2017-03-30 Hon Hai Precision Industry Co., Ltd. Fault detecting device and method
CN106598639A (zh) * 2016-10-24 2017-04-26 浙江宇视科技有限公司 一种逻辑芯片的升级方法以及升级系统
CN106774727A (zh) * 2017-01-19 2017-05-31 郑州云海信息技术有限公司 一种多路服务器及其板卡互连结构
CN106909348A (zh) * 2015-12-22 2017-06-30 中电科技(北京)有限公司 一种基于uefi固件的国产处理器平台下的显卡初始化方法
CN106919426A (zh) * 2017-03-03 2017-07-04 广东浪潮大数据研究有限公司 一种多路服务器fpga版本同步的方法
CN106997438A (zh) * 2017-03-29 2017-08-01 山东英特力数据技术有限公司 一种可信服务器cpu设计方法
CN107220553A (zh) * 2017-05-25 2017-09-29 郑州云海信息技术有限公司 一种保护bios芯片中存储的内容的装置及控制芯片
CN107391187A (zh) * 2017-07-13 2017-11-24 郑州云海信息技术有限公司 一种固件烧录方法、基板管理控制器及固件烧录系统
CN107547451A (zh) * 2017-05-31 2018-01-05 紫光华山信息技术有限公司 一种多路服务器、cpu连接方法及装置
CN108829449A (zh) * 2018-06-21 2018-11-16 郑州云海信息技术有限公司 一种bios启动操作系统的方法、装置、设备及介质
CN109086181A (zh) * 2018-09-21 2018-12-25 郑州云海信息技术有限公司 一种bios架构、自检方法、系统和存储介质
CN109408126A (zh) * 2018-11-07 2019-03-01 郑州云海信息技术有限公司 一种多路服务器的开机方法、bmc及多路服务器
CN109491876A (zh) * 2018-11-13 2019-03-19 郑州云海信息技术有限公司 一种服务器及其cpu ierr错误提示系统
CN110083491A (zh) * 2019-05-08 2019-08-02 苏州浪潮智能科技有限公司 一种bios初始化方法、装置、设备及存储介质
CN110764829A (zh) * 2019-09-21 2020-02-07 苏州浪潮智能科技有限公司 一种多路服务器cpu隔离方法及系统
CN111399919A (zh) * 2020-03-06 2020-07-10 苏州浪潮智能科技有限公司 一种服务器的启动方法、系统、电子设备及存储介质
CN111709032A (zh) * 2020-05-28 2020-09-25 苏州浪潮智能科技有限公司 一种在多种分区上实现pfr功能的方法、系统、设备及介质
CN111767184A (zh) * 2020-09-01 2020-10-13 苏州浪潮智能科技有限公司 一种故障诊断方法、装置及电子设备和存储介质
CN112817643A (zh) * 2021-01-15 2021-05-18 浪潮电子信息产业股份有限公司 一种多路服务器的双bios度量方法、装置及设备
CN113064747A (zh) * 2021-03-26 2021-07-02 山东英信计算机技术有限公司 一种服务器启动过程中的故障定位方法、系统及装置
CN113641537A (zh) * 2021-08-23 2021-11-12 浪潮商用机器有限公司 一种服务器的启动系统,方法及介质
CN113721992A (zh) * 2021-07-28 2021-11-30 苏州浪潮智能科技有限公司 一种服务器的bios启动方法及相关装置

Patent Citations (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090055157A1 (en) * 2007-08-23 2009-02-26 Beyond Blades Ltd. Server Having Remotely Manageable Emulated Functions
US20120173877A1 (en) * 2011-01-05 2012-07-05 Ramesh Pendakur Method and apparatus for building a hardware root of trust and providing protected content processing within an open computing platform
CN102750206A (zh) * 2012-05-10 2012-10-24 加弘科技咨询(上海)有限公司 多bios电路及多bios切换的方法
CN103634710A (zh) * 2012-08-29 2014-03-12 华为终端有限公司 一种加载版本文件的方法和设备
CN103685516A (zh) * 2013-12-13 2014-03-26 龙芯中科技术有限公司 应用请求的处理方法、装置及多路服务器
CN103729219A (zh) * 2013-12-25 2014-04-16 合肥联宝信息技术有限公司 一种uefi bios架构方法及系统
CN104331352A (zh) * 2014-11-19 2015-02-04 浪潮(北京)电子信息产业有限公司 cache一致性芯片地址带外读取检测方法及装置
CN104900624A (zh) * 2015-05-28 2015-09-09 天水华天科技股份有限公司 一种系统级mems双载体芯片封装件及其生产方法
CN106486457A (zh) * 2015-09-02 2017-03-08 英飞凌科技股份有限公司 芯片载体、器件及方法
US20170091017A1 (en) * 2015-09-29 2017-03-30 Hon Hai Precision Industry Co., Ltd. Fault detecting device and method
CN106909348A (zh) * 2015-12-22 2017-06-30 中电科技(北京)有限公司 一种基于uefi固件的国产处理器平台下的显卡初始化方法
CN106104505A (zh) * 2015-12-29 2016-11-09 华为技术有限公司 一种cpu及多cpu系统管理方法
CN105867949A (zh) * 2016-04-29 2016-08-17 中国人民解放军国防科学技术大学 一种面向多结点服务器的bios在线刷新方法
CN106020875A (zh) * 2016-05-16 2016-10-12 北京奇虎科技有限公司 嵌入式终端的固件更新管理方法和装置
CN106250277A (zh) * 2016-07-15 2016-12-21 浪潮(北京)电子信息产业有限公司 一种多路服务器系统及用于提高其稳定性的方法
CN106293826A (zh) * 2016-08-05 2017-01-04 浪潮电子信息产业股份有限公司 一种对烧录芯片进行标记的方法、装置和系统
CN106294153A (zh) * 2016-08-11 2017-01-04 浪潮电子信息产业股份有限公司 检测多路服务器uefi bios版本一致的方法
CN106453022A (zh) * 2016-09-14 2017-02-22 上海斐讯数据通信技术有限公司 一种网络设备和数据包发送方法
CN106528097A (zh) * 2016-10-21 2017-03-22 浙江大华技术股份有限公司 一种双bios固件的版本同步方法及电子设备
CN106598639A (zh) * 2016-10-24 2017-04-26 浙江宇视科技有限公司 一种逻辑芯片的升级方法以及升级系统
CN106774727A (zh) * 2017-01-19 2017-05-31 郑州云海信息技术有限公司 一种多路服务器及其板卡互连结构
CN106919426A (zh) * 2017-03-03 2017-07-04 广东浪潮大数据研究有限公司 一种多路服务器fpga版本同步的方法
CN106997438A (zh) * 2017-03-29 2017-08-01 山东英特力数据技术有限公司 一种可信服务器cpu设计方法
CN107220553A (zh) * 2017-05-25 2017-09-29 郑州云海信息技术有限公司 一种保护bios芯片中存储的内容的装置及控制芯片
CN107547451A (zh) * 2017-05-31 2018-01-05 紫光华山信息技术有限公司 一种多路服务器、cpu连接方法及装置
CN107391187A (zh) * 2017-07-13 2017-11-24 郑州云海信息技术有限公司 一种固件烧录方法、基板管理控制器及固件烧录系统
CN108829449A (zh) * 2018-06-21 2018-11-16 郑州云海信息技术有限公司 一种bios启动操作系统的方法、装置、设备及介质
CN109086181A (zh) * 2018-09-21 2018-12-25 郑州云海信息技术有限公司 一种bios架构、自检方法、系统和存储介质
CN109408126A (zh) * 2018-11-07 2019-03-01 郑州云海信息技术有限公司 一种多路服务器的开机方法、bmc及多路服务器
CN109491876A (zh) * 2018-11-13 2019-03-19 郑州云海信息技术有限公司 一种服务器及其cpu ierr错误提示系统
CN110083491A (zh) * 2019-05-08 2019-08-02 苏州浪潮智能科技有限公司 一种bios初始化方法、装置、设备及存储介质
CN110764829A (zh) * 2019-09-21 2020-02-07 苏州浪潮智能科技有限公司 一种多路服务器cpu隔离方法及系统
CN111399919A (zh) * 2020-03-06 2020-07-10 苏州浪潮智能科技有限公司 一种服务器的启动方法、系统、电子设备及存储介质
CN111709032A (zh) * 2020-05-28 2020-09-25 苏州浪潮智能科技有限公司 一种在多种分区上实现pfr功能的方法、系统、设备及介质
CN111767184A (zh) * 2020-09-01 2020-10-13 苏州浪潮智能科技有限公司 一种故障诊断方法、装置及电子设备和存储介质
CN112817643A (zh) * 2021-01-15 2021-05-18 浪潮电子信息产业股份有限公司 一种多路服务器的双bios度量方法、装置及设备
CN113064747A (zh) * 2021-03-26 2021-07-02 山东英信计算机技术有限公司 一种服务器启动过程中的故障定位方法、系统及装置
CN113721992A (zh) * 2021-07-28 2021-11-30 苏州浪潮智能科技有限公司 一种服务器的bios启动方法及相关装置
CN113641537A (zh) * 2021-08-23 2021-11-12 浪潮商用机器有限公司 一种服务器的启动系统,方法及介质

Also Published As

Publication number Publication date
CN114090095B (zh) 2022-05-24

Similar Documents

Publication Publication Date Title
JP2001516479A (ja) 機能するオペレーティング・システムなしにコンピュータのリモート管理を可能にするネットワーク機能拡張bios
RU2614569C2 (ru) Стойка с функцией автоматического восстановления и способ автоматического восстановления для этой стойки
CN112231140A (zh) 一种存储设备bmc故障恢复方法、系统、终端及存储介质
CN114090095B (zh) 一种多路服务器中cpu的bios加载方法及相关组件
CN113010214B (zh) 一种bios选项设置方法、系统及存储介质
US20200089571A1 (en) Fault tolerant and diagnostic boot
CN111988196B (zh) 一种带宽检测方法、装置、电子设备和存储介质
CN113396391B (zh) 应用程序启动的方法、装置、电子设备及存储介质
CN110990116B (zh) 在智能网卡和虚拟机之间传输数据的方法、装置和系统
CN116521405A (zh) sd卡状态检测方法、装置、设备及存储介质
CN113177063B (zh) 一种pci总线设备的热复位方法及相关装置
CN106130815B (zh) 板级测试方法及装置
CN114594995A (zh) 电子装置及其开机方法
CN114328065A (zh) 中断验证方法、装置及电子设备
CN107450894B (zh) 通知开机阶段的方法及服务器系统
CN111459406A (zh) 一种存储卸载卡下识别nvme硬盘的方法及系统
CN111414201A (zh) 一种PCIe卡加载方法、装置、设备及存储介质
CN112288990A (zh) 基于物联数据生成物联事件的方法、系统、介质及设备
CN109857701A (zh) Fpga配置电路的启动系统及其方法
CN111475220A (zh) 冷启动方法、装置、电子设备及计算机存储介质
CN114579198B (zh) 内存芯片的启动方法、装置、计算机设备及存储介质
CN116955093B (zh) 一种cpu状态监控方法、装置、系统、设备及存储介质
CN115454780A (zh) 内存健康度重置方法、装置及设备
CN115454752A (zh) 一种BIOS检测PCIe设备降速的验证方法、装置、终端及介质
CN113608939A (zh) 性能测试中服务器启动计时方法、装置、终端及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant