CN113177063B - 一种pci总线设备的热复位方法及相关装置 - Google Patents

一种pci总线设备的热复位方法及相关装置 Download PDF

Info

Publication number
CN113177063B
CN113177063B CN202110474209.1A CN202110474209A CN113177063B CN 113177063 B CN113177063 B CN 113177063B CN 202110474209 A CN202110474209 A CN 202110474209A CN 113177063 B CN113177063 B CN 113177063B
Authority
CN
China
Prior art keywords
pci bus
gpio
reset
bus device
equipment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110474209.1A
Other languages
English (en)
Other versions
CN113177063A (zh
Inventor
孙秀强
黄家明
姚藩益
李道童
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Yingxin Computer Technology Co Ltd
Original Assignee
Shandong Yingxin Computer Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Yingxin Computer Technology Co Ltd filed Critical Shandong Yingxin Computer Technology Co Ltd
Priority to CN202110474209.1A priority Critical patent/CN113177063B/zh
Publication of CN113177063A publication Critical patent/CN113177063A/zh
Application granted granted Critical
Publication of CN113177063B publication Critical patent/CN113177063B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F16/00Information retrieval; Database structures therefor; File system structures therefor
    • G06F16/20Information retrieval; Database structures therefor; File system structures therefor of structured data, e.g. relational data
    • G06F16/24Querying
    • G06F16/245Query processing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computational Linguistics (AREA)
  • Data Mining & Analysis (AREA)
  • Databases & Information Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请公开了PCI总线设备的热复位方法,包括:在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位。该方法能够实现ARM服务器热复位PCI总线设备。本申请还公开了一种PCI总线设备的热复位装置、设备及计算机可读存储介质,均具有上述技术效果。

Description

一种PCI总线设备的热复位方法及相关装置
技术领域
本申请涉及服务器技术领域,特别涉及一种PCI总线设备的热复位方法;还涉及一种PCI总线设备的热复位装置、设备以及计算机可读存储介质。
背景技术
消费类电子产品、工控类电子产品、数据中心的服务器产品等都需要使用大量的外设设备。其中,有的外设设备使用LPC(Low Pin Count,低针脚数)总线即低速总线,有的外设设备使用SPI(Serial Peripheral Interface,串行外设接口)总线,而在服务器产品中外设设备使用最多的是PCI(Peripheral Component Interconnect,外设部件互连标准)总线。PCI总线设备包括了PCI标准网卡,PCI标准NVME硬盘,PCIE标准的存储卡等。PCI总线设备在系统热重启时都需要进行热复位的动作,这样在服务器的启动过程中方可再次获取PCI总线设备的驱动程序并使之能够正常使用。
虽然服务器断电后重新上电也能够加载PCI总线设备的驱动并正常识别设备,但是这种每次断电再次开机的做法效率低,会严重影响数据中心运维人员的工作量,因此硬件工程师在设计服务器产品时都会使用一个systemReset信号来实现所有的PCI总线设备的热复位功能。然而,在新兴的ARM(全称为Advanced RISC Machine,为英国Acorn公司设计)服务器领域,受限技术成熟度及芯片厂商的设计导致没有systemReset信号,无法通过上述现有方式实现PCI总线设备的热复位功能。
由此如何实现ARM服务器热复位PCI总线设备已成为本领域技术人员亟待解决的技术问题。
发明内容
本申请的目的是提供一种PCI总线设备的热复位方法,能够实现ARM服务器热复位PCI总线设备。本申请的另一个目的是提供一种PCI总线设备的热复位装置、设备以及计算机可读存储介质,均具有上述技术效果。
为解决上述技术问题,本申请提供了一种PCI总线设备的热复位方法,包括:
在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;
根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;
输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位。
可选的,所述GPIO信号的个数为四个。
可选的,所述在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值包括:
根据CPU位置、根端口以及索引值在所述状态机表中查找触发PCI总线设备进行热复位的GPIO状态值。
可选的,根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值包括:
根据触发PCI总线设备进行热复位的所述GPIO状态值,拉低相应的所述GPIO信号。
可选的,拉低相应的所述GPIO信号并输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位后还包括:
将所述GPIO信号还原为高电平状态。
可选的,所述将所述GPIO信号还原为高电平状态包括:
拉低所述GPIO信号并延时预设时长后将所述GPIO信号还原为高电平状态。
可选的,在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值前还包括:
判断PCI总线上是否存在PCI总线设备;
若PCI总线上存在PCI总线设备,则在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值。
为解决上述技术问题,本申请还提供了一种PCI总线设备的热复位装置,包括:
查找模块,用于在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;
设置模块,用于根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;
输出模块,用于输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位。
为解决上述技术问题,本申请还提供了一种PCI总线设备的热复位设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上任一项所述的PCI总线设备的热复位方法的步骤。
为解决上述技术问题,本申请还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上任一项所述的PCI总线设备的热复位方法的步骤。
本申请所提供的PCI总线设备的热复位方法,包括:在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位。
可见,本申请所提供的PCI总线设备的热复位方法,利用ARM服务器的GPIO信号触发PCI总线设备进行热复位,通过设置输出至PCI总线设备的GPIO信号的值而实现PCI总线设备的热复位功能,保证了ARM服务器在热重启或热复位后PCI总线设备仍然可以正常使用,有利于ARM服务器的大批量部署与应用。
本申请所提供的PCI总线设备的热复位装置、设备以及计算机可读存储介质均具有上述技术效果。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例所提供的一种PCI总线设备的热复位方法的流程示意图;
图2为本申请实施例所提供的一种PCI总线设备的热复位装置的示意图;
图3为本申请实施例所提供的一种PCI总线设备的热复位设备的示意图。
具体实施方式
本申请的核心是提供一种PCI总线设备的热复位方法,能够实现ARM服务器热复位PCI总线设备。本申请的另一个核心是提供一种PCI总线设备的热复位装置、设备以及计算机可读存储介质,均具有上述技术效果。
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参考图1,图1为本申请实施例所提供的一种PCI总线设备的热复位方法的流程示意图,参考图1所示,该方法主要包括:
S101:在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;
具体的,预先针对每个PCI总线设备设置其对应的GPIO(General-purpose input/output,通用输入输出)状态值,并将各个PCI总线设备对应的GPIO状态值整理得到状态机表。GPIO状态值是能够触发PCI总线设备进行热复位的值。不同的PCI总线设备对应不同的GPIO状态值。
设置各PCI总线设备的GPIO状态值时,结合PCI总线带宽的拆分情况进行设置。在带宽不拆分的情况下,PCI总线带宽为X16带宽。在带宽拆分的情况下,PCI总线带宽可能拆分为X8X8带宽、X8X4X4带宽、X4X4X4X4等多种情况。
其中,在一种具体的实施方式中,上述在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值的方式为:根据CPU(Central Processing Unit,中央处理单元)位置、根端口以及索引值在所述状态机表中查找触发PCI总线设备进行热复位的GPIO状态值。
具体而言,本实施例中,以CPU位置、根端口即Rootport以及索引值三个变量作为查找GPIO状态值的依据,预先建立CPU位置、根端口以及索引值与GPIO状态值的对应关系,实际查找中根据CPU位置、根端口以及索引值在所述状态机表中查找触发PCI总线设备进行热复位的GPIO状态值。
对于CPU位置、根端口以及索引值与GPIO状态值的对应关系,可以进行差异性设置,本申请在此不做赘述。
S102:根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;
S103:输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位。
具体的,将ARM服务器的GPIO信号与各PCI总线设备相连,BIOS(Basic InputOutput System,基本输入输出系统)在枚举PCI总线设备之前首先在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值,在查找到能够触发PCI总线设备进行热复位的GPIO状态值的基础上,进一步根据查找到的GPIO状态值设置ARM服务器的GPIO信号的值,并将各GPIO信号输出至PCI总线设备,以触发所述PCI总线设备进行热复位。
其中,在一种具体的实施方式中,GPIO信号的个数为四个。
具体而言,本实施例借助ARM服务器原生设计的四个GPIO信号实现PCI总线设备的热复位功能,将ARM服务器的四个GPIO信号均与各个PCI总线设备相连,通过设置ARM服务器的四个GPIO信号的值并输出四个GPIO信号至PCI总线设备而触发PCI总线设备进行热复位。
每个GPIO信号有高、低电平两种状态,即每个GPIO信号有逻辑0与逻辑1两种值。在ARM服务器的四个GPIO信号均与各PCI总线设备相连的情况下,四个GPIO信号的值具有较多的组合情况,可以控制较多的PCI总线设备进行热复位。
另外,在一种具体的实施方式中,上述根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值的方式为:根据触发PCI总线设备进行热复位的所述GPIO状态值,拉低相应的所述GPIO信号。
具体而言,本实施例中默认ARM服务器的各GPIO信号为高电平状态,在设置GPIO信号的值时,根据状态机表中记录的触发PCI总线设备进行热复位的GPIO状态值,拉低相应的GPIO信号。
当ARM服务器的四个GPIO信号均与各PCI总线设备相连时,在设置GPIO信号的值时,根据状态机表中记录的触发PCI总线设备进行热复位的GPIO状态值,拉低其中部分或全部四个GPIO信号。
例如,状态机表中记录的触发某个PCI总线设备进行热复位的GPIO状态值为12,对应的二进制值为1100,因此,此时将四个GPIO信号中位于低位的两个GPIO信号拉低,而保持四个GPIO信号中位于高位的两个GPIO信号为高电平状态。
不同的PCI总线设备的GPIO状态值不同,因此在触发PCI总线设备热复位时通过逐一设置输出至PCI总线设备的GPIO信号的值,而逐一触发各个PCI总线设备进行热复位,直到最后一个PCI总线设备热复位后,BIOS执行正常的启动引导。
如果PCI总线设备接收到的GPIO信号是PCI总线设备对应的能够触发PCI总线设备进行热复位的信号,则PCI总线设备在接收到GPIO信号后进行热复位动作。相干,如果PCI总线设备接收到的GPIO信号不是PCI总线设备对应的能够触发PCI总线设备进行热复位的信号,则PCI总线设备在接收到GPIO信号后不会进行热复位动作。
例如,能够触发PCI总线设备1进行热复位的四个GPIO信号按序依次为0、0、1、0。能够触发PCI总线设备2进行热复位的四个GPIO信号按序依次为0、1、0、1。由此,当输出至PCI总线设备1与PCI总线设备2的四个GPIO信号按序依次为0、1、0、1时,此时PCI总线设备2在接收到GPIO信号后进行热复位,而PCI总线设备1不会进行热复位。当输出至PCI总线设备1与PCI总线设备2的四个GPIO信号按序并非为0、1、0、1,也并非0、0、1、0时,此时PCI总线设备1与PCI总线设备2均不会进行热复位。
进一步,拉低相应的所述GPIO信号并输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位后还包括:将所述GPIO信号还原为高电平状态。
也就是说,根据所述状态机表中记录的触发PCI总线设备热复位的GPIO状态值,拉低相应的所述GPIO信号,并输出各GPIO信号触发所述PCI总线设备进行热复位后,再将之前拉低的GPIO信号拉高,恢复各GPIO信号均为高电平状态,以便后续触发其他PCI总线设备热复位。
其中,在一种具体的实施方式中,所述将所述GPIO信号还原为高电平状态的方式为:拉低所述GPIO信号并延时预设时长后将所述GPIO信号还原为高电平状态。
具体而言,为了满足PCI总线设备进行完全复位所需的时间要求,本实施例在拉低相应的GPIO信号并延时预设时长(例如100ms)后,才将拉低的GPIO信号拉高而还原为高电平状态,以此保证PCI总线设备热复位有效。
进一步,在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值前还包括:判断PCI总线上是否存在PCI总线设备;若PCI总线上存在PCI总线设备,则在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值。
也就是说,PCI总线上有PCI总线设备的情况下,才执行在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值以及后续操作,而锐PCI总线上没有PCI总线设备,则无需执行在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值以及后续操作,ARM服务器的各GPIO信号持续为默认的高电平状态。
进一步,正常情况下,一定时间内可以触发所有的PCI总线设备完成热复位,而若在一定时间后仍存在未完成热复位的PCI总线设备,此时可能存在GPIO状态值错误等异常,为此可在存在异常而无能触发所有的PCI总线设备完成热复位的情况下,进行异常记录或提示,以便及时进行异常排查、修复。
综上所述,本申请所提供的PCI总线设备的热复位方法,包括:在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位。可见,本申请所提供的PCI总线设备的热复位方法,利用ARM服务器的GPIO信号触发PCI总线设备进行热复位,通过设置输出至PCI总线设备的GPIO信号的值而实现PCI总线设备的热复位功能,保证了ARM服务器在热重启或热复位后PCI总线设备仍然可以正常使用,有利于ARM服务器的大批量部署与应用。
本申请还提供了一种PCI总线设备的热复位装置,下文描述的该装置可以与上文描述的方法相互对应参照。请参考图2,图2为本申请实施例所提供的一种PCI总线设备的热复位装置的示意图,结合图2所示,该装置包括:
查找模块10,用于在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;
设置模块20,用于根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;
输出模块30,用于输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位。
在上述实施例的基础上,可选的,所述GPIO信号的个数为四个。
在上述实施例的基础上,可选的,所述查找模块10具体用于根据CPU位置、根端口以及索引值在所述状态机表中查找触发PCI总线设备进行热复位的GPIO状态值。
在上述实施例的基础上,可选的,所述设置模块20具体用于根据触发PCI总线设备进行热复位的所述GPIO状态值,拉低相应的所述GPIO信号。
在上述实施例的基础上,可选的,还包括:
还原模块,用于在拉低相应的所述GPIO信号并输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位后,将所述GPIO信号还原为高电平状态。
在上述实施例的基础上,可选的,所述还原模块具体用于在拉低所述GPIO信号并延时预设时长后将所述GPIO信号还原为高电平状态。
在上述实施例的基础上,可选的,还包括:
判断模块,用于在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值前,判断PCI总线上是否存在PCI总线设备;若PCI总线上存在PCI总线设备,则在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值。
本申请所提供的PCI总线设备的热复位装置,利用ARM服务器的GPIO信号触发PCI总线设备进行热复位,通过设置输出至PCI总线设备的GPIO信号的值而实现PCI总线设备的热复位功能,保证了ARM服务器在热重启或热复位后PCI总线设备仍然可以正常使用,有利于ARM服务器的大批量部署与应用。
本申请还提供了一种PCI总线设备的热复位设备,参考图3所示,该设备包括存储器1和处理器2。
存储器1,用于存储计算机程序;
处理器2,用于执行计算机程序实现如下的步骤:
在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位。
对于本申请所提供的设备的介绍请参照上述方法实施例,本申请在此不做赘述。
本申请还提供了一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时可实现如下的步骤:
在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位。
该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
对于本申请所提供的计算机可读存储介质的介绍请参照上述方法实施例,本申请在此不做赘述。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置、设备以及计算机可读存储介质而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本申请所提供的PCI总线设备的热复位方法、装置、设备以及计算机可读存储介质进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围。

Claims (9)

1.一种PCI总线设备的热复位方法,其特征在于,包括:
在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;不同的所述PCI总线设备对应不同的所述GPIO状态值;
根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;
输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位;所述GPIO信号的个数为四个;四个所述GPIO信号均与各个所述PCI总线设备相连。
2.根据权利要求1所述的热复位方法,其特征在于,所述在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值包括:
根据CPU位置、根端口以及索引值在所述状态机表中查找触发PCI总线设备进行热复位的GPIO状态值。
3.根据权利要求1所述的热复位方法,其特征在于,根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值包括:
根据触发PCI总线设备进行热复位的所述GPIO状态值,拉低相应的所述GPIO信号。
4.根据权利要求3所述的热复位方法,其特征在于,拉低相应的所述GPIO信号并输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位后还包括:
将所述GPIO信号还原为高电平状态。
5.根据权利要求4所述的热复位方法,其特征在于,所述将所述GPIO信号还原为高电平状态包括:
拉低所述GPIO信号并延时预设时长后将所述GPIO信号还原为高电平状态。
6.根据权利要求1所述的热复位方法,其特征在于,在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值前还包括:
判断PCI总线上是否存在PCI总线设备;
若PCI总线上存在PCI总线设备,则在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值。
7.一种PCI总线设备的热复位装置,其特征在于,包括:
查找模块,用于在预设的状态机表中查找触发PCI总线设备进行热复位的GPIO状态值;不同的所述PCI总线设备对应不同的所述GPIO状态值;
设置模块,用于根据触发PCI总线设备进行热复位的所述GPIO状态值,设置GPIO信号的值;
输出模块,用于输出所述GPIO信号至所述PCI总线设备,以触发所述PCI总线设备进行热复位;所述GPIO信号的个数为四个;四个所述GPIO信号均与各个所述PCI总线设备相连。
8.一种PCI总线设备的热复位设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至6任一项所述的PCI总线设备的热复位方法的步骤。
9.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至6任一项所述的PCI总线设备的热复位方法的步骤。
CN202110474209.1A 2021-04-29 2021-04-29 一种pci总线设备的热复位方法及相关装置 Active CN113177063B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110474209.1A CN113177063B (zh) 2021-04-29 2021-04-29 一种pci总线设备的热复位方法及相关装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110474209.1A CN113177063B (zh) 2021-04-29 2021-04-29 一种pci总线设备的热复位方法及相关装置

Publications (2)

Publication Number Publication Date
CN113177063A CN113177063A (zh) 2021-07-27
CN113177063B true CN113177063B (zh) 2023-04-07

Family

ID=76925350

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110474209.1A Active CN113177063B (zh) 2021-04-29 2021-04-29 一种pci总线设备的热复位方法及相关装置

Country Status (1)

Country Link
CN (1) CN113177063B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114461451A (zh) * 2022-01-26 2022-05-10 苏州浪潮智能科技有限公司 一种pci设备热重启方法、系统及相关组件

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200727138A (en) * 2006-01-02 2007-07-16 Via Tech Inc PCI Express interface system with a reset function and its reset method
CN109669905A (zh) * 2018-12-17 2019-04-23 广东浪潮大数据研究有限公司 一种pcie设备的热移除方法、系统及相关装置
CN110968352A (zh) * 2019-11-27 2020-04-07 浪潮商用机器有限公司 一种pcie设备的复位系统及服务器系统
CN111475343A (zh) * 2020-04-15 2020-07-31 中国长城科技集团股份有限公司 计算机状态断电恢复方法、装置及终端设备
CN111984573A (zh) * 2020-08-14 2020-11-24 苏州浪潮智能科技有限公司 一种控制器PCIE Switch扩展芯片的复位方法
CN112445533A (zh) * 2020-11-20 2021-03-05 苏州浪潮智能科技有限公司 一种复位pcie设备的方法、系统、设备及介质
CN112506576A (zh) * 2020-12-11 2021-03-16 浪潮电子信息产业股份有限公司 运行状态切换方法、装置、电子设备及存储介质

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200727138A (en) * 2006-01-02 2007-07-16 Via Tech Inc PCI Express interface system with a reset function and its reset method
CN109669905A (zh) * 2018-12-17 2019-04-23 广东浪潮大数据研究有限公司 一种pcie设备的热移除方法、系统及相关装置
CN110968352A (zh) * 2019-11-27 2020-04-07 浪潮商用机器有限公司 一种pcie设备的复位系统及服务器系统
CN111475343A (zh) * 2020-04-15 2020-07-31 中国长城科技集团股份有限公司 计算机状态断电恢复方法、装置及终端设备
CN111984573A (zh) * 2020-08-14 2020-11-24 苏州浪潮智能科技有限公司 一种控制器PCIE Switch扩展芯片的复位方法
CN112445533A (zh) * 2020-11-20 2021-03-05 苏州浪潮智能科技有限公司 一种复位pcie设备的方法、系统、设备及介质
CN112506576A (zh) * 2020-12-11 2021-03-16 浪潮电子信息产业股份有限公司 运行状态切换方法、装置、电子设备及存储介质

Also Published As

Publication number Publication date
CN113177063A (zh) 2021-07-27

Similar Documents

Publication Publication Date Title
CN111736678B (zh) 一种芯片复位电路、方法以及设备
US10140231B2 (en) Flexible port configuration based on interface coupling
CN113127302A (zh) 一种板卡gpio的监控方法和装置
CN113177063B (zh) 一种pci总线设备的热复位方法及相关装置
CN103106113A (zh) 一种中断事件处理方法和处理设备
CN110968352A (zh) 一种pcie设备的复位系统及服务器系统
CN109918221B (zh) 一种硬盘报错解析方法、系统、终端及存储介质
CN110399168B (zh) 多数据盘存储服务器的系统启动方法、装置及设备
CN112199935A (zh) 数据的比对方法、装置、电子设备及计算机可读存储介质
US20140281095A1 (en) Computing device and method for integrating thunderbolt chip on motherboard
CN113946480A (zh) 一种i2c总线的检测装置和方法
CN114996069A (zh) 一种主板测试方法、装置以及介质
CN115952129A (zh) 一种刀片服务器设置方法、装置及可读存储介质
CN111309521B (zh) Fpga重加载方法、fpga卡式设备和主机
CN114461471A (zh) 一种判断pcie链路训练过程状态的方法、装置及介质
CN114185720A (zh) 服务器动态热备份的方法、装置、设备及存储介质
CN109739565B (zh) 一种保证Bootrom正常运行的方法、装置、计算机设备及存储介质
CN110765038B (zh) 处理器与lpc设备的通信方法、装置和存储介质
CN111414201A (zh) 一种PCIe卡加载方法、装置、设备及存储介质
CN113064651B (zh) 应用于多级接口串联设备的初始化控制装置、方法和设备
US9794120B2 (en) Managing network configurations in a server system
US20160062565A1 (en) Method of Removing External Devices for Computer System and Related Computer System
CN116841933A (zh) 外设部件互连标准设备的链路参数处理方法、装置及介质
CN117667802A (zh) 一种设备热插拔事件的处理方法、装置、设备和介质
CN116860679A (zh) 热插拔方法、服务器系统及计算机可读存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant