CN106294153A - 检测多路服务器uefi bios版本一致的方法 - Google Patents
检测多路服务器uefi bios版本一致的方法 Download PDFInfo
- Publication number
- CN106294153A CN106294153A CN201610655267.3A CN201610655267A CN106294153A CN 106294153 A CN106294153 A CN 106294153A CN 201610655267 A CN201610655267 A CN 201610655267A CN 106294153 A CN106294153 A CN 106294153A
- Authority
- CN
- China
- Prior art keywords
- bios
- bmc
- flash rom
- file
- consistent
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 19
- 238000001514 detection method Methods 0.000 claims description 19
- 230000008569 process Effects 0.000 claims description 3
- 230000006870 function Effects 0.000 abstract description 5
- 238000012423 maintenance Methods 0.000 abstract 1
- 230000008901 benefit Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000001680 brushing effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000000976 ink Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/3604—Software analysis for verifying properties of programs
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
本发明公开检测多路服务器UEFI BIOS版本一致的方法,涉及服务器技术领域,通过更改CPLD的逻辑,并在BMC中添加程序,使得系统具备BIOS文件一致性检查功能;通过CPLD使得两个CPU分别挂接两颗Flash ROM,同时让BMC分别和这两颗Flash ROM连通,并读取两颗Flash ROM的BIOS文件,最后由BMC比较这两个BIOS文件,若不一致,则发出系统报警进行提示。本发明解决了现有技术没有检查两颗CPU下面挂接的BIOS文件是否一致的问题,便于系统故障维护操作,提供了系统运行安全性,完善了服务器产品功能。
Description
技术领域
本发明涉及服务器技术领域,具体的说是检测多路服务器UEFI BIOS版本一致的方法。
背景技术
对于X86架构平台,无论是单路CPU还是多路CPU的,一般都是挂接一个BIOS 文件,BIOS文件可能根据Flash ROM的大小,存放在两颗Flash Rom中。比方说一颗Flash Rom8M,另一颗4M,他们存放的内容是不一样的,这样整个BIOS文件就是12M的,多路系统的其他CPU会共用这个12M的BIOS文件,这是X86架构常用的设计。
但是Cavium ARM的架构设计不同于X86架构,其每路CPU都要挂接一个完整的BIOS文件,如果是二路CPU就要挂接两个这样的完整的BIOS文件,二路以上理论上就要挂接多个Flash 芯片,但目前Cavium ARM最高做成二路。为了防止出现异常的情况,一般要保证两颗CPU下面挂接的Flash ROM中的BIOS文件要一致,这样会在刷写BIOS的时候,尽量把两个Flash ROM刷写成同一个版本的BIOS。但是这样存在一个问题,如果在更新BIOS时一个更新成功,另一个不成功,或者说是直接忘记更新其中的一颗的话,这样造成的系统异常通常不容易找出root cause,这就会给产品debug工作造成很大的麻烦。
假设一颗Flash ROM中的BIOS版本是1.0.1版,另一个是1.0.2版,这两个BIOS中对CPU和内存的配置是不一样的,虽然这种情况下启动系统是没问题的,但是由于配置的不一样,就可能会产生系统的异常。通过查看Cavium的代码,发现并没有检查两颗CPU下面挂接的BIOS文件是否一致的机制,整个过程是,首先检查flash rom存储的介质,是挂在SPI下面还是挂在eMMC下面,或者其他的介质,然后就是读取介质里面的BIOS文件,然后就是boot这个image,并没有检查BIOS版本一致性的机制。
发明内容
本发明针对目前技术发展的需求和不足之处,提供一种ARM平台检测多路服务器UEFI BIOS版本一致的方法。
本发明所述检测多路服务器UEFI BIOS版本一致的方法,解决上述技术问题采用的技术方案如下:所述检测多路服务器UEFI BIOS版本一致的方法,通过更改CPLD的逻辑,并在BMC中添加程序,使得系统具备BIOS文件一致性检查功能,通过CPLD使得两个CPU分别挂接两颗Flash ROM,让BMC分别和两颗Flash ROM连通,并读取两颗Flash ROM的BIOS文件,最后由BMC比较这两个BIOS文件,,进而检测多路服务器UEFI BIOS版本是否一致。
优选的,Cavium ARM的架构中设置的两个CPU记为CPU0和CPU1,首先CPLD开通CPU0FLASH ROM,使得BMC能够通过SPI总线访问CPU0 FLASH ROM;通过BMC读取CPU0 FLASH ROM中的BIOS文件,并Search文件中的BIOS Date:和Ver:字串,存入Buffer0中。
优选的,然后CPLD开通CPU1 FLASH ROM,使得BMC能够通过SPI总线访问CPU1FLASH ROM;通过BMC读取CPU1 FLASH ROM中的BIOS文件,并Search文件中的BIOS Date:和Ver:字串,存入Buffer1中。
优选的,最后由BMC负责比较buffer0和buffer1中的BIOS Date:和Ver:字串,一致则不处理,不一致则发出报警信息通知用户或者工程师。
本发明所述检测多路服务器UEFI BIOS版本一致的方法与现有技术相比具有的有益效果是:本发明不会增加硬件器件和线路,完全由BMC和CPLD的软件代码配合完成,通过BMC和两颗Flash ROM连通读取Flash ROM的BIOS文件,来比较两个BIOS文件是否一致,实现多路服务器UEFI BIOS版本一致性检测;解决了现有技术没有检查两颗CPU下面挂接的BIOS文件是否一致的问题,便于系统故障维护操作,提供了系统运行安全性,完善了服务器产品功能;所有服务器均可采用本发明实现UEFI BIOS版本一致性检测,适用范围大,具有很好的通用性实用性。
说明书附图
附图1为所述检测多路服务器UEFI BIOS版本一致的方法的流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,对本发明所述检测多路服务器UEFI BIOS版本一致的方法进一步详细说明。
通常Cavium ARM的架构中设置有两个CPU,在服务器系统设计时,Flash ROM是通过CPLD和CPU连接的,同时CPLD也通过SPI总线连接到BMC。本发明所述检测多路服务器UEFIBIOS版本一致的方法,通过更改CPLD的逻辑,并在BMC中添加程序,使得系统具备BIOS文件一致性检查功能,通过CPLD使得两个CPU分别挂接两颗Flash ROM,让BMC分别和两颗FlashROM连通,并读取两颗Flash ROM的BIOS文件,最后由BMC比较这两个BIOS文件,进而检测多路服务器UEFI BIOS版本是否一致。
实施例:
Cavium ARM的架构中设置的两个CPU记为CPU0和CPU1,本实施例所述检测多路服务器UEFI BIOS版本一致的方法,通过更改CPLD的逻辑,并在BMC中添加程序,进行BIOS文件一致性检测;如附图1所示其具体过程包括如下步骤:
1)首先,CPLD开通CPU0 FLASH ROM,使得BMC能够通过SPI总线访问CPU0 FLASH ROM;
2)BMC读取CPU0 FLASH ROM中的BIOS文件,并Search文件中的BIOS Date:和Ver:字串,存入Buffer0中;
3)然后,CPLD开通CPU1 FLASH ROM,使得BMC能够通过SPI总线访问CPU1 FLASH ROM;4)BMC读取CPU1 FLASH ROM中的BIOS文件,并Search文件中的BIOS Date:和Ver:字串,存入Buffer1中;
5)最后由BMC负责比较buffer0和buffer1中的数据(BIOS Date:和Ver:字串),一致则不处理,不一致则发出报警信息通知用户或者工程师。
上述具体实施方式仅是本发明的具体个案,本发明的专利保护范围包括但不限于上述具体实施方式,任何符合本发明的权利要求书的且任何所属技术领域的普通技术人员对其所做的适当变化或替换,皆应落入本发明的专利保护范围。
Claims (4)
1.检测多路服务器UEFI BIOS版本一致的方法,其特征在于, 通过更改CPLD的逻辑,并在BMC中添加程序,使得系统具备BIOS文件一致性检查功能;通过CPLD使得两个CPU分别挂接两颗Flash ROM,同时让BMC分别和这两颗Flash ROM连通,并读取两颗Flash ROM的BIOS文件,最后由BMC比较这两个BIOS文件,进而检测多路服务器UEFI BIOS版本是否一致。
2.根据权利要求1所述检测多路服务器UEFI BIOS版本一致的方法,其特征在于,Cavium ARM的架构中设置的两个CPU记为CPU0和CPU1,首先CPLD开通CPU0 FLASH ROM,使得BMC能够通过SPI总线访问CPU0 FLASH ROM;通过BMC读取CPU0 FLASH ROM中的BIOS文件,并Search文件中的BIOS Date:和Ver:字串,存入Buffer0中。
3.根据权利要求2所述检测多路服务器UEFI BIOS版本一致的方法,其特征在于, 然后CPLD开通CPU1 FLASH ROM,使得BMC能够通过SPI总线访问CPU1 FLASH ROM;通过BMC读取CPU1 FLASH ROM中的BIOS文件,并Search文件中的BIOS Date:和Ver:字串,存入Buffer1中。
4.根据权利要求3所述检测多路服务器UEFI BIOS版本一致的方法,其特征在于, 最后由BMC负责比较buffer0和buffer1中的BIOS Date:和Ver:字串,一致则不处理,不一致则发出报警信息。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610655267.3A CN106294153A (zh) | 2016-08-11 | 2016-08-11 | 检测多路服务器uefi bios版本一致的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610655267.3A CN106294153A (zh) | 2016-08-11 | 2016-08-11 | 检测多路服务器uefi bios版本一致的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106294153A true CN106294153A (zh) | 2017-01-04 |
Family
ID=57668687
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610655267.3A Pending CN106294153A (zh) | 2016-08-11 | 2016-08-11 | 检测多路服务器uefi bios版本一致的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106294153A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021040684A1 (en) * | 2019-08-26 | 2021-03-04 | Hewlett-Packard Development Company, L.P. | Centralized access control of input-output resources |
CN114090095A (zh) * | 2022-01-19 | 2022-02-25 | 苏州浪潮智能科技有限公司 | 一种多路服务器中cpu的bios加载方法及相关组件 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050081024A1 (en) * | 2003-10-10 | 2005-04-14 | Dell Products L.P. | Method of using feature flags to determine compatibility between bios revisions and installed hardware during flash update |
CN103455350A (zh) * | 2013-08-28 | 2013-12-18 | 浪潮电子信息产业股份有限公司 | 一种bios更新的方法 |
CN205050131U (zh) * | 2015-08-31 | 2016-02-24 | 浪潮电子信息产业股份有限公司 | 一种支持多路系统任意处理启动及高冗余度的电路 |
CN105653457A (zh) * | 2016-01-05 | 2016-06-08 | 浪潮电子信息产业股份有限公司 | 一种检测arm平台多路服务器uefi bios版本一致的方法 |
-
2016
- 2016-08-11 CN CN201610655267.3A patent/CN106294153A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050081024A1 (en) * | 2003-10-10 | 2005-04-14 | Dell Products L.P. | Method of using feature flags to determine compatibility between bios revisions and installed hardware during flash update |
CN103455350A (zh) * | 2013-08-28 | 2013-12-18 | 浪潮电子信息产业股份有限公司 | 一种bios更新的方法 |
CN205050131U (zh) * | 2015-08-31 | 2016-02-24 | 浪潮电子信息产业股份有限公司 | 一种支持多路系统任意处理启动及高冗余度的电路 |
CN105653457A (zh) * | 2016-01-05 | 2016-06-08 | 浪潮电子信息产业股份有限公司 | 一种检测arm平台多路服务器uefi bios版本一致的方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021040684A1 (en) * | 2019-08-26 | 2021-03-04 | Hewlett-Packard Development Company, L.P. | Centralized access control of input-output resources |
CN114090095A (zh) * | 2022-01-19 | 2022-02-25 | 苏州浪潮智能科技有限公司 | 一种多路服务器中cpu的bios加载方法及相关组件 |
CN114090095B (zh) * | 2022-01-19 | 2022-05-24 | 苏州浪潮智能科技有限公司 | 一种多路服务器中cpu的bios加载方法及相关组件 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11010273B2 (en) | Software condition evaluation apparatus and methods | |
CN103999055B (zh) | 访问命令/地址寄存器装置中存储的数据 | |
US9195552B2 (en) | Per-function downstream port containment | |
US20090049335A1 (en) | System and Method for Managing Memory Errors in an Information Handling System | |
WO2020239060A1 (zh) | 错误恢复的方法和装置 | |
TWI620061B (zh) | 伺服器的偵錯裝置及其偵錯方法 | |
CN105393224B (zh) | 故障检测装置及方法 | |
WO2016127600A1 (zh) | 异常处理方法及装置 | |
CN103218275A (zh) | 数据错误修复方法、装置和设备 | |
CN105653457A (zh) | 一种检测arm平台多路服务器uefi bios版本一致的方法 | |
CN112650612A (zh) | 一种内存故障定位方法及装置 | |
US20150121127A1 (en) | Watchpoint support system for functional simulator | |
CN114003445B (zh) | Bmc的i2c监控功能测试方法、系统、终端及存储介质 | |
CN106294153A (zh) | 检测多路服务器uefi bios版本一致的方法 | |
CN109117299B (zh) | 服务器的侦错装置及其侦错方法 | |
CN105868038B (zh) | 内存错误处理方法及电子设备 | |
US20190102271A1 (en) | Semiconductor device | |
CN104678292A (zh) | 一种复杂可编程逻辑器件cpld测试方法和装置 | |
US10802901B2 (en) | Obtaining state information of threads of a device | |
CN106293620B (zh) | intel平台检测Flash Rom中参数的方法 | |
CN114936135A (zh) | 一种异常检测方法、装置及可读存储介质 | |
US20210311833A1 (en) | Targeted repair of hardware components in a computing device | |
CN100369009C (zh) | 使用系统管理中断信号的监控系统及方法 | |
CN114253573A (zh) | PCIe设备固件批量升级方法、系统、终端及存储介质 | |
CN108829417B (zh) | 一种cpld的升级装置、方法、设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20170104 |