CN106919426A - 一种多路服务器fpga版本同步的方法 - Google Patents

一种多路服务器fpga版本同步的方法 Download PDF

Info

Publication number
CN106919426A
CN106919426A CN201710124377.1A CN201710124377A CN106919426A CN 106919426 A CN106919426 A CN 106919426A CN 201710124377 A CN201710124377 A CN 201710124377A CN 106919426 A CN106919426 A CN 106919426A
Authority
CN
China
Prior art keywords
fpga
version
jtag interface
serial ports
program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710124377.1A
Other languages
English (en)
Inventor
程万前
张燕群
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Inspur Smart Computing Technology Co Ltd
Original Assignee
Guangdong Inspur Big Data Research Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Inspur Big Data Research Co Ltd filed Critical Guangdong Inspur Big Data Research Co Ltd
Priority to CN201710124377.1A priority Critical patent/CN106919426A/zh
Publication of CN106919426A publication Critical patent/CN106919426A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates

Abstract

本发明公开一种多路服务器FPGA版本同步的方法,涉及计算机技术领域,在多路服务器系统中,两个不同主板上的FPGA通过串口连接互相传播自身程序版本,同时通过JTAG接口互相连接,一个FPGA的GPIO接口接到另一个FPGA的程序烧录专用的JTAG接口上;通过串口互相传输各自的版本号,一个FPGA收到另一个FPGA的版本号后与自身版本号比对,若版本一致或其版本较低,则不进行其他操作;若该FPGA版本号高于另一个FPGA的版本号,则通过JTAG接口向另一个FPGA更新程序,完成版本同步。本发明解决了FPGA版本不一致对服务器的稳定可靠工作都会有不良影响的问题;使服务器主板的FPGA版本能自动保持一致,将大大提高服务器的可靠性。

Description

一种多路服务器FPGA版本同步的方法
技术领域
本发明涉及计算机技术领域,具体的说是一种多路服务器FPGA版本同步的方法。
背景技术
多路服务器系统中,一般包含多个主板。例如可能包含4个主板,每个主板集成2个CPU,主板插入背板上,通过背板连接互联成多路服务器系统。在每个主板上会集成一个FPGA(Field-Programmable Gate Array,现场可编程门阵列),对板卡进行时序控制、逻辑控制。随着产品的功能修正、开发升级,FPGA的程序版本会不断更新,测试人员或维护人员需要将服务器上所有FPGA的程序版本进行升级。
在测试及维护阶段,不排除有操作失误或测试时板卡混插等原因,导致部分主板程序更新,其他主板程序未更新的情况发生。在同一服务器上各主板的程序版本不一致,可能会导致服务器系统功能异常。
目前的技术中FPGA程序更新方案一般有两种:1、烧录器烧录,对板卡进行上电后采用烧录器连接板卡进行烧录;2、采用系统内的管理控制器,通过专用的烧录接口向FPGA烧录程序;多FPGA是可以通过切换器切换烧录链路,附图1所示为一个举例。但是需要测试或维护人员登录管理控制器控制界面,并手动执行。
实际操作时,无论采用哪种方案,主要靠测试或维护人员手动操作更新代码,并自行检查版本更新情况、检查版本一致性。目前这两种方案过于依赖相关人员,可靠性有限。万一操作失误,对服务器的稳定可靠工作都会有不良影响。
FPGA一般外接一个存储器,用于存储其自身程序。FPGA从存储器中读取程序完成自身配置。此外,FPGA的程序通过其专用JTAG接口更新。串口是电子通信领域常用的简单数据通信接口,能够传输低速信息,并且易于实现。
发明内容
本发明针对目前技术发展的需求和不足之处,提供一种基于移动终端的机顶盒遥控器的实现方法。
本发明所述一种多路服务器FPGA版本同步的方法,解决上述技术问题采用的技术方案如下:所述一种多路服务器FPGA版本同步的方法,在多路服务器系统中,两个不同主板上的FPGA通过串口连接,用于互相传播自身程序版本,每个主板上FPGA连接一个存储器用于存储自身程序;
同时,通过串口连接的两个FPGA通过JTAG接口互相连接,其中一个FPGA的GPIO接口接到另一个FPGA的程序烧录专用的JTAG接口上,支持第一个FPGA通过JTAG接口更新第二个FPGA的程序,同样,另一个FPGA的GPIO接口连接到第一个FPGA的程序烧录专用的JTAG接口上。
优选的,采用常规手段向各个主板的FPGA烧录程序后,进行FPGA版本同步;主要步骤如下:
各个主板的FPGA启动后,通过串口互相传输各自的版本号,其中一个FPGA收到另一个FPGA的版本号后与自身版本号比对,若版本一致或其版本较低,则不进行其他操作;若该FPGA版本号高于另一个FPGA的版本号,则通过JTAG接口向另一个FPGA更新程序,完成版本同步。
优选的,若多个服务器系统中含有四个FPGA时,各个FPGA通过串口进行环状连接,每个FPGA通过串口得知其他FPGA的版本号;JTAG接口也呈环状连接, FPGA1版本高于FPGA2时,通过JTAG接口向FPGA2更新程序,完成版本同步;以此类推,FPGA2向FPGA3更新程序,FPGA3向FPGA4更新程序,FPGA4向FPGA1更新程序。
本发明所述一种多路服务器FPGA版本同步的方法,与现有技术相比具有的有益效果是:本发明采用各个FPGA间程序版本号互相传输,版本互相更新的方法,解决了FPGA版本不一致对服务器的稳定可靠工作都会有不良影响的问题;并且,不再依靠测试或维护人员手动操作更新代码,并自行检查版本更新情况、检查版本一致性;使服务器主板的FPGA版本能自动保持一致,将大大提高服务器的可靠性。
附图说明
附图1为现有方案中程序烧录方式的示意图;
附图2为实施例1所述多路服务器FPGA版本同步的方法的示意图;
附图3为实施例2所述多路服务器FPGA版本同步的方法的示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,对本发明所述一种多路服务器FPGA版本同步的方法进一步详细说明。
本发明提出一种多路服务器FPGA版本同步的方法,在多路服务器系统中,两个不同主板上的FPGA通过串口连接,用于互相传播自身程序版本,每个主板上FPGA连接一个存储器用于存储自身程序;
同时,通过串口连接的两个FPGA通过JTAG接口互相连接,其中一个FPGA的GPIO接口(General Purpose Input Output,通用输入/输出)接到另一个FPGA的程序烧录专用的JTAG接口上,以便支持第一个FPGA通过JTAG接口更新第二个FPGA的程序,同样,另一个FPGA的GPIO接口连接到第一个FPGA的程序烧录专用的JTAG接口上。
采用常规手段向各个主板的FPGA烧录程序后,进行FPGA版本同步;主要步骤如下:
各个主板的FPGA启动后,通过串口互相传输各自的版本号,一个FPGA收到另一个FPGA的版本号后与自身版本号比对,若版本一致或其版本较低,则不进行其他操作;若该FPGA版本号高于另一个FPGA的版本号,则通过JTAG接口向另一个FPGA更新程序,完成版本同步。反过来,另一个FPGA的版本号高于该FPGA的版本号时向该FPGA更新程序。
实施例1:
本实施例所述基于多路服务器FPGA版本同步的方法,如附图2所示,多路服务器中,设置两个FPGA的情况:两个FPGA连接自己的存储器,用于存储自身的程序。FPGA1和FPGA2通过串口连接,便于互相传播自身程序版本。FPGA1和FPGA2通过JTAG接口互相连接。其中FPGA1的GPIO接口接到FPGA2的程序烧录专用的JTAG接口上,以便支持FPGA1通过该接口更新FPGA2的程序,同理FPGA2的GPIO接口也接到FPGA1的程序烧录专用的JTAG接口上。
采用常规手段向各个FPGA烧录程序后,进行版本同步:1)FPGA启动后,通过串口互相传输各自的版本号;2)FPGA1收到FPGA2的版本号后与自身版本号进行比对,如果版本一致,或FPGA1版本较低,则不进行其他操作;若FPGA1的版本号高于FPGA2的版本号,则通过JTAG接口向FPGA2更新程序;来完成版本同步;3)FPGA2的判断操作机制与FPGA1的完全相同,FPGA2版本高于FPGA1时向FPGA1更新程序。
实施例2:
本实施例所述基于多路服务器FPGA版本同步的方法,对于多路服务器中含有两个以上FPGA进行版本同步,如附图3所示,针对4个FPGA进行版本同步的情形:
各个FPGA通过串口进行环状连接,每个FPGA通过串口得知其他FPGA的版本号。JTAG接口也呈环状连接,FPGA1向FPGA2更新程序,FPGA2向FPGA3更新程序,FPGA3向FPGA4更新程序,FPGA4向FPGA1更新程序。其工作过程与实施例一类似,例如,FPGA1版本高于FPGA2时,通过JTAG接口向FPGA2更新程序,完成版本同步。
上述具体实施方式仅是本发明的具体个案,本发明的专利保护范围包括但不限于上述具体实施方式,任何符合本发明的权利要求书的且任何所属技术领域的普通技术人员对其所做的适当变化或替换,皆应落入本发明的专利保护范围。

Claims (3)

1.一种多路服务器FPGA版本同步的方法,其特征在于,在多路服务器系统中,两个不同主板上的FPGA通过串口连接,用于互相传播自身程序版本,每个主板上FPGA连接一个存储器用于存储自身程序;
同时,通过串口连接的两个FPGA通过JTAG接口互相连接,其中一个FPGA的GPIO接口接到另一个FPGA的程序烧录专用的JTAG接口上,支持第一个FPGA通过JTAG接口更新第二个FPGA的程序,同样,另一个FPGA的GPIO接口连接到第一个FPGA的程序烧录专用的JTAG接口上。
2.根据权利要求1所述一种多路服务器FPGA版本同步的方法,其特征在于, 采用常规手段向各个主板的FPGA烧录程序后,进行FPGA版本同步;主要步骤如下:
各个主板的FPGA启动后,通过串口互相传输各自的版本号,其中一个FPGA收到另一个FPGA的版本号后与自身版本号比对,若版本一致或其版本较低,则不进行其他操作;若该FPGA版本号高于另一个FPGA的版本号,则通过JTAG接口向另一个FPGA更新程序,完成版本同步。
3.根据权利要求2所述一种多路服务器FPGA版本同步的方法,其特征在于, 若多个服务器系统中含有四个FPGA时,各个FPGA通过串口进行环状连接,每个FPGA通过串口得知其他FPGA的版本号;JTAG接口也呈环状连接, FPGA1版本高于FPGA2时,通过JTAG接口向FPGA2更新程序,完成版本同步;以此类推,FPGA2向FPGA3更新程序,FPGA3向FPGA4更新程序,FPGA4向FPGA1更新程序。
CN201710124377.1A 2017-03-03 2017-03-03 一种多路服务器fpga版本同步的方法 Pending CN106919426A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710124377.1A CN106919426A (zh) 2017-03-03 2017-03-03 一种多路服务器fpga版本同步的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710124377.1A CN106919426A (zh) 2017-03-03 2017-03-03 一种多路服务器fpga版本同步的方法

Publications (1)

Publication Number Publication Date
CN106919426A true CN106919426A (zh) 2017-07-04

Family

ID=59461208

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710124377.1A Pending CN106919426A (zh) 2017-03-03 2017-03-03 一种多路服务器fpga版本同步的方法

Country Status (1)

Country Link
CN (1) CN106919426A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108334939A (zh) * 2018-02-28 2018-07-27 北京工商大学 基于多fpga环状通信的卷积神经网络加速装置及方法
CN110413299A (zh) * 2019-07-26 2019-11-05 成都天锐星通科技有限公司 一种fpga内置代码版本加载方法及电子设备
CN110944042A (zh) * 2019-11-12 2020-03-31 中核控制系统工程有限公司 一种基于fpga的在线自动更新协议方法
CN114090095A (zh) * 2022-01-19 2022-02-25 苏州浪潮智能科技有限公司 一种多路服务器中cpu的bios加载方法及相关组件

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102035683A (zh) * 2010-12-20 2011-04-27 新邮通信设备有限公司 一种主备板倒换的控制方法和系统
CN104035803A (zh) * 2014-06-25 2014-09-10 浪潮(北京)电子信息产业有限公司 一种更新cpld/fpga固件的方法、装置及烧录器
CN104636168A (zh) * 2015-02-09 2015-05-20 南京国电南自美卓控制系统有限公司 基于mlvds总线的soc fpga在线升级方法
CN106227557A (zh) * 2016-07-13 2016-12-14 深圳市飞鸿光电子有限公司 一种基于gpon、epon的可编程逻辑器件加载flash的硬件电路与方法
CN106406936A (zh) * 2016-08-31 2017-02-15 中国船舶重工集团公司第七〇二研究所 一种fpga程序多版本管理装置及方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102035683A (zh) * 2010-12-20 2011-04-27 新邮通信设备有限公司 一种主备板倒换的控制方法和系统
CN104035803A (zh) * 2014-06-25 2014-09-10 浪潮(北京)电子信息产业有限公司 一种更新cpld/fpga固件的方法、装置及烧录器
CN104636168A (zh) * 2015-02-09 2015-05-20 南京国电南自美卓控制系统有限公司 基于mlvds总线的soc fpga在线升级方法
CN106227557A (zh) * 2016-07-13 2016-12-14 深圳市飞鸿光电子有限公司 一种基于gpon、epon的可编程逻辑器件加载flash的硬件电路与方法
CN106406936A (zh) * 2016-08-31 2017-02-15 中国船舶重工集团公司第七〇二研究所 一种fpga程序多版本管理装置及方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108334939A (zh) * 2018-02-28 2018-07-27 北京工商大学 基于多fpga环状通信的卷积神经网络加速装置及方法
CN108334939B (zh) * 2018-02-28 2023-08-18 北京工商大学 基于多fpga环状通信的卷积神经网络加速装置及方法
CN110413299A (zh) * 2019-07-26 2019-11-05 成都天锐星通科技有限公司 一种fpga内置代码版本加载方法及电子设备
CN110944042A (zh) * 2019-11-12 2020-03-31 中核控制系统工程有限公司 一种基于fpga的在线自动更新协议方法
CN114090095A (zh) * 2022-01-19 2022-02-25 苏州浪潮智能科技有限公司 一种多路服务器中cpu的bios加载方法及相关组件

Similar Documents

Publication Publication Date Title
CN106919426A (zh) 一种多路服务器fpga版本同步的方法
US20110179211A1 (en) Bios architecture
CN102662701A (zh) Cpld在线升级方法、装置及业务单板
CN105117261A (zh) 增强的升级路径
CN105446827A (zh) 一种数据库故障时的数据存储方法和设备
CN106371881A (zh) 一种用于服务器内程序版本更新的方法和系统
CN103699416A (zh) 一种智能设备离线升级包的检测方法和装置
CN109814877A (zh) 基于环境管理的项目部署方法及其装置
CN105701159A (zh) 一种数据同步装置和方法
CN109451098A (zh) Fpga加速卡mac地址配置方法、装置及加速卡
US20170085653A1 (en) Method, device and system for message distribution
CN106708842A (zh) 一种应用系统加载数据的方法和数据库、应用系统
CN107656750A (zh) 插件更新方法及装置
CN106527979B (zh) 数据迁移方法及装置
CN107992379A (zh) 一种读取数据信息的方法、移动终端及计算机可读介质
CN111984287A (zh) 设备升级方法及系统
CN111880833A (zh) 资源管理方法、装置、设备及存储介质
CN105867892A (zh) 多开发平台的集中管理方法及系统
JP2000035911A (ja) データベースの等価方法
CN112559373B (zh) 一种软件兼容性管理方法和系统
CN106155722A (zh) 一种软件页面更新方法及终端
CN114357939A (zh) 芯片ip准入验证方法、装置、电子设备及存储介质
CN103176904A (zh) 一种仿真测试平台软件架构及基于该架构的测试方法
CN112732660A (zh) 干预式文件传输方法、装置及系统
CN107391361A (zh) 一种pos终端自动测试方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170704