CN114078859A - 可程序化存储器元件 - Google Patents
可程序化存储器元件 Download PDFInfo
- Publication number
- CN114078859A CN114078859A CN202110855904.2A CN202110855904A CN114078859A CN 114078859 A CN114078859 A CN 114078859A CN 202110855904 A CN202110855904 A CN 202110855904A CN 114078859 A CN114078859 A CN 114078859A
- Authority
- CN
- China
- Prior art keywords
- active region
- gate structure
- memory device
- programmable memory
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/525—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
- H01L23/5252—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising anti-fuses, i.e. connections having their state changed from non-conductive to conductive
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
- H10B20/20—Programmable ROM [PROM] devices comprising field-effect components
Abstract
本公开提供一种可程序化存储器元件。该可程序化存储器元件包括一主动区、一栅极结构以及一反熔丝储存单元。该主动区形成在一基底中并具有一线性顶视形状。该栅极结构设置在该基底上并具有一线性部,该线性部与该主动区的一区段交叉,该区段远离该主动区的各端部。该反熔丝储存单元使用该主动区的一部分当作一端子,且还包括一电极以及一介电层。该电极设置在该主动区的该部分上,并与该栅极结构分隔设置,以及该介电层夹置在该主动区的该部分与该电极之间。
Description
本发明主张2020年8月10日申请的美国正式申请案第16/989,268号的优先权及益处,该美国正式申请案的内容以全文引用的方式并入本发明中。
技术领域
本公开涉及一种可程序化存储器元件。尤其涉及一种单次可程序化(one-time-programmable)存储器元件。
背景技术
非易失性存储器(nonvolatile memory)元件可保留数据,甚至是当其电源供应切断时。依据可程序化次数,多个所述非易失性存储器元件还可划分成多次可程序化(multi-time-programmable,MTP)存储器元件以及单次可程序化(one-time-programmable,OTP)存储器元件。使用者可程序化MTP存储器元件多次,以更改储存在MTP存储器元件中的数据。另一方面,一OTP存储器元件仅能可程序化一次,且储存在OTP存储器元件中的数据无法更改。
再者,OTP存储器元件可分类成一熔丝型以及一反熔丝型。熔丝型OTP存储器元件在被程序化之前为短路,而在被程序化之后则为开路。反之,反熔丝型OTP存储器元件在被程序化之前为开路,而在被程序化之后则为短路。相较于熔丝型OTP存储器元件,反熔丝型OTP存储器元件能更能与互补式金属氧化物半导体(complementary metal-oxidesemiconductor,CMOS)的制造程序相容。尽管如此,当反熔丝OTP存储器元件尺寸缩小时,反熔丝OTP存储器元件的精确控制的程序化电压是具有挑战性的。
上文的“现有技术”说明仅提供背景技术,并未承认上文的“现有技术”说明公开本公开的标的,不构成本公开的现有技术,且上文的“现有技术”的任何说明均不应作为本发明的任一部分。
发明内容
本发明的目的在于提出一种可程序化存储器元件,以解决上述至少一个问题。
本公开的一实施例提供一种可程序化存储器元件。该可程序化存储器元件具有一主动区,形成在一基底中,并具有一线性顶视形状;一栅极结构,设置在该基底上,并具有一线性部,该线性部与该主动区远离该主动区的二端部的一区段交叉;以及一反熔丝储存单元,使用该主动区的一部分当作一端子,且还包括一电极以及一介电层,其中该电极设置在该主动区的该部分上,并远离该栅极结构设置,以及该介电层夹置在该主动区的该部分与该电极之间。
在一些实施例中,该栅极结构形成呈一环形形状。
在一些实施例中,该主动区的多个所述端部其中之一与被该栅极结构侧向围绕的一区域重叠。
在一些实施例中,该主动区的该二端部为一第一端部以及一第二端部,相较于该主动区的该第二端部,该栅极结构比较靠近该主动区的该第一端部,以及相较于该主动区的该第一端部,该反熔丝储存单元比较靠近该主动区的该第二端部。
在一些实施例中,该可程序化存储器元件还包括一绝缘结构,形成在该基底中,并侧向围绕该主动区。
在一些实施例中,该栅极结构同时与该绝缘结构以及该主动区的该区段重叠。
在一些实施例中,该可程序化存储器元件还包括一栅极介电层,选择地设置在该栅极结构与该主动区的该区段之间。
在一些实施例中,该栅极介电层的一厚度不同于该反熔丝储存单元的该介电层的一厚度。
在一些实施例中,该可程序化存储器元件还包括一栅极间隙子,覆盖该栅极结构的一侧壁。
在一些实施例中,该可程序化存储器元件还包括一接触栓塞,设置在该栅极结构上,且电性连接到该栅极结构。
在一些实施例中,该接触栓塞远离该主动区设置。
在一些实施例中,该接触栓塞的一上表面大致与该反熔丝储存单元的该电极的一上表面为共面。
本公开的另一实施例提供一种可程序化存储器元件。该可程序化存储器元件具有一存取晶体管,包括一主动区以及一栅极结构,该主动区形成在一基底中,该栅极结构形成在该基底上,其中该主动区具有一线性顶视形状,该栅极结构具有一第一部分以及一第二部分,该第一部分与该主动区远离该主动区的各端部的一区段交叉,以及该第二部分侧向远离该主动区设置;以及一电容器,使用该主动区的一部分当作一端子,以及还包括一电极以及一介电层,其中该电极设置在该主动区的该部分上,并远离该栅极结构设置,以及该介电层的至少一部分夹置在该电极与该主动区的该部分之间。
在一些实施例中,该栅极结构的该第一与第二部分相互连接。
在一些实施例中,该主动区的多个所述端部其中之一位于该栅极结构的该第一与第二部分之间。
如上所述,依据本公开的一些实施例的可程序化存储器元件包含在一反熔丝OTP存储器阵列中的一存储器胞,并具有一存取晶体管以及一反熔丝储存单元,该反熔丝存取单元连接到该存取晶体管的源极端子与漏极端子其中之一。该存取晶体管具有一主动区,该主动区形成在一基底中,且该存取晶体管具有一栅极结构,该栅极结构形成在该基底上。该主动区具有一线性顶视形状,且该栅极结构具有一线性部,与该主动区的一区段交叉。该主动区的如此区段远离该主动区的两端部设置,其特别容易受到光刻及/或蚀刻不准确的影响。因此,可较佳地控制该栅极结构与该主动区的一重叠区,因此,该存取晶体管的栅极耦合面积与一临界电压受该存储器元件的制造程序的不准确的影响较小。
上文已相当广泛地概述本公开的技术特征及优点,以使下文的本公开详细描述得以获得较佳了解。构成本公开的权利要求标的的其它技术特征及优点将描述于下文。本公开所属技术领域中技术人员应了解,可相当容易地利用下文公开的概念与特定实施例可作为修改或设计其它结构或工艺而实现与本公开相同的目的。本公开所属技术领域中技术人员亦应了解,这类等效建构无法脱离随附的权利要求所界定的本公开的精神和范围。
附图说明
参阅实施方式与权利要求合并考虑附图时,可得以更全面了解本发明的公开内容,附图中相同的元件符号指相同的元件。
图1A例示本公开一些实施例的存储器元件的平面示意图。
图1B为沿图1的剖线A-A’的剖视示意图。
图2例示图1A及图1B所示的存储器元件的制备方法的流程示意图。
图3A到图3O例示图2所示的制备方法在不同阶段的各结构的剖视示意图。
图4例示本公开一些实施例的存储器元件的剖视示意图。
图5例示本公开一些实施例的存储器元件的平面示意图。
附图标记如下:
10:存储器元件
10a:存储器元件
10b:存储器元件
100:基底
102:绝缘结构
104:通道区
106:栅极介电层
106’:介电材料
108:栅极结构
108’:栅极结构
110:掺杂区
112:掺杂区
114:接触栓塞
116:介电层
116’:介电层
118:电极
120:隔离层
122:隔离层
AA:主动区
AF:反熔丝储存单元
AF’:反熔丝储存单元
CL:接触层
CL’:接触材料层
CM:导电材料
E:端部
E1:端部
E2:端部
GE:栅极电极
GE’:栅极电极层
GS:栅极间隙子
GS’:间隙子层
RS:凹陷
T:存取晶体管
S11:步骤
S13:步骤
S15:步骤
S17:步骤
S19:步骤
S21:步骤
S23:步骤
S25:步骤
S27:步骤
S29:步骤
S31:步骤
S33:步骤
S35:步骤
S37:步骤
S39:步骤
S41:步骤
W1:开口
W2:开口
具体实施方式
以下描述了组件和配置的具体范例,以简化本公开的实施例。当然,这些实施例仅用以例示,并非意图限制本公开的范围。举例而言,在叙述中第一部件形成于第二部件之上,可能包含形成第一和第二部件直接接触的实施例,也可能包含额外的部件形成于第一和第二部件之间,使得第一和第二部件不会直接接触的实施例。另外,本公开的实施例可能在许多范例中重复参照标号及/或字母。这些重复的目的是为了简化和清楚,除非内文中特别说明,其本身并非代表各种实施例及/或所讨论的配置之间有特定的关系。
此外,为易于说明,本文中可能使用例如“之下(beneath)”、“下面(below)”、“下部的(lower)”、“上方(above)”、“上部的(upper)”等空间相对关系用语来阐述图中所示的一个元件或特征与另一(其他)元件或特征的关系。所述空间相对关系用语旨在除图中所示出的取向外亦囊括元件在使用或操作中的不同取向。所述装置可具有其他取向(旋转90度或处于其他取向)且本文中所用的空间相对关系描述语可同样相应地进行解释。
图1A例示本公开一些实施例的存储器元件10的平面示意图。图1B为沿图1A的剖线A-A’的剖视示意图。
请参考图1A及图1B,在一些实施例中,存储器元件10为在一反熔丝单次可程序化(OTP)存储器阵列中的一存储器胞。在一些实施例中,存储器元件10包括一存取晶体管T以及一反熔丝储存单元AF。反熔丝储存单元AF电性连接到存取晶体管T的一源极/漏极端子。当存储器元件10选择被程序化时,开启(turned on)存取晶体管T,以及跨经反熔丝储存单元AF的一大偏压导致反熔丝储存单元AF的介电击穿(dielectric breakdown)。据此,形成一固定导电路径以跨经反熔丝储存单元AF,以及大大地降低反熔丝储存单元AF的一电阻。另一方面,若是在一程序化操作期间,并未选择存储器元件10的话,则存储器元件10维持在一高电阻状态。在一读取操作期间,亦开启存取晶体管T,以及举例来说,通过一感测放大器(图未示)检测流经存取晶体管T与反熔丝储存单元AF的一电流,该感测放大器连接到反熔丝OTP存储器阵列。若是存储器元件10已经选择被程序化的话,则可检测到反熔丝储存单元AF的一低电阻状态。反之,若是存储器元件10还未选择被程序化的话,则可识别反熔丝储存单元的一高电阻状态。
存取晶体管T的一主动区AA界定在一基底100中。主动区AA为一井区,而井区包含存取晶体管T的源极区、漏极区以及通道区,而源极区与漏极区其中之一(例如在下列段落中描述的掺杂区110、112)亦当成反熔丝储存单元AF的一端子的功能。基底100可为一半导体晶片或一绝缘体上覆半导体(COI)晶片。举例来说,半导体晶片或SOI晶片的一半导体材料可包括一元素半导体(例如Si、Ge或类似物)、一化合物半导体(例如III-V族化合物半导体、SiC或类似物)、一半导体合金(例如SiGe或III-V族半导体合金)或其组合。在一些实施例中,基底100掺杂有一第一导电类型或一第二导电类型,而第二导电类型与第一导电类型互补。举例来说,第一导电类型可为N型,以及第二导电类型可为P型,依此类推。
主动区AA可通过一绝缘结构102而界定在基底100中。为了更具体,多个主动区AA可被绝缘结构102侧向围绕。在一些实施例中,如图1B所示,绝缘结构102为一浅沟隔离结构。在如此的实施例中,绝缘结构102从基底100的一上表面延伸进入基底100至一深度。绝缘结构102的此深度可大于主动区AA的一深度。或者是,绝缘结构102的深度可小于或等于主动区AA的深度。绝缘结构102由一隔离材料所制,例如氧化硅、氮化硅、氮氧化硅或其组合。
存取晶体管T可包括一通道区104、一栅极介电层106、一栅极结构108以及掺杂区110、112。栅极结构108可当作存取晶体管T的一栅极端子的功能,以及多个所述掺杂区110、112可当成存取晶体管T的源极与漏极端子的功能。再者,通道区104与多个所述掺杂区110、112形成在主动区AA的一浅部(shallow part)中。通道区104与多个所述掺杂区110、112分别从基底100的上表面延伸进入基底100至一深度,该深度小于主动区AA的深度,且通道区104位于多个所述掺杂区110、112之间。再者,通道区104同时与栅极介电层106以及栅极结构108重叠,且栅极介电层106设置在通道区104与栅极结构108之间。在一些实施例中,通道区104的一导电类型与掺杂区110、112的一导电类为互补。举例来说,若是存取晶体管T为一N型晶体管的话,则通道区104的导电类型可为P型,同时掺杂区110、112的导电类型可为N型。或者是,若是存取晶体管T为一P型晶体管的话,通道区104的导电类型可为N型,同时掺杂区110、112的导电类型可为P型。此外,主动区AA的一导电类型可相同于通道区104的导电类型,除了主动区AA的一掺杂浓度可低于通道区104的一掺杂浓度。在一些实施例中,栅极介电层106的一材料可包括氧化硅或一高介电常数(high-k)介电材料(例如具有大于4的介电常数的一介电材料)。
在一些实施例中,栅极结构108包括一栅极电极GE以及至少一接触层CL,接触层CL设置在栅极电极GE上。举例来说,如图1B所示,二接触层CL堆叠在栅极电极GE上。栅极电极GE与多个所述接触层CL分别由一导电材料所制。在一些实施例中,用于形成栅极电极GE与多个所述接触层CL的导电材料相互不同。举例来说,栅极电极GE可由多晶硅所制,较下面的接触层CL可由氮化钛所制,以及较上面的接触层CL可由钨所制。再者,栅极电极GE可具有一厚度,更加较大于多个所述接触层CL的各厚度。此外,多个所述接触层CL的各厚度可相互不同。举例来说,较下面的接触层CL的厚度可小于较上面的接触层CL的厚度。再者,在一些实施例中,存取晶体管T还包括一栅极间隙子GS。栅极间隙子GS覆盖栅极介电层106与栅极结构108的各侧壁,并可由一隔离材料(例如氧化硅、氮化硅、氮氧化硅、类似物或其组合)所制。在栅极结构108包括设置在栅极电极GE上的多个所述接触层CL的那些实施例中,多个所述接触层CL的一最上表面可稍微低于栅极间隙子GS的一最上端。虽然栅极间隙子GS在图1A及图1B被描述成一单一层,但是替代地,栅极间隙子GS可包括由相同或是不相同的隔离材料所制的多层。
如图1A所示,主动区AA具有一线性顶视形状,以及栅极结构108形成呈一环形形状。主动区AA的一线性部与栅极结构108的一线性部交叉,以及被栅极结构108的线性部所覆盖。主动区AA的如此重叠部远离主动区AA的多个端部E。在一些实施例中,主动区AA的其中一端部E(亦标示成一端部E1)与被环形形状的栅极结构108所包围的一区域重叠,同时主动区AA的另一端部E(亦标示成一端部E2)远离栅极结构108设置。通道区104位于主动区AA与栅极结构108重叠的该部分,因此未显示在图1A中。另一方面,掺杂区110、112从重叠部延伸到主动区AA的端部E1、E2。换言之,掺杂区110、112可不被栅极结构108所覆盖。在一些实施例中,相较于主动区AA的另一端部E2,主动区AA与栅极结构108重叠的该部分较接近主动区AA的端部E1。在如此的实施例中,掺杂区110、112的其中之一大于另一个。举例来说,如图1A所示,相较于主动区AA远离栅极结构108的端部E2,主动区AA与栅极结构108重叠的该部分较接近主动区AA与被栅极结构108所包围的该区域重叠的端部E1。据此,延伸到主动区AA远离栅极结构108的端部E2的掺杂区112,大于延伸到主动区AA的端部E1的掺杂区110。再者,在一些实施例中,栅极介电层106选择地形成在栅极结构108与主动区AA(如图1B所示)之间。在这些实施例中,栅极结构108的一部分通过栅极介电层106而与主动区AA分开设置,同时栅极结构108的剩余部分接触绝缘结构102而无须在其间设置一栅极介电层。
另参考图1A,在一些实施例中,栅极结构108形成呈接近一矩形环形形状,其可划分成四个线区段。栅极结构108的一第一线区段(例如图1A所示栅极结构108的右线区段)与主动区AA交叉。栅极结构108的一第二线区段(例如图1A所示栅极结构108的左线区段)大致平行于栅极结构108的第一线区段。栅极结构108的第三与第四线区段(例如图1A所示栅极结构108的上、下线区段)大致垂直于栅极结构108的第一与第二线区段,且在栅极结构108的第一与第二线区段之间延伸。在一些实施例中,栅极结构108的第二线区段的一宽度更加大于栅极结构108的第一、第三与第四线区段的各宽度。在这些实施例中,被栅极结构108所包围的该区域从栅极结构的一中心偏移。举例来说,如此区域从栅极结构108的中心偏移到栅极结构108的一右侧(如图1A所示)。
再者,一接触栓塞114可设置在栅极结构108上。在栅极结构108包括栅极电极GE与接触层CL的那些实施例中,接触栓塞114竖放在接触层CL上。此外,在栅极结构108形成在接近呈一矩形环形形状的那些实施例中,接触栓塞114竖放在栅极结构108具有一相对大宽度的线区段上(例如请参考图1A所描述的栅极结构108的第二线区段)。再者,在一些实施例中,如图1A所示,接触栓塞114具有一线性顶视形状,其一延伸方向与线性形状的主动区AA的一延伸方向交叉(或是垂直)。接触栓塞114由一导电材料所制。举例来说,这导电材料可包含钨、铜、类似物或其组合。
在一些实施例中,反熔丝储存单元AF为一电容器。在一程序化操作期间,一大偏压设定跨经反熔丝储存单元AF的二端子,以使那些二端子在多个所述端子之间的介电击穿而短路。在如此的实施例中,反熔丝储存单元AF具有一介电层116,设置在该二端子之间。在程序化操作期间的介电击穿发生在介电层116。在一些实施例中,掺杂区112可当成翻熔丝储存单元AF的其中一端子的功能。在这些实施例中,介电层116设置在掺杂区112上。在一些实施例中,介电层116的一材料可相同于栅极介电层106的材料。或者是,介电层116与栅极介电层106由不同的材料所制。此外,在一些实施例中,介电层116的一厚度可大于栅极介电层106的一厚度。在另外的实施例中,介电层116的厚度可等于或小于栅极介电层106的厚度。再者,反熔丝储存单元AF的另一个端子可为一电极118,竖放在介电层116上。在一些实施例中,如图1A所示,电极118形成呈线性形状,且线性形状的电极118的一延伸方向可大致对准线性形状的主动区AA的一延伸方向。在这些实施例中,夹置在电极118与掺杂区112之间的介电层116亦可具有一线性形状,以及介电层116的一侧壁可大致与电极118的一侧壁为共面。电极118由一导电材料所制。举例来说,这导电材料可包含钨、铜、类似物或其组合。
在一些实施例中,多个隔离层120、122堆叠在基底100上。存取晶体管T的栅极介电层106、栅极结构108以及栅极间隙子GS形成在隔离层120中,且被隔离层120侧向围绕。在一些实施例中,隔离层120的一上表面大致对准栅极间隙子GS的最上端,且稍微高于最上面接触层CL的一上表面。此外,反熔丝储存单元AF的介电层116与电极118的一下部亦形成在隔离层120中,且被隔离层120侧向围绕。另一方面,隔离层122设置在隔离层120上。在此方式中,存取晶体管T的最上面接触层CL的上表面被隔离层122所覆盖,以及竖放在最上面接触层CL上的接触栓塞114被隔离层122侧面围绕。类似地,反熔丝储存单元AF的电极118的上部被隔离层122侧向围绕。隔离层120、122分别由一隔离材料所制,例如氧化硅、氮化硅、氮氧化硅或类似物。在一些实施例中,用于形成隔离层120、122的隔离材料可为相互不同。在另外的实施例中,隔离层120、122可由相同隔离材料所制。
如上所述,在存储器元件10中的存取晶体管T的主动区AA形成呈一线性形状,且与栅极结构108的一线性部交叉,而该线性部位于远离主动区AA的二端部E1、E2的一区段处。在制造期间,主动区AA的各端部E1、E2特别容易受到光刻及/或蚀刻不准确的影响,而且各端部E1、E2的尺寸及/或形状可能会偏离原始布局设计。同时,若是一晶体管的一主动区与该晶体管的其中一端部处的一栅极结构重叠的话,则其难以控制一栅极耦合区以及该晶体管的临界电压。反之,由于本公开的多个所述实施例避免使用主动区AA的任一端部E1、E2当作存取晶体管T的一栅极耦合区,所以可有效避免前述的问题。因此,可较佳地控制依据本公开多个所述实施例的存取晶体管T的一栅极耦合区以及一临界电压。
图2例示图1A及图1B所示的一种存储器元件10的制备方法的流程示意图。图3A到图3O为如图2所示在不同阶段的各结构的剖视示意图。应当理解,如图3A到图3O所示的剖视示意图沿在图1A中描绘的剖线A-A’所裁切。
请参考图2及图3A,执行步骤S11,以及一凹陷RS形成在基底100的一表面处。凹陷RS界定接下来所形成的绝缘结构102的一位置。换言之,凹陷RS将容纳在接下来的步骤所形成的绝缘结构102。请参考如图1A所述,主动区AA被绝缘结构102侧向围绕,因此基底100被凹陷RS侧向围绕的一部分界定接下来所形成的主动区AA的一位置。在一些实施例中,用于形成凹陷RS的一方法可包括一光刻工艺以及一蚀刻工艺(例如一各向异性蚀刻工艺)。
请参考图2及图3B,执行步骤S13,以及一隔离材料充填进入凹陷RS,以形成绝缘结构102。隔离材料可通过一沉积工艺进行充填,例如一化学气相沉积(CVD)工艺。在一些实施例中,填满凹陷RS的隔离材料可初始延伸在基底100的上表面上,以及还可执行一平坦化工艺,以移除隔离材料位于基底100的上表面上的各部分。举例来说,平坦化工艺可包括一化学机械研磨(CMP)工艺、一蚀刻工艺或其组合。
请参考图2及图3C,执行步骤S15,以及形成主动区AA。在一些实施例中,用于形成主动区AA的一方法包括执行一离子注入工艺在基底100被绝缘层102侧向围绕的该部分上。在此等实施例中,在离子注入工艺期间,绝缘结构102可当作一掩模的功能,以及主动区AA的形成可视为自对准工艺。
请参考图2及图3D,执行步骤S17,以及通道区104形成在主动区AA中。在一些实施例中,用于形成通道区104的一方法包括形成一掩模图案(图未示)在基底100上。掩模图案具有一开口,用于界定通道区104的一位置。在形成掩模图案之后,执行一离子注入工艺,以形成通道区104。掩模图案被用于界定此离子注入工艺的一掺杂区(例如通道区104的一跨度(span))。在通道区104形成之后,可移除掩模图案。在一些实施例中,掩模图案为一光刻胶图案。在其他实施例中,掩模图案为一硬掩模图案,并可由下列材料所制:氧化硅、氮化硅、类似物或其组合。
请参考图2及图3E,执行步骤S19,以及一介电材料106’、一栅极电极层GE’以及至少一接触材料层CL’(例如两个接触材料层CL’)形成在基底100上。在一些实施例中,介电材料层106’选择地形成在主动区AA上,同时栅极电极层GE’与接触材料层CL’整体形成在基底100上。在如此的实施例中,用于形成栅极介电材料层106’的一方法可包括一氧化工艺,同时用于形成栅极电极层GE’与接触材料层CL’的方法可分别包括一沉积工艺(例如一CVD工艺)。在其他的实施例中,介电材料层106’整体覆盖基底100,并可通过一沉积工艺(例如一CVD工艺)所形成。
请参考图2及图3F,执行步骤S21,以及图案化介电材料层106’、栅极电极层GE’以及接触材料层CL’,以分别形成栅极介电层106、栅极电极GE以及接触层CL。栅极介电层106与栅极结构108的一部分(包括栅极电极GE以及接触层CL)重叠通道区104。在一些实施例中,用于图案化这些层的一方法包括一光刻工艺以及一或多个蚀刻工艺。
请参考图2及图3G,执行步骤S23,以及一间隙子层GS’形成在目前的结构上。间隙子层GS’可整体覆盖绝缘结构102、主动区AA、通道区104、栅极介电层106与栅极结构108的各暴露表面。在一些实施例中,用于形成间隙子层GS’的一方法包括一沉积工艺,例如一CVD工艺。
请参考图2及图3H,执行步骤S25,以及部分移除间隙子层GS’,以形成栅极间隙子GS。在一些实施例中,用于形成栅极间隙子GS的一方法包括执行一各向异性蚀刻工艺。在各向异性蚀刻工艺期间,移除间隙子层GS’的各水平延伸部分,同时成形间隙子层GS’的各垂直延伸部分,以形成栅极间隙子GS。再者,在一些实施例中,在各向异性蚀刻工艺期间,可消耗最上面接触层CL的一表皮部分。因此,最上面接触层CL的一上表面可稍微低于栅极间隙子GS的最上端。
请参考图2及图3I,执行步骤S27,以及掺杂区110、112形成在主动区AA中。用于形成掺杂区110、112的一方法可包括一离子注入工艺。在此离子注入工艺期间,栅极结构108、栅极间隙子GS与绝缘结构102当成掩模的功能,以使掺杂区110、112的形成可为一自对准工艺。主动区AA未被栅极结构108与栅极间隙子GS所覆盖的各部分可进行离子注入工艺,同时主动区AA被栅极结构108与栅极间隙子GS所覆盖的一部分则不进行离子注入工艺。再者,可执行一热处理,以使布值进入主动区AA的各暴露部分的各掺杂物可扩散到被栅极间隙子GS所覆盖˙一区域。
请参考图2及图3J,执行步骤S29,以及隔离层120形成在基底100上。在一些实施例中,用于形成隔离层120的一方法包括一沉积工艺,例如一CVD工艺。隔离层120可初始覆盖栅极结构108的一上表面,然后可执行一平坦化工艺,以移除隔离层120位于栅极结构108上的各部分。栅极结构108与栅极间隙子GS被均匀形成的隔离层120所侧向围绕。举例来说,平坦化工艺可包括一CMP工艺、一蚀刻工艺或其组合。在一些实施例中,在平坦化工艺期间,可消耗最上面接触层CL的一表皮部分。因此,最上面接触层CL的一上表面可稍微低于栅极间隙子GS的最上端。
请参考图2及图3K,执行步骤S31,以及隔离层122形成在隔离层120上。在一些实施例中,用于形成隔离层120的一方法包括一沉积工艺,例如一CVD工艺。此外,还可执行一平坦化工艺在隔离层120上。举例来说,平坦化工艺可包括一CMP工艺、一蚀刻工艺或其组合。
请参考图2及图3L,执行步骤S33,以及一开口W1形成在隔离层120、122的堆叠中。开口W1在接下来的步骤中被反熔丝储存单元AF的介电层116与电极118所填满。用于形成开口W1的一方法可包括一光刻工艺以及一或多个蚀刻工艺。
请参考图2及图3M,执行步骤S35,以及介电层116形成在开口W1中。在一些实施例中,介电层116选择地覆盖掺杂区112通过开口W1暴露的一部分。在此等实施例中,用于形成介电层116的一方法可包括一氧化工艺,以及介电层116的形成可视为一自对准工艺。
请参考图2及图3N,执行步骤S37,以及一开口W2形成在隔离层122中。通过设置开口W2,可界定接下来所形成的接触栓塞114的一位置。开口W2穿经隔离层122,并暴露栅极结构108的一部分。举例来说,栅极结构108的最上面接触层CL的一上表面通过开口W2而暴露。在一些实施例中,用于形成开口W2的一方法包括一光刻工艺以及一蚀刻工艺。
请参考图2及图3O,执行步骤S39,以及一导电材料CM形成在目前结构上。导电材料CM将被图案化,以在接下来的步骤形成电极118与接触栓塞114。现在,导电材料填满开口W1、W2,并覆盖隔离层122的一上表面。在一些实施例中,用于形成导电材料CM的一方法包括一沉积工艺(例如一物理气相沉积(PVD)工艺)、一镀覆(plating)工艺或其组合。
请参考图2及图1B,执行步骤S41,以及移除导电材料CM位于隔离层122的上表面上的各部分。另一方面,导电材料CM的各部分保留在开口W1、W2中,并形成电极118以及接触栓塞114。在一些实施例中,一平坦化工艺用于形成电极118以及接触栓塞114。举例来说,平坦化工艺包括一CMP工艺、一蚀刻工艺或其组合。
至此,已完成用于形成存储器元件10的制备方法。存储器元件10还可进行其他用于形成额外元件的处理步骤,举例来说,多个所述额外元件例如一字元线、一位元线以及一源极线(source line)。
图4例示本公开一些实施例的存储器元件10a的剖视示意图。请参考图1B及图4,如图4所示的存储器元件10a类似于如图1B所示的存储器元件10,除了在如图4所示的存储器元件10a中一反熔丝储存单元AF’的一介电层116’还覆盖隔离层120、122的各侧壁之外。在一些实施例中,介电层116’共形形成在如图3M所示的开口W1中,然后,电极118被填入到通过介电层116’所界定的凹陷中。据此,电极118的一下表面以及一侧壁被介电层116’所覆盖。在这些实施例中,介电层116’通过一沉积工艺所形成,例如一CVD工艺。
图5例示本公开一些实施例的存储器元件10b的平面示意图。如图5所示的存储器元件10b类似于如图1A所示的存储器元件10。将仅描述其间的差异,类似或相同部分将不再重复。请参考图5,在一些实施例中,栅极结构108’形成如一开放环形,而不是一封闭环形。举例来说,如图5所示,栅极结构108’的一顶视形状可类似于一旋转的C形形状。与主动区AA的端部E1重叠的区域并未完全被栅极结构108’所围绕。
如上所述,本公开的一些实施例的可程序化存储器元件为包含一反熔丝OTP存储器阵列中的一存储器胞,并具有一存取晶体管以及一反熔丝储存单元,该反熔丝存取单元连接到该存取晶体管的源极端子与漏极端子其中之一。该存取晶体管具有一主动区,该主动区形成在一基底中,且该存取晶体管具有一栅极结构,该栅极结构形成在该基底上。该主动区具有一线性顶视形状,且该栅极结构具有一线性部,与该主动区的一区段交叉。该主动区的如此区段远离该主动区的两端部设置,其特别容易受到光刻及/或蚀刻不准确的影响。因此,可较佳地控制该栅极结构与该主动区的一重叠区,因此,该存取晶体管的栅极耦合面积与一临界电压受该存储器元件的制造程序的不准确的影响较小。
本公开的一实施例提供一种可程序化存储器元件。该可程序化存储器元件具有一主动区,形成在一基底中,并具有一线性顶视形状;一栅极结构,设置在该基底上,并具有一线性部,该线性部与该主动区远离该主动区的二端部的一区段交叉;以及一反熔丝储存单元,使用该主动区的一部分当作一端子,且还包括一电极以及一介电层,其中该电极设置在该主动区的该部分上,并远离该栅极结构设置,以及该介电层夹置在该主动区的该部分与该电极之间。
本公开的另一实施例提供一种可程序化存储器元件。该可程序化存储器元件具有一存取晶体管,包括一主动区以及一栅极结构,该主动区形成在一基底中,该栅极结构形成在该基底上,其中该主动区具有一线性顶视形状,该栅极结构具有一第一部分以及一第二部分,该第一部分与该主动区远离该主动区的各端部的一区段交叉,以及该第二部分侧向远离该主动区设置;以及一电容器,使用该主动区的一部分当作一端子,以及还包括一电极以及一介电层,其中该电极设置在该主动区的该部分上,并远离该栅极结构设置,以及该介电层的至少一部分夹置在该电极与该主动区的该部分之间。
虽然已详述本公开及其优点,然而应理解可进行各种变化、取代与替代而不脱离权利要求所定义的本公开的精神与范围。例如,可用不同的方法实施上述的许多工艺,并且以其他工艺或其组合替代上述的许多工艺。
再者,本发明的范围并不受限于说明书中所述的工艺、机械、制造、物质组成物、手段、方法与步骤的特定实施例。本领域技术人员可自本公开的公开内容理解可根据本公开而使用与本文所述的对应实施例具有相同功能或是达到实质上相同结果的现存或是未来发展的工艺、机械、制造、物质组成物、手段、方法、或步骤。据此,此等工艺、机械、制造、物质组成物、手段、方法、或步骤包含于本发明的权利要求内。
Claims (15)
1.一种可程序化存储器元件,包括:
一主动区,形成在一基底中,并具有一线性顶视形状;
一栅极结构,设置在该基底上,并具有一线性部,该线性部与该主动区远离该主动区的二端部的一区段交叉;以及
一反熔丝储存单元,使用该主动区的一部分当作一端子,且还包括一电极以及一介电层,其中该电极设置在该主动区的该部分上,并远离该栅极结构设置,以及该介电层夹置在该主动区的该部分与该电极之间。
2.如权利要求1所述的可程序化存储器元件,其中该栅极结构形成呈一环形形状。
3.如权利要求2所述的可程序化存储器元件,其中该主动区的多个所述端部其中之一与被该栅极结构侧向围绕的一区域重叠。
4.如权利要求1所述的可程序化存储器元件,其中该主动区的该二端部为一第一端部以及一第二端部,相较于该主动区的该第二端部,该栅极结构比较靠近该主动区的该第一端部,以及相较于该主动区的该第一端部,该反熔丝储存单元比较靠近该主动区的该第二端部。
5.如权利要求1所述的可程序化存储器元件,还包括一绝缘结构,形成在该基底中,并侧向围绕该主动区。
6.如权利要求5所述的可程序化存储器元件,其中该栅极结构同时与该绝缘结构以及该主动区的该区段重叠。
7.如权利要求6所述的可程序化存储器元件,还包括一栅极介电层,选择地设置在该栅极结构与该主动区的该区段之间。
8.如权利要求7所述的可程序化存储器元件,其中该栅极介电层的一厚度不同于该反熔丝储存单元的该介电层的一厚度。
9.如权利要求1所述的可程序化存储器元件,还包括一栅极间隙子,覆盖该栅极结构的一侧壁。
10.如权利要求1所述的可程序化存储器元件,还包括一接触栓塞,设置在该栅极结构上,且电性连接到该栅极结构。
11.如权利要求10所述的可程序化存储器元件,其中该接触栓塞远离该主动区设置。
12.如权利要求10所述的可程序化存储器元件,其中该接触栓塞的一上表面与该反熔丝储存单元的该电极的一上表面为共面。
13.一种可程序化存储器元件,包括:
一存取晶体管,包括一主动区以及一栅极结构,该主动区形成在一基底中,该栅极结构形成在该基底上,其中该主动区具有一线性顶视形状,该栅极结构具有一第一部分以及一第二部分,该第一部分与该主动区远离该主动区的各端部的一区段交叉,以及该第二部分侧向远离该主动区设置;以及
一电容器,使用该主动区的一部分当作一端子,以及还包括一电极以及一介电层,其中该电极设置在该主动区的该部分上,并远离该栅极结构设置,以及该介电层的至少一部分夹置在该电极与该主动区的该部分之间。
14.如权利要求13所述的可程序化存储器元件,其中该栅极结构的该第一与第二部分相互连接。
15.如权利要求13所述的可程序化存储器元件,其中该主动区的多个所述端部其中之一位于该栅极结构的该第一与第二部分之间。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/989,268 US11189357B1 (en) | 2020-08-10 | 2020-08-10 | Programmable memory device |
US16/989,268 | 2020-08-10 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114078859A true CN114078859A (zh) | 2022-02-22 |
Family
ID=78767950
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110855904.2A Pending CN114078859A (zh) | 2020-08-10 | 2021-07-28 | 可程序化存储器元件 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11189357B1 (zh) |
CN (1) | CN114078859A (zh) |
TW (1) | TWI771045B (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6309975B1 (en) * | 1997-03-14 | 2001-10-30 | Micron Technology, Inc. | Methods of making implanted structures |
CN101180684B (zh) * | 2005-05-24 | 2011-03-30 | Nxp股份有限公司 | 反熔丝存储装置 |
US20070205485A1 (en) * | 2006-03-02 | 2007-09-06 | International Business Machines Corporation | Programmable anti-fuse structures, methods for fabricating programmable anti-fuse structures, and methods of programming anti-fuse structures |
JP2008047702A (ja) * | 2006-08-16 | 2008-02-28 | Nec Electronics Corp | 半導体記憶装置 |
US8610243B2 (en) * | 2011-12-09 | 2013-12-17 | Globalfoundries Inc. | Metal e-fuse with intermetallic compound programming mechanism and methods of making same |
-
2020
- 2020-08-10 US US16/989,268 patent/US11189357B1/en active Active
-
2021
- 2021-06-07 TW TW110120664A patent/TWI771045B/zh active
- 2021-07-28 CN CN202110855904.2A patent/CN114078859A/zh active Pending
- 2021-09-30 US US17/490,535 patent/US11670389B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
TW202207422A (zh) | 2022-02-16 |
US11189357B1 (en) | 2021-11-30 |
US11670389B2 (en) | 2023-06-06 |
TWI771045B (zh) | 2022-07-11 |
US20220044747A1 (en) | 2022-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9780145B2 (en) | Resistive random access memory (RRAM) structure | |
JP5226524B2 (ja) | 電気的プログラム可能ヒューズおよびその製造方法 | |
TWI399847B (zh) | 可調諧反熔絲元件及其製造方法 | |
US7804703B2 (en) | Phase change memory device having Schottky diode and method of fabricating the same | |
CN103035612B (zh) | 用于一次可编程存储器的具有电熔丝结构的半导体装置 | |
US20180102395A1 (en) | High density resistive random access memory (rram) | |
US20060234435A1 (en) | Semiconductor device having one-time programmable ROM and method of fabricating the same | |
KR20070058906A (ko) | 수직 트랜지스터를 갖는 반도체 메모리 소자의 제조방법 | |
US20100059732A1 (en) | Phase change memory device having heat sinks formed under heaters and method for manufacturing the same | |
US7960777B2 (en) | Multi-valued mask ROM | |
TWI771046B (zh) | 半導體元件的製備方法 | |
US20040185628A1 (en) | Nonvolatile memory device and method of forming same | |
US20230020696A1 (en) | Memory device and formation method thereof | |
TWI771045B (zh) | 可程式化記憶體元件 | |
TWI786947B (zh) | 一次性可程式化記憶體陣列及其製備方法 | |
US7541653B2 (en) | Mask ROM devices of semiconductor devices and method of forming the same | |
US20210384202A1 (en) | Semiconductor structure and method of forming the same | |
US20080014691A1 (en) | Mask rom cell, nor-type mask rom device, and related methods of fabrication | |
JP2010245102A (ja) | 半導体装置及びその製造方法 | |
KR20060075421A (ko) | 상변환 기억 소자의 제조방법 | |
KR20060115703A (ko) | 반도체 소자의 마스크롬 소자 및 그 형성 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |