CN114005838B - 一种阵列基板和显示面板 - Google Patents
一种阵列基板和显示面板 Download PDFInfo
- Publication number
- CN114005838B CN114005838B CN202111231111.XA CN202111231111A CN114005838B CN 114005838 B CN114005838 B CN 114005838B CN 202111231111 A CN202111231111 A CN 202111231111A CN 114005838 B CN114005838 B CN 114005838B
- Authority
- CN
- China
- Prior art keywords
- layer
- array substrate
- electrode
- source electrode
- insulating layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 74
- 239000010410 layer Substances 0.000 claims abstract description 188
- 239000010409 thin film Substances 0.000 claims abstract description 46
- 239000011229 interlayer Substances 0.000 claims abstract description 41
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 11
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 11
- 239000000463 material Substances 0.000 claims description 11
- 230000000149 penetrating effect Effects 0.000 claims description 11
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 11
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 11
- 229910044991 metal oxide Inorganic materials 0.000 claims description 9
- 150000004706 metal oxides Chemical class 0.000 claims description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 8
- 229920005591 polysilicon Polymers 0.000 claims description 8
- 238000002161 passivation Methods 0.000 description 15
- 230000000875 corresponding effect Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 8
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 239000000047 product Substances 0.000 description 5
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 3
- 229910052733 gallium Inorganic materials 0.000 description 3
- 229910052738 indium Inorganic materials 0.000 description 3
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 229910052750 molybdenum Inorganic materials 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 239000011787 zinc oxide Substances 0.000 description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 230000002596 correlated effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 239000007795 chemical reaction product Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1248—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
Abstract
本申请公开了一种阵列基板和显示面板,所述阵列基板包括垂直结构的第一薄膜晶体管;所述第一薄膜晶体管包括第一源极、至少覆盖在所述第一源极上的层间绝缘层;贯穿所述层间绝缘层且裸露出至少部分所述第一源极的通孔、包埋于所述层间绝缘层中的第一栅极、位于所述层间绝缘层远离所述第一源极的一侧的第一漏极、以及至少部分位于所述通孔内且分别与所述第一源极和所述第一漏极电连接的第一有源层。本申请可以减小第一薄膜晶体管在垂直于阵列基板方向上的投影面积,有利于提高显示面板的开口率,从而有利于开发高分辨率的显示产品。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种阵列基板和显示面板。
背景技术
随着显示技术的发展,液晶显示器(Liquid Crystal Display,LCD)等平面显示装置因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、个人数字助理、数字相机、笔记本电脑、台式计算机等各种消费性电子产品,成为显示装置中的主流。
薄膜晶体管(Thin Film Transistor,TFT)是LCD显示装置中的主要驱动元件,直接关系到高性能平板显示装置的发展方向。显示装置所用TFT需要考虑均一性、漏电流、有效驱动长度、面积效率、及滞后作用等多方面的因素。依据有源层材料的不同,TFT分为非晶硅(a-Si)TFT、低温多晶硅(Low Temperature Poly-silicon,LTPS)TFT、及金属氧化物(Metal Oxide)TFT。其中LTPS TFT具有迁移率高,尺寸较小,充电快开关速度快等优点,用于栅极驱动时具有很好的效果;而金属氧化物TFT具有均一性良好及漏电流低的优点,可用于显示像素驱动。
因此,可以制备一种用LTPS TFT做栅极驱动和用金属氧化物TFT做显示像素驱动的混合TFT,这样既能提高LCD栅极驱动电路中的驱动电流,并且降低LCD显示像素驱动时的漏电流。常用的混合TFT有LTPS与铟镓锌氧化物(Indium Gallium Zinc Oxide,IGZO)TFT。由于IGZO的载流子迁移率远远低于LTPS,为了保证像素充电率,需要增加IGZO TFT的尺寸,但此设计会带来开口率降低等问题,也限制了高分辨率LCD等高端产品的开发。
发明内容
本申请提供一种阵列基板和显示面板,可以减小第一薄膜晶体管在垂直于阵列基板方向上的投影面积,有利于提高显示面板的开口率,从而有利于开发高分辨率的显示产品。
本申请提供一种阵列基板,包括垂直结构的第一薄膜晶体管;
所述第一薄膜晶体管包括:
第一源极;
层间绝缘层,至少覆盖在所述第一源极上;所述层间绝缘层上设有贯穿所述层间绝缘层且裸露出至少部分所述第一源极的通孔;
第一栅极,包埋于所述层间绝缘层中,且至少位于所述通孔的一侧;
第一漏极,位于所述层间绝缘层远离所述第一源极的一侧;以及
第一有源层,至少部分位于所述通孔内,且分别与所述第一源极和所述第一漏极电连接。
可选的,所述第一有源层位于所述通孔的侧壁和底部,且延伸至所述层间绝缘层远离所述第一源极的一侧。
可选的,所述第一栅极围绕位于所述通孔的侧壁上的第一有源层设置。
可选的,所述第一漏极上设有与所述通孔对应设置的漏极开口,且所述第一漏极至少部分覆盖位于所述层间绝缘层远离所述第一源极的一侧的第一有源层。
可选的,所述层间绝缘层包括由下至上依次层叠设置的氮化硅层和氧化硅层;所述第一栅极位于所述氮化硅层上,且所述氧化硅层覆盖在所述第一栅极上。
可选的,所述第一有源层的材料包括金属氧化物。
可选的,所述阵列基板包括显示区和非显示区,所述第一薄膜晶体管位于所述显示区;所述阵列基板还包括位于所述非显示区的第二薄膜晶体管;
所述第二薄膜晶体管包括第二有源层、第二栅极、第二源极和第二漏极;其中,所述第二栅极与所述第一源极同层设置,且所述第二源极、所述第二漏极和所述第一漏极同层设置。
可选的,所述第二有源层与所述第二栅极对应设置;所述第二有源层的材料包括低温多晶硅。
可选的,所述阵列基板还包括衬底、位于所述衬底上的缓冲层、以及位于所述第二有源层和所述第二栅极之间的栅极绝缘层;
其中,所述第二有源层位于所述缓冲层上且与所述第二栅极对应设置,且所述第一源极位于所述栅极绝缘层上。
本申请还提供一种显示面板,包括以上所述的阵列基板和与所述阵列基板相对设置的对置基板。
本申请提供的阵列基板和显示面板中,第一薄膜晶体管为垂直结构,具体的,第一薄膜晶体管的第一源极、第一有源层和第一漏极在垂直于阵列基板的方向上依次设置,第一栅极包埋于层间绝缘层中,且第一薄膜晶体管的第一有源层通过贯穿层间绝缘层的通孔分别与第一源极和第一漏极电连接,使得第一薄膜晶体管的沟道长度等于第一栅极的厚度,且第一薄膜晶体管的沟道宽度与通孔的孔径正向相关,该设计可以在保证第一薄膜晶体管的迁移率较高的基础上减小第一薄膜晶体管在垂直于阵列基板方向上的投影面积,可以有效的提高显示面板的开口率,从而有利于开发高分辨率的显示产品。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请实施例提供的一种阵列基板的结构示意图。
图2为本申请实施例中制作阵列基板过程中形成氮化硅层之后的结构示意图。
图3为本申请实施例中制作阵列基板过程中形成第一栅极之后的结构示意图。
图4为图3中第一栅极与第一源极的俯视位置关系示意图。
图5为本申请实施例中制作阵列基板过程中形成第一通孔之后的结构示意图。
图6为本申请实施例中制作阵列基板过程中形成第一有源层之后的结构示意图。
图7为本申请实施例中制作阵列基板过程中形成第一漏极之后的结构示意图。
图8为本申请实施例中制作阵列基板过程中形成透明电极层之后的结构示意图。
图9为本申请实施例提供的一种显示面板的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
如图1所示,本申请实施例提供了一种阵列基板1,阵列基板1包括垂直结构的第一薄膜晶体管2;具体的,第一薄膜晶体管2包括第一源极3、层间绝缘层4、第一栅极5、第一漏极6、以及第一有源层7。其中,层间绝缘层4至少覆盖在第一源极3上,且层间绝缘层4上设有贯穿层间绝缘层4且裸露出至少部分第一源极3的通孔(即第一通孔8);第一栅极5包埋于层间绝缘层4中,且至少位于通孔的一侧;第一漏极6位于层间绝缘层4远离第一源极3的一侧;第一有源层7至少部分位于通孔内,且分别与第一源极3和第一漏极6电连接。
需要说明的是,为了与其他通孔作区分,贯穿层间绝缘层4且裸露出至少部分第一源极3的通孔为第一通孔8。
在一具体实施方式中,第一有源层7位于第一通孔8的侧壁和底部,且延伸至层间绝缘层4远离第一源极3的一侧。第一栅极5围绕位于第一通孔8的侧壁上的第一有源层7设置。第一漏极6上设有与第一通孔8对应设置的漏极开口9,且至少部分覆盖位于层间绝缘层4远离第一源极3的一侧的第一有源层7。
在本申请实施例中,第一通孔8在垂直于阵列基板1的方向上的投影为圆形,当然,第一通孔8在垂直于阵列基板1的方向上的投影形状不限于此,本申请实施例以圆形为例进行说明。可以理解的,第一栅极5上设有栅极开口10,且第一通孔8嵌套在栅极开口10中,以使第一栅极5围绕位于第一通孔8侧壁上的第一有源层7设置。具体的,栅极开口10可以为圆形,当然不限于此。
可以理解的,本申请实施例中的第一有源层7的沟道长度等于第一栅极5的厚度,且第一有源层7的沟道宽度等于贯穿层间绝缘层4的第一通孔8的周长。由于常规薄膜晶体管结构中的有源层通常在同一平面内设置,其沟道长度等于与有源层相对设置的栅极的宽度,其沟道宽度等于有源层的长度,因此,与具有相同沟道尺寸的常规薄膜晶体管结构相比,本申请实施例提供的第一薄膜晶体管2在垂直于阵列基板1方向上的投影面积较小,当第一薄膜晶体管2设置在显示区时,可以有效的提高开口率,有利于高分辨率产品的开发。
具体的,第一栅极5的材料包括钼(Mo)、铝(Al)以及钛(Ti)中的任意一种、或Mo、Al以及Ti的合金、或Mo、Al以及Ti构成的叠层结构。
在一具体实施方式中,第一栅极5的厚度范围为0.5微米至5微米;且第一栅极5的栅极开口10直径范围为1微米至10微米。贯穿层间绝缘层4的第一通孔8的直径较第一栅极5的栅极开口10的直径小0.2微米至1微米。
在一具体实施方式中,层间绝缘层4包括由下至上依次层叠设置的氮化硅层11和氧化硅层12。第一栅极5位于氮化硅层11上,且氧化硅层12覆盖在第一栅极5上,使得第一栅极5被氮化硅层11和氧化硅层12完全包裹。
在一具体实施方式中,第一漏极6为圆环状。可以理解的,位于层间绝缘层4远离第一源极3一侧的第一有源层7也为圆环状,第一漏极6与位于层间绝缘层4远离第一源极3一侧的第一有源层7对应电连接。
在一具体实施方式中,阵列基板1包括显示区13和非显示区14,且第一薄膜晶体管2位于显示区13,用于显示像素驱动。阵列基板1还包括位于非显示区14的第二薄膜晶体管15,用于栅极驱动。
具体的,第二薄膜晶体管15包括第二有源层16、第二栅极17、第二源极18和第二漏极19;其中,第二栅极17与第一源极3同层设置,且第二源极18、第二漏极19和第一漏极6同层设置。
具体的,第一有源层7的材料包括金属氧化物,例如铟镓锌氧化物;第二有源层16的材料包括低温多晶硅。本申请实施例提供的阵列基板1用低温多晶硅薄膜晶体管做栅极驱动且用金属氧化物薄膜晶体管做显示像素驱动,既能提高显示面板的栅极驱动电路中的驱动电流,又能降低显示面板的显示像素驱动时的漏电流。
在一具体实施方式中,第二有源层16包括多晶硅区20、位于多晶硅区20两侧的N型轻掺杂区21、以及位于每个N型轻掺杂区21远离多晶硅区20一侧的N型重掺杂区22;第二源极18和第二漏极19分别与两个N型重掺杂区22连接。当然,第二有源层16的具体结构不限于此。
具体的,阵列基板1还包括衬底23、位于衬底23上的缓冲层24、位于第二有源层16和第二栅极17之间的栅极绝缘层25、依次位于形成有第一漏极6的层间绝缘层4上的钝化层、平坦层27和透明电极层。其中,衬底23可以为玻璃衬底,当然不限于此。第二有源层16位于缓冲层24上且与第二栅极17对应设置;第一源极3位于栅极绝缘层25上。
在一具体实施方式中,阵列基板1还可以包括与第一漏极6同层设置的触控电极26;钝化层包括第一钝化层28和第二钝化层29,透明电极层包括第一透明电极层30和第二透明电极层31;第一钝化层28位于形成有第一漏极6的层间绝缘层4上,平坦层27位于第一钝化层28上,第一透明电极层30位于平坦层27上,第二钝化层29位于第一透明电极层30和平坦层27上,第二透明电极层31位于第二钝化层29上。具体的,第一透明电极层30包括多个底部透明电极,第二透明电极层31包括多个顶部透明电极。具体的,部分顶部透明电极通过贯穿第一钝化层28、平坦层27和第二钝化层29的通孔与第一漏极6电连接,以实现显示功能;另一部分顶部透明电极通过贯穿第二钝化层29的通孔与至少部分底部透明电极电连接,且该部分顶部透明电极还通过贯穿第一钝化层28、平坦层27和第二钝化层29的通孔与触控电极26电连接,以实现触控功能。
结合图2至图8所示,本申请实施例中的阵列基板1的制作过程可以参考以下描述。
如图2所示,先依次在衬底23上形成缓冲层24、第二有源层16以及栅极绝缘层25;然后在栅极绝缘层25上沉积第一金属层,并对第一金属层进行图案化处理,分别形成位于显示区13的第一源极3以及位于非显示区14且与第二有源层16对应设置的第二栅极17;然后在形成有第一源极3和第二栅极17的栅极绝缘层25上沉积氮化硅层11。
如图3和图4所示,在上一步的基础上沉积第二金属层,并对第二金属层进行图案化处理,形成具有栅极开口10的第一栅极5,其中,栅极开口10与第一源极3对应设置,且栅极开口10在衬底23上的正投影至少覆盖部分第一源极3在衬底23上的正投影。
如图5所示,在上一步的基础上在形成有第一栅极5的氮化硅层11上沉积氧化硅层12,其中,氮化硅层11和氧化硅层12共同构成层间绝缘层4;然后对层间绝缘层4进行开孔,形成位于显示区13且裸露出至少部分第一源极3的第一通孔8以及位于非显示区14且分别裸露出第二有源层16的两个N型重掺杂区22的第二通孔32和第三通孔33。
如图6所示,在上一步的基础上沉积金属氧化物层,并对金属氧化物层进行图案化处理,形成位于第一通孔8的侧壁和底部并延伸至氧化硅层12远离第一源极3的一侧的第一有源层7;其中,第一有源层7在第一通孔8的底部与第一源极3电连接。
如图7所示,在上一步的基础上沉积第三金属层,并对第三金属层进行图案化处理,形成位于显示区13的第一漏极6以及位于非显示区14的第二源极18和第二漏极19;其中,第一漏极6部分覆盖在位于氧化硅层12远离第一源极3一侧的第一有源层7上,且第一漏极6上设有与第一通孔8对应设置的漏极开口9;第二源极18和第二漏极19分别通过第二通孔32和第三通孔33与第二有源层16的两个N型重掺杂区22电连接。
如图8所示,在上一步的基础上依次完成第一钝化层28、平坦层27、第一透明电极层30、第二钝化层29和第二透明电极层31制程,其中,平坦层27将填充在第一通孔8内,以保证膜层的平坦性。
本申请实施例中,第一薄膜晶体管2为垂直结构,具体的,第一薄膜晶体管2的第一源极3、第一有源层7和第一漏极6在垂直于阵列基板1的方向上依次设置,第一栅极5包埋于层间绝缘层4中,且第一薄膜晶体管2的第一有源层7通过贯穿层间绝缘层4的通孔分别与第一源极3和第一漏极6电连接,使得第一薄膜晶体管2的沟道长度等于第一栅极5的厚度,且第一薄膜晶体管2的沟道宽度与通孔的孔径正向相关,例如沟道宽度等于通孔的周长;该设计可以在保证第一薄膜晶体管2的迁移率较高的基础上减小第一薄膜晶体管2在垂直于阵列基板1方向上的投影面积,可以有效的提高显示面板的开口率,从而有利于开发高分辨率的显示产品。
需要说明的是,本申请提供的第一薄膜晶体管2还可以搭配其他不同于第二薄膜晶体管15结构的晶体管使用,或者说本申请提供的阵列基板上的第二薄膜晶体管15的结构不限于本申请实施例中所描述的结构。另外,本申请对第一有源层和第二有源层的材料不做限制。
如图9所示,本申请实施例还提供一种显示面板34,包括上述实施例中的阵列基板1和与阵列基板1相对设置的对置基板35。
具体的,对置基板35包括彩膜基板,显示面板34还包括设置在阵列基板1和对置基板35之间的液晶层。
本申请实施例中,第一薄膜晶体管2为垂直结构,可以在保证迁移率较高的基础上减小第一薄膜晶体管2在垂直于阵列基板1方向上的投影面积,可以有效的提高显示面板34的开口率,从而有利于开发高分辨率显示面板34。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的一种阵列基板和显示面板进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。
Claims (8)
1.一种阵列基板,其特征在于,包括垂直结构的第一薄膜晶体管;
所述第一薄膜晶体管包括:
第一源极;
层间绝缘层,至少覆盖在所述第一源极上;所述层间绝缘层上设有贯穿所述层间绝缘层且裸露出至少部分所述第一源极的通孔;
第一栅极,包埋于所述层间绝缘层中,且至少位于所述通孔的一侧;
第一漏极,位于所述层间绝缘层远离所述第一源极的一侧;以及
第一有源层,至少部分位于所述通孔内,且分别与所述第一源极和所述第一漏极电连接;
其中,所述第一有源层位于所述通孔的侧壁和底部,且延伸至所述层间绝缘层远离所述第一源极的一侧;所述第一漏极至少部分覆盖位于所述层间绝缘层远离所述第一源极的一侧的第一有源层;
所述第一栅极围绕位于所述通孔的侧壁上的第一有源层设置;
所述第一漏极为圆环状,位于所述层间绝缘层远离所述第一源极一侧的所述第一有源层也为圆环状,所述第一漏极与位于所述层间绝缘层远离所述第一源极一侧的所述第一有源层对应电连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一漏极上设有与所述通孔对应设置的漏极开口。
3.根据权利要求1所述的阵列基板,其特征在于,所述层间绝缘层包括由下至上依次层叠设置的氮化硅层和氧化硅层;所述第一栅极位于所述氮化硅层上,且所述氧化硅层覆盖在所述第一栅极上。
4.根据权利要求1所述的阵列基板,其特征在于,所述第一有源层的材料包括金属氧化物。
5.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括显示区和非显示区,所述第一薄膜晶体管位于所述显示区;所述阵列基板还包括位于所述非显示区的第二薄膜晶体管;
所述第二薄膜晶体管包括第二有源层、第二栅极、第二源极和第二漏极;其中,所述第二栅极与所述第一源极同层设置,且所述第二源极、所述第二漏极和所述第一漏极同层设置。
6.根据权利要求5所述的阵列基板,其特征在于,所述第二有源层与所述第二栅极对应设置;所述第二有源层的材料包括低温多晶硅。
7.根据权利要求5所述的阵列基板,其特征在于,所述阵列基板还包括衬底、位于所述衬底上的缓冲层、以及位于所述第二有源层和所述第二栅极之间的栅极绝缘层;
其中,所述第二有源层位于所述缓冲层上且与所述第二栅极对应设置,且所述第一源极位于所述栅极绝缘层上。
8.一种显示面板,其特征在于,包括如权利要求1至7任意一项所述的阵列基板和与所述阵列基板相对设置的对置基板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111231111.XA CN114005838B (zh) | 2021-10-22 | 2021-10-22 | 一种阵列基板和显示面板 |
PCT/CN2021/127541 WO2023065392A1 (zh) | 2021-10-22 | 2021-10-29 | 阵列基板和显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111231111.XA CN114005838B (zh) | 2021-10-22 | 2021-10-22 | 一种阵列基板和显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114005838A CN114005838A (zh) | 2022-02-01 |
CN114005838B true CN114005838B (zh) | 2024-02-09 |
Family
ID=79923678
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111231111.XA Active CN114005838B (zh) | 2021-10-22 | 2021-10-22 | 一种阵列基板和显示面板 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN114005838B (zh) |
WO (1) | WO2023065392A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023184337A1 (zh) * | 2022-03-31 | 2023-10-05 | 京东方科技集团股份有限公司 | 薄膜晶体管和显示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3838355A1 (de) * | 1988-11-11 | 1990-05-17 | Fraunhofer Ges Forschung | Vertikaltransistoranordnung |
CN1073806A (zh) * | 1991-12-27 | 1993-06-30 | 三星电子株式会社 | 用于半导体存储器件的薄膜晶体管及其制造方法 |
US6846709B1 (en) * | 2003-10-06 | 2005-01-25 | Atmel Corporation | Vertical gate CMOS with lithography-independent gate length |
CN109300915A (zh) * | 2018-09-30 | 2019-02-01 | 厦门天马微电子有限公司 | 一种阵列基板、显示面板和显示装置 |
CN112968061A (zh) * | 2021-02-03 | 2021-06-15 | 京东方科技集团股份有限公司 | 薄膜晶体管、显示基板及其制备方法和显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201620146A (zh) * | 2014-11-28 | 2016-06-01 | Sharp Kk | 半導體裝置 |
-
2021
- 2021-10-22 CN CN202111231111.XA patent/CN114005838B/zh active Active
- 2021-10-29 WO PCT/CN2021/127541 patent/WO2023065392A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3838355A1 (de) * | 1988-11-11 | 1990-05-17 | Fraunhofer Ges Forschung | Vertikaltransistoranordnung |
CN1073806A (zh) * | 1991-12-27 | 1993-06-30 | 三星电子株式会社 | 用于半导体存储器件的薄膜晶体管及其制造方法 |
US6846709B1 (en) * | 2003-10-06 | 2005-01-25 | Atmel Corporation | Vertical gate CMOS with lithography-independent gate length |
CN109300915A (zh) * | 2018-09-30 | 2019-02-01 | 厦门天马微电子有限公司 | 一种阵列基板、显示面板和显示装置 |
CN112968061A (zh) * | 2021-02-03 | 2021-06-15 | 京东方科技集团股份有限公司 | 薄膜晶体管、显示基板及其制备方法和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN114005838A (zh) | 2022-02-01 |
WO2023065392A1 (zh) | 2023-04-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10895774B2 (en) | Array substrate, manufacturing method, display panel and display device | |
CN109273404B (zh) | 一种阵列基板及其制备方法、显示面板、显示装置 | |
WO2018099052A1 (zh) | 阵列基板的制备方法、阵列基板及显示装置 | |
US7642554B2 (en) | Array substrate for liquid crystal display device | |
US20080258143A1 (en) | Thin film transitor substrate and method of manufacturing the same | |
US8018013B2 (en) | Pixel structure and method for manufacturing thereof | |
US20210126022A1 (en) | Array substrate and method for manufacturing same | |
JP5111758B2 (ja) | 薄膜トランジスタ | |
JP2006310636A (ja) | 薄膜トランジスタ | |
WO2018126676A1 (zh) | 像素结构及其制作方法、阵列基板和显示装置 | |
KR20170096007A (ko) | 어레이 기판, 디스플레이 패널, 및 어레이 기판의 제조 방법 | |
US7768012B2 (en) | LCD pixel array structure | |
CN113113425A (zh) | 阵列基板及显示面板 | |
CN114005838B (zh) | 一种阵列基板和显示面板 | |
WO2022041367A1 (zh) | Tft 器件及其制备方法、阵列基板 | |
CN110993697B (zh) | 薄膜晶体管及其制造方法、显示面板 | |
US9490270B2 (en) | Array substrate and manufacturing method thereof, and display device including the array substrate | |
CN111710725A (zh) | 双栅电极金属氧化物薄膜晶体管及其制备方法 | |
CN110993613A (zh) | 阵列基板及其制造方法 | |
CN113629071B (zh) | 阵列基板及显示面板 | |
CN105140298A (zh) | 薄膜晶体管和阵列基板 | |
US20130106679A1 (en) | Lcd panel and method of manufacturing the same | |
CN112331680A (zh) | 阵列基板及其制备方法 | |
CN113299666A (zh) | 显示面板及其驱动方法、显示装置 | |
US10749037B2 (en) | Low temperature poly-silicon TFT substrate and manufacturing method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |