CN114003362A - 一种多维度动态中断聚合方法、系统、设备及存储介质 - Google Patents

一种多维度动态中断聚合方法、系统、设备及存储介质 Download PDF

Info

Publication number
CN114003362A
CN114003362A CN202111277242.1A CN202111277242A CN114003362A CN 114003362 A CN114003362 A CN 114003362A CN 202111277242 A CN202111277242 A CN 202111277242A CN 114003362 A CN114003362 A CN 114003362A
Authority
CN
China
Prior art keywords
time timer
threshold
controller
interrupt
ring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111277242.1A
Other languages
English (en)
Other versions
CN114003362B (zh
Inventor
李龙飞
马徐瀚
李小波
冯海强
赵文琦
王剑峰
杨靓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Microelectronics Technology Institute
Original Assignee
Xian Microelectronics Technology Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Microelectronics Technology Institute filed Critical Xian Microelectronics Technology Institute
Priority to CN202111277242.1A priority Critical patent/CN114003362B/zh
Publication of CN114003362A publication Critical patent/CN114003362A/zh
Application granted granted Critical
Publication of CN114003362B publication Critical patent/CN114003362B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4812Task transfer initiation or dispatching by interrupt, e.g. masked
    • G06F9/4825Interrupt from clock, e.g. time of day

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种多维度动态中断聚合方法、系统、设备及存储介质,当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断;在得到上述两项判断结果后,分别与写回阈值、预取阈值和BD不足阈值进行比较;在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时;当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则产生中断,否则待当前数据收发完成后,产生中断;产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。

Description

一种多维度动态中断聚合方法、系统、设备及存储介质
技术领域
本发明属于集成电路领域,涉及一种多维度动态中断聚合方法、系统、设备及存储介质。
背景技术
目前,在面向通用处理器的以太网控制器中,广泛采用中断聚合的方式来实现控制器中断的产生。所谓中断聚合,是指将连续的若干个中断事件合并为一个中断,然而再统一发送到处理器中进行处理,以减少处理器对中断的响应次数,提高处理器对系统任务的处理能力。
在传统的以太网控制器中,通常采用定时器和计数器的方式来实现中断聚合技术。计时器在时间的维度对中断的频率进行控制,而计数器在接收/发送数据帧个数的维度对中断频率进行调节。具体来说,当一次中断事件产生后,定时器开始计时,同时计数器开始对接收/发送的数据帧进行计数。当计时器超时或计数器达到设定的阈值时,则产生相应的中断,同时计时器与计数器清零,如此循环。
因此,采用中断聚合技术后,当控制器从网络接收到数据帧时,其不必立即向主机发起中断请求,而是等接收到多个数据帧后才产生中断请求;若未接收到足够的数据帧,中断聚合内部的定时器仍会保证控制器产生中断请求。
中断聚合技术简单、易实现,可以有效地减少中断次数,从而减轻CPU的负担。然而,中断聚合技术的使用也需要考虑上层应用的需求。如果聚合的数据帧较多,对于应用程序来说则意味着网络延时的增大,这对于某些对延时敏感的应用来说是不能接受的。如果聚合的数据帧较少,那么又会增大处理器的开销,造成系统性能的下降。因此,中断聚合过程中阈值的设定,需要结合实际的使用情况来确定。
然而,在实际应用中根据应用情况来调节阈值是不现实的,系统上的应用程序可能处于动态变化的过程,且每个程序对网络延时的容忍程度都是不尽相同的。因此,传统的以太网控制器中所采用的中断聚合方式并不能很好的适应上层各种业务类型的需求,不能够做到对中断频率动态化、精细化的调节。
为了提高以太网控制器对中断聚合的灵活控制,较多的研究集中在采用多BD(缓存描述符)环的方式,对不同的环设置不同的定时器和计数器,以实现对不同业务类型进行不同的中断聚合控制。然而这种方式通常需要软件驱动程序的支持,且多个环需要额外的硬件开销,因此设计复杂度较高,灵活性较差。
发明内容
本发明的目的在于克服上述现有技术的缺点,提供一种多维度动态中断聚合方法、系统、设备及存储介质,能够根据实时网络状态、控制器及主机BD状态进行细粒度、精细化、高能效的中断聚合控制,以便进一步提高系统的工作性能。
为达到上述目的,本发明采用以下技术方案予以实现:
一种多维度动态中断聚合方法,包括以下过程:
当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断;在得到上述两项判断结果后,分别与写回阈值、预取阈值和BD不足阈值进行比较;
若累计使用的BD总数量大于或等于写回阈值,则判定为产生中断;若小于写回阈值,则判定为不产生中断,控制器正常运行;
若BD环中当前可用的BD数量大于预取阈值,则正常运行;若BD环中现在可用的BD数量小于或等于预取阈值,但又大于BD不足阈值时,则控制器进行预取操作的判决;
若BD环中当前可用的BD数量小于或等于BD不足阈值时,则控制器从主机BD环中获取BD,同时产生中断;
当控制器第一次接收到或发送完一个数据帧时,相对时间定时器和绝对时间定时器同时启动,在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时;当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则产生中断,否则待当前数据收发完成后,产生中断;产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。
优选的,在控制器正常工作之前,根据控制器的实际工作状态对该发法中所涉及的各项参数进行初始化配置,包括对预取阈值、主机阈值、写回阈值、BD不足阈值、相对时间定时器以及绝对时间定时器的配置。
进一步,初始化配置时,预取阈值、主机阈值、写回阈值、BD不足阈值均小于等于BD环总BD数,且BD不足阈值小于等于预取阈值。
进一步,初始化配置时,相对时间定时器的值小于等于绝对时间定时器的值。
优选的,对于多阈值机制,控制器会立刻对该数据帧所消耗的BD数量进行记录,同时计算出自上一次中断之后累计使用的BD总数量以及BD环中现在可用的BD数量。
优选的,若BD环中现在可用的BD数量小于或等于预取阈值、但又大于BD不足阈值,控制器进行预取操作的判决时,控制器获取主机BD环中可用BD的数量,当主机BD环中可用BD数量大于或等于主机阈值时,进行预取操作,此时控制器产生中断,同时从主机端获取BD,实现对控制器本地BD环的更新,否则不进行BD预取,控制器正常运行。
优选的,若BD环中当前可用的BD数量小于或等于BD不足阈值,控制器从主机BD环中获取BD,同时产生中断时,主机BD环中有可用BD,则进行BD的获取。
一种多维度动态中断聚合系统,包括:
判断模块,用于当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断;在得到上述两项判断结果后,分别与写回阈值、预取阈值和BD不足阈值进行比较;
写回阈值判断模块,用于若累计使用的BD总数量大于或等于写回阈值,则判定为产生中断;若小于写回阈值,则判定为不产生中断,控制器正常运行;
预取阈值判断模块,用于若BD环中当前可用的BD数量大于预取阈值,则正常运行;若BD环中现在可用的BD数量小于或等于预取阈值,但又大于BD不足阈值时,则控制器进行预取操作的判决;
BD不足阈值判断模块,用于若BD环中当前可用的BD数量小于或等于BD不足阈值时,则控制器从主机BD环中获取BD,同时产生中断;
定时器判断模块,用于当控制器第一次接收到或发送完一个数据帧时,相对时间定时器和绝对时间定时器同时启动,在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时;当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则产生中断,否则待当前数据收发完成后,产生中断;产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。
一种计算机设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如上述多维度动态中断聚合方法的步骤。
一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现如上述多维度动态中断聚合方法的步骤。
与现有技术相比,本发明具有以下有益效果:
本发明通过多阈值机制与定时器机制在方法中并行执行,且当二者中任意一个机制条件满足时,控制器就产生中断,即多阈值机制和定时器机制共同决定了控制器对中断的聚合。能够根据控制器中BD情况、主机中BD情况以及实时网络数据流量来实现细粒度、精细化、高能效的中断聚合控制,确保中断聚合的频率能够实现动态的调整,具有较高的可扩展性,可以很好的支撑未来控制器产品对性能提升等需求。
附图说明
图1为本发明的方法的处理流程图;
图2为本发明的定时器机制工作示意图。
具体实施方式
下面结合附图对本发明做进一步详细描述:
本发明所述的面向以太网控制器的多维度动态中断聚合方法,主要是通过在空间和时间维度对中断聚合的频率进行动态的调整,其中在空间维度包括预取阈值、主机阈值、写回阈值、BD不足阈值四个基本概念;在时间维度包括相对时间以及绝对时间两个基本概念。
预取阈值:当控制器BD环中的可使用的BD数量小于或等于该阈值时,控制器开始进行预取操作的判决。通常情况下,该阈值可以为一个确定值,也可以为一个比例值。例如,当BD环中总BD数量为64时,若预取阈值为比例值1/4,则当可使用的BD数量小于或等于16时,控制器开始进行预取操作的判决。
主机阈值:当控制器开始进行预取操作的判决时,只有在主机BD环中可用BD数量大于或等于该阈值时,控制器才从主机端获取BD,实现对控制器本地BD环的更新。
写回阈值:当控制器在一次中断区间内使用BD的数量大于或等于该阈值时,控制器需要开始进行BD的回写,即将本地已经使用的BD及其更新后的状态,一并写回到主机中的BD环中。
BD不足阈值:当控制器BD环中可使用的BD数量小于或等于该阈值时,控制器需要开始从主机BD环中获取BD。注意,此时从主机BD环中获取BD时不再考虑主机阈值的因素,即只要主机BD环中有可用BD且无论数量多少,立刻进行BD的获取。
相对时间:在一次中断区间内,连续的两个接收/发送数据帧之间的间隔时间。
绝对时间:连续的两次中断之间的最大间隔时间。
产生中断:由控制器向主机发出中断请求,并将本地已经使用的BD及其更新后的状态,一并写回到主机的BD环中,同时完成相应BD环指针寄存器的更新。(注:后文中所述的“产生中断”,均代表上述操作)。
多维度动态中断聚合方法的具体过程,如图1所示,包括以下过程:
在初始化配置完成、控制器进入正常工作状态后,该发明方法开始工作,其核心机制如下:
当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断。对于多阈值机制,控制器会立刻对该数据帧所消耗的BD数量进行记录,同时计算出自上一次中断之后累计使用的BD总数量以及BD环中现在可用的BD数量。在得到上述两项数据后,分别与写回阈值和预取阈值、BD不足阈值进行比较。
若累计使用的BD总数量大于或等于写回阈值,则判定为需要立刻产生中断;若小于写回阈值,则判定为不需要产生中断,控制器不进行任何操作。
若BD环中当前可用的BD数量大于预取阈值,则不进行任何操作;若BD环中现在可用的BD数量小于或等于预取阈值、但又大于BD不足阈值时,则表示需要控制器进行预取操作的判决。此时控制器会获取主机BD环中可用BD的数量,只有在主机BD环中可用BD数量大于或等于主机阈值时,表示可以进行预取操作,此时控制器会产生中断,同时从主机端获取BD,实现对控制器本地BD环的更新,否则表示无需进行BD预取,控制器不进行任何操作。
若BD环中当前可用的BD数量小于或等于BD不足阈值时,则表示控制器不仅需要从主机BD环中获取BD,而且需要同时产生中断。注意,此时从主机BD环中获取BD时不再考虑主机阈值的因素,即只要主机BD环中有可用BD且无论数量多少,立刻进行BD的获取。
另一方面对于定时器机制,当上一次中断或初始化配置完成之后,相对时间定时器和绝对时间定时器处于就绪状态。在此之后,当控制器第一次接收到或发送完一个数据帧时,相对时间定时器和绝对时间定时器同时启动。在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时。当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则立刻产生中断,否则待当前数据收发完成后,立刻产生中断。产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。相对时间定时器与绝对时间定时器的启动、清零以及超时等工作机制如图2所示。
综上,多阈值机制与定时器机制在该发明方法中并行执行,且当二者中任意一个机制条件满足时,控制器就产生中断,即多阈值机制和定时器机制共同决定了控制器对中断的聚合。
由图2可知,在第一次中断产生后,两个定时器处于就绪状态,均未启动,直到第一个数据帧接收/发送完成后,即T0时刻,两个定时器才同时启动。在T1时刻控制器又完成一个数据帧的接收/发送后,此时相对时间定时器和绝对时间定时器均未超时,因此相对时间定时器清零,并重新开始计时;绝对时间定时器继续保持计时。类似地,在T2时刻,在相对时间定时器超时之前,又有一个数据帧完成接收/发送,因此相对时间定时器再次清零,并重新开始计时;绝对时间定时器则继续保持计时。在T3时刻,绝对时间定时器超时,但此时控制器正在接收/发送一个数据帧,因此在该帧完成处理器,立刻产生了一次中断,同时两个定时器都清零,处于就绪状态。在T4时刻,一个数据帧接收/发送完成之后,两个定时器均启动。由于在T4时刻之后一段时间内未有新的数据帧进行接收/发送,因此相对时间定时器超时,并立刻产生中断,同时两个定时器均清零,并处于就绪状态。
本发明可用于高带宽、高性能以太网控制器芯片中,可以很好的实现动态的中断聚合,确保控制器在各种流量带宽下都能保持一个稳定的性能。在具体的实施例中,选择自主研发的千兆以太网控制器LC82574为对象,将该发明方法在设计中进行实现,并进行系统级、芯片级的验证。LC82574是一款面向通用处理器的单端口千兆以太网控制器,支持1000BASE-T,支持PCIeX1 Gen1.0/2.0,具有SPI接口和SMBus、NC-SI接口,支持TCP/UDP大段卸载、ARP协议卸载、IP/TCP/UDP校验和卸载、RSS接收端调控、SPH帧头分离、1588时钟同步、Wake_on_Lan局域网唤醒等扩展功能。
验证结果表明,本发明实现了预期的设计功能,可以根据实时网络状态、控制器及主机状态对控制器中断频率进行动态的调节,很好地保证了数据帧的处理时延,有效加快了处理器对网络数据的处理速度,提高了处理能效。
下述为本发明的装置实施例,可以用于执行本发明方法实施例。对于装置实施例中未纰漏的细节,请参照本发明方法实施例。
本发明再一个实施例中,提供了一种多维度动态中断聚合系统,该多维度动态中断聚合系统可以用于实现上述多维度动态中断聚合方法,具体的,该多维度动态中断聚合系统包括判断模块、写回阈值判断模块、预取阈值判断模块、BD不足阈值判断模块以及定时器判断模块。
其中,判断模块用于当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断;在得到上述两项判断结果后,分别与写回阈值、预取阈值和BD不足阈值进行比较;
写回阈值判断模块用于若累计使用的BD总数量大于或等于写回阈值,则判定为产生中断;若小于写回阈值,则判定为不产生中断,控制器正常运行;
预取阈值判断模块用于若BD环中当前可用的BD数量大于预取阈值,则正常运行;若BD环中现在可用的BD数量小于或等于预取阈值,但又大于BD不足阈值时,则控制器进行预取操作的判决;
BD不足阈值判断模块用于若BD环中当前可用的BD数量小于或等于BD不足阈值时,则控制器从主机BD环中获取BD,同时产生中断;
定时器判断模块用于当控制器第一次接收到或发送完一个数据帧时,相对时间定时器和绝对时间定时器同时启动,在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时;当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则产生中断,否则待当前数据收发完成后,产生中断;产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。
本发明再一个实施例中,提供了一种终端设备,该终端设备包括处理器以及存储器,所述存储器用于存储计算机程序,所述计算机程序包括程序指令,所述处理器用于执行所述计算机存储介质存储的程序指令。处理器可能是中央处理单元(Central ProcessingUnit,CPU),还可以是其他通用处理器、数字信号处理器(Digital Signal Processor、DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable GateArray,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等,其是终端的计算核心以及控制核心,其适于实现一条或一条以上指令,具体适于加载并执行一条或一条以上指令从而实现相应方法流程或相应功能;本发明实施例所述的处理器可以用于多维度动态中断聚合方法的操作。
再一个实施例中,本发明还提供了一种计算机可读存储介质(Memory),所述计算机可读存储介质是终端设备中的记忆设备,用于存放程序和数据。可以理解的是,此处的计算机可读存储介质既可以包括终端设备中的内置存储介质,当然也可以包括终端设备所支持的扩展存储介质。计算机可读存储介质提供存储空间,该存储空间存储了终端的操作系统。并且,在该存储空间中还存放了适于被处理器加载并执行的一条或一条以上的指令,这些指令可以是一个或一个以上的计算机程序(包括程序代码)。需要说明的是,此处的计算机可读存储介质可以是高速RAM存储器,也可以是非不稳定的存储器(non-volatilememory),例如至少一个磁盘存储器。
可由处理器加载并执行计算机可读存储介质中存放的一条或一条以上指令,以实现上述实施例中有关多维度动态中断聚合方法的相应步骤;计算机可读存储介质中的一条或一条以上指令由处理器加载并执行多维度动态中断聚合方法中的步骤。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
以上内容仅为说明本发明的技术思想,不能以此限定本发明的保护范围,凡是按照本发明提出的技术思想,在技术方案基础上所做的任何改动,均落入本发明权利要求书的保护范围之内。

Claims (10)

1.一种多维度动态中断聚合方法,其特征在于,包括以下过程:
当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断;在得到上述两项判断结果后,分别与写回阈值、预取阈值和BD不足阈值进行比较;
若累计使用的BD总数量大于或等于写回阈值,则判定为产生中断;若小于写回阈值,则判定为不产生中断,控制器正常运行;
若BD环中当前可用的BD数量大于预取阈值,则正常运行;若BD环中现在可用的BD数量小于或等于预取阈值,但又大于BD不足阈值时,则控制器进行预取操作的判决;
若BD环中当前可用的BD数量小于或等于BD不足阈值时,则控制器从主机BD环中获取BD,同时产生中断;
当控制器第一次接收到或发送完一个数据帧时,相对时间定时器和绝对时间定时器同时启动,在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时;当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则产生中断,否则待当前数据收发完成后,产生中断;产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。
2.根据权利要求1所述的多维度动态中断聚合方法,其特征在于,在控制器正常工作之前,根据控制器的实际工作状态对该发法中所涉及的各项参数进行初始化配置,包括对预取阈值、主机阈值、写回阈值、BD不足阈值、相对时间定时器以及绝对时间定时器的配置。
3.根据权利要求2所述的多维度动态中断聚合方法,其特征在于,初始化配置时,预取阈值、主机阈值、写回阈值、BD不足阈值均小于等于BD环总BD数,且BD不足阈值小于等于预取阈值。
4.根据权利要求2所述的多维度动态中断聚合方法,其特征在于,初始化配置时,相对时间定时器的值小于等于绝对时间定时器的值。
5.根据权利要求1所述的多维度动态中断聚合方法,其特征在于,对于多阈值机制,控制器会立刻对该数据帧所消耗的BD数量进行记录,同时计算出自上一次中断之后累计使用的BD总数量以及BD环中现在可用的BD数量。
6.根据权利要求1所述的多维度动态中断聚合方法,其特征在于,若BD环中现在可用的BD数量小于或等于预取阈值、但又大于BD不足阈值,控制器进行预取操作的判决时,控制器获取主机BD环中可用BD的数量,当主机BD环中可用BD数量大于或等于主机阈值时,进行预取操作,此时控制器产生中断,同时从主机端获取BD,实现对控制器本地BD环的更新,否则不进行BD预取,控制器正常运行。
7.根据权利要求1所述的多维度动态中断聚合方法,其特征在于,若BD环中当前可用的BD数量小于或等于BD不足阈值,控制器从主机BD环中获取BD,同时产生中断时,主机BD环中有可用BD,则进行BD的获取。
8.一种多维度动态中断聚合系统,其特征在于,包括:
判断模块,用于当控制器接收到或发送完一个数据帧时,多阈值机制和定时器机制会同时启动并进行中断聚合的判断;在得到上述两项判断结果后,分别与写回阈值、预取阈值和BD不足阈值进行比较;
写回阈值判断模块,用于若累计使用的BD总数量大于或等于写回阈值,则判定为产生中断;若小于写回阈值,则判定为不产生中断,控制器正常运行;
预取阈值判断模块,用于若BD环中当前可用的BD数量大于预取阈值,则正常运行;若BD环中现在可用的BD数量小于或等于预取阈值,但又大于BD不足阈值时,则控制器进行预取操作的判决;
BD不足阈值判断模块,用于若BD环中当前可用的BD数量小于或等于BD不足阈值时,则控制器从主机BD环中获取BD,同时产生中断;
定时器判断模块,用于当控制器第一次接收到或发送完一个数据帧时,相对时间定时器和绝对时间定时器同时启动,在下一次中断产生之前,若控制器又接收到或发送完一个数据帧时,相对时间定时器清零并重新计时,而绝对时间定时器继续计时;当相对时间定时器或绝对时间定时器超时时,若控制器当前未进行数据收发,则产生中断,否则待当前数据收发完成后,产生中断;产生中断后,相对时间定时器、绝对时间定时器均清零,在此之后控制器第一次接收到或发送完一个数据帧时,两个定时器又同时启动,如此循环。
9.一种计算机设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至7任意一项所述多维度动态中断聚合方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1至7任意一项所述多维度动态中断聚合方法的步骤。
CN202111277242.1A 2021-10-29 2021-10-29 一种多维度动态中断聚合方法、系统、设备及存储介质 Active CN114003362B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111277242.1A CN114003362B (zh) 2021-10-29 2021-10-29 一种多维度动态中断聚合方法、系统、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111277242.1A CN114003362B (zh) 2021-10-29 2021-10-29 一种多维度动态中断聚合方法、系统、设备及存储介质

Publications (2)

Publication Number Publication Date
CN114003362A true CN114003362A (zh) 2022-02-01
CN114003362B CN114003362B (zh) 2024-03-19

Family

ID=79925695

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111277242.1A Active CN114003362B (zh) 2021-10-29 2021-10-29 一种多维度动态中断聚合方法、系统、设备及存储介质

Country Status (1)

Country Link
CN (1) CN114003362B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030200369A1 (en) * 2002-04-18 2003-10-23 Musumeci Gian-Paolo D. System and method for dynamically tuning interrupt coalescing parameters
US20080201500A1 (en) * 2007-02-20 2008-08-21 Ati Technologies Ulc Multiple interrupt handling method, devices and software
WO2011057039A1 (en) * 2009-11-06 2011-05-12 Qualcomm Incorporated Systems, methods and apparatus for data communication
WO2018120243A1 (zh) * 2016-12-31 2018-07-05 深圳配天智能技术研究院有限公司 一种基于现场可编程门阵列的数字控制系统及其数据传输方法
CN108391261A (zh) * 2018-02-28 2018-08-10 惠州Tcl移动通信有限公司 一种蓝牙搜索检测方法、检测设备、存储介质及移动终端
CN110138809A (zh) * 2019-06-27 2019-08-16 西安微电子技术研究所 一种面向以太网控制器接收链路的tcp报文拼接系统和方法
CN111078387A (zh) * 2017-12-25 2020-04-28 贵阳忆芯科技有限公司 中断聚合装置及其方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030200369A1 (en) * 2002-04-18 2003-10-23 Musumeci Gian-Paolo D. System and method for dynamically tuning interrupt coalescing parameters
US20080201500A1 (en) * 2007-02-20 2008-08-21 Ati Technologies Ulc Multiple interrupt handling method, devices and software
WO2011057039A1 (en) * 2009-11-06 2011-05-12 Qualcomm Incorporated Systems, methods and apparatus for data communication
WO2018120243A1 (zh) * 2016-12-31 2018-07-05 深圳配天智能技术研究院有限公司 一种基于现场可编程门阵列的数字控制系统及其数据传输方法
CN111078387A (zh) * 2017-12-25 2020-04-28 贵阳忆芯科技有限公司 中断聚合装置及其方法
CN108391261A (zh) * 2018-02-28 2018-08-10 惠州Tcl移动通信有限公司 一种蓝牙搜索检测方法、检测设备、存储介质及移动终端
CN110138809A (zh) * 2019-06-27 2019-08-16 西安微电子技术研究所 一种面向以太网控制器接收链路的tcp报文拼接系统和方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
刘超;张永龙;: "一种串口数据帧拼接现象处理研究", 计算机测量与控制, no. 08, 25 August 2020 (2020-08-25), pages 209 - 216 *
陈祥;肖侬;刘芳;: "新型非易失存储I/O栈综述", 计算机研究与发展, no. 1, 15 December 2014 (2014-12-15), pages 27 - 33 *

Also Published As

Publication number Publication date
CN114003362B (zh) 2024-03-19

Similar Documents

Publication Publication Date Title
US10552352B2 (en) Methods and apparatus for synchronizing uplink and downlink transactions on an inter-device communication link
US8924753B2 (en) Apparatus and method for adaptive frequency scaling in digital system
US8473647B2 (en) Methods and apparatus for decreasing power consumption and bus activity
US8407529B2 (en) Trace synchronization
US20190042331A1 (en) Power aware load balancing using a hardware queue manager
JPH11282568A (ja) セルフタイムドシステムの電力消耗の低減装置及びその方法
CN108885486B (zh) 增强型动态时钟和电压缩放(dcvs)方案
CN112041822A (zh) 在服务于加速器请求时加强中央处理单元服务质量保证
CN107132903B (zh) 一种节能管理实现方法、装置及网络设备
JP2018520434A (ja) Usb2.0帯域幅予約のための方法およびシステム
US9239804B2 (en) Back-off mechanism for a peripheral page request log
WO2015188495A1 (zh) 数据传输方法及装置
CN114003362A (zh) 一种多维度动态中断聚合方法、系统、设备及存储介质
CN111857992A (zh) 一种Radosgw模块中线程资源分配方法和装置
CN113868166B (zh) 自适应请求应答系统、方法、设备和计算机介质
CN101257459B (zh) 数据报文处理方法与数据报文处理装置
WO2019120274A1 (zh) 用于socfpga的数据循环缓冲方法及装置、存储介质、终端
CN110958540B (zh) 一种usb音频的转换方法及装置
CN108196942B (zh) 一种内存超分配虚拟机的快速启动方法
US20210067451A1 (en) Dynamic control of latency tolerance reporting values
US20210089404A1 (en) Memory power termination delays
JP2001331329A (ja) 割込み制御装置及び割込み制御方法
CN117354254B (zh) 一种基于lro超时和中断itr超时的联合中断控制方法和装置
CN116155843B (zh) 一种基于pynq的脉冲神经网络芯片数据通信方法及系统
CN113934671B (zh) 一种接口控制芯片及网络设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant