CN113872603B - 一种控制电流型数模转换器供电功率的动态电源管理电路 - Google Patents
一种控制电流型数模转换器供电功率的动态电源管理电路 Download PDFInfo
- Publication number
- CN113872603B CN113872603B CN202111006883.3A CN202111006883A CN113872603B CN 113872603 B CN113872603 B CN 113872603B CN 202111006883 A CN202111006883 A CN 202111006883A CN 113872603 B CN113872603 B CN 113872603B
- Authority
- CN
- China
- Prior art keywords
- output
- circuit unit
- resistor
- voltage
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Dc-Dc Converters (AREA)
Abstract
本发明涉及一种控制电流型数模转换器供电功率的动态电源管理电路,该电路:在使用升压型DC‑DC电路作为电流型数模转换器电路的供电电源的条件下,通过使用比较器对比判断DC‑DC转换电路是否具有驱动电流型输出级电路的能力,实现对DC‑DC电路升压过程的控制,完成电源功率自适应调整的目的。在驱动轻负载条件下,利用本发明所提到的电路设计方法可以调节升压型DC‑DC电路的输出电压,并且驱动数模转换器电路的输出电压幅值最低,这种根据输出需求可以自动调节供电电压的特性保证数模转换器电路具备低功耗的优点。
Description
技术领域
本发明涉及集成电路领域,是一种控制电流型数模转换器供电功率的动态电源管理电路,主要应用于电流型数模转换器的电源管理电路中。
背景技术
电流型数模转换器已被广泛应用于工业过程控制、远程管理设备、可编程电流源、远程数据转换器与监视器等领域。由于各研究机构对数模转换器结构研究的加深以及设计需求,数模转换器电路中所配给的通道数越来越多。当单个通道的电路结构在设计过程中产生了一部分的的功率损失,随着通道数的增加电路的整体功耗也因之成倍增加难以控制。
阻值极小的阻性负载或输出功率较小的情况被称为轻负载,反之被称为重负载,为了使用电流型数模转换器驱动重负载时,其电源电压幅值一般要求较大。同时,若使用相同电源为数模转换器电路供电驱动轻负载时,电源电压实际施加在负载上的分压值只占据一小部分,电源电压会产生极大的浪费。因而当输出功率发生改变,为避免不必要的功率损耗,需要在切换输出功率的同时适应性改变电源电压值。
发明内容
本发明的技术解决问题是:克服现有技术的不足,提供一种控制电流型数模转换器供电功率的动态电源管理电路,藉由输出功率检测,根据输出功率需求实时控制升压型DC-DC转换电路升压过程为电流型数模转换器输出级电路供电,实现自适应电源功率控制。
本发明的技术解决方案是:一种控制电流型数模转换器供电功率的动态电源管理电路,该电路包括驱动电路单元BUFFER、升压型DC-DC转换电路单元I1、电流转换输出电路单元I2、钳位输出电路单元I3、比较器单元CMP1、脉宽调制电路单元I4,其中:
升压型DC-DC转换电路单元I1,将外部输入的直流电源电压泵升至足以驱动电流转换输出电路单元I2输出指定电流值的最低电压信号VDCDC,升压过程受驱动电路单元BUFFER提供的PWM脉冲信号DCDC_PWM控制,DC-DC转换电路单元I1的输出电压信号VDCDC同时也为电流转换输出电路单元I2和钳位输出电路单元I3供电;
驱动电路单元BUFFER,接收调制过占空比的脉冲信号PWM,以比较器单元CMP1的数字输出信号DCDC_EN为使能端,向升压型DC-DC转换电路单元I1提供PWM脉冲信号DCDC_PWM进行升压过程的控制;
电流转换输出电路单元I2,在输出使能信号的控制下,将外部输入的电压型DA信号VDAC转换为预设电流输出,施加在阻性负载上,同时采集阻性负载上的电压值传递到比较器单元CMP1的正相输入端;
钳位输出电路单元I3,产生与升压型DC-DC转换电路I1的输出值具有固定压差的钳位电压,将该钳位电压输出传递至比较器单元CMP1的反相输入端,输出基准电压信号VA至电流转换输出电路单元I2,作为电流转换输出电路单元I2的输出使能信号;
比较器单元CMP1,通过比较正相输入端电压值和反相输入端电压值,得到数字输出信号DCDC_EN作为驱动电路单元BUFFER的使能端;
脉宽调制电路单元I4,接收外部输入的时钟信号CLK,利用电容的充放电与比较器调制原理产生调制过占空比的脉冲信号PWM输出至驱动电路单元BUFFER。
优选地,所述的电流转换输出电路单元I2包括第一运算放大器(A1)、第二运算放大器A2、第一电阻R1、第二电阻R2、满偏电流设置电阻RSET、第一NMOS管NM1、第一PMOS管PM1、第二PMOS管PM2;
第一运算放大器A1的正相输入端连接外部输入的电压型DA信号VDAC,第一运算放大器A1的反相输入端与第一NMOS管NM1的源极、满偏电流设置电阻RSET的一端相连,第一运算放大器A1的输出端连接第一NMOS管NM1的栅极,满偏电流设置电阻RSET的另一端接地,第一电阻R1的一端与第二电阻R2的一端、升压型DC-DC转换电路单元I1的输出端相连,第一电阻R1的另一端与第一NMOS管NM1的漏极、第二运算放大器A2的负相输入端相连,第二运算放大器A2的正相输入端与第二电阻R2的另一端、第一PMOS管PM1的源极,第二运算放大器A2的输出端与第一PMOS管PM1的栅极相连,第一PMOS管PM1的漏极连接到第二PMOS管PM2的源极,第二PMOS管PM2的栅极连接钳位输出电路单元I3输出的基准电压信号VA,第二PMOS管PM2的漏极连接阻性负载。
优选地,根据权利要求1所述的一种控制电流型数模转换器供电功率的动态电源管理方法,其特征在于所述的钳位电路单元I3包括第一齐纳二极管DZ、第一偏置电流源IBIAS1、第二偏置电流源IBIAS2、第二PMOS管PM2、第三电阻R3、第四电阻R4;
第一齐纳二极管DZ的阳极与第三PMOS管PM3的栅极、第二偏置电流源IBIAS2的一端相连作为基准电压信号VA输出,第一齐纳二极管DZ的阴极与第一偏置电流源IBIAS1的一端、升压型DC-DC转换电路单元I1的输出端相连,第一偏置电流源IBIAS1的输出端、第三电阻R3的一端连接至钳位电压输出端及比较器单元CMP1的反相输入端,第三电阻R3的另一端与第三PMOS管PM3的源极相连,第三PMOS管PM3的漏极与第四电阻R4的一端相连,第二偏置电流源IBIAS2的另一端和第四电阻R4的另一端接地。
优选地,所述第一电阻R1、第二电阻R2、第四电阻R4可替换为小信号分析条件下的等效电阻。
优选地,第三电阻R3为可变电阻。
优选地,所述的钳位输出电路单元I3中第三PMOS管PM3在第一偏置电流源IBIAS1影响下处于恰好饱和的工作状态,第三PMOS管PM3的栅源电压始终等于阈值电压,保证钳位输出电路单元I3的输出与升压型DC-DC转换电路单元I1的输出之间的电压差被钳位固定。
优选地,DC-DC转换电路单元I1输出电压被置为足以驱动电流转换输出电路单元I2的固定初始电位值。
优选地,脉宽调制电路单元I4包括第二NMOS管NM2、第三NMOS管NM3、第四NMOS管NM4、第五NMOS管NM5、第六NMOS管NM6、第七NMOS管NM7、第八NMOS管NM8、第九NMOS管NM9、第十NMOS管NM10、第一恒流源ICHARG、第三偏置电流源IBIAS3、第四偏置电流源IBIAS4、第一电容C1、第二比较器CMP2、第五电阻R5、第一反相器INV1、第二反相器INV2、第一或非门NOR1、第一D触发器DTRIG1;
第二NMOS管NM2的漏极与第一电容C1的上极板、第一恒流源ICHARG的输出端、第四NMOS管NM4的漏极、第二比较器CMP2的反相输入端相连,第二NMOS管NM2的栅极、第五NMOS管NM5的源极与第五电阻R5的一端相连,第二NMOS管NM2的源极连接至第三NMOS管NM3的漏极,第三NMOS管NM3的栅极、第一电容C1的下极板、第五电阻R5的另一端与第六NMOS管NM6的漏极相连,第三NMOS管NM3的源极接地,第四NMOS管NM4的栅极、第五NMOS管NM5的栅极、第一反相器INV1的输入端、第二反相器INV2的输入端、第一或非门NOR1的输出端相连,第四NMOS管NM4的源极与第七NMOS管NM7的漏极相连,第六NMOS管NM6的栅极与第二反相器INV2的输出端相连,第六NMOS管NM6的源极连接第八NMOS管NM8的漏极,第七NMOS管NM7的栅极、第八NMOS管NM8的栅极、第九NMOS管NM9的栅极、第九NMOS管NM9的漏极和第四偏置电流源IBIAS4的输出端相连,第一恒流源ICHARG的输入端、第三偏置电流源IBIAS3的输入端与第四偏置电流源IBIAS4的输入端接到电压源,第七NMOS管NM7的源极、第八NMOS管NM8的源极和第九NMOS管NM9的源极接地,第二比较器CMP2的正相输入端连接参考电压源VREF,第二比较器CMP2的正相输出端与第十NMOS管NM10的栅极相连,第二比较器CMP2的反相输出端连接第一D触发器DTRIG1的置零复位端,第一D触发器DTRIG1的数字输入端连接数字高电位,第一D触发器DTRIG1的时钟输入端连接外部输入的时钟信号CLK,第一D触发器DTRIG1的输出端连接第一或非门NOR1的一个输入端,第十NMOS管NM10的漏极与第一反相器INV1的输出端和第一或非门NOR1的另一个输入端相连,第十NMOS管NM10的源极接地。
优选地,所述的脉宽调制电路单元I4中第一恒流源ICHARG和第四偏置电流源IBIAS4为可变电流源。
本发明与现有技术相比的有益效果是:
(1)、本发明的电流转换输出电路通过接收电压型DA信号转换为预设输出电流IDAC,而预设的满偏输出电流IDAC,FS由满偏电流设置电阻RSET确定,由于输出级电路直接由可以输出较高电压值的DC-DC转换电路供电,电流转换输出电路输出可以设定较宽的电流输出动态范围和较大范围的负载阻值;
(2)、本发明控制电流型数模转换器供电功率的动态电源管理方法,有别于使用固定电压值为电流型数模转换器供电,DC-DC转换电路可以锲合输出到负载上的不同电压值,自适应控制输出电源电压始终处于最低幅值值,实现功率最小化;
(3)、本发明通过改变第四偏置电流源IBIAS4或第一恒流源ICHARG的输出电流值,可调整脉宽调制电路的输出脉冲占空比,从而控制DC-DC转换电路最大输出电压值与其输入电压之间实现不同的比例关系;
(4)、本发明的电流转换输出电路相较于使用电流镜的方式设置电流放大倍数,利用了高增益运放A2确保流经满偏电流设置电阻上的电流到负载上的输出电流之间具有精确的放大倍数;
(5)、由于DC-DC转换电路的输出电压与第二PMOS管PM2的栅极电位之间的压差被稳压管钳位,本发明采集的负载电压值也因此被限制在PM2的栅压与输出级电路的电源出电压之间,极大地降低了采集的负载电压值的波动范围,使得电路在工作状态下具有极高的稳定性。
(6)、本发明提出为数模转换器中加入升压型DC-DC转换电路并配以输出功率检测并反馈调节电源电压的控制电路设计方法,是实现功率最小化的合理手段。
附图说明
图1为本发明实施例控制电流型数模转换器供电功率的动态电源管理电路的组成框图;
图2为本发明实施例电流转换输出电路原理图;
图3为本发明实施例钳位输出电路原理图;
图4为本发明实施例脉宽调制电路原理图;
图5为本发明实施例工作在连续导通模式的升压型DC-DC转换电路原理图;
图6为本发明实施例脉冲宽度调制电路信号波形图;
图7为本发明实施例DC-DC转换电路输出、比较器CMP1输入与输出、驱动电路输出信号波形图。
具体实施方式
以下结合附图和具体实施例对本发明进行详细说明。
当电流型数模转换器输出动态范围较宽时,相应的阻性负载上的电压变化范围也会比较大,而负载阻值的更改会再一次增幅这个变化范围。因此本发明为了改善电流模式下的功耗浪费,采用以输出电压与供电电压比较和对升压过程控制的方式,根据输出需求量入为出,控制DC-DC转换电路输出可变电源为电流转换输出电路供电。
如图1所示,本发明提供的一种控制电流型数模转换器供电功率的动态电源管理电路,包括驱动电路单元BUFFER、升压型DC-DC转换电路单元I1、电流转换输出电路单元I2、钳位输出电路单元I3、比较器单元CMP1、脉宽调制电路单元I4,其中:
升压型DC-DC转换电路单元I1,将外部输入的直流电源电压泵升至足以驱动电流转换输出电路单元I2输出指定电流值的最低电源电压信号VDCDC,升压过程受驱动电路单元BUFFER提供的PWM脉冲信号控制,DC-DC转换电路单元I1的输出电压信号VDCDC同时也为电流转换输出电路单元I2和钳位输出电路单元I3供电;
驱动电路单元BUFFER,接收调制过占空比的脉冲信号PWM,以比较器单元CMP1的数字输出信号DCDC_EN为使能端,向升压型DC-DC转换电路单元I1提供PWM脉冲信号DCDC_PWM进行升压过程的控制;
电流转换输出电路单元I2,在输出使能信号的控制下,将外部输入的电压型DA信号VDAC转换为预设电流输出,施加在阻性负载上,同时采集阻性负载上的电压值传递到比较器单元CMP1的正相输入端;钳位输出电路单元I3,利用由齐纳二极管的反相导通时所体现的稳压特性,产生与升压型DC-DC转换电路I1的输出值具有固定压差的钳位电压,将该钳位电压输出传递至比较器单元CMP1的反相输入端,过程中齐纳二极管DZ产生的另一路电压值记为出基准电压信号VA输出至电流转换输出电路单元I2,作为电流转换输出电路单元I2的输出使能信号;
比较器单元CMP1,通过比较正相输入端电压值和反相输入端电压值,得到数字输出信号DCDC_EN作为驱动电路单元BUFFER的使能端;
脉宽调制电路单元I4,接收外部输入的时钟信号CLK,利用电容的充放电与比较器调制原理产生调制过占空比的脉冲信号PWM输出至驱动电路单元BUFFER。如图2所示的电流转换输出电路单元I2包括第一运算放大器A1)、第二运算放大器A2、第一电阻R1、第二电阻R2、满偏电流设置电阻RSET、第一NMOS管NM1、第一PMOS管PM1、第二PMOS管PM2;
第一运算放大器A1的正相输入端连接输入的电压型DA信号VDAC,第一运算放大器A1的反相输入端与第一NMOS管NM1的源极、满偏电流设置电阻RSET的一端相连,第一运算放大器A1的输出端连接第一NMOS管NM1的栅极,满偏电流设置电阻RSET的另一端接地,第一电阻R1的一端与第二电阻R2的一端、升压型DC-DC转换电路单元I1的输出端相连,第一电阻R1的另一端与第一NMOS管NM1的漏极、第二运算放大器A2的负相输入端相连,第二运算放大器A2的正相输入端与第二电阻R2的另一端、第一PMOS管PM1的源极,第二运算放大器A2的输出端与第一PMOS管PM1的栅极相连,第一PMOS管PM1的漏极连接到第二PMOS管PM2的源极,第二PMOS管PM2的栅极连接钳位输出电路单元I3输出的基准电压信号VA,第二PMOS管PM2的漏极连接阻性负载。
所述的电流转换输出电路单元I2具有将电压型DA信号转换为预设电流值的能力,输出级电路需由能够提供较高电压值的升压型DC-DC转换电路单元I1供电。
所述的钳位电路单元I3包括第一齐纳二极管DZ、第一偏置电流源IBIAS1、第二偏置电流源IBIAS2、第二PMOS管PM2、第三电阻R3、第四电阻R4;
第一齐纳二极管DZ的阳极与第三PMOS管PM3的栅极、第二偏置电流源IBIAS2的一端相连作为基准电压信号VA输出,第一齐纳二极管DZ的阴极与第一偏置电流源IBIAS1的一端、升压型DC-DC转换电路单元I1的输出端相连,第一偏置电流源IBIAS1的输出端、第三电阻R3的一端连接至钳位电压输出端及比较器单元CMP1的反相输入端,第三电阻R3的另一端与第三PMOS管PM3的源极相连,第三PMOS管PM3的漏极与第四电阻R4的一端相连,第二偏置电流源IBIAS2的另一端和第四电阻R4的另一端接地。
第一电阻R1、第二电阻R2、第四电阻R4可替换为小信号分析条件下的等效电阻。第三电阻R3可使用可变电阻用以调整DC-DC转换电路单元I1的输出值与电流转换输出电路单元I2实际施加在负载上电压之间的电压裕值。
钳位输出电路单元I3中第三PMOS管PM3在第一偏置电流源IBIAS1影响下处于恰好饱和的工作状态,第三PMOS管PM3的栅源电压始终等于阈值电压,保证钳位输出电路单元I3的输出与升压型DC-DC转换电路单元I1的输出之间的电压差被钳位固定。
为保证电路稳压管在DC-DC转换电路单元I1升压过程中能够起作用,当电流转换输出电路单元I2输出功率极低时,DC-DC转换电路I1输出电压被置为足以驱动电流转换输出电路单元I2的固定初始电位值。
如图4所示的脉宽调制电路单元I4包括第二NMOS管NM2、第三NMOS管NM3、第四NMOS管NM4、第五NMOS管NM5、第六NMOS管NM6、第七NMOS管NM7、第八NMOS管NM8、第九NMOS管NM9、第十NMOS管NM10第一恒流源ICHARG、第三偏置电流源IBIAS3、第四偏置电流源IBIAS4、第一电容C1、第二比较器CMP2、第五电阻R5、第一反相器INV1、第二反相器INV2、第一或非门NOR1、第一D触发器DTRIG;
第二NMOS管NM2的漏极与第一电容C1的上极板、第一恒流源ICHARG的输出端、第四NMOS管NM4的漏极、第二比较器CMP2的反相输入端相连,第二NMOS管NM2的栅极、第五NMOS管NM5的源极与第五电阻R5的一端相连,第二NMOS管NM2的源极连接至第三NMOS管NM3的漏极,第三NMOS管NM3的栅极、第一电容C1的下极板、第五电阻R5的另一端与第六NMOS管NM6的漏极相连,第三NMOS管NM3的源极接地,第四NMOS管NM4的栅极、第五NMOS管NM5的栅极、第一反相器INV1的输入端、第二反相器INV2的输入端、第一或非门NOR1的输出端相连,第四NMOS管NM4的源极与第七NMOS管NM7的漏极相连,第六NMOS管NM6的栅极与第二反相器INV2的输出端相连,第六NMOS管NM6的源极连接第八NMOS管NM8的漏极,第七NMOS管NM7的栅极、第八NMOS管NM8的栅极、第九NMOS管NM9的栅极、第九NMOS管NM9的漏极和第四偏置电流源IBIAS4的输出端相连,第一恒流源ICHARG的输入端、第三偏置电流源IBIAS3的输入端与第四偏置电流源IBIAS4的输入端接到电压源,第七NMOS管NM7的源极、第八NMOS管NM8的源极和第九NMOS管NM9的源极接地,第二比较器CMP2的正相输入端连接参考电压源VREF,第二比较器CMP2的正相输出端与第十NMOS管NM10的栅极相连,第二比较器CMP2的反相输出端连接第一D触发器DTRIG1的置零复位端,第一D触发器DTRIG1的数字输入端连接数字高电位,第一D触发器DTRIG1的时钟输入端连接外部输入的时钟信号,第一D触发器DTRIG1的输出端连接第一或非门NOR1的一个输入端输入,第十NMOS管NM10的漏极与第一反相器INV1的输出端和第一或非门NOR1的另一个输入端相连,第十NMOS管NM10的源极接地。
脉宽调制电路单元I4中可将第一恒流源ICHARG和第四偏置电流源IBIAS4替换为可变电流源,以此改变脉宽调制电路单元I4输出脉冲的占空比。
如图5所示,工作在连续导通模式下的升压型DC-DC转换电路利用互补导通的两个开关交替导通,将较低的直流电压泵升至所需的高压输出,两个开关的控制信号来自于脉宽调制电路的输出脉冲PWM,根据电感磁通量守恒原则,功率开关管的控制信号的占空比D、DC-DC转换电路的输入电压VIN与最大输出电压VDCDC,max之间的关系为
功率开关管的控制信号的占空比D越大,DC-DC转换电路所能达到的最大输出电压值越大,但是升压速度会相应降低。
对于PWM的调制过程主要信号波形图如图6所示,依赖于利用不断充放电的电容上极板电压值与参考电压值进行比较,以及D触发器复位作用调制脉冲占空比,脉宽调制步骤如下:
(一)起始状态:电容C上的电压VC低于参考电压值VREF,比较器正相输出端输出高电位,同时反相输出端输出低电位,在接收一次时钟上升沿之后,D触发器DTRIG1输出高电位,PWM置低;
(二)充电过程:开关晶体管NM4、NM5在PWM信号控制下关断,电容C1开始由恒流源ICHARG充电;
(三)放电过程:当电容C1上的电压VC超过VREF,比较器CMP2反相输出端输出由低电位短暂转换为高电位,D触发器DTRIG1被异步置零,PWM信号被置高,NM4、NM2分别所在支路依次导通,电容C1开始放电,直到下一次时钟上升沿到来后,重复步骤一,开始循环。
脉宽调制信号PWM的占空比由两个电流源ICHARG和IBIAS3之间的幅值比例进行控制。
电流转换输出电路可将电压型DA信号VDAC作为输入转换为预设电流值,预设电流IDAC被电压型DA信号VDAC、第一电阻R1、第二电阻R2、满偏电流设置电阻RSET设定为
向阻性负载施加预设输出电流IDAC后阻性负载RLOAD上的的电压值为
PM2是一个宽长比非常大的晶体管,使得PM2在动态电源管理电路工作过程中全程处于线性区,电阻值ro2,则节点X的电压值与电流转换输出电路的实际输出电流IOUT之间的关系为
VX=IOUT*(ro2+RLOAD)
当DC-DC转换电路所输出的电压值不足以驱动电流转换输出电路输出预设电流值IDAC时,负载上的电流会随着DC-DC转换电路升压过程的进行而持续增大,直到达到预设输出电流值后不再增大。
而为了保持DC-DC转换电路输出功率的最小化控制,本发明以使用比较器和反馈控制的方式限制DC-DC转换电路升压过程。在电流输出达到预设电流值IDAC后,将节点X的电压值传递到比较器的正相输入端作为一端输入,另一端Y输入接自钳位输出电路的输出。钳位输出电路用作输出与DC-DC转换电路输出电压VDCDC相差固定值的钳位电压输出VY:
VY=VA+VTHP+IBIAS1*R3=VDCDC-VZ+VTHP+IBIAS1*R3
其中,VZ为第一齐纳二极管DZ反相导通稳压值,VTHP为第二PMOS管PM2的阈值电压。
比较器CMP1通过比较两个输入端(X、Y)的节点电压值,输出使能信号DCDC_EN控制驱动电路单元的导通与关断。当DCDC_EN为高电位时驱动电路单元将脉宽调制输出信号PWM复制传递给到DC-DC转换电路的控制输入端DCDC_PWM;当DCDC_EN为低电位时驱动电路单元输出为零。而当有脉宽调制输出信号传递给DCDC_PWM时,DC-DC转换电路就会开始升压过程,将直流电源VIN泵升至高压输出VDCDC,驱动电流转换输出电路和钳位输出电路,由此形成环路。
随时间推移,作为顶层模块中输入的电压型DA信号VDAC由零开始线性增大,在时间节点t1后电压型DA信号VDAC保持不变,整个过程中DC-DC转换电路输出VDCDC、比较器CMP1输入(X、Y)与输出DCDC_EN、驱动电路输出信号DCDC_PWM,波形如图7所示。随着电压型数模转换器输出VDAC逐渐增大,留给DC-DC转换电路的输出电压VDCDC与负载上压降VOUT之间的裕值空间逐渐被压缩。在时间节点t0,VDCDC与VX之间的裕值接近最小极限值,电流转换输出电路的输出电流达到I0,DC-DC转换电路开始升压过程,升压过程中DC-DC转换电路的输出电压VDCDC与负载上压降VOUT之间始终保持一定裕值。在到达时间节点t1后,阻性负载上的电流输出保持预设电流值IDAC,VX也达到最大,比较器CMP1仍输出高电位,所以DC-DC转换电路继续升压。在时间节点t2时,比较器CMP1的两个输入端电压相等,输出由高电位转为低电位,但由于DC-DC转换电路的电路内部延迟,DC-DC转换电路的升压过程依旧持续到了t3时刻才停止升压。在t4时刻,钳位输出电路的输出降压至与负载上压降VX相等,比较器CMP1的输出由低电位变为高电位,但DC-DC转换电路的降压过程延迟到时刻t5才结束。在t5时刻,DC-DC转换电路又重新开始升压过程。
最终,DC-DC转换电路的输出电压VDCDC纹波范围趋于稳定,电流转换输出电路的输出电流IOUT稳定在目标预设值IDAC,而DC-DC转换电路的输出电压始终保持与施加在负载上的压降相差最小裕值。通过对输出电压的监测对供电电源做适应性调整的过程,使得电源管理电路的输出功率始终会保持最低状态。
综上所述,本发明提供的一种控制电流型数模转换器供电功率的动态电源管理电路具备如下特点:
(一)电流转换输出电路产生预设电流驱动阻性负载,其输出电流的幅值由电压型DA信号VDAC控制,电流转换输出电路的输出级电路由DC-DC转换电路供电。
(二)钳位输出电路单元的输出与DC-DC转换电路输出电压有固定压差,通过将电流转换输出电路施加在负载上的电压信号与该钳位输出电压进行比较,产生驱动电路的使能控制数字信号DCDC_EN。
(三)升压过程:当升压型DC-DC转换电路不足以驱动电流转换输出电路向阻性负载施加预设电流输出时,比较器输出高电位,控制DC-DC转换电路持续升压。
(四)自由放电:当升压型DC-DC转换电路的输出电压达到能够驱动电流转换输出电路输出设定电流值的最小电压时,比较器输出信号由高电位转换为低电位,DC-DC转换电路停止升压。
(五)在以电流转换输出电路为阻性负载进行放电过程中,DC-DC转换电路的输出逐渐减小,当输出电压不足以驱动电流转换输出电路输出预设电流时,再次执行步骤三,最终DC-DC转换电路输出电压足以驱动电流转换输出电路输出预设电流后,输出电源电压维持动态平衡。
以上所述,仅为本发明最佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。
本发明未详细说明部分属本领域技术人员公知常识。
Claims (9)
1.一种控制电流型数模转换器供电功率的动态电源管理电路,其特征在于包括驱动电路单元BUFFER、升压型DC-DC转换电路单元I1、电流转换输出电路单元I2、钳位输出电路单元I3、比较器单元CMP1、脉宽调制电路单元I4,其中:
升压型DC-DC转换电路单元I1,将外部输入的直流电源电压泵升至足以驱动电流转换输出电路单元I2输出指定电流值的最低电压信号VDCDC,升压过程受驱动电路单元BUFFER提供的PWM脉冲信号DCDC_PWM控制,DC-DC转换电路单元I1的输出电压信号VDCDC同时也为电流转换输出电路单元I2和钳位输出电路单元I3供电;
驱动电路单元BUFFER,接收调制过占空比的脉冲信号PWM,以比较器单元CMP1的数字输出信号DCDC_EN为使能端,向升压型DC-DC转换电路单元I1提供PWM脉冲信号DCDC_PWM进行升压过程的控制;
电流转换输出电路单元I2,在输出使能信号的控制下,将外部输入的电压型DA信号VDAC转换为预设电流输出,施加在阻性负载上,同时采集阻性负载上的电压值传递到比较器单元CMP1的正相输入端;
钳位输出电路单元I3,产生与升压型DC-DC转换电路I1的输出值具有固定压差的钳位电压,将该钳位电压输出传递至比较器单元CMP1的反相输入端,输出基准电压信号VA至电流转换输出电路单元I2,作为电流转换输出电路单元I2的输出使能信号;
比较器单元CMP1,通过比较正相输入端电压值和反相输入端电压值,得到数字输出信号DCDC_EN作为驱动电路单元BUFFER的使能端;
脉宽调制电路单元I4,接收外部输入的时钟信号CLK,利用电容的充放电与比较器调制原理产生调制过占空比的脉冲信号PWM输出至驱动电路单元BUFFER。
2.根据权利要求1所述的一种控制电流型数模转换器供电功率的动态电源管理电路,其特征在于所述的电流转换输出电路单元I2包括第一运算放大器A1、第二运算放大器A2、第一电阻R1、第二电阻R2、满偏电流设置电阻RSET、第一NMOS管NM1、第一PMOS管PM1、第二PMOS管PM2;
第一运算放大器A1的正相输入端连接外部输入的电压型DA信号VDAC,第一运算放大器A1的反相输入端与第一NMOS管NM1的源极、满偏电流设置电阻RSET的一端相连,第一运算放大器A1的输出端连接第一NMOS管NM1的栅极,满偏电流设置电阻RSET的另一端接地,第一电阻R1的一端与第二电阻R2的一端、升压型DC-DC转换电路单元I1的输出端相连,第一电阻R1的另一端与第一NMOS管NM1的漏极、第二运算放大器A2的负相输入端相连,第二运算放大器A2的正相输入端与第二电阻R2的另一端、第一PMOS管PM1的源极相连,第二运算放大器A2的输出端与第一PMOS管PM1的栅极相连,第一PMOS管PM1的漏极连接到第二PMOS管PM2的源极,第二PMOS管PM2的栅极连接钳位输出电路单元I3输出的基准电压信号VA,第二PMOS管PM2的漏极连接阻性负载。
3.根据权利要求2所述的一种控制电流型数模转换器供电功率的动态电源管理电路,其特征在于所述的钳位输出电路单元I3包括第一齐纳二极管DZ、第一偏置电流源IBIAS1、第二偏置电流源IBIAS2、第三PMOS管PM3、第三电阻R3、第四电阻R4;
第一齐纳二极管DZ的阳极与第三PMOS管PM3的栅极、第二偏置电流源IBIAS2的一端相连作为基准电压信号VA输出,第一齐纳二极管DZ的阴极与第一偏置电流源IBIAS1的一端、升压型DC-DC转换电路单元I1的输出端相连,第一偏置电流源IBIAS1的输出端、第三电阻R3的一端连接至钳位电压输出端及比较器单元CMP1的反相输入端,第三电阻R3的另一端与第三PMOS管PM3的源极相连,第三PMOS管PM3的漏极与第四电阻R4的一端相连,第二偏置电流源IBIAS2的另一端和第四电阻R4的另一端接地。
4.根据权利要求3所述的一种控制电流型数模转换器供电功率的动态电源管理电路,其特征在于所述第一电阻R1、第二电阻R2、第四电阻R4可替换为小信号分析条件下的等效电阻。
5.根据权利要求3所述的一种控制电流型数模转换器供电功率的动态电源管理电路,其特征在于第三电阻R3为可变电阻。
6.根据权利要求4所述的一种控制电流型数模转换器供电功率的动态电源管理电路,其特征在于所述的钳位输出电路单元I3中第三PMOS管PM3在第一偏置电流源IBIAS1影响下处于恰好饱和的工作状态,第三PMOS管PM3的栅源电压始终等于阈值电压,保证钳位输出电路单元I3的输出与升压型DC-DC转换电路单元I1的输出之间的电压差被钳位固定。
7.根据权利要求4所述的一种控制电流型数模转换器供电功率的动态电源管理电路,其特征在于DC-DC转换电路单元I1输出电压被置为足以驱动电流转换输出电路单元I2的固定初始电位值。
8.根据权利要求1所述的一种控制电流型数模转换器供电功率的动态电源管理电路,其特征在于脉宽调制电路单元I4包括第二NMOS管NM2、第三NMOS管NM3、第四NMOS管NM4、第五NMOS管NM5、第六NMOS管NM6、第七NMOS管NM7、第八NMOS管NM8、第九NMOS管NM9、第十NMOS管NM10、第一恒流源ICHARG、第三偏置电流源IBIAS3、第四偏置电流源IBIAS4、第一电容C1、第二比较器CMP2、第五电阻R5、第一反相器INV1、第二反相器INV2、第一或非门NOR1、第一D触发器DTRIG1;
第二NMOS管NM2的漏极与第一电容C1的上极板、第一恒流源ICHARG的输出端、第四NMOS管NM4的漏极、第二比较器CMP2的反相输入端相连,第二NMOS管NM2的栅极、第五NMOS管NM5的源极与第五电阻R5的一端相连,第二NMOS管NM2的源极连接至第三NMOS管NM3的漏极,第三NMOS管NM3的栅极、第一电容C1的下极板、第五电阻R5的另一端与第六NMOS管NM6的漏极相连,第三NMOS管NM3的源极接地,第四NMOS管NM4的栅极、第五NMOS管NM5的栅极、第一反相器INV1的输入端、第二反相器INV2的输入端、第一或非门NOR1的输出端相连,第四NMOS管NM4的源极与第七NMOS管NM7的漏极相连,第六NMOS管NM6的栅极与第二反相器INV2的输出端相连,第六NMOS管NM6的源极连接第八NMOS管NM8的漏极,第七NMOS管NM7的栅极、第八NMOS管NM8的栅极、第九NMOS管NM9的栅极、第九NMOS管NM9的漏极和第四偏置电流源IBIAS4的输出端相连,第一恒流源ICHARG的输入端、第三偏置电流源IBIAS3的输入端与第四偏置电流源IBIAS4的输入端接到电压源,第七NMOS管NM7的源极、第八NMOS管NM8的源极和第九NMOS管NM9的源极接地,第二比较器CMP2的正相输入端连接参考电压源VREF,第二比较器CMP2的正相输出端与第十NMOS管NM10的栅极相连,第二比较器CMP2的反相输出端连接第一D触发器DTRIG1的置零复位端,第一D触发器DTRIG1的数字输入端连接数字高电位,第一D触发器DTRIG1的时钟输入端连接外部输入的时钟信号CLK,第一D触发器DTRIG1的输出端连接第一或非门NOR1的一个输入端,第十NMOS管NM10的漏极与第一反相器INV1的输出端和第一或非门NOR1的另一个输入端相连,第十NMOS管NM10的源极接地。
9.根据权利要求8所述的一种控制电流型数模转换器供电功率的动态电源管理电路,其特征在于所述的脉宽调制电路单元I4中第一恒流源ICHARG和第四偏置电流源IBIAS4为可变电流源。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111006883.3A CN113872603B (zh) | 2021-08-30 | 2021-08-30 | 一种控制电流型数模转换器供电功率的动态电源管理电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111006883.3A CN113872603B (zh) | 2021-08-30 | 2021-08-30 | 一种控制电流型数模转换器供电功率的动态电源管理电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113872603A CN113872603A (zh) | 2021-12-31 |
CN113872603B true CN113872603B (zh) | 2023-10-03 |
Family
ID=78988941
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111006883.3A Active CN113872603B (zh) | 2021-08-30 | 2021-08-30 | 一种控制电流型数模转换器供电功率的动态电源管理电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113872603B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114554650B (zh) * | 2022-02-22 | 2024-03-26 | 北京奕斯伟计算技术股份有限公司 | Led驱动电路及其偏置电压生成器、led照明装置 |
CN117477953B (zh) * | 2023-12-27 | 2024-03-12 | 吉林省龙电电气有限公司 | 多路电压输出可调的电源模块 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111010028A (zh) * | 2019-12-30 | 2020-04-14 | 深圳市智慧芯图科技有限公司 | 一种dcdc转换器、电源管理芯片及适配器 |
CN112311383A (zh) * | 2020-12-18 | 2021-02-02 | 福建江夏学院 | 实现电源监控高效低功耗的电路及工作方法 |
CN113162407A (zh) * | 2021-03-26 | 2021-07-23 | 西安电子科技大学 | 一种超低静态功耗的降压型dc-dc转换器 |
-
2021
- 2021-08-30 CN CN202111006883.3A patent/CN113872603B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111010028A (zh) * | 2019-12-30 | 2020-04-14 | 深圳市智慧芯图科技有限公司 | 一种dcdc转换器、电源管理芯片及适配器 |
CN112311383A (zh) * | 2020-12-18 | 2021-02-02 | 福建江夏学院 | 实现电源监控高效低功耗的电路及工作方法 |
CN113162407A (zh) * | 2021-03-26 | 2021-07-23 | 西安电子科技大学 | 一种超低静态功耗的降压型dc-dc转换器 |
Also Published As
Publication number | Publication date |
---|---|
CN113872603A (zh) | 2021-12-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102739045B (zh) | 电源的集成开关式dc-dc转换器系统和方法 | |
CN113872603B (zh) | 一种控制电流型数模转换器供电功率的动态电源管理电路 | |
US10602577B2 (en) | Control circuit, control method and switching power supply thereof | |
US5959443A (en) | Controller circuit for controlling a step down switching regulator operating in discontinuous conduction mode | |
CN101800474B (zh) | 开关型调节器控制器及其混合模式控制方法 | |
US10778231B2 (en) | Clock dividing frequency circuit, control circuit and power management integrated circuit | |
CN102223741B (zh) | 应用在led驱动器的控制电路及方法 | |
CN101356719B (zh) | 对电压切换调节器中在控制回路间切换时的转换行为的改进 | |
TW201220661A (en) | Voltage regulator and control circuit and method therefor | |
GB2311629A (en) | Constant on-time architecture for switching voltage regulator | |
JP2004120940A (ja) | Dc−dcコンバータ | |
CN103051220B (zh) | 开关电源及其控制器 | |
CN113765373A (zh) | 一种电压转换电路的控制电路 | |
TWI403874B (zh) | 具電流回授之電流控制系統以及電流控制方法 | |
US11075579B2 (en) | Switching converter, switching time generation circuit and switching time control method thereof | |
US20210028700A1 (en) | Switched-mode power supply | |
CN115498861B (zh) | 一种基于峰谷值电流模的电源控制电路 | |
CN112532083A (zh) | 一种连续导通模式的开关电源恒流输出控制系统 | |
US11264897B2 (en) | Pulse width modulator delay control circuit | |
CN113949267B (zh) | 一种基于平均电流模的四开关buckboost控制器 | |
US10193448B1 (en) | Method of forming a power supply control circuit and structure therefor | |
CN112217380B (zh) | 开关电源的控制电路及方法 | |
CN203086362U (zh) | 开关电源及其控制器 | |
CN115133767A (zh) | 平均电流控制器及buck恒流电 | |
CN100431249C (zh) | Δ-σ直流对直流转换器及转换方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |