CN113871419A - 显示基板及显示装置 - Google Patents

显示基板及显示装置 Download PDF

Info

Publication number
CN113871419A
CN113871419A CN202010621917.9A CN202010621917A CN113871419A CN 113871419 A CN113871419 A CN 113871419A CN 202010621917 A CN202010621917 A CN 202010621917A CN 113871419 A CN113871419 A CN 113871419A
Authority
CN
China
Prior art keywords
electrode
electrode pattern
electrically connected
pattern
display substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010621917.9A
Other languages
English (en)
Inventor
周宏军
谭文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010621917.9A priority Critical patent/CN113871419A/zh
Priority to US17/773,077 priority patent/US20240147786A1/en
Priority to PCT/CN2021/093627 priority patent/WO2022001410A1/zh
Priority to DE112021000234.1T priority patent/DE112021000234T5/de
Publication of CN113871419A publication Critical patent/CN113871419A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一种显示基板及显示装置,该显示基板具有显示区域和至少部分围绕显示区域的周边区域,且包括衬底基板;显示区域包括阵列排布在衬底基板上的多个像素单元以及分别与多个像素单元电连接的多条信号线;周边区域包括与多条信号线中的至少一条电连接的至少一个第一电极图案,以及包括第二电极图案,至少一个第一电极图案与第二电极图案在垂直于衬底基板的板面的方向上至少部分交叠且间隔绝缘设置;周边区域还包括栅扫描驱动电路,栅扫描驱动电路配置为向多个像素单元提供栅极扫描信号,在平行于衬底基板的板面的方向上,至少一个第一电极图案和第二电极图案位于栅扫描驱动电路和显示区域之间。该显示基板可以补偿信号线的传输负载,从而改善信号传输效果。

Description

显示基板及显示装置
技术领域
本公开的实施例涉及一种显示基板及显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)显示装置具有厚度薄、重量轻、宽视角、主动发光、发光颜色连续可调、成本低、响应速度快、能耗小、驱动电压低、工作温度范围宽、生产工艺简单、发光效率高及可柔性显示等优点,因此被越来越广泛地应用于手机、平板电脑、数码相机等显示领域。
发明内容
本公开至少一个实施例提供一种显示基板,该显示基板具有显示区域和至少部分围绕所述显示区域的周边区域,且包括:衬底基板;其中,所述显示区域包括阵列排布在所述衬底基板上的多个像素单元以及分别与所述多个像素单元电连接的多条信号线,所述周边区域包括与所述多条信号线中的至少一条电连接的至少一个第一电极图案,以及包括第二电极图案,所述至少一个第一电极图案与所述第二电极图案在垂直于所述衬底基板的板面的方向上至少部分交叠且间隔绝缘设置,所述周边区域还包括栅扫描驱动电路,所述栅扫描驱动电路配置为向所述多个像素单元提供栅极扫描信号,在平行于所述衬底基板的板面的方向上,所述至少一个第一电极图案和所述第二电极图案位于所述栅扫描驱动电路和所述显示区域之间。
例如,在本公开至少一个实施例提供的显示基板中,所述至少一个第一电极图案在所述衬底基板上的正投影位于所述第二电极图案在所述衬底基板上的正投影内。
例如,在本公开至少一个实施例提供的显示基板中,所述第二电极图案位于所述至少一个第一电极图案的远离所述衬底基板的一侧。
例如,在本公开至少一个实施例提供的显示基板中,所述多个像素单元中的至少一个包括位于所述衬底基板上的像素驱动电路,所述像素驱动电路包括薄膜晶体管和存储电容;所述薄膜晶体管包括有源层、栅极、源极和漏极,所述存储电容包括第一电容电极和与所述第一电容电极在垂直于所述衬底基板的板面的方向上相对的第二电容电极;所述源极和所述漏极位于所述有源层远离所述衬底基板的一侧,所述第一电极图案、所述栅极和所述第一电容电极同层设置,所述第二电极图案和所述第二电容电极同层设置。
例如,在本公开至少一个实施例提供的显示基板中,所述多条信号线与所述薄膜晶体管的源极和漏极同层设置,所述至少一个第一电极图案通过过孔结构与所述多条信号线中的至少一条电连接。
例如,在本公开至少一个实施例提供的显示基板中,所述第二电极图案配置为从第一电压源接收第一电压信号。
例如,在本公开至少一个实施例提供的显示基板中,所述周边区域还包括电源走线图案,所述电源走线图案与所述第一电压源电连接,所述第二电极图案与所述电源走线图案电连接以通过所述电源走线图案接收所述第一电压信号。
例如,在本公开至少一个实施例提供的显示基板中,所述电源走线图案与所述薄膜晶体管的源极和漏极同层设置,所述第二电极图案通过过孔结构与所述电源走线图案电连接。
例如,在本公开至少一个实施例提供的显示基板中,在平行于所述衬底基板的板面的方向上,所述第二电极图案的至少部分电连接在所述电源走线图案和所述多个像素单元之间,所述电源走线图案通过所述第二电极图案向所述多个像素单元中的至少部分提供所述第一电压信号。
例如,在本公开至少一个实施例提供的显示基板中,所述至少一个第一电极图案包括多个第一电极图案,所述多个第一电极图案间隔设置;所述周边区域还包括位于相邻的两个第一电极图案之间且与所述第一电极图案彼此绝缘的间隔图案。
例如,在本公开至少一个实施例提供的显示基板中,所述间隔图案配置为从不同于所述第一电压源的第二电压源接收第二电压信号。
例如,在本公开至少一个实施例提供的显示基板中,所述间隔图案与所述第二电极图案电连接,以从所述第一电压源接收所述第一电压信号。
例如,在本公开至少一个实施例提供的显示基板中,所述间隔图案与所述薄膜晶体管的有源层同层设置。
例如,在本公开至少一个实施例提供的显示基板中,所述第二电极图案沿所述显示区域的边缘连续设置,且在垂直于所述衬底基板的板面的方向上分别与所述多个第一电极图案至少部分交叠且间隔绝缘设置。
例如,在本公开至少一个实施例提供的显示基板中,所述显示区域的至少部分边缘的延伸方向与所述多条信号线的延伸方向相交叉且不垂直。
例如,在本公开至少一个实施例提供的显示基板中,所述显示基板还包括位于所述第一电极图案和所述第二电极图案之间的第一绝缘层,所述第一绝缘层的材料包括氮化硅或氮氧化硅。
例如,在本公开至少一个实施例提供的显示基板中,所述多个像素单元包括第一列像素单元和第二列像素单元,所述第一列像素单元中的像素单元的数量少于所述第二列像素单元中的像素单元的数量,与所述第一列像素单元电连接的信号线与一个第一电极图案电连接。
例如,在本公开至少一个实施例提供的显示基板中,与所述第二列像素单元电连接的信号线与另一个第一电极图案电连接,所述第二电极图案和与所述第一列像素单元电连接的信号线电连接的所述一个第一电极图案形成的补偿电容量大于所述第二电极图案和与所述第二列像素单元电连接的信号线电连接的所述另一个第一电极图案形成的补偿电容量。
例如,在本公开至少一个实施例提供的显示基板中,所述第一电极图案和所述第二电极图案在列方向上的长度不同,或所述第一电极图案和所述第二电极图案在行方向上的长度不同。
例如,在本公开至少一个实施例提供的显示基板中,所述多条信号线为扫描线或者数据线。
例如,在本公开至少一个实施例提供的显示基板中,所述多条信号线中的至少一条的第一端或第二端与一个第一电极图案电连接,或所述多条信号线中的至少一条的第一端与一个第一电极图案电连接,所述多条信号线中的至少一条的第二端与另一个第一电极图案电连接。
本公开至少一个实施例还提供一种显示装置,包括本公开任一实施例所述的显示基板。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1A为本公开一些实施例提供的一种显示基板的平面示意图;
图1B为本公开一些实施例提供的另一种显示基板的平面示意图;
图2A为本公开一些实施例提供的一种图1A所示的显示基板的补偿方式的示意图;
图2B为本公开一些实施例提供的另一种图1A所示的显示基板的补偿方式的示意图;
图2C为本公开一些实施例提供的再一种图1A所示的显示基板的补偿方式的示意图;
图3为本公开一些实施例提供的一种显示基板的部分结构的示意图;
图4为本公开一些实施例提供的一种显示基板的周边区域的部分平面结构的示意图;
图5A为本公开一些实施例提供的一种显示基板的周边区域的部分截面结构的示意图;
图5B为本公开一些实施例提供的另一种显示基板的周边区域的部分截面结构的示意图;
图6为本公开一些实施例提供的一种显示基板的显示区域的部分截面结构和周边区域的部分截面结构的示意图;
图7为本公开一些实施例提供的一种显示基板中的像素驱动电路的等效电路图;
图8A-8E为本公开一些实施例提供的一种显示基板中的像素驱动电路的各层的示意图;
图9为本公开一些实施例提供的一种显示装置的示意框图;以及
图10为本公开一些实施例提供的另一种显示装置的示意框图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
目前,随着电子显示产品的不断普及,用户对电子显示产品的功能、外观的要求进一步提高。为了满足用户的不同实际需求,电子显示产品的外观或显示区域有时会需要被设计为不规则或特殊的形状。但是,由于显示区域具有不规则或特殊的形状,显示区域中不同行所包括的像素单元的个数可能不同,或者显示区域中不同列所包括的像素单元的个数也可能不同。例如,以显示区域中不同列所包括的像素单元的个数不同为例,由于不同列中像素单元的个数不同,用于向位于不同列中的像素单元提供例如数据信号或其他所需的电信号的多条信号线上的传输负载可能不同,从而导致多条信号线的信号传输效果(例如传输速度)不一致,进而导致提供的显示画面的亮度均匀性和一致性降低,甚至还可能会出现显示异常现象。
本公开至少一个实施例提供一种显示基板,该显示基板具有显示区域和至少部分围绕显示区域的周边区域,且包括衬底基板。显示区域包括阵列排布在衬底基板上的多个像素单元以及分别与多个像素单元电连接的多条信号线;周边区域包括与多条信号线中的至少一条电连接的至少一个第一电极图案,以及包括第二电极图案,该至少一个第一电极图案与第二电极图案在垂直于衬底基板的板面的方向上至少部分交叠且间隔绝缘设置;周边区域还包括栅扫描驱动电路,栅扫描驱动电路配置为向多个像素单元提供栅极扫描信号,在平行于衬底基板的板面的方向上,至少一个第一电极图案和第二电极图案位于栅扫描驱动电路和显示区域之间。
本公开上述实施例提供的显示基板通过使第一电极图案和第二电极图案在垂直于衬底基板的板面的方向上至少部分交叠且彼此间隔绝缘设置,使第一电极图案和第二电极图案之间可以形成电容,从而对与第一电极图案电连接的信号线上的传输负载进行补偿,以提升多条信号线的信号传输效果的一致性,由此使显示画面的亮度均匀性和一致性提升,从而减弱或避免显示画面出现显示异常或不良现象,改善画面的显示效果。
下面,将参考附图详细地说明本公开的一些实施例。应当注意的是,不同的附图中相同的附图标记将用于指代已描述的相同的元件。
图1A为本公开一些实施例提供的一种显示基板的平面示意图。如图1A所示,该显示基板10具有显示区域101和至少部分围绕(例如完全围绕)显示区域101的周边区域102。例如,显示基板10的显示区域101的形状可以为圆形,周边区域102围绕显示区域101且具有近似于圆形的轮廓,由此使显示基板10具有大致圆形的形状,以满足用户对不同形状的显示基板的实际需求。
需要说明的是,本公开实施例对显示基板的具体形状不作限制。例如,图1B为本公开一些实施例提供的另一种显示基板的平面示意图。如图1B所示,该显示基板20具有显示区域201和至少部分围绕(例如完全围绕)显示区域201的周边区域202。例如,显示基板20的显示区域201的形状可以为具有圆角的方形,周边区域202围绕显示区域201且具有与显示区域201相同的轮廓,由此使显示基板20呈具有圆角的方形。在本公开的其他一些实施例中,显示基板还可以为椭圆形、扇形、三角形、菱形、五边形等规则形状,或者也可以为其他适合的不规则形状,本公开的实施例对此不作限制。
下面,本公开的实施例以图1A所示的显示基板10的形状为例,对本公开实施例提供的显示基板进行说明,但这并不构成对本公开实施例的限制。
图2A为本公开一些实施例提供的一种图1A所示的显示基板的补偿方式的示意图;图3为本公开一些实施例提供的一种显示基板的部分结构的示意图,例如图3可以对应图2A中所示的区域REG1。
例如,如图1A、图2A和图3所示,显示基板10包括衬底基板100。显示区域101包括阵列排布在衬底基板100上的多个像素单元110以及分别与多个像素单元110电连接的多条信号线120。周边区域102包括与多条信号线120中的至少一条电连接的至少一个第一电极图案130,以及包括第二电极图案140。第一电极图案130与第二电极图案140在垂直于衬底基板100的板面的方向上至少部分交叠且间隔绝缘设置以形成电容,由此可以通过第一电极图案130与第二电极图案140之间形成的电容,对与第一电极图案130电连接的信号线120上的传输负载(例如,信号线120上的传输负载可以是指信号线120的传输电阻,或信号线120与其他走线之间形成的电容)进行补偿,以提升显示区域101中的多条信号线120上的传输负载的一致性。由此,可以改善显示区域101中的多条信号线120的信号传输效果,使提供的显示画面的亮度均匀性和一致性提升,由此减弱或避免显示画面出现显示异常或不良现象,改善画面的显示效果。
在本公开的一些实施例中,信号线120可以为扫描线,例如用于向像素单元110提供栅极扫描信号,或者也可以为数据线,例如用于向像素单元110提供数据信号,或者也可以为用于向像素单元110提供实现画面显示所需的其他电信号的信号线。
例如,在信号线120为扫描线的情形,通过第一电极图案130和第二电极图案140之间形成的电容对与第一电极图案130电连接的扫描线上的传输负载进行补偿,从而改善扫描线上传输的例如栅极扫描信号的传输效果,提升显示区域101中多条扫描线上的栅极扫描信号的传输效果的一致性。
例如,在信号线120为数据线的情形,通过第一电极图案130和第二电极图案140之间形成的电容对与第一电极图案130电连接的数据线上的传输负载进行补偿,从而改善数据线上传输的例如数据信号的传输效果,提升显示区域101中多条数据线上的数据信号的传输效果的一致性。
本公开的如下实施例以信号线120为数据线为例进行说明,但需要说明的是,本公开的实施例包括但并不仅限于此。
例如,如图1A、图2A和图3所示,周边区域102还包括栅扫描驱动电路(Gate onarray,GOA)150,栅扫描驱动电路150配置为向多个像素单元110提供栅极扫描信号,例如通过半导体工艺直接制备在衬底基板100上。在平行于衬底基板100的板面的方向上,第一电极图案130和第二电极图案140位于栅扫描驱动电路150和显示区域101之间,由此可以提升周边区域102的空间利用率,减小第一电极图案130和第二电极图案140在显示基板10中所需占据的空间,从而有利于显示基板10实现窄边框设计。
例如,栅扫描驱动电路150可以包括多个级联的移位寄存器单元,例如每个移位寄存器单元的输出端通过栅线与显示区域101中的一行像素单元110电连接,以用于为一行中的多个像素单元110提供栅极扫描信号。例如,多个像素单元110可以在显示区域101中阵列排布,栅扫描驱动电路150用于向显示区域101中阵列排布的多行像素单元110提供例如逐行移位的栅极扫描信号。
例如,上述栅扫描驱动电路150中的移位寄存器单元可以为4T1C结构,即至少包括四个晶体管和一个电容,以分别实现信号输入、信号输出、寄存器复位等功能,或者也可以包括更多的晶体管和/或电容,例如加入用于实现上拉节点控制、下拉节点控制、降噪等功能的子电路等,以实现更稳定地输入、输出以及复位,本公开的实施例对此不作限制。
例如,在信号线120为数据线的情形,第一电极图案130可以电连接在对应的数据线与数据驱动电路之间,数据驱动电路用于向显示区域101中的多列像素单元110分别提供相应的数据信号,由此通过信号线120和第一电极图案130实现数据信号的传输;例如,第一电极图案130还至少部分地起到了传输数据信号的作用。例如,数据驱动电路可以使用参考伽玛电压根据源自定时控制器的多个数据控制信号将从定时控制器输入的数字图像数据转换成数据信号。例如,数据驱动电路可以实现为半导体芯片,然后安装在柔性印刷电路板上并通过绑定方式耦接到显示基板上的数据线。
图4为本公开一些实施例提供的一种显示基板的周边区域的部分平面结构的示意图,例如图4对应图3中所示的区域REG2。图5A为本公开一些实施例提供的一种显示基板的周边区域的部分截面结构的示意图,例如图5A可以为显示基板10沿图3中所示的A-A’线的部分截面结构的示意图。图5B为本公开一些实施例提供的另一种显示基板的周边区域的部分截面结构的示意图,例如图5B可以为显示基板10沿图3中所示的B-B’线的部分截面结构的示意图。
例如,结合图3-图5B所示,第一电极图案130在衬底基板100上的正投影位于第二电极图案140在衬底基板100上的正投影内,也即,在垂直于衬底基板100的板面的方向R1上,第二电极图案140完全覆盖第一电极图案130,由此通过提高第一电极图案130和第二电极图案140在垂直于衬底基板100的板面的方向R1上的交叠面积,提高第一电极图案130与第二电极图案140之间形成的补偿电容的电容量,使第一电极图案130和第二电极图案140之间可以形成稳定的电容。由此,可以进一步提升对信号线120的传输负载的补偿效果,进而提升显示区域101中多条信号线120的信号传输效果的稳定性和一致性。
需要说明的是,在本公开的一些实施例中,为了改善第一电极图案130与信号线120之间的电连接效果,还可以在第一电极图案130与信号线120之间设置用于实现二者电连接的连接件。例如,该连接件可以与第一电极图案130或信号线120位于同一层,也可以位于不同于第一电极图案130且不同于信号线120的一层中,本公开的实施例对此不作限制。
例如,在图3所示的一些实施例中,第一电极图案130呈直线型延伸且呈长条状;而在本公开的其他一些实施例中,第一电极图案130也可以呈曲线型、折线型或其他适合的轮廓延伸,并且第一电极图案130的形状也可以根据实际需要采用例如椭圆形、方形、锯齿形或其他适合的规则形状或不规则形状,本公开的实施例对此不作限制。
例如,结合图3-图5B所示,第二电极图案140位于第一电极图案130的远离衬底基板100的一侧,由此第二电极图案140可以起到电场屏蔽作用,可以减弱或避免显示基板10中位于第二电极图案140的远离衬底基板100的一侧的其他结构或器件等对第一电极图案130上传输的电信号的干扰,从而提升与第一电极图案130电连接的信号线120上传输的电信号的稳定性。
图6为本公开一些实施例提供的一种显示基板的显示区域的部分截面结构和周边区域的部分截面结构的示意图,例如图6所示的显示基板10的截面结构可以包括图5A所示的显示基板10的周边区域102的截面结构或图5B所示的显示基板10的周边区域102的部分截面结构,以及还包括显示基板10的显示区域101的部分截面结构,例如显示区域101中一个像素单元110的像素驱动电路的部分截面结构。
例如,结合图3-图6所示,多个像素单元110中的至少一个(例如每个像素单元110)包括位于衬底基板100上的像素驱动电路,像素驱动电路包括薄膜晶体管160和存储电容170。薄膜晶体管160包括有源层161、栅极162、源极163和漏极164,存储电容170包括第一电容电极171和与第一电容电极171在垂直于衬底基板100的板面的方向R1上相对的第二电容电极172。源极163和漏极164位于有源层161远离衬底基板100的一侧。
例如,第一电极图案130、栅极162和第一电容电极171同层设置,第二电极图案140和第二电容电极172同层设置。由此,通过使第一电极图案130与栅极162和第一电容电极171在制备工艺中同层形成(例如采用同一材料层通过构图工艺形成),使第二电极图案140与第二电容电极172在制备工艺中同层形成,可以简化显示基板10的制备工艺,降低显示基板10的制备成本,从而有利于显示基板10的大量生产及应用。
需要说明的是,在本公开的实施例中,“同层设置”为两个功能层或结构层在显示基板的层级结构中同层且同材料形成,即在制备工艺中,该两个功能层或结构层可以由同一个材料层形成,且可以通过同一构图工艺形成所需要的图案和结构,例如可以在先形成该材料层后,由该材料层经过构图工艺形成。
例如,显示基板10还包括位于第一电极图案130和第二电极图案140之间的第一绝缘层1101,第一绝缘层1101的材料可以包括例如氮化硅或氮氧化硅,或者也可以包括其他具有较高介电常数的绝缘材料。由此,通过采用较高介电常数的绝缘材料(例如氮化硅或氮氧化硅)作为第一电极图案130和第二电极图案140之间的第一绝缘层1101,可以使第一电极图案130和第二电极图案140之间形成具有较大电容量的补偿电容,从而可以减小第一电极图案130和第二电极图案140的大小。由此,可以进一步减少第一电极图案130和第二电极图案140在平行于衬底基板100的平面内所需占据的空间,有利于显示基板10实现窄边框设计。
例如,第一绝缘层1101位于第一电极图案130和第二电极图案140之间,也即,位于第一电容电极171和第二电容电极172之间,由此通过第一绝缘层1101既可以提升第一电极图案130和第二电极图案140之间形成的补偿电容的电容量,也可以提升第一电容电极171和第二电容电极172之间形成的例如存储电容的电容量,从而改善显示基板10的整体性能,提升显示基板10的稳定性。
例如,显示基板10还包括缓冲层1104、第二绝缘层1102和第三绝缘层1103。缓冲层1104位于衬底基板100上,有源层161位于缓冲层1104远离衬底基板100的一侧,第二绝缘层1102位于有源层161远离衬底基板100的一侧,第一电极图案130、栅极162和第一电容电极171位于第二绝缘层1102远离衬底基板100的一侧,第一绝缘层1101位于第一电极图案130、栅极162和第一电容电极171远离衬底基板100的一侧,第二电极图案140和第二电容电极172位于第一绝缘层1101远离衬底基板100的一侧,第三绝缘层1103位于第二电极图案140和第二电容电极172远离衬底基板100的一侧,源极163和漏极164位于第三绝缘层1103远离衬底基板100的一侧。
例如,如图6所示,多条信号线120可以与薄膜晶体管160的源极163和漏极164同层设置,第一电极图案130可以通过例如贯穿第一绝缘层1101和第三绝缘层1103的过孔结构与信号线120电连接,由此实现对信号线120的传输负载的补偿。
例如,显示基板还包括位于源极163和漏极164远离衬底基板100的一侧的保护层(未示出)以及设置在保护层远离衬底基板100的一侧的发光元件(未示出),源极163或漏极164通过位于保护层中的过孔与设置在保护层上的发光元件电连接。
例如,有源层161的材料可以包括多晶硅或氧化物半导体(例如,氧化铟镓锌)。栅极162的材料可以包括金属材料或者合金材料,例如钼、铝及钛等形成的金属单层或多层结构,例如,该多层结构为多金属层叠层(例如钛、铝及钛三层金属叠层(Al/Ti/Al))。源极163及漏极164的材料可以包括金属材料或者合金材料,例如由钼、铝及钛等形成的金属单层或多层结构,例如,该多层结构可以为多金属层叠层(如钛、铝及钛三层金属叠层(Al/Ti/Al))。本公开的实施例对各结构或功能层的材料不作具体限定。
例如,缓冲层1104即可以防止衬底基板100中的有害物质侵入显示基板10的内部,又可以增加显示基板10中的膜层在衬底基板100上的附着力。例如,缓冲层1104的材料可以包括氧化硅、氮化硅、氮氧化硅等绝缘材料。例如,第一绝缘层1101、第二绝缘层1102、第三绝缘层1103和保护层中的一种或多种的材料可以包括氧化硅、氮化硅、氮氧化硅等绝缘材料。第一绝缘层1101、第二绝缘层1102、第三绝缘层1103、缓冲层1104和保护层的材料可以彼此相同,也可以彼此不相同,本公开的实施例对此不作限制。
需要说明的是,图6中示出了薄膜晶体管160为顶栅型薄膜晶体管的一种示例,而在本公开的其他一些实施例中,薄膜晶体管160也可以为底栅型薄膜晶体管或其他适合类型的薄膜晶体管,本公开的实施例对此不作限制。
需要说明的是,关于显示基板10的像素驱动电路的具体说明可以参考后文中关于图7和图8A-图8E所示的一种像素驱动电路的具体示例的内容,在此不再赘述。
在本公开的一些实施例中,如图3-图6所示,显示基板10还包括第一电压源181,第二电极图案140配置为从第一电压源181接收第一电压信号,从而使得第二电极图案140具有稳定的电压,由此可以提升第一电极图案130和第二电极图案140之间形成的补偿电容的稳定性,并且通过该第一电压信号进一步减弱或避免显示基板10的位于第二电极图案140远离衬底基板100的一侧的其他结构或器件对第一电极图案130上传输的电信号的干扰。例如,第一电压信号可以为高电平电压信号,也可以为低电平电压信号,本公开的实施例对此不作限制。
例如,如图3-图6所示,周边区域102还包括电源走线图案182。电源走线图案182与第一电压源181电连接,第二电极图案140与电源走线图案182电连接以通过电源走线图案182接收第一电压信号。由此,可以改善显示基板10的布局结构,从而有利于显示基板10实现窄边框设计,同时还可以简化显示基板10的制备工艺。
例如,在一些示例中,在平行于衬底基板100的板面的方向上,电源走线图案182可以位于第一电压源181与第二电极图案140之间,或者也可以位于第一电压源181和第二电极图案140的远离显示区域101的一侧;或者,在一些示例中,在垂直于衬底基板100的板面的方向上,电源走线图案182也可以与第二电极图案140至少部分交叠,本公开的实施例对此不作限制。
例如,电源走线图案182可以与薄膜晶体管160的源极163和漏极164同层设置,第二电极图案140通过例如贯穿第三绝缘层1103的过孔结构与电源走线图案182电连接,由此优化显示基板10的周边区域102内的布局结构。
例如,在平行于衬底基板100的板面的方向上,第二电极图案140的至少部分(例如所有部分)电连接在电源走线图案182和多个像素单元110之间,电源走线图案182通过第二电极图案140向多个像素单元110中的至少部分提供第一电压信号。由此,在采用第二电极图案140与第一电极图案130形成补偿电容以补偿与第一电极图案130电连接的信号线120上的传输负载的同时,第二电极图案140还可以用于传输用于显示的电源电压信号(也即,第一电压信号),从而可以进一步优化显示基板10的布局结构,有助于显示基板10实现窄边框设计,并且还可以提升显示基板10的稳定性。
例如,如图3所示,第二电极图案140可以与显示区域101中的多条第一电源线183电连接,以通过第一电源线183将第一电压源181提供的第一电压信号传输至像素单元110中。例如,第一电源线183可以与薄膜晶体管160的源极163和漏极164同层设置,第二电极图案140通过例如贯穿第三绝缘层1103的过孔结构与第一电源线183电连接。
例如,如图3-图6所示,显示基板10的周边区域102包括多个第一电极图案130,多个第一电极图案130间隔设置。例如,在平行于衬底基板100的板面的方向上,周边区域102还包括位于相邻的两个第一电极图案130之间且与第一电极图案130彼此绝缘的间隔图案190,间隔图案190可以减弱或避免相邻的第一电极图案130之间的信号干扰,提升第一电极图案130上传输的电信号的稳定性。
在本公开的一些实施例中,间隔图案190可以配置为从不同于第一电压源的第二电压源接收第二电压信号,由此可以使间隔图案190与相邻的第一电极图案130在平行于衬底基板100的板面的平面内形成电容,从而进一步提升对与第一电极图案130电连接的信号线120上的传输负载的补偿效果,进一步提升显示区域101中多条信号线120的信号传输效果的稳定性和一致性。
在本公开的一些实施例中,间隔图案190也可以与第二电极图案140电连接,以从第一电压源181接收第一电压信号,由此在使间隔图案190与相邻的第一电极图案130在平行于衬底基板100的板面的平面内形成电容的基础上,还可以进一步优化显示基板10的周边区域102内的布局结构,从而有助于显示基板10实现窄边框设计。
例如,如图3所示,间隔图案190可以通过第一电源线183与第二电极图案140电连接。间隔图案190可以与薄膜晶体管160的有源层161同层设置,并通过至少贯穿第一绝缘层1101、第二绝缘层1102和第三绝缘层1103的过孔结构与第一电源线183电连接,且进一步与第二电极图案140电连接。由此,通过使间隔图案190与薄膜晶体管160的有源层161在制备工艺中同层形成(例如采用同一材料层通过构图工艺形成),可以进一步简化显示基板10的制备工艺,降低显示基板10的制备成本,从而有利于显示基板10的大量生产及应用。
在本公开的实施例中,间隔图案190呈直线型延伸且呈长条状;而在本公开的其他一些实施例中,间隔图案190也可以呈曲线型、折线型或其他适合的轮廓延伸,并且间隔图案190的形状也可以根据实际需要采用例如椭圆形、方形、锯齿形或其他适合的规则形状或不规则形状,本公开的实施例对此不作限制。
例如,以图3-图6所示的长条形间隔图案190为例,在间隔图案190的延伸方向上,间隔图案190包括相对的第一端和第二端,第一端相对于第二端更加靠近显示区域101。间隔图案190的第一端可以例如通过至少贯穿第一绝缘层1101、第二绝缘层1102和第三绝缘层1103的过孔结构与第一电源线183电连接,且进一步与第二电极图案140电连接,从而接收第一电压信号;间隔图案190的第二端可以处于悬空状态进而不需要设置相应的过孔结构,从而减少显示基板10中所需设置的过孔,进一步简化显示基板10的制备工艺。或者,在本公开的其他一些示例中,间隔图案190的第一端和第二端可以均通过过孔结构与第一电源线183或第二电极图案140电连接以同时接收第一电压信号,从而提升间隔图案190上传输的第一电压信号的稳定性,本公开的实施例对此不作限制。
在本公开的一些实施例中,由于设置有间隔图案190的周边区域102至少部分围绕显示区域101且沿显示区域101的边缘设置,因此通过设置与薄膜晶体管160的有源层161同层的间隔图案190可以减弱或避免在显示基板10的制备过程中对显示区域101的靠近边缘部分的有源层的过度刻蚀,从而可以改善显示区域101的边界位置的刻蚀均一性,达到更好的刻蚀效果。
例如,如图3-图6所示,第二电极图案140可以沿显示区域101的边缘连续设置,且在垂直于衬底基板100的板面的方向R1上分别与多个第一电极图案130至少部分交叠且间隔绝缘设置,由此可以提升第二电极图案140上传输的第一电压信号的一致性和稳定性,从而提升第二电极图案140与多个第一电极图案130之间分别形成的多个补偿电容的一致性和稳定性,进而进一步改善与第一电极图案130电连接的信号线120的信号传输效果。同时,连续设置的第二电极图案140还有助于简化显示基板10的制备工艺,降低显示基板10的制备成本,从而有利于显示基板10的大批量生产及应用。
例如,以图2A所示的显示基板10的具体示例为例,第二电极图案140可以沿显示区域101的边缘连续设置且呈阶梯状,也即,彼此相邻的上下两级台阶处的电极图案彼此连接,从而形成一整片的第二电极图案140,由此可以降低第一电压信号通过第二电极图案140传输时的压降,从而进一步改善显示画面的亮度均匀性和一致性。
例如,如图2A所示,多个像素单元110包括第一列像素单元111和第二列像素单元112,第一列像素单元中111的像素单元110的数量少于第二列像素单元112中的像素单元110的数量,与第一列像素单元111电连接的信号线120与一个第一电极图案130电连接,由此通过该第一电极图案130与第二电极图案140之间形成的补偿电容对与第一列像素单元111电连接的信号线120的传输负载进行补偿,提升该信号线120上的信号传输效果,以使该信号线120上的信号传输效果与其他信号线120(例如与第二列像素单元112电连接的信号线120)的信号传输效果基本保持一致。
例如,与第二列像素单元112电连接的信号线120也可以与另一个第一电极图案130电连接,第二电极图案140和与第一列像素单元111电连接的信号线120电连接的一个第一电极图案130形成的补偿电容量大于第二电极图案140和与第二列像素单元112电连接的信号线120电连接的另一个第一电极图案130形成的补偿电容量。由此,通过采用不同的补偿电容量分别对与第一列像素单元111电连接的信号线120的传输负载和与第二列像素单元112电连接的信号线120的传输负载进行补偿,可以提升与第一列像素单元111电连接的信号线120的信号传输效果和与第二列像素单元112电连接的信号线120的信号传输效果之间的一致性和稳定性。由此,可以提升显示区域101内多条信号线120的信号传输效果的一致性和稳定性,进而改善提供的显示画面的显示效果,减弱或避免显示画面出现显示异常或不良现象。
例如,多个像素单元110还包括第三列像素单元113,可以以与第三列像素单元113电连接的信号线120的传输负载为标准,为与第一列像素单元111和第二列像素单元112电连接的信号线120提供负载补偿,以使得补偿后的与第一列像素单元111和第二列像素单元112分别电连接的信号线120的负载和与第三列像素单元113电连接的信号线120的负载基本相同,从而使显示基板10中的与各列像素单元110电连接的信号线120的负载基本保持一致,从而提升显示区域101内的各条信号线120的信号传输效果的一致性,提高显示画面的显示效果。
例如,第一电极图案130和第二电极图案140在列方向上的长度可以不同,或第一电极图案130和第二电极图案140在行方向上的长度可以不同,例如,可以通过设计第一电极图案130和第二电极图案140在列方向上或行方向上的长度,以提供不同的负载补偿。例如,以通过信号线120向显示区域101中的各列像素单元110提供数据信号为例,对于包括的像素单元110的数量较少的一列,需要对与该列像素单元110电连接的信号线120提供较大的负载补偿量,因此,第一电极图案130和第二电极图案140在列方向或行方向上需要具有较大的长度,也即,一列中包括的像素单元110的数量越少,与该列像素单元110电连接的信号线120需要被提供越大的负载补偿量。由此使第一电极图案130和第二电极图案140可以在周边区域102内灵活设置,从而进一步优化显示基板10的周边区域102内的布局结构。
例如,在通过第一电极图案130和第二电极图案140之间形成的补偿电容对与第一电极图案130电连接的信号线120上的传输负载进行补偿时,根据所需的不同补偿量,可以如图2A或图2B中所示使信号线120的第一端或第二端与一个第一电极图案130电连接,也可以如图2C中所示使信号线120的第一端与一个第一电极图案130电连接且第二端与另一个第一电极图案130电连接,也即,使信号线120的两端分别与两个第一电极图案130电连接,以提高负载补偿量。本公开的实施例对此不作限制。
在本公开的一些实施例中,显示基板10的显示区域101的至少部分边缘的延伸方向与信号线120的延伸方向相交叉且不垂直,例如可以根据用户对显示基板10的形状的实际需求而进行设计以提供具有不同形状或轮廓的显示基板10,而不仅仅局限于单一的具有直角的方形显示基板。
例如,本公开实施例提供的显示基板,例如显示基板10或显示基板20可以为有机发光二极管显示基板。
例如,本公开实施例提供的显示基板还可以为量子点发光二极管显示基板、电子纸显示基板等具有显示功能的基板或其他类型的显示基板,本公开的实施例对此不作限制。
图7为本公开一些实施例提供的一种显示基板中的像素驱动电路的等效电路图,图8A-8E为本公开一些实施例提供的一种显示基板中的像素驱动电路的各层的示意图。例如,图6中所示的存储电容170可以为图7和图8A中所示的像素驱动电路7120中的存储电容Cst,图6中所示的薄膜晶体管160可以为图7和图8A中所示的像素驱动电路7120中的多个薄膜晶体管T1、T2、T3、T4、T5、T6和T7中的至少一个。需要说明的是,图7和图8A中所示的像素驱动电路7120的具体结构只是示例性说明,本公开的实施例包括但并不仅限于此。
在一些实施例中,如图7所示,像素驱动电路7120包括多个薄膜晶体管T1、T2、T3、T4、T5、T6和T7、连接到多个薄膜晶体管T1、T2、T3、T4、T5、T6和T7的多个信号线(例如包括上述实施例中的信号线120)和存储电容Cst,多个信号线包括栅线GL、发光控制线EM、初始化线RL、数据线DL和第一电源线VDD(例如上述实施例中的第一电源线183)。栅线GL可包括第一栅线GLn和第二栅线GLn-1,例如第一栅线GLn可用于传输栅极扫描信号,第二栅线GLn-1可用于传输复位信号。发光控制线EM可用于传输发光控制信号。由此,像素驱动电路7120为7T1C的像素驱动电路。
例如,以上述实施例中的信号线120为数据线DL为例,通过第一电极图案130和第二电极图案140之间形成的补偿电容Ccp对与第一电极图案130电连接的数据线DL的传输负载进行补偿,从而改善数据线DL上传输的数据信号的补偿效果。
例如,第一电源线VDD可以与上述实施例中的电源走线图案182直接电连接以接收第一电压源181提供的第一电压信号,也可以通过与上述实施例中的第二走线图案140电连接进而与电源走线图案182电连接。
需要说明的是,本公开的实施例包括但并不限于此,像素驱动电路7120也可采用其他类型的电路结构,例如7T2C结构或者9T2C结构等,本公开的实施例对此不作限制。
例如,如图7所示,第一薄膜晶体管T1的第一栅极G1与第三薄膜晶体管T3的第三漏极D3和第四薄膜晶体管T4的第四漏极D4电连接。第一薄膜晶体管T1的第一源极S1与第二薄膜晶体管T2的第二漏极D2和第五薄膜晶体管T5的第五漏极D5电连接。第一薄膜晶体管T1的第一漏极D1与第三薄膜晶体管T3的第三源极S3和第六薄膜晶体管T6的第六源极S6电连接。
例如,如图7所示,第二薄膜晶体管T2的第二栅极G2被配置为与第一栅线GLn电连接以接收栅极扫描信号,第二薄膜晶体管T2的第二源极S2被配置为与数据线DL电连接以接收数据信号,第二薄膜晶体管T2的第二漏极D2与第一薄膜晶体管T1的第一源极S1电连接。
例如,如图7所示,第三薄膜晶体管T3的第三栅极G3被配置为与第一栅线GLn电连接,第三薄膜晶体管T3的第三源极S3与第一薄膜晶体管T1的第一漏电极D1电连接,第三薄膜晶体管T3的第三漏极D3与第一薄膜晶体管T1的第一栅极G1电连接。
例如,如图7所示,第四薄膜晶体管T4的第四栅极G4被配置为与第二栅线GLn-1电连接以接收复位信号,第四薄膜晶体管T4的第四源极S4被配置为与初始化线RL电连接以接收初始化信号,第四薄膜晶体管T4的第四漏极D4与第一薄膜晶体管T1的第一栅极G1电连接。
例如,如图7所示,第五薄膜晶体管T5的第五栅极G5被配置为与发光控制线EM电连接以接收发光控制信号,第五薄膜晶体管T5的第五源极S5被配置为与第一电源线VDD电连接以接收第一电源信号,第五薄膜晶体管T5的第五漏极D5与第一薄膜晶体管T1的第一源极S1电连接。
例如,如图7所示,第六薄膜晶体管T6的第六栅极G6被配置为与发光控制线EM电连接以接收发光控制信号,第六薄膜晶体管T6的第六源极S6与第一薄膜晶体管T1的第一漏极D1电连接,第六薄膜晶体管T6的第六漏极D6与发光元件的第一显示电极(例如阳极)电连接。
例如,如图7所示,第七薄膜晶体管T7的第七栅极G7被配置为与第二栅线GLn-1电连接以接收复位信号,第七薄膜晶体管T7的第七源极S7与发光元件的第一显示电极(例如阳极)电连接,第七薄膜晶体管T7的第七漏极D7被配置为与初始化线RL电连接以接收初始化信号。例如,第七薄膜晶体管T7的第七漏极D7可以通过连接到第四薄膜晶体管T4的第四源极S4以实现与初始化线RL电连接。
例如,如图7所示,存储电容Cst包括第一电容电极CE1和第二电容电极CE2(例如上述实施例中的第一电容电极171和第二电容电极172)。第二电容电极CE2与第一电源线VDD电连接,第一电容电极CE1与第一薄膜晶体管T1的第一栅极G1和第三薄膜晶体管T3的第三漏极D3电连接。
例如,如图7所示,发光元件的第二显示电极(例如阴极)与第二电源线VSS电连接。
需要说明的是,第一电源线VDD和第二电源线VSS之一为提供高电压的电源线,另一个为提供低电压的电源线。在如图7所示的实施例中,第一电源线VDD(例如,与第一电压源181电连接的上述第一电源线183)提供恒定的第一电压(也即,上述第一电压信号),第一电压为正电压;而第二电源线VSS提供恒定的第二电压,第二电压可以为负电压等。例如,在一些示例中,第二电压可以为接地电压。
需要说明的是,在一些实施例中,上述的复位信号和上述的初始化信号可以为同一信号。
需要说明的是,按照晶体管的特性,晶体管可以分为N型晶体管和P型晶体管,为了清楚起见,本公开的实施例以晶体管为P型晶体管(例如,P型MOS晶体管)为例进行说明,也就是说,在本公开的描述中,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7等均可以为P型晶体管。然而本公开的实施例的晶体管不限于P型晶体管,本领域技术人员还可以根据实际需要利用N型晶体管(例如,N型MOS晶体管)实现本公开的实施例中的一个或多个晶体管的功能。
需要说明的是,本公开的实施例中采用的晶体管可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件,薄膜晶体管可以包括氧化物半导体薄膜晶体管、非晶硅薄膜晶体管或多晶硅薄膜晶体管等。晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在物理结构上可以是没有区别的,本公开的实施例中全部或部分晶体管的源极和漏极根据需要是可以互换的。
例如,图8A为像素驱动电路7120的半导体层、第一导电层、第二导电层和第三导电层的层叠位置关系的示意图。
图8B示出了像素驱动电路7120的半导体层。如图8B所示,半导体层可采用半导体材料图案化形成。半导体层可用于制作上述的第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5、第六薄膜晶体管T6和第七薄膜晶体管T7的有源层,各有源层可包括源极区域、漏极区域以及源极区域和漏极区域之间的沟道区。例如,半导体层可采用非晶硅、多晶硅、氧化物半导体材料等制作。需要说明的是,上述的源极区域和漏极区域可为掺杂有n型杂质或p型杂质的区域。
例如,上述实施例中的有源层161和间隔图案190可以位于上述的半导体层中。
在本公开一些实施例提供的显示基板中,在上述的半导体层上形成有栅极绝缘层(例如上述实施例中的第二绝缘层1102,图8A-8E中未示出),用于保护上述的半导体层。
图8C示出了像素驱动电路7120的第一导电层。例如,如图8C所示,像素驱动电路7120的第一导电层设置在栅极绝缘层上,从而与图8B所示的半导体层绝缘。第一导电层可包括存储电容Cst的第一电容电极CE1、第一栅线GLn、第二栅线GLn-1、发光控制线EM、以及第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5、第六薄膜晶体管T6和第七薄膜晶体管T7的栅极。如图8C所示,第二薄膜晶体管T2、第四薄膜晶体管T4、第五薄膜晶体管T5、第六薄膜晶体管T6和第七薄膜晶体管T7的栅极为第一栅线GLn、第二栅线GLn-1与半导体层交叠的部分,第三薄膜晶体管T3可为双栅结构的薄膜晶体管,第三薄膜晶体管T3的一个栅极可为第一栅线GLn与半导体层交叠的部分,第三薄膜晶体管T3的另一个栅极可为从第一栅线GLn突出的突出部;第一薄膜晶体管T1的栅极可为第一电容电极CE1。第四薄膜晶体管T4可为双栅结构的薄膜晶体管,两个栅极分别为第二栅线GLn-1与半导体层交叠的部分。
例如,上述实施例中的第一电极图案130、栅极162和第一电容电极171可以位于上述的第一导电层中。
在本公开一些实施例提供的显示基板中,在上述的第一导电层上形成有第一层间绝缘层(例如上述实施例中的第一绝缘层1101,图8A-8E中未示出),用于保护上述的第一导电层。
图8D示出了像素驱动电路7120的第二导电层。例如,如图8D所示,像素驱动电路7120的第二导电层包括存储电容Cst的第二电容电极CE2和初始化线RL。第二电容电极CE2与第一电容电极CE1至少部分重叠以形成存储电容Cst。
例如,上述实施例中的第二电极图案140和第二电容电极172可以位于上述的第二导电层中。
在一些实施例中,第二导电层还可包括第一遮光部791和第二遮光部792。第一遮光部791在衬底基板710上的正投影覆盖第二薄膜晶体管T2的有源层、第三薄膜晶体管T3的漏极和第四薄膜晶体管T4的漏极之间的有源层,从而防止外界光线对第二薄膜晶体管T2、第三薄膜晶体管T3和第四薄膜晶体管T4的有源层产生影响。第二遮光部792在衬底基板710上的正投影覆盖第三薄膜晶体管T3的两个栅极之间的有源层,从而防止外界光线对第三薄膜晶体管T3的有源层产生影响。第一遮光部791可与相邻像素驱动电路的第二遮光部792为一体结构,并通过贯穿第二层间绝缘层的过孔与第一电源线VDD电连接。
在本公开一些实施例提供的显示基板中,在上述的第二导电层上形成有第二层间绝缘层(例如上述实施例中的第三绝缘层1103,图8A-8E中未示出),用于保护上述的第二导电层。
图8E示出了像素驱动电路7120的第三导电层。例如,如图8E所示,像素驱动电路7120的第三导电层包括数据线DL(例如上述实施例中的信号线120)和第一电源线VDD(例如上述实施例中的第一电源线183)。结合图8A和图8E所示,数据线DL通过栅极绝缘层、第一层间绝缘层和第二层间绝缘层中的至少一个过孔与半导体层中的第二薄膜晶体管T2的源极区域相连。第一电源线VDD通过栅极绝缘层、第一层间绝缘层和第二层间绝缘层中的至少一个过孔与半导体层中对应第五薄膜晶体管T5的源极区域相连。第一电源线VDD通过第二层间绝缘层中的至少一个过孔与第二导电层中的第二电容电极CE2相连。
例如,上述实施例中的电源走线图案182、信号线120、第一电源线183、源极163和漏极164可以位于上述的第三导电层中。
例如,第三导电层还包括第一连接部CP1、第二连接部CP2和第三连接部CP3。第一连接部CP1的一端通过栅极绝缘层、第一层间绝缘层和第二层间绝缘层中的至少一个过孔与半导体层中对应第三薄膜晶体管T3的漏极区域相连,第一连接部CP1的另一端通过第一层间绝缘层和第二层间绝缘层中的至少一个过孔与第一导电层中的第一薄膜晶体管T1的栅极相连。第二连接部CP2的一端通过第二层间绝缘层中的一个过孔与初始化线RL相连,第二连接部CP2的另一端通过栅极绝缘层、第一层间绝缘层和第二层间绝缘层中的至少一个过孔与半导体层中的第七薄膜晶体管T7的源极区域和第四薄膜晶体管T4的源极区域相连。第三连接部CP3通过栅极绝缘层、第一层间绝缘层和第二层间绝缘层中的至少一个过孔与半导体层中的第六薄膜晶体管T6的漏极区域相连。
在本公开一些实施例提供的显示基板中,在上述的第三导电层上形成有保护层(图8A-8E中未示出),用于保护上述的第三导电层。像素单元中的发光元件的第一显示电极(例如阳极)可设置在保护层上。
本公开至少一个实施例还提供一种显示装置,该显示装置包括本公开任一实施例所述的显示基板。
图9为本公开一些实施例提供的一种显示装置的示意框图。例如,如图9所示,显示装置40包括显示基板401,显示基板401可以为本公开任一实施例提供的显示基板,例如可以为上述显示基板10或显示基板20。
图10为本公开一些实施例提供的另一种显示装置的示意框图。例如,如图10所示,显示装置50包括显示基板501,显示基板501可以为本公开任一实施例提供的显示基板,例如可以为上述显示基板10或显示基板20。
例如,如图10所示,显示装置50还包括数据驱动器510、栅极驱动器520、定时控制器530和电压源540等。例如,栅极驱动器520可以包括上述关于显示基板10的实施例中的栅扫描驱动电路150,即可以直接通过半导体工艺制备在衬底基板上;电压源540可以包括上述关于显示基板10的实施例中的第一电压源181,例如可以实现为电源管理电路。
例如,在一个示例中,多个像素单元P(例如上述关于显示基板10的实施例中的像素单元110)在显示基板501的显示区域中阵列排布,每个像素单元P通过数据线DL接收数据驱动器510提供的数据信号,且通过电源线VDD接收电压源540提供的电压信号。例如,在本公开实施例中的信号线为数据线的情形,数据线DL例如可以包括上述关于显示基板10的实施例中的信号线120。例如,电源线VDD例如可以包括上述关于显示基板10的实施例中的第一电源线183。
例如,数据驱动器510根据定时控制器530提供的数据控制信号DCS将从定时控制器530输入的数字图像数据RGB转换成数据信号。例如,数据驱动器510根据定时控制器530提供的数据控制信号DCS将该数据信号转换为模拟电压信号,并对模拟电压信号进行例如运算放大等处理后通过数据线DL向每个像素单元P提供对应的数据信号。例如,数据驱动器510可以实现为半导体芯片。
例如,栅极驱动器520通过扫描线SL与每个像素单元P电连接,以向每个像素单元P分别提供扫描信号。例如,栅极驱动器520根据定时控制器530提供的多个扫描控制信号GCS提供选通信号。例如,栅极驱动器520可以实现为半导体芯片,也可以集成在显示装置50中以构成GOA电路,例如上述关于显示基板10的实施例中的栅扫描驱动电路150。
例如,定时控制器530用于处理从显示装置50外部输入的图像数据RGB,向数据驱动器510提供处理的图像数据RGB以及向数据驱动器510和栅极驱动器520提供数据控制信号DCS和扫描控制信号GCS,以对数据驱动器510和栅极驱动器520进行控制。
例如,定时控制器530对外部输入的图像数据RGB进行处理以匹配显示装置50的大小和分辨率,然后向数据驱动器510提供处理后的图像数据RGB。定时控制器530使用从显示装置50外部输入的同步信号SYNC(例如点时钟DCLK、数据使能信号DE、水平同步信号Hsync以及垂直同步信号Vsync)产生扫描控制信号GCS和数据控制信号DCS。定时控制器530分别向数据驱动器510和栅极驱动器520提供产生的数据控制信号DCS和扫描控制信号GCS,以用于数据驱动器510和栅极驱动器520的控制。
本公开实施例提供的显示装置40和显示装置50的结构、功能及技术效果等可以参考上述本公开实施例提供的显示基板10或显示基板20中的相应描述,在此不再赘述。
例如,本公开实施例提供的显示装置40和显示装置50可以为有机发光二极管显示装置。或者,本公开实施例提供的显示装置40和显示装置50还可以为量子点发光二极管显示装置、电子纸显示装置等具有显示功能的装置或其他类型的显示装置,本公开的实施例对此不作限制。
例如,本公开实施例提供的显示装置40和显示装置50可以为显示基板、显示面板、电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件,本公开的实施例对此不作限制。
还有以下几点需要说明:
(1)本公开实施例的附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。
(2)为了清晰起见,在用于描述本公开的实施例的附图中,层或区域的厚度被放大或缩小,即这些附图并非按照实际的比例绘制。可以理解,当诸如层、膜、区域或第一基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”或者可以存在中间元件。
(3)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以权利要求的保护范围为准。

Claims (22)

1.一种显示基板,具有显示区域和至少部分围绕所述显示区域的周边区域,且包括:衬底基板;
其中,所述显示区域包括阵列排布在所述衬底基板上的多个像素单元以及分别与所述多个像素单元电连接的多条信号线,
所述周边区域包括与所述多条信号线中的至少一条电连接的至少一个第一电极图案,以及包括第二电极图案,
所述至少一个第一电极图案与所述第二电极图案在垂直于所述衬底基板的板面的方向上至少部分交叠且间隔绝缘设置,
所述周边区域还包括栅扫描驱动电路,所述栅扫描驱动电路配置为向所述多个像素单元提供栅极扫描信号,
在平行于所述衬底基板的板面的方向上,所述至少一个第一电极图案和所述第二电极图案位于所述栅扫描驱动电路和所述显示区域之间。
2.根据权利要求1所述的显示基板,其中,所述至少一个第一电极图案在所述衬底基板上的正投影位于所述第二电极图案在所述衬底基板上的正投影内。
3.根据权利要求1或2所述的显示基板,其中,所述第二电极图案位于所述至少一个第一电极图案的远离所述衬底基板的一侧。
4.根据权利要求3所述的显示基板,其中,所述多个像素单元中的至少一个包括位于所述衬底基板上的像素驱动电路,所述像素驱动电路包括薄膜晶体管和存储电容;
所述薄膜晶体管包括有源层、栅极、源极和漏极,所述存储电容包括第一电容电极和与所述第一电容电极在垂直于所述衬底基板的板面的方向上相对的第二电容电极;
所述源极和所述漏极位于所述有源层远离所述衬底基板的一侧,
所述第一电极图案、所述栅极和所述第一电容电极同层设置,所述第二电极图案和所述第二电容电极同层设置。
5.根据权利要求4所述的显示基板,其中,所述多条信号线与所述薄膜晶体管的源极和漏极同层设置,所述至少一个第一电极图案通过过孔结构与所述多条信号线中的至少一条电连接。
6.根据权利要求4所述的显示基板,其中,所述第二电极图案配置为从第一电压源接收第一电压信号。
7.根据权利要求6所述的显示基板,其中,所述周边区域还包括电源走线图案,
所述电源走线图案与所述第一电压源电连接,所述第二电极图案与所述电源走线图案电连接以通过所述电源走线图案接收所述第一电压信号。
8.根据权利要求7所述的显示基板,其中,所述电源走线图案与所述薄膜晶体管的源极和漏极同层设置,
所述第二电极图案通过过孔结构与所述电源走线图案电连接。
9.根据权利要求7所述的显示基板,其中,在平行于所述衬底基板的板面的方向上,所述第二电极图案的至少部分电连接在所述电源走线图案和所述多个像素单元之间,
所述电源走线图案通过所述第二电极图案向所述多个像素单元中的至少部分提供所述第一电压信号。
10.根据权利要求6所述的显示基板,其中,所述至少一个第一电极图案包括多个第一电极图案,所述多个第一电极图案间隔设置;
所述周边区域还包括位于相邻的两个第一电极图案之间且与所述第一电极图案彼此绝缘的间隔图案。
11.根据权利要求10所述的显示基板,其中,所述间隔图案配置为从不同于所述第一电压源的第二电压源接收第二电压信号。
12.根据权利要求10所述的显示基板,其中,所述间隔图案与所述第二电极图案电连接,以从所述第一电压源接收所述第一电压信号。
13.根据权利要求10所述的显示基板,其中,所述间隔图案与所述薄膜晶体管的有源层同层设置。
14.根据权利要求10所述的显示基板,其中,所述第二电极图案沿所述显示区域的边缘连续设置,且在垂直于所述衬底基板的板面的方向上分别与所述多个第一电极图案至少部分交叠且间隔绝缘设置。
15.根据权利要求1或2所述的显示基板,其中,所述显示区域的至少部分边缘的延伸方向与所述多条信号线的延伸方向相交叉且不垂直。
16.根据权利要求1或2所述的显示基板,其中,所述显示基板还包括位于所述第一电极图案和所述第二电极图案之间的第一绝缘层,
所述第一绝缘层的材料包括氮化硅或氮氧化硅。
17.根据权利要求1或2所述的显示基板,其中,所述多个像素单元包括第一列像素单元和第二列像素单元,所述第一列像素单元中的像素单元的数量少于所述第二列像素单元中的像素单元的数量,与所述第一列像素单元电连接的信号线与一个第一电极图案电连接。
18.根据权利要求17所述的显示基板,其中,与所述第二列像素单元电连接的信号线与另一个第一电极图案电连接,
所述第二电极图案和与所述第一列像素单元电连接的信号线电连接的所述一个第一电极图案形成的补偿电容量大于所述第二电极图案和与所述第二列像素单元电连接的信号线电连接的所述另一个第一电极图案形成的补偿电容量。
19.根据权利要求1或2所述的显示基板,其中,所述第一电极图案和所述第二电极图案在列方向上的长度不同,或
所述第一电极图案和所述第二电极图案在行方向上的长度不同。
20.根据权利要求1或2所述的显示基板,其中,所述多条信号线为扫描线或者数据线。
21.根据权利要求1或2所述的显示基板,其中,所述多条信号线中的至少一条的第一端或第二端与一个第一电极图案电连接,或
所述多条信号线中的至少一条的第一端与一个第一电极图案电连接,所述多条信号线中的至少一条的第二端与另一个第一电极图案电连接。
22.一种显示装置,包括如权利要求1-21中任一项所述的显示基板。
CN202010621917.9A 2020-06-30 2020-06-30 显示基板及显示装置 Pending CN113871419A (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202010621917.9A CN113871419A (zh) 2020-06-30 2020-06-30 显示基板及显示装置
US17/773,077 US20240147786A1 (en) 2020-06-30 2021-05-13 Display substrate and display device
PCT/CN2021/093627 WO2022001410A1 (zh) 2020-06-30 2021-05-13 显示基板及显示装置
DE112021000234.1T DE112021000234T5 (de) 2020-06-30 2021-05-13 Anzeigesubstrat und Anzeigevorrichtung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010621917.9A CN113871419A (zh) 2020-06-30 2020-06-30 显示基板及显示装置

Publications (1)

Publication Number Publication Date
CN113871419A true CN113871419A (zh) 2021-12-31

Family

ID=78982021

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010621917.9A Pending CN113871419A (zh) 2020-06-30 2020-06-30 显示基板及显示装置

Country Status (4)

Country Link
US (1) US20240147786A1 (zh)
CN (1) CN113871419A (zh)
DE (1) DE112021000234T5 (zh)
WO (1) WO2022001410A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230178563A1 (en) * 2020-03-25 2023-06-08 Beijing Boe Optoelectronics Technology Co., Ltd. Array substrate and method for manufacturing the same, display panel and display device

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023225865A1 (zh) * 2022-05-24 2023-11-30 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101760676B1 (ko) * 2010-10-20 2017-07-25 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
CN104409037B (zh) * 2014-12-24 2017-07-28 厦门天马微电子有限公司 显示面板及显示装置
CN104536176B (zh) * 2014-12-25 2017-07-14 上海天马微电子有限公司 一种阵列基板、显示面板和显示装置
TWI557715B (zh) * 2015-05-14 2016-11-11 友達光電股份有限公司 顯示面板
KR102528294B1 (ko) * 2015-11-12 2023-05-04 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
CN108598127B (zh) * 2018-05-14 2021-03-02 昆山国显光电有限公司 驱动基板和显示面板
CN209560243U (zh) * 2019-03-12 2019-10-29 昆山龙腾光电有限公司 阵列基板、异形显示面板和显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230178563A1 (en) * 2020-03-25 2023-06-08 Beijing Boe Optoelectronics Technology Co., Ltd. Array substrate and method for manufacturing the same, display panel and display device

Also Published As

Publication number Publication date
WO2022001410A1 (zh) 2022-01-06
DE112021000234T5 (de) 2022-10-27
US20240147786A1 (en) 2024-05-02

Similar Documents

Publication Publication Date Title
EP3993038A1 (en) Display substrate and display device
US11581383B2 (en) Array substrate and manufacturing method thereof, display panel and display device
CN108469697B (zh) 显示面板和显示装置
EP4020448A1 (en) Display substrate, display device, and method for fabricating display substrate
US11112918B2 (en) Touch display device having fingerprint recognition function
EP4366489A2 (en) Display substrate and display device
US20230030745A1 (en) Display substrate and display apparatus
US20240147786A1 (en) Display substrate and display device
CN114072917A (zh) 显示基板及其制备方法、显示装置
US20230049317A1 (en) Touch substrate and display panel
CN114613822A (zh) 显示面板和显示装置
US20240057421A1 (en) Array base plate, display panel and display apparatus
US11751450B2 (en) Display panel and display device
WO2023143568A1 (zh) 显示面板、显示模组及显示装置
EP4047589A1 (en) Array substrate and display panel
CN216389369U (zh) 显示面板和显示装置
WO2021168731A1 (zh) 显示基板及其制备方法、显示装置
CN113646826B (zh) 显示基板及其制备方法、走线负载的补偿方法
CN113966550A (zh) 显示面板及显示装置
WO2023225966A1 (zh) 显示基板及显示装置
US11955060B2 (en) Display substrate and display device
WO2022226973A9 (zh) 显示面板及显示装置
WO2023230898A1 (zh) 触控显示面板和触控显示装置
US20230402006A1 (en) Display substrate and display device
EP4123430A1 (en) Display panel and display apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination