CN113870917A - 半导体装置 - Google Patents

半导体装置 Download PDF

Info

Publication number
CN113870917A
CN113870917A CN202010612720.9A CN202010612720A CN113870917A CN 113870917 A CN113870917 A CN 113870917A CN 202010612720 A CN202010612720 A CN 202010612720A CN 113870917 A CN113870917 A CN 113870917A
Authority
CN
China
Prior art keywords
temperature detection
memory chip
semiconductor device
temperature
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010612720.9A
Other languages
English (en)
Other versions
CN113870917B (zh
Inventor
寗树梁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202010612720.9A priority Critical patent/CN113870917B/zh
Priority to EP20943341.6A priority patent/EP4092675A4/en
Priority to JP2022552660A priority patent/JP7352750B2/ja
Priority to KR1020227033535A priority patent/KR20220139406A/ko
Priority to PCT/CN2020/128136 priority patent/WO2022000928A1/zh
Priority to US17/389,654 priority patent/US20210407571A1/en
Publication of CN113870917A publication Critical patent/CN113870917A/zh
Application granted granted Critical
Publication of CN113870917B publication Critical patent/CN113870917B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • G11C11/40626Temperature related aspects of refresh operations

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供一种半导体装置,其包括存储芯片及温度检测模块,所述温度检测模块用于检测所述存储芯片的温度,所述温度检测模块包括:温度检测单元,用于检测所述存储芯片的温度,并输出与所述温度对应的模拟信号;A/D转换模块,包括多个比较单元,所述比较单元包括输入端、参考端和输出端,所述输入端接收所述温度检测单元输出的模拟信号,所述输出端输出数字信号,多个所述比较单元参考端所接收的参考电压非均匀的增加。本发明优点是,利用温度检测模块检测存储芯片温度,避免存储芯片在低温下启动及运行,缩短写入时间,提高存储芯片写入稳定性;同时,控制不同电压区域测量精度,从而既能够保证需要精确测量区域的测量精度,又能够提高测量效率。

Description

半导体装置
技术领域
本发明涉及存储器领域,尤其涉及一种半导体装置。
背景技术
动态随机存取存储器(Dynamic Random Access Memory,DRAM)是计算机中常用的半导体存储器件,其存储阵列区由许多重复的存储单元组成。每个存储单元通常包括电容器和晶体管,晶体管的栅极与字线相连、漏极与位线相连、源极与电容器相连,字线上的电压信号能够控制晶体管的打开或关闭,进而通过位线读取存储在电容器中的数据信息,或者通过位线将数据信息写入到电容器中进行存储。
温度对存储器写入存在较大影响,在低温环境中,对存储器进行写入时,存在写入时间较长,写入的稳定性不高的问题。
发明内容
本发明所要解决的技术问题是,提供一种半导体装置,其能够测量存储芯片的温度,避免存储芯片在低温下启动及运行,缩短写入时间,提高存储芯片写入的稳定性;同时既能够保证需要精确测量区域的测量精度,又能够提高测量效率。
为了解决上述问题,本发明提供了一种半导体装置,其特征在于,包括存储芯片及温度检测模块,所述温度检测模块用于检测所述存储芯片的温度,所述温度检测模块包括:温度检测单元,用于检测所述存储芯片的温度,并输出与所述温度对应的模拟信号;A/D转换模块,包括多个比较单元,所述比较单元包括输入端、参考端和输出端,所述输入端接收所述温度检测单元输出的模拟信号,所述输出端输出数字信号,多个所述比较单元参考端所接收的参考电压非均匀的增加。
进一步,在预设的参考电压范围内,所述参考电压的增幅小于其他参考电压范围内的参考电压的增幅。
进一步,所述温度检测模块检测的温度达到设定阈值时,所述存储芯片启动。
进一步,所述设定阈值对应阈值电压,所述阈值电压位于预设的所述参考电压范围内。
进一步,所述A/D转换模块还包括电阻单元,所述电阻单元具有多个引出端,多个所述引出端的电压非均匀的增加,所述引出端的电压作为所述比较单元参考端所接收的参考电压。
进一步,所述电阻单元具有第一端及第二端,所述电阻单元的第一端与电源电连接,所述电阻单元的第二端与接地端电连接,所述引出端设置在所述第一端与所述第二端之间。
进一步,所述电阻单元包括多个串联连接的子电阻,所述电阻单元的每一引出端与所述电阻单元的第二端之间间隔的子电阻的数量不同,以使每一引出端的电压不同。
进一步,在所述电阻单元中,相邻的所述引出端之间间隔的子电阻的数量包括相同及不同两种状态,以使得多个所述比较单元参考端所接收的参考电压非均匀的增加。
进一步,在预设的所述参考电压对应的电阻单元区域,相邻的所述引出端之间间隔的子电阻的数量小于其他区域相邻的所述引出端之间间隔的子电阻的数量。
进一步,所述子电阻的电阻值相同。
进一步,所述子电阻为多晶硅电阻,所述子电阻之间通过第一层金属线电连接。
进一步,所述电阻单元通过第二层金属线形成所述引出端。
进一步,所述A/D转换模块还包括编码单元,所述编码单元接收所述比较单元的数字信号,并进行编码。
进一步,所述A/D转换模块还包括输出单元,所述输出单元与所述比较单元连接,用于将所述数字信号输出。
进一步,所述温度检测单元包括:定值电阻,具有第一端及第二端,所述第一端与电源电连接;二极管,与所述定值电阻串联,所述二极管的正端与所述定值电阻的第二端电连接,所述二极管的负端与接地端电连接。
进一步,所述温度检测单元还包括可调电阻,所述可调电阻与所述二极管并联。
进一步,所述温度检测单元设置在所述存储芯片中。
进一步,所述温度检测单元与所述存储芯片共用同一接地端。
进一步,所述温度检测单元与所述存储芯片采用不同的电源供电。
进一步,所述温度检测单元的供电早于所述存储芯片的供电。
进一步,所述半导体装置还包括控制芯片,所述存储芯片及所述温度检测单元与所述控制芯片电连接。
进一步,所述控制芯片用于在存储芯片启动之前对存储芯片进行加热,并判断所述温度检测单元检测的温度是否达到设定阈值,若达到设定阈值,则控制所述存储芯片启动。
本发明的优点在于,利用温度检测模块检测存储芯片的温度,当所述温度检测模块检测的温度达到设定阈值时,所述存储芯片启动,温度检测模块检测的温度为存储芯片的启动及运行提供参考,从而避免存储芯片在低温下启动及运行,缩短写入时间,提高存储芯片写入的稳定性;同时,通过多个所述比较单元参考端所接收的参考电压非均匀的增加来控制不同电压区域的测量精度,从而既能够保证需要精确测量区域的测量精度,又能够节省电路,提高测量效率。
附图说明
图1是本发明半导体装置的第一实施例的结构示意图;
图2是本发明半导体装置的温度检测模块的电路图;
图3是本发明半导体装置的第一实施例的电阻单元的电路图;
图4是本发明半导体装置另一实施例的电阻单元的电路图;
图5是本发明半导体装置第二实施例的结构示意图;
图6是本发明半导体装置第三实施例的结构示意图;
图7是本发明半导体装置第四实施例的结构示意图;
图8是本发明半导体装置第一实施例的电连接示意图。
具体实施方式
下面结合附图对本发明提供的半导体装置的实施例做详细说明。
如背景技术所言,温度对存储器写入存在较大影响,在低温环境中,对存储器进行写入时,存在写入时间较长,写入的稳定性不高的问题。
研究发现,现有的存储器工作在低温环境中时,由于温度下降会使得存储器中的位线、字线、以及金属连线(金属接触部)等的电阻会增大,电阻的增大,会使得向存储器中写入数据时的时间会变化或加长,影响了存储器写入的稳定性。
因此,本发明提供一种半导体装置,其采用温度检测模块检测所述存储芯片的温度,以为存储芯片的启动及运行提供参考,从而避免存储芯片在低温下启动及运行,缩短写入时间,提高存储芯片写入的稳定性。同时,本发明半导体装置还能够提高温度测量的精确度。
图1是本发明半导体装置的第一实施例的结构示意图,图2是本发明半导体装置中温度检测模块的电路图,请参阅图1及图2,本发明半导体装置包括存储芯片100及温度检测模块110。
所述半导体装置还包括控制芯片120,所述存储芯片100及所述温度检测模块110与所述控制芯片120电连接。所述控制芯片120用于控制所述存储芯片100及所述温度检测模块110的启动及运行。所述存储芯片100的启动包括上电以及自检测,所述存储芯片100的运行可以包括向存储芯片100中写入数据,从存储芯片100读取数据,以及将存储芯片100中存取的数据删除等。
所述存储芯片100为现有能进行数据写入、数据读取和/或数据删除的存储器,所述存储芯片100通过半导体集成制作工艺形成。具体的说,所述存储芯片100可以包括存储阵列和与存储阵列连接的外围电路,所述存储阵列包括多个存储单元和与存储单元连接的位线、字线、以及金属连线(金属接触部),所述存储单元用于存储数据,所述外围电路为在对存储阵列进行操作时的相关电路。本实施例中,所述存储芯片100为DRAM存储芯片,所述DRAM存储芯片中包括多个存储单元,所述存储单元通常包括电容器和晶体管,所述晶体管的栅极与字线相连、漏极与位线相连、源极与电容器相连。在其他实施例中所述存储芯片100可以为其他类型的存储芯片。
所述温度检测模块110用于检测所述存储芯片100的温度,并将信号提供给控制芯片120。当所述温度检测模块110检测的温度达到设定阈值时,所述控制芯片120控制所述存储芯片100启动。其中,设定阈值的具体大小可以根据实际需要或者经验进行设定。
其中,所述温度检测模块110包括温度检测单元111及A/D转换模块112。
所述温度检测单元111用于检测所述存储芯片100的温度,并输出与所述温度对应的模拟电压信号。所述A/D转换模块112用于将所述温度检测单元111输出的模拟电压信号转换为数字信号,该数字信号作为所述存储芯片100是否启动的参考信号提供给控制芯片120。
所述A/D转换模块112包括多个比较单元Px,所述比较单元Px包括输入端、参考端和输出端。所述输入端接收所述温度检测单元111输出的模拟电压信号,所述参考端接收一参考电压信号,所述输出端输出数字信号。所述输入端的模拟电压信号与所述参考端的参考电压信号进行比较,所述输出端输出比较结果,该比较结果为所述数字信号。
其中,多个所述比较单元Px参考端所接收的参考电压非均匀的增加,使得在不同的电压区域,所述参考电压的增幅不同,进而能够改变该电压区域的测量精度。
进一步,在预设的参考电压范围内,所述参考电压的增幅小于其他参考电压范围内的参考电压的增幅。具体地说,对需要精确测量的电压区域,可采用小的参考电压增幅,以提高该区域的测量精度,对不需要精确测量的电压区域,可采用大的参考电压增幅,以提高测量效率。
例如,需要精确测量的电压区域为1.2V~1.7V,其对应的参考电压范围即为1.2V~1.7V,则1.2V~1.7V电压区域的参考电压的增幅可设置为0.1V,增加取样点数量,提高测量精度,而电压小于1.2V及大于1.7V的电压区域的参考电压的增幅可设置为0.3V,适当减少取样点数量,提高测量效率,同时也减少了所用的电路。
再例如,为了进一步提高测量精度,可再将1.2V~1.7V电压区域划分为更小的区域,例如1.2V~1.3V为第一电压区域,1.3V~1.5V为第二电压区域,1.5V~1.7V为第三电压区域,则第一电压区域与第三电压区域可采用相同的参考电压增幅,例如为0.1V,而第二电压区域可采用更小的电压增幅,例如0.05V。
其中,预设的参考电压范围的选取可根据存储芯片100的启动温度确定,以能够精确地检测到所述启动温度。具体地说,当所述温度检测模块110检测到存储芯片100的温度达到设定阈值时,所述控制芯片120控制所述存储芯片100启动,该设定阈值即为所述存储芯片100的启动温度。为了使所述温度检测模块110能够精确地检测到所述设定阈值,则需要提高与所述设定阈值对应的阈值电压所处的电压区域的测量精度,精确地检测到所述阈值电压,从而能够精确地确定存储芯片的启动温度。因此,将设定阈值对应的阈值电压所处的电压区域设置为预设的参考电压范围,在预设的参考电压范围内,所述参考电压的增幅小于其他参考电压范围内的参考电压的增幅。
本发明半导体装置通过多个所述比较单元参考端所接收的参考电压非均匀的增加来控制不同电压区域的测量精度,从而既能够保证需要精确测量区域的测量精度,又能够提高测量效率。
进一步,本发明提供一种能够使多个所述比较单元参考端所接收的参考电压非均匀增加的结构。
请参阅图2,所述A/D转换模块112还包括电阻单元1121。所述电阻单元1121具有第一端及第二端。所述电阻单元1121的第一端与电源电连接。所述电阻单元1121可与所述温度检测单元111采用同一电源,也可采用不同电源。例如,若所述A/D转换模块112设置在存储芯片100中,则所述电阻单元1121的第一端可与所述温度检测单元111采用同一电源Vtemp;若所述A/D转换模块112设置在控制芯片120中,则所述电阻单元1121的第一端可与所述温度检测单元111采用不同的电源,所述电阻单元可采用电源VDD。所述电阻单元的第二端与接地端VSS电连接。
其中,所述电阻单元1121具有多个引出端Ax,每一引出端Ax的电压不同,多个所述引出端Ax的电压非均匀的增加。每一所述引出端Ax与比较单元Px的参考端电连接,每一所述引出端Ax的电压作为所述比较单元Px的参考端的参考电压。所述引出端Ax与所述比较单元Px一一对应。
在本实施例中,所述电阻单元包括多个串联连接的子电阻Rn。所述子电阻Rn的阻值可相同。请参阅图3,其为本第一实施例的电阻单元的电路图,在该实施例中,所述子电阻Rn的阻值相同,以简化版图布局难度,简单易行,便于制造。其中,在所述电阻单元中,相邻的所述引出端Ax之间间隔的子电阻Rx的数量包括相同及不同两种状态,以使得多个所述比较单元Px参考端所接收的参考电压非均匀的增加。具体地说,对测量精度要求不同的区域,其相邻的所述引出端Ax之间间隔的子电阻Rx的数量不同,对于测量精度要求相同的区域,相邻的所述引出端Ax之间间隔的子电阻Rx的数量相同。
例如,在本实施例中,在预设的所述参考电压对应的电阻单元区域,相邻的所述引出端之间间隔的子电阻的数量相同,但小于其他区域相邻的所述引出端之间间隔的子电阻的数量,以提高预设的所述参考电压对应的电阻单元区域的取样数量,进而提高该区域测量精度。
具体地说,请参阅图3,所述电阻单元包括串联连接的子电阻R1~R23在与电阻单元的第二端VSS间隔三个子电阻R1、R2及R3处形成引出端A1,在与引出端A1间隔三个子电阻R4、R5及R6处形成引出端A2,在与引出端A2间隔三个子电阻R7、R8及R9处形成引出端A3,引出端A1、引出端A2及引出端A3之间间隔的子电阻的数量相同,均为3个;在与引出端A3间隔三个子电阻R10及R11处形成引出端A4,在与引出端A4间隔三个子电阻R12及R13处形成引出端A5,在与引出端A5间隔三个子电阻R14及R15处形成引出端A6,在与引出端A6间隔三个子电阻R16及R17处形成引出端A7,引出端A3、引出端A4、引出端A5、引出端A6及引出端A7之间间隔的子电阻的数量相同,均为2个;在与引出端A7间隔三个子电阻R18、R19及R20处形成引出端A8,在与引出端A8间隔三个子电阻R21、R22及R23处形成引出端A9,引出端A7、引出端A8及引出端A9之间间隔的子电阻的数量相同,均为3个。在该实施例中,引出端A3~A7输出的电压所形成的范围为预设的参考电压范围,其电压增幅减小,提高测量精度。
进一步,在本发明另一实施例中,在引出端A3~A7之间增加引出端,进一步增加取样数量,提高测量精度。具体地说,请参阅图4,其为另一实施例的电阻单元的电路图,在引出端A3及A4之间增加引出端A31,所述引出端A31与所述引出端A3及A4之间均间隔一个子电阻;在引出端A4及A5之间增加引出端A41,所述引出端A41与所述引出端A4及A5之间均间隔一个子电阻;在引出端A5及A6之间增加引出端A51,所述引出端A51与所述引出端A5及A6之间均间隔一个子电阻;在引出端A6及A7之间增加引出端A61,所述引出端A61与所述引出端A6及A7之间均间隔一个子电阻。
进一步,所述子电阻Rx为多晶硅电阻,所述子电阻之间通过第一层金属线电连接。所述电阻单元通过第二层金属线形成所述引出端Ax。这种方式能够进一步易于制造,提高稳定性和测量精确性。
上述仅为本发明提供一种能够使多个所述比较单元参考端所接收的参考电压非均匀增加的结构的实施例,在本发明其他实施例中,也可采用其他能够实现该功能的结构。
进一步,所述A/D转换模块112还包括输出单元1120,所述输出单元1120与所述比较单元Px连接,用于将所述数字信号输出。进一步,在本实施例中,所述A/D转换模块112还包括编码单元EEC,所述编码单元EEC接收所述比较单元Px输出的数字信号,并进行编码,其形成的信号输入所述输出单元1120,所述输出单元1120将编码后的数字信号输出。
所述半导体装置包括一个或者多个存储芯片100,所述温度检测模块110包括一个或者多个温度检测单元111。所述温度检测单元111可用于检测一个或者多个存储芯片100的温度。其中,所述温度检测单元111与所述存储芯片100可为一对一关系,或者一对多关系。
当所述存储芯片100的个数为一个,所述温度检测单元111的个数也为一个时,所述温度检测单元111与所述存储芯片100为一对一关系,所述温度检测单元111仅用于检测该存储芯片100的温度。
当所述存储芯片100的个数为多个,所述温度检测单元111的个数为一个时,所述温度检测单元111与所述存储芯片100为一对多关系,所述温度检测单元111用于检测多个所述存储芯片100的温度。
当所述存储芯片100的个数为多个,所述温度检测单元111的个数也为多个,但所述温度检测单元111的个数小于所述存储芯片100的个数时,所述温度检测单元111与所述存储芯片100可能同时存在一对一关系及一对多关系,或者仅存在一对多关系。即可能存在一个所述温度检测单元111仅检测一个存储芯片100的温度和一个温度检测单元100检测多个所述存储芯片100的温度的情况,或者仅存在一个温度检测单元100检测多个所述存储芯片100的温度的情况。
当所述存储芯片100的个数为多个,所述温度检测单元111的个数也为多个,且所述温度检测单元100的个数与所述存储芯片100的个数相同时,所述温度检测单元111与所述存储芯片100为一对一关系,一个所述温度检测单元111用于检测一个所述存储芯片100的温度。具体地说,在本实施例中,所述存储芯片100的个数为多个,所述温度检测单元111的个数也为多个,如图1所示,在图1中示意性地绘示四个存储芯片100及四个温度检测单元111,多个所述存储芯片100堆叠设置,所述温度检测单元111与所述存储芯片100一一对应。
进一步,请继续参阅图2,在本实施例中,所述温度检测单元111包括定值电阻Ra及二极管D。所述定值电阻Ra具有第一端及第二端,所述第一端与电源Vtemp电连接。所述二极管D与所述定值电阻Ra串联,所述二极管D的正端与所述定值电阻Ra的第二端连接,所述二极管D的负端与接地端VSS电连接。所述二极管D对温度敏感,随着其周围环境温度的变化,其电流发生变化,进而能够用于测量周围环境的温度。
进一步,在本实施例中,所述温度检测单元111还包括可调电阻Rb,所述可调电阻Rb与所述二极管D并联,用于校准所述二极管D。所述可调电阻Rb的电阻值可变化,例如,通过控制芯片120的控制而改变所述可调电阻Rb的电阻值,从而能够实现对二极管D的校准。
进一步,所述温度检测单元111可通过半导体集成制作工艺形成在存储芯片100中。若所述温度检测单元111仅用于检测一个存储芯片100的温度,则其可形成在该存储芯片100中,例如,在本实施例中,如图1所示,温度检测单元111与存储芯片100一一对应,在每一存储芯片100中均设置一个温度检测单元111。若所述温度检测单元111用于检测多个存储芯片100的温度时,其可形成在该多个存储芯片100中的任意一个存储芯片100内,或者形成在居中的或最底层的存储芯片100内。例如,在本发明第二实施例中,请参阅图5,其为本发明半导体装置第二实施例的结构示意图,温度检测单元111设置在最底层的存储芯片100内,其能够测量四个存储芯片100的温度。
在本发明另一实施例中,所述温度检测单元111并未设置在存储芯片100中,而是设置在控制芯片120中。具体地说,请参阅图6,其为本发明半导体装置第三实施例的结构示意图,温度检测单元111设置在控制芯片120内,其能够测量堆叠设置在控制芯片120上的四个存储芯片100的温度。
在本发明另一实施例中,请参阅图7,其为本发明半导体装置第四实施例的结构示意图,所述半导体装置还包括线路基板130,所述线路基板130中具有连接线路(附图中未绘示),所述存储芯片100以及控制芯片120均位于所述线路基板130上,所述存储芯片100和控制芯片120通过所述线路基板130中的所述连接线路电连接。在该实施例中,所述温度检测单元111也设置在所述线路基板130上,以测量环境温度,该环境温度与存储芯片100温度接近,其可近似作为存储芯片100的温度。其中,所述线路基板130包括但不限于PCB电路板。可以理解的是,在本发明其他实施例中,所述温度检测单元111也可不设置在所述线路基板130上,而是如图1、图5及图6所示,设置在存储芯片100中或者控制芯片120中。
需要注意的是,本发明实施例中控制芯片120在控制存储芯片100启动等方面的功能,也可通过在存储芯片100设置控制电路来实现,此时,可无需控制芯片120的存在,本领域内技术人员应当理解,可根据需要自行设置。
进一步,所述温度检测单元111与所述存储芯片100采用不同的电源供电。图8是本发明半导体装置的第一实施例的电连接示意图,请参阅图8,所述温度检测单元111采用电源Vtemp供电,所述存储芯片100采用VDD供电。其中,所述接地端VSS、电源VDD及电源Vtemp由所述控制芯片120提供。由于所述温度检测单元111与所述存储芯片100采用不同的电源供电,因此,可独立地控制所述温度检测单元111及所述存储单元100的供电,从而实现所述温度检测单元111与所述存储芯片100的不同时启动。
因此,本发明可分别控制所述温度检测单元111与所述存储芯片100的启动,即温度检测单元111的启动不受存储芯片100是否启动的影响,使得对存储芯片100温度的检测不受存储芯片100是否启动的影响,从而能够为存储芯片100的启动及运行提供参考,进而能够避免存储芯片100在低温下启动或者运行,提高存储芯片100的稳定性。
如前所述,温度对存储芯片100的性能有很大影响,特别是在存储芯片100启动时。若存储芯片100在低温下启动,会使向存储芯片100中写入数据的时间变化(如加长),影响了存储芯片100写入的稳定性,则在存储芯片100启动之前需要测量存储芯片的温度,以使存储芯片100能够在合适的温度内启动。
因此,本发明所述温度检测单元111的供电早于所述存储芯片100的供电,即在所述存储芯片100启动之前,所述温度检测单元111已经启动,从而可获得存储芯片100启动之前的温度,为存储芯片100的启动提供参考。所述温度检测单元111与所述存储芯片100的供电时间差取决于所述存储芯片100的温度变化速率,若所述存储芯片100的温度变化速率大,所述存储芯片100达到预设温度的时间短,则所述温度检测单元111与所述存储芯片100的供电时间差小,若所述存储芯片100的温度变化速率小,所述存储芯片100达到预设温度的时间长,则所述温度检测单元111与所述存储芯片100的供电时间差大。
进一步,请参阅图8,所述温度检测单元111与所述存储芯片100共用同一接地端VSS。其优点在于,一方面不会增加存储芯片100未启动阶段的泄露电流,另一方面,会减少引脚的数目,节省空间。
请继续参阅图1,多个存储芯片100堆叠设置在所述控制芯片120上,所述控制芯片120与堆叠结构中最底层的存储芯片100键合在一起。而在本发明另一实施例中,当只有一个存储芯片100时,所述存储芯片100设置在控制芯片120上,所述控制芯片120与该存储芯片100键合在一起。
所述存储芯片100中形成有硅通孔互连结构101,通过硅通孔互连结构101将存储芯片100与控制芯片120进行电连接,将温度检测单元111与控制芯片120电连接。即通过硅通孔互连结构101将存储芯片100与接地端VSS及电源VDD电连接,将温度检测单元111与电源Vtemp及接地端VSS电连接。具体地说,在本实施例中,多个存储芯片100堆叠设置时,每一个存储芯片100可以通过不同的硅通孔互连结构与控制芯片120连接;当具有多个温度检测单元111时,可能存在每一个温度检测单元111通过不同的硅通孔互连结构与控制芯片120连接的情况,也可能存在多个温度检测单元111共用硅通孔互连结构与控制芯片120连接的情况。可以理解的是,所述存储芯片100与所述温度检测单元111通过不同的硅通孔互连结构与控制芯片120连接,以使所述温度检测单元111及所述存储芯片100能够采用不同的电源供电。进一步,多个所述温度检测单元111的供电也可共用工艺硅通孔互连结构。
在其他实施例中,所述存储芯片100及所述温度检测单元还可以通过金属引线(通过引线键合工艺形成)与所述控制芯片120电连接。
当存储芯片100处于低温环境中,若对其进行加热,则能够迅速提高存储芯片100的温度,从而加快存储芯片100的启动。因此,本发明所述控制芯片120还能够在存储芯片100启动之前先进行启动,控制芯片120利用启动后自身产生的热量对存储芯片100进行加热,以快速提高存储芯片100的温度。
在所述控制芯片120启动后,所述控制芯片120控制所述温度检测单元111启动,以检测所述存储芯片100的温度。所述温度检测单元111还能够将检测的温度传送给控制芯片120,以作为控制芯片120的数据。
所述控制芯片120能够判断所述温度检测单元111检测的温度是否达到设定阈值,若达到设定阈值,则控制所述存储芯片100启动。
若仅有一个温度检测单元111及一个存储芯片100,一个所述温度检测单元111仅用于检测一个存储芯片的温度时,当控制单元120判定该温度检测单元111检测的温度达到设定阈值,则所述控制芯片120控制该存储芯片100启动。
若存在一个温度检测单元111及多个存储芯片100,且一个所述温度检测单元111检测多个存储芯片100的温度,当控制单元120判定该温度检测单元111检测的温度达到设定阈值,则控制单元120先控制离所述控制芯片120最近的存储芯片100启动,然后再控制上面的其他存储芯片100依次启动。
若存在多个温度检测单元111及多个存储芯片100,且可能存在一个所述温度检测单元111仅检测一个存储芯片100的温度和一个温度检测单元111检测多个所述存储芯片100的温度的情况,或者仅存在一个温度检测单元111检测多个所述存储芯片100的温度的情况,当控制单元120判断某一个温度检测单元111检测的温度达到设定阈值,则控制该温度检测单元111对应的存储芯片100启动,若该温度检测单元111检测多个存储芯片100的温度,则先控制离所述控制芯片120最近的存储芯片100启动,然后再控制上面的其他存储芯片100依次启动。
若存在多个温度检测单元111及多个存储芯片100,且所述温度检测单元111与所述存储芯片100一一对应,当控制单元110判断某一个温度检测单元111检测的温度达到设定阈值,则控制该温度检测单元111对应的存储芯片100启动。具体地说,如图1所示的堆叠结构中有4个存储芯片100,每一个存储芯片100中对应具有一个温度检测单元111,因而每一个温度检测单元111会对对应的存储芯片100的温度进行检测,获得四个温度检测值,所述控制芯片120会依次判断4个所述温度检测单元111检测的温度是否达到设定阈值时,若某一个温度检测单元111检测的温度达到设定阈值,则控制该温度检测单元111对应的存储芯片启动,比如堆叠结构中最底层的存储芯片100中的温度检测单元111检测的温度先达到设定阈值时,则控制芯片120先控制所述堆叠结构最底层的那一个存储芯片100启动,接着,堆叠结构中倒数第二层中那个存储芯片100中对应的温度检测单元111检测的温度也达到设定阈值时,则控制单元301接着控制堆叠结构中倒数第二层的那个存储芯片100启动,上面两层的存储芯片100的启动以此类推。
对于半导体装置存在多个存储芯片100时,前述的这种控制结构和控制方式能使得每一个存储芯片100启动时机的精度进一步提高,并能进一步减小低温环境下的对每一个存储芯片100进行数据写入时的写入时间,进一步提高了对每一个存储芯片100写入的稳定性。
当本发明半导体装置工作在低温环境时,通过控制芯片120可以使得存储芯片100升温到设定阈值,从而可以防止存储芯片100中的位线、字线、以及金属连线(金属接触部)由于环境温度过低带来的电阻的增大,从而减小了低温环境下的对存储芯片进行数据写入时的写入时间,提高了存储芯片写入的稳定性。所述设定阈值可以设定在控制芯片120中,设定阈值的具体大小可以根据实际需要或者经验进行设定。
在另一实施例中,所述控制芯片120中可以具有额外的加热电路(附图中未绘示)。所述加热电路用于对所述存储芯片100进行加热。所述控制芯片120在对所述存储芯片100进行加热之前或之后,所述控制芯片120判断所述温度检测单元111检测的存储芯片100的温度是否达到设定阈值,若未达到设定阈值,则控制所述加热电路对存储芯片100进行加热,如达到设定阈值,则控制所述加热电路停止对存储芯片100进行加热。从而实现对加热过程的精确控制,使得存储芯片100的温度能保持在设定阈值附近,防止存储芯片100的温度过高或过低,从而使得对存储器的写入时间始终能保持较短。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (22)

1.一种半导体装置,其特征在于,包括存储芯片及温度检测模块,所述温度检测模块用于检测所述存储芯片的温度,所述温度检测模块包括:
温度检测单元,用于检测所述存储芯片的温度,并输出与所述温度对应的模拟信号;
A/D转换模块,包括多个比较单元,所述比较单元包括输入端、参考端和输出端,所述输入端接收所述温度检测单元输出的模拟信号,所述输出端输出数字信号,多个所述比较单元参考端所接收的参考电压非均匀的增加。
2.根据权利要求1所述的半导体装置,其特征在于,在预设的参考电压范围内,所述参考电压的增幅小于其他参考电压范围内的参考电压的增幅。
3.根据权利要求2所述的半导体装置,其特征在于,当所述温度检测模块检测的温度达到设定阈值时,所述存储芯片启动。
4.根据权利要求3所述的半导体装置,其特征在于,所述设定阈值对应阈值电压,所述阈值电压位于预设的所述参考电压范围内。
5.根据权利要求2所述的半导体装置,其特征在于,所述A/D转换模块还包括电阻单元,所述电阻单元具有多个引出端,多个所述引出端的电压非均匀的增加,所述引出端的电压作为所述比较单元参考端所接收的参考电压。
6.根据权利要求5所述的半导体装置,其特征在于,所述电阻单元具有第一端及第二端,所述电阻单元的第一端与电源电连接,所述电阻单元的第二端与接地端电连接,所述引出端设置在所述第一端与所述第二端之间。
7.根据权利要求6所述的半导体装置,其特征在于,所述电阻单元包括多个串联连接的子电阻,所述电阻单元的每一引出端与所述电阻单元的第二端之间间隔的子电阻的数量不同,以使每一引出端的电压不同。
8.根据权利要求7所述的半导体装置,其特征在于,在所述电阻单元中,相邻的所述引出端之间间隔的子电阻的数量包括相同及不同两种状态,以使得多个所述比较单元参考端所接收的参考电压非均匀的增加。
9.根据权利要求8所述的半导体装置,其特征在于,在预设的所述参考电压对应的电阻单元区域,相邻的所述引出端之间间隔的子电阻的数量小于其他区域相邻的所述引出端之间间隔的子电阻的数量。
10.根据权利要求7所述的半导体装置,其特征在于,所述子电阻的电阻值相同。
11.根据权利要求7所述的半导体装置,其特征在于,所述子电阻为多晶硅电阻,所述子电阻之间通过第一层金属线电连接。
12.根据权利要求11所述的半导体装置,其特征在于,所述电阻单元通过第二层金属线形成所述引出端。
13.根据权利要求5所述的半导体装置,其特征在于,所述A/D转换模块还包括编码单元,所述编码单元接收所述比较单元的数字信号,并进行编码。
14.根据权利要求5所述的半导体装置,其特征在于,所述A/D转换模块还包括输出单元,所述输出单元与所述比较单元连接,用于将所述数字信号输出。
15.根据权利要求1所述的半导体装置,其特征在于,所述温度检测单元包括:定值电阻,具有第一端及第二端,所述第一端与电源电连接;
二极管,与所述定值电阻串联,所述二极管的正端与所述定值电阻的第二端电连接,所述二极管的负端与接地端电连接。
16.根据权利要求15所述的半导体装置,其特征在于,所述温度检测单元还包括可调电阻,所述可调电阻与所述二极管并联。
17.根据权利要求1所述的半导体装置,其特征在于,所述温度检测单元设置在所述存储芯片中。
18.根据权利要求17所述的半导体装置,其特征在于,所述温度检测单元与所述存储芯片共用同一接地端。
19.根据权利要求17所述的半导体装置,其特征在于,所述温度检测单元与所述存储芯片采用不同的电源供电。
20.根据权利要求19所述的半导体装置,其特征在于,所述温度检测单元的供电早于所述存储芯片的供电。
21.根据权利要求1所述的半导体装置,其特征在于,所述半导体装置还包括控制芯片,所述存储芯片及所述温度检测单元与所述控制芯片电连接。
22.根据权利要求21所述的半导体装置,其特征在于,所述控制芯片用于在存储芯片启动之前对存储芯片进行加热,并判断所述温度检测单元检测的温度是否达到设定阈值,若达到设定阈值,则控制所述存储芯片启动。
CN202010612720.9A 2020-06-30 2020-06-30 半导体装置 Active CN113870917B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN202010612720.9A CN113870917B (zh) 2020-06-30 2020-06-30 半导体装置
EP20943341.6A EP4092675A4 (en) 2020-06-30 2020-11-11 SEMICONDUCTOR DEVICE
JP2022552660A JP7352750B2 (ja) 2020-06-30 2020-11-11 半導体装置
KR1020227033535A KR20220139406A (ko) 2020-06-30 2020-11-11 반도체 장치
PCT/CN2020/128136 WO2022000928A1 (zh) 2020-06-30 2020-11-11 半导体装置
US17/389,654 US20210407571A1 (en) 2020-06-30 2021-07-30 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010612720.9A CN113870917B (zh) 2020-06-30 2020-06-30 半导体装置

Publications (2)

Publication Number Publication Date
CN113870917A true CN113870917A (zh) 2021-12-31
CN113870917B CN113870917B (zh) 2023-09-12

Family

ID=78981216

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010612720.9A Active CN113870917B (zh) 2020-06-30 2020-06-30 半导体装置

Country Status (2)

Country Link
CN (1) CN113870917B (zh)
WO (1) WO2022000928A1 (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050093618A1 (en) * 2003-11-05 2005-05-05 Fujitsu Limited Semiconductor integrated circuit
DE102004022328A1 (de) * 2004-05-06 2005-12-01 Infineon Technologies Ag Halbleiterbauelement, Testanordnung und Verfahren zum Steuern der Temperatur eines Halbleiterbauelements
JP2006236398A (ja) * 2005-02-22 2006-09-07 Fujitsu Ltd 半導体記憶装置
KR20080001288A (ko) * 2006-06-29 2008-01-03 주식회사 하이닉스반도체 내부전압 발생 장치
US20080059110A1 (en) * 2006-08-31 2008-03-06 Elpida Memory, Inc. Semiconductor integrated circuit supplying temperature signal as digital value
CN101561887A (zh) * 2008-04-18 2009-10-21 海力士半导体有限公司 射频标识设备
US20100195412A1 (en) * 2009-02-02 2010-08-05 Elpida Memory, Inc. Semiconductor device, method for controlling the same, and semiconductor system
CN102270612A (zh) * 2010-06-04 2011-12-07 环旭电子股份有限公司 芯片封装体与电子组装体
CN102998017A (zh) * 2011-09-07 2013-03-27 富士电机株式会社 功率半导体装置的温度测量设备

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851989B1 (ko) * 2006-10-12 2008-08-13 주식회사 하이닉스반도체 반도체 메모리 장치의 온도정보 출력회로 및 방법
KR101132795B1 (ko) * 2010-02-25 2012-04-02 주식회사 하이닉스반도체 온도센서
KR20150052631A (ko) * 2013-11-06 2015-05-14 에스케이하이닉스 주식회사 반도체 장치 및 반도체 시스템
CN212303078U (zh) * 2020-07-17 2021-01-05 长鑫存储技术有限公司 半导体装置
CN212303079U (zh) * 2020-07-17 2021-01-05 长鑫存储技术有限公司 半导体装置
CN212303077U (zh) * 2020-07-17 2021-01-05 长鑫存储技术有限公司 半导体装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050093618A1 (en) * 2003-11-05 2005-05-05 Fujitsu Limited Semiconductor integrated circuit
DE102004022328A1 (de) * 2004-05-06 2005-12-01 Infineon Technologies Ag Halbleiterbauelement, Testanordnung und Verfahren zum Steuern der Temperatur eines Halbleiterbauelements
JP2006236398A (ja) * 2005-02-22 2006-09-07 Fujitsu Ltd 半導体記憶装置
KR20080001288A (ko) * 2006-06-29 2008-01-03 주식회사 하이닉스반도체 내부전압 발생 장치
US20080059110A1 (en) * 2006-08-31 2008-03-06 Elpida Memory, Inc. Semiconductor integrated circuit supplying temperature signal as digital value
CN101561887A (zh) * 2008-04-18 2009-10-21 海力士半导体有限公司 射频标识设备
US20100195412A1 (en) * 2009-02-02 2010-08-05 Elpida Memory, Inc. Semiconductor device, method for controlling the same, and semiconductor system
CN102270612A (zh) * 2010-06-04 2011-12-07 环旭电子股份有限公司 芯片封装体与电子组装体
CN102998017A (zh) * 2011-09-07 2013-03-27 富士电机株式会社 功率半导体装置的温度测量设备

Also Published As

Publication number Publication date
CN113870917B (zh) 2023-09-12
WO2022000928A1 (zh) 2022-01-06

Similar Documents

Publication Publication Date Title
CN212303079U (zh) 半导体装置
CN212303078U (zh) 半导体装置
CN212303077U (zh) 半导体装置
US20130114364A1 (en) Semiconductor device performing refresh operation
CN113945293B (zh) 半导体装置
EP4095857A1 (en) Semiconductor apparatus
WO2022011954A1 (zh) 半导体装置
CN113870917B (zh) 半导体装置
CN113451309A (zh) 半导体结构及其预热方法
US11862229B2 (en) Reading and writing method of memory device and memory device
CN113948117A (zh) 半导体装置
US11462257B2 (en) Semiconductor device
WO2022011956A1 (zh) 半导体装置
US11430709B2 (en) Semiconductor device
EP4092675A1 (en) Semiconductor device
US11860045B2 (en) Semiconductor device including temperature sensing circuit
CN113870916B (zh) 半导体装置
US20210407554A1 (en) Semiconductor device
CN114141287B (zh) 存储装置的读写方法及存储装置
US20230083475A1 (en) Semiconductor memory device, memory system and method of controlling the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant