CN113821077A - 主板及应用所述主板的电子装置 - Google Patents

主板及应用所述主板的电子装置 Download PDF

Info

Publication number
CN113821077A
CN113821077A CN202010562204.XA CN202010562204A CN113821077A CN 113821077 A CN113821077 A CN 113821077A CN 202010562204 A CN202010562204 A CN 202010562204A CN 113821077 A CN113821077 A CN 113821077A
Authority
CN
China
Prior art keywords
signals
slot
chip
switching unit
motherboard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010562204.XA
Other languages
English (en)
Inventor
彭章龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Wuhan Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Wuhan Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Wuhan Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Wuhan Co Ltd
Priority to CN202010562204.XA priority Critical patent/CN113821077A/zh
Publication of CN113821077A publication Critical patent/CN113821077A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/184Mounting of motherboards

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Multi Processors (AREA)

Abstract

本申请实施方式提供一种主板,包括第一芯片、第二芯片及切花单元。所述第一芯片用于将待发送的一组第一信号配置为两组第二信号,并将其中一组第二信号通过第一插槽传输出去,将另一组第二信号发送给切换单元。所述第二芯片用于检测第一插槽或者第二插槽是否连接电子元件,并发送切换信号给切换单元。所述切换单元用于根据第二芯片输出的切换信号将另一组第二信号传输给第一插槽或第二插槽。本申请实施方式还提供一种电子装置。由此,本申请实施方式提供的主板及电子装置,可以达到两个插槽都可以使用CPU的PCIe信号的目的,且一个插槽可以连接x16带宽的显卡,另一插槽可以连接x8带宽的显卡,由此来提高主板的性能,提升用户的体验度。

Description

主板及应用所述主板的电子装置
技术领域
本申请涉及一种计算机领域,尤其涉及一种主板及应用所述主板的电子装置。
背景技术
PCI Express(快捷外设组件互连,以下简称为PCIe)是一种可用来连接外部适配卡的先进输入/输出(I/O)接口标准,主要用于提升计算机内部总线的传输速度,其带宽具有多种不同的规格标准,例如PCIe x1、PCIe x4、PCIe x8、PCIe x16等,其中PCIe中的x1、x4、x8、x16分别代表PCIe插槽的不同速率,通常依据不同的应用及使用需求,可选择不同规格的带宽标准,例如PCIe x16一般是专为显示适配。
在通用计算平台,特别是国产计算机平台的主板设计中,当将两个主板连接在一起时,由于两个主板都需要接收中央处理器(central processing unit,CPU)的PCIe信号,而CPU只能提供一组十六个传输通道的PCIe信号,如此,使得CPU在对PCIe插槽以及总线Line进行资源分配时,将会出现资源紧张的情况。
发明内容
有鉴于此,有必要提供一种主板及应用所述主板的电子装置,可以达到两个插槽都可以使用CPU的PCIe信号的目的,且一个插槽可以连接x16带宽的显卡,另一插槽可以连接x8带宽的显卡,由此来提高主板的性能,提升用户的体验度。
本申请的实施方式提供一种主板,与电子元件建立通信连接,所述主板包括第一芯片、第二芯片及切花单元;
所述第一芯片电连接于切换单元及第一插槽,用于将待发送的一组第一信号配置为两组第二信号,并将其中一组第二信号通过第一插槽传输出去,将另一组第二信号发送给切换单元;
所述第二芯片电连接于切换单元、第一插槽及第二插槽,所述第二芯片用于检测第一插槽或者第二插槽是否连接所述电子元件,并发送切换信号给切换单元;
所述切换单元电连接于第一插槽及第二插槽,用于根据第二芯片输出的切换信号将另一组第二信号传输给第一插槽或第二插槽。
根据本申请的一些实施方式,当所述第一插槽连接电子元件时,所述第二芯片输出第一切换信号给所述切换单元,所述切换单元将另一组第二信号传输给所述第一插槽。
根据本申请的一些实施方式,当所述第二插槽连接电子元件时,所述第二芯片输出第二切换信号给所述切换单元,所述切换单元将另一组第二信号传输给所述第二插槽。
根据本申请的一些实施方式,所述第一芯片为中央处理器,所述第二芯片为平台控制中枢芯片。
根据本申请的一些实施方式,所述第一插槽及所述第二插槽均为PCIe x16插槽。
根据本申请的一些实施方式,所述中央处理器将待发送的x16信号配置为两组x8信号,并且所述中央处理器将其中一组x8信号通过所述第一插槽传输出去,所述中央处理器将另一组x8信号传输给所述切换单元。
根据本申请的一些实施方式,所述中央处理器将待发送的x16信号配置为两组x8信号,为所述中央处理器将所述待发送的x16信号的x0-7位配置为一组x8信号,将所述待发送的x16信号的x8-15位配置为另一组x8信号。
根据本申请的一些实施方式,所述中央处理器将其中一组x8信号通过所述第一插槽传输出去,为所述中央处理器将所述其中一组x8信号通过所述第一插槽的x0-7位传输出去。
本申请的实施方式还提供一种电子装置,包括电子元件及如上述所述的主板,所述主板电连接于所述电子元件。
根据本申请的一些实施方式,所述电子元件为显卡。
本申请实施方式提供的主板及电子装置,通过第一芯片将待发送的一组第一信号配置为两组第二信号,并将其中一组第二信号发送给第一插槽,再通过第二芯片检测第一插槽或第二插槽是否连接显卡,并根据检测结果将另一组第二信号发送给第一插槽或者第二插槽。由此,本申请实施方式提供的主板及电子装置,可以达到两个插槽都可以使用CPU的PCIe信号的目的,且一个插槽可以连接x16带宽的显卡,另一插槽可以连接x8带宽的显卡,由此来提高主板的性能。
附图说明
图1为根据本申请电子装置的较佳实施方式的方框图。
图2为图1中主板的较佳实施方式的方框图。
图3为图1中主板的较佳实施方式的电路图。
主要元件符号说明
电子装置 100
主板 10
第一芯片 11
切换单元 13
第二芯片 15
第一插槽 17
第二插槽 19
电子元件 20
切换芯片 U1
电容 C1-C24
如下具体实施方式将结合上述附图进一步详细说明本申请。
具体实施方式
下面将结合本申请实施方式中的附图,对本申请实施方式中的技术方案进行清楚、完整地描述,显然,所描述的实施方式是本申请一部分实施方式,而不是全部的实施方式。
基于本申请中的实施方式,本领域普通技术人员在没有付出创造性劳动前提下所获得的所有其他实施方式,都是属于本申请保护的范围。
请参阅图1,本申请的一较佳实施方式提供一种电子装置100。所述电子装置100可以包括主板10及电子元件20,所述主板10电连接于所述电子元件20,以与所述电子元件20建立通信连接。在本实施方式中,所述电子装置100为服务器或者电脑,即所述主板10可以是服务器中的主板,也可以是电脑主板。在其他较佳的实施方式中,所述电子装置100也可为其他类型的电子设备,本申请对此不作具体限制。
所述电子元件20可以为显卡。也即,所述显卡可插接于所述主板10上的插槽上,以与所述主板10进行数据交互。可以理解,本申请实施方式中的电子装置100还可以包括其他的电子电路元件,因与本申请的发明原理无关,对此不再赘述。
可以理解,所述主板10与所述电子元件20可以通过直接媒体接口(Direct MediaInterface,DMI)总线建立通信连接。具体地,本申请实施方式中的中央处理器(centralprocessing unit,CPU)通过DMI总线与显卡通信连接。
请参阅图2,本申请的实施方式中,所述主板10可以包括第一芯片11、切换单元13、第二芯片15、第一插槽17及第二插槽19。
所述第一芯片11电连接于所述切换单元13及所述第一插槽17。所述第一芯片11用于将待发送的一组第一信号配置为两组第二信号,并将其中一组第二信号通过所述第一插槽17传输出去,并将另一组第二信号发送给所述切换单元13。
举例而言,本申请实施方式中的所述第一芯片13为CPU,所述第一插槽17及所述第二插槽19均为PCIe x16插槽。所述CPU将待发送的x16信号配置为两组x8信号,并且所述CPU将其中一组x8信号通过所述第一插槽17传输出去,所述CPU将另一组x8信号传输给所述切换单元13。
再进一步地,所述CPU将所述待发送的x16信号的x0-7位配置为一组x8信号,并将所述待发送的x16信号的x8-15位配置为另一组x8信号。也即,所述CPU可以将所述其中一组x8信号通过所述第一插槽的x0-7位传输出去。
接着,所述第二芯片15电连接于所述切换单元13、所述第一插槽17及所述第二插槽19。所述第二芯片15用于检测所述第一插槽17或者第二插槽19是否连接所述电子元件20,并根据检测结果发送切换信号给所述切换单元13。
举例而言,本申请实施方式中的所述第二芯片15为平台控制中枢(PlatformController Hub,PCH)芯片。所述PCH芯片可以实时地检测两个PCIe x16插槽是否插入显卡。例如,当所述第一插槽17插入显卡时,所述第一插槽17可以反馈一个电平信号给所述PCH芯片,由此,所述PCH芯片即可得知所述第一插槽17已插入显卡的状态,因此,所述PCH芯片将会输出第一切换信号给所述切换单元13。相似地,当所述第二插槽19插入显卡时,所述第二插槽19可以反馈一个电平信号给所述PCH芯片,由此,所述PCH芯片即可得知所述第二插槽19已插入显卡的状态。因此,所述PCH芯片将会输出第二切换信号给所述切换单元13。
进一步地,所述切换单元13电连接于所述第二芯片15、所述第一插槽17及所述第二插槽19。所述切换单元13用于根据所述第二芯片15输出的切换信号将另一组第二信号传输给所述第一插槽17或所述第二插槽19。
当所述第一插槽17连接所述电子元件20时,所述第二芯片15输出第一切换信号给所述切换单元13,所述切换单元13将另一组第二信号传输给所述第一插槽17。当所述第二插槽19连接所述电子元件20时,所述第二芯片15输出第二切换信号给所述切换单元13,所述切换单元13将另一组第二信号传输给所述第二插槽19。
举例而言,当所述第一插槽17插入显卡时,所述PCH芯片将会输出第一切换信号给所述切换单元13,所述切换单元13将一组x8信号通过所述第一插槽17的x8-15位传输出去。当所述第二插槽19插入显卡时,所述PCH芯片将会输出第二切换信号给所述切换单元13,所述切换单元13将一组x8信号通过所述第二插槽19的x8-15位传输出去。
请参阅图3,图3为根据本申请中的主板10的较佳实施方式的电路图。
所述切换单元13包括切换芯片U1,所述切换芯片U1的八个引脚分别通过八个电容C1-C8电连接于所述第一芯片11,所述切换芯片U1的八个引脚分别通过八个电容C9-C16电连接于所述第一插槽17,所述切换芯片U1的八个引脚分别通过八个电容C17-C24电连接于所述第二插槽19。
所述第二芯片15还通过四个通用输入输出口(General Purpose Input Output,GPIO)电连接于所述切换芯片U1的四个引脚。所述第二芯片15还通过一个GPIO端口电连接于所述第一插槽17,所述第二芯片15还通过一个GPIO端口电连接于所述第二插槽19。
下面将对本申请中的主板及电子装置的工作原理进行说明。
使用时,所述第一芯片11(如CPU)将x16的信号配置为两组x8信号,并且所述第一芯片11先将一组x8信号通过所述第一插槽17的x0-7位传输出去。同时,所述第一芯片11还还将另一组x8信号发送到所述切换芯片U1。
接着,所述第二芯片15实时地检测这两个PCIe x16的插槽是否插入显卡。若所述第一插槽17插入显卡,所述第二芯片15将发送第一切换信号给所述切换芯片U1,此时所述切换芯片U1将另一组的x8信号通过所述第一插槽的x8-15位传输出去,以与显卡通信。进一步,若所述第二插槽19插入显卡,所述第二芯片15将发送第二切换信号给所述切换芯片U1,此时所述切换芯片U1将另一组的x8信号通过所述第二插槽的x8-15位传输出去,以与显卡通信。
由此,本申请实施方式中的主板及电子装置,可以达到两个插槽都可以使用CPU的PCIe信号的目的,且一个插槽可以连接x16带宽的显卡,另一插槽可以连接x8带宽的显卡,由此来提高主板的性能,提升用户的体验度。
本技术领域的普通技术人员应当认识到,以上的实施方式仅是用来说明本申请,而并非用作为对本申请的限定,只要在本申请的实质精神范围之内,对以上实施例所作的适当改变和变化都落在本申请要求保护的范围之内。

Claims (10)

1.一种主板,与电子元件建立通信连接,其特征在于,所述主板包括第一芯片、第二芯片及切花单元;
所述第一芯片电连接于切换单元及第一插槽,用于将待发送的一组第一信号配置为两组第二信号,并将其中一组第二信号通过第一插槽传输出去,将另一组第二信号发送给切换单元;
所述第二芯片电连接于切换单元、第一插槽及第二插槽,所述第二芯片用于检测第一插槽或者第二插槽是否连接所述电子元件,并发送切换信号给切换单元;及
所述切换单元电连接于第一插槽及第二插槽,用于根据第二芯片输出的切换信号将另一组第二信号传输给第一插槽或第二插槽。
2.如权利要求1所述的主板,其特征在于,当所述第一插槽连接电子元件时,所述第二芯片输出第一切换信号给所述切换单元,所述切换单元将另一组第二信号传输给所述第一插槽。
3.如权利要求1所述的主板,其特征在于,当所述第二插槽连接电子元件时,所述第二芯片输出第二切换信号给所述切换单元,所述切换单元将另一组第二信号传输给所述第二插槽。
4.如权利要求1所述的主板,其特征在于,所述第一芯片为中央处理器,所述第二芯片为平台控制中枢芯片。
5.如权利要求4所述的主板,其特征在于,所述第一插槽及所述第二插槽均为PCIe x16插槽。
6.如权利要求5所述的主板,其特征在于,所述中央处理器将待发送的x16信号配置为两组x8信号,并且所述中央处理器将其中一组x8信号通过所述第一插槽传输出去,所述中央处理器将另一组x8信号传输给所述切换单元。
7.如权利要求6所述的主板,其特征在于,所述中央处理器将待发送的x16信号配置为两组x8信号,为所述中央处理器将所述待发送的x16信号的x0-7位配置为一组x8信号,将所述待发送的x16信号的x8-15位配置为另一组x8信号。
8.如权利要求7所述的主板,其特征在于,所述中央处理器将其中一组x8信号通过所述第一插槽传输出去,为所述中央处理器将所述其中一组x8信号通过所述第一插槽的x0-7位传输出去。
9.一种电子装置,包括电子元件及如权利要求1至8任意一项所述的主板,所述主板电连接于所述电子元件。
10.如权利要求9所述的电子装置,其特征在于,所述电子元件为显卡。
CN202010562204.XA 2020-06-18 2020-06-18 主板及应用所述主板的电子装置 Pending CN113821077A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010562204.XA CN113821077A (zh) 2020-06-18 2020-06-18 主板及应用所述主板的电子装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010562204.XA CN113821077A (zh) 2020-06-18 2020-06-18 主板及应用所述主板的电子装置

Publications (1)

Publication Number Publication Date
CN113821077A true CN113821077A (zh) 2021-12-21

Family

ID=78924493

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010562204.XA Pending CN113821077A (zh) 2020-06-18 2020-06-18 主板及应用所述主板的电子装置

Country Status (1)

Country Link
CN (1) CN113821077A (zh)

Similar Documents

Publication Publication Date Title
US9858238B2 (en) Dual mode USB and serial console port
US8176207B2 (en) System debug of input/output virtualization device
CN102087624B (zh) 基于fpga模块实现usb接口功能验证测试的电路结构及其方法
KR101220464B1 (ko) 광 연결을 이용한 고속 인터페이스 장치
CN109471493B (zh) 扩展坞装置、电子装置及设置基本输入输出系统的方法
GB2450591A (en) USB port and plug that uses the PCI Express interface data transfer specification by having two pairs of data lines.
CN111752871A (zh) 一种同一pcie槽位兼容不同pcie带宽的pcie设备、装置及方法
CN110554983A (zh) 交换电路板
CN103105895A (zh) 计算机系统及其显示卡及该系统进行图形处理的方法
CN112578863A (zh) 主板及可拆式模块
CN113821077A (zh) 主板及应用所述主板的电子装置
CN111984569A (zh) 接口切换电路及应用所述接口切换电路的电子装置
CN115858426A (zh) 一种硬盘接口、硬盘及电子设备
CN213365381U (zh) 主板
CN211349344U (zh) 一种主机板及服务器
CN115391261A (zh) 高速外围组件互连装置以及包括其的计算系统
CN204189089U (zh) 一种服务器
TW202145022A (zh) 介面連接裝置、系統及其方法
CN213634351U (zh) 电子设备
US11657014B2 (en) Signal bridging using an unpopulated processor interconnect
CN106909198B (zh) 一种外接装置、电子装置及电子系统
CN220475065U (zh) 一种基于监控网络安全设备的接口转换装置
CN112015602A (zh) 调试装置及具有所述调试装置的电子装置
CN217718675U (zh) Pcie接口、主板以及pcie扩展模块
CN212515790U (zh) 一种服务器系统配置切换装置及多配置服务器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination