CN217718675U - Pcie接口、主板以及pcie扩展模块 - Google Patents
Pcie接口、主板以及pcie扩展模块 Download PDFInfo
- Publication number
- CN217718675U CN217718675U CN202221658548.1U CN202221658548U CN217718675U CN 217718675 U CN217718675 U CN 217718675U CN 202221658548 U CN202221658548 U CN 202221658548U CN 217718675 U CN217718675 U CN 217718675U
- Authority
- CN
- China
- Prior art keywords
- pcie
- control plug
- south bridge
- bridge chip
- selection terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Abstract
本实用新型提供一种PCIE接口,包括:按照预定顺序排列的多个插座端子,其中,多个插座端子包括至少一个选择端子,选择端子具有上拉电阻,以使选择端子向南桥芯片输出预定电平,南桥芯片依据预定电平对PCIE资源管脚进行配置;多个插座端子还包括若干数据传输端子,数据传输端子用于向南桥芯片的PCIE资源管脚输出数据信号。本实用新型还提供一种主板以及一种PCIE扩展模块。本实用新型提供的PCIE接口、主板以及PCIE扩展模块,能够采用选择端子和控制插头输出预定电平,使南桥芯片依据预定电平分辨对数据传输端子进行配置,实现多种PCIE信号的灵活使用和切换。
Description
技术领域
本实用新型涉及计算机通信技术领域,尤其涉及一种PCIE接口、主板以及PCIE扩展模块。
背景技术
PCIE信号的是一种高速串行计算机扩展总线标准。后端可以接各种PCIE的设备,可以做成PCIE插槽,PCIE DEVICE等。现有主板因为资源紧张,常常满足不了各式各样的客户需求,因此模块卡应运而生,主机上留出PCIE的信号接口,然后根据需求做成模块卡去搭配主机,满足客户不同的需求。在现有技术中,通常是依据需求将设计一种固定的模块卡,用来传输一种固定的PCIE信号,难以实现多种PCIE信号的灵活使用和切换。
实用新型内容
本实用新型提供的PCIE接口、主板以及PCIE扩展模块,能够采用选择端子和控制插头输出预定电平,使南桥芯片依据预定电平分辨对数据传输端子进行配置,实现多种PCIE信号的灵活使用和切换。
第一方面,本实用新型提供一种PCIE接口,包括:按照预定顺序排列的多个插座端子,其中,
多个插座端子包括至少一个选择端子,选择端子具有上拉电阻,以使选择端子向南桥芯片输出预定电平,南桥芯片依据预定电平对PCIE资源管脚进行配置;
多个插座端子还包括若干数据传输端子,数据传输端子用于向南桥芯片的PCIE资源管脚输出数据信号。
可选地,选择端子与南桥芯片的GPIO接口电连接。
第二方面,本实用新型提供一种主板,包括:
如前述任意一项的PCIE接口;
南桥芯片,南桥芯片至少具有PCIE资源管脚和GPIO管脚,GPIO管脚与选择端子电连接,PCIE资源管脚与若干数据传输端子电连接。
可选地,南桥芯片还包括逻辑控制电路和配置寄存器;其中,
配置寄存器的至少部分存储位与选择端子的一一对应,逻辑控制电路用于将GPIO管脚获得的选择端子的电平写入对应的存储位。
可选地,主板还具有承载结构,PCIE接口通过第一连接结构连接在承载结构上,第一连接结构接地设置。
第三方面,本实用新型还提供一种PCIE扩展模块,用于与前述任意一项PCIE接口适配,对PCIE接口进行扩展;PCIE扩展模块包括多个连接插头,其中,多个连接插头包括至少一个控制插头,至少一个控制插头与至少一个选择端子的位置一一对应的设置;控制插头悬空设置或者具有下拉电阻。
可选地,至少一个控制插头具有下拉电阻。
可选地,至少一个控制插头悬空设置。
可选地,当至少一个控制插头的数量为两个时,两个控制插头依预定顺序排列,预定顺序中的第一位置对应的控制插头悬空设置,预定顺序中的第二位置对应的控制插头具有下拉电阻。
可选地,当至少一个控制插头的数量为两个时,两个控制插头依预定顺序排列,预定顺序中的第一位置对应的控制插头具有下拉电阻,预定顺序中的第二位置对应的控制插头悬空设置。
在本实用新型提供的技术方案中,在多个插座端子中设置了选择端子,并且,将选择端子设置上拉电阻,在选择端子未接收到信号时,默认输出高电平,在接收到信号时,输出接收到的信号。对于多个连接插头中,设置了控制插头,并且,控制插头悬空设置或者具有下拉电阻。当控制插头均悬空设置时,由于选择端子具有上拉电阻,选择端子会输出高电平,当任何一个控制插头具有下拉电阻时,对应的选择端子会输出低电平。通过选择端子和控制插头的配合,能够输出两种以上的电平信号,从而,使得南桥芯片能够获悉当前插入的PCIE模块需要使用哪种信号。
附图说明
图1为本实用新型一实施例PCIE接口的引脚示意图;
图2为本实用新型另一实施例PCIE接口的引脚示意图;
图3为本实用新型另一实施例主板的示意图;
图4为本实用新型另一实施例PCIE扩展模块的引脚示意图;
图5为本实用新型另一实施例PCIE扩展模块的引脚示意图;
图6为本实用新型另一实施例PCIE扩展模块的引脚示意图;
图7为本实用新型另一实施例PCIE扩展模块的引脚示意图;
图8为本实用新型另一实施例PCIE接口的资源配置流程示意图。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
本实用新型实施例提供一种PCIE接口,如图1-2所示,包括:按照预定顺序排列的多个插座端子,其中,
多个插座端子包括至少一个选择端子,选择端子具有上拉电阻,以使选择端子向南桥芯片输出预定电平,南桥芯片依据预定电平对PCIE资源管脚进行配置;
多个插座端子还包括若干数据传输端子,数据传输端子用于向南桥芯片的PCIE资源管脚输出数据信号。
在图1中,仅将端子14设置为选择端子,选择端子具有高电平和低电平两种输出可能,因此,可以用于区分两种不同的信号,例如,可以用于区分PCIE X4和4*PCIE X1的信号模块。图2中,将端子14和16设置为选择端子,每个选择端子具有高电平和低电平两种输出可能,组合之后即可用于区分四种不同的信号模块。例如,可以用于区分PCIE X4信号模块、4*PCIE X1信号模块、PCIE X2+2*PCIE X1信号模块以及2*PCIE X2的PCIE信号模块这四种情况。对于本实施方式来说,选择端子为PCIE对应协议中定义的备用引脚,将对应的备用引脚定义为选择引脚之后,不影响其他的信号传输,也不影响整个PCIE接口的物理结构。在本实施方式中,上拉电阻一端电连接至对应供电电压源,另一端电连接至对应的选择端子。
在本实施例提供的技术方案中,在多个插座端子中设置了选择端子,并且,将选择端子设置上拉电阻,在选择端子未接收到信号时,默认输出高电平,在接收到信号时,输出接收到的信号。对于多个连接插头中,设置了控制插头,并且,控制插头悬空设置或者具有下拉电阻。当控制插头均悬空设置时,由于选择端子具有上拉电阻,选择端子会输出高电平,当任何一个控制插头具有下拉电阻时,对应的选择端子会输出低电平。通过选择端子和控制插头的配合,能够输出两种以上的电平信号,从而,使得南桥芯片能够获悉当前插入的PCIE模块需要使用哪种信号。
作为一种可选的实施方式,选择端子与南桥芯片的GPIO接口电连接。对于南桥芯片来说,GPIO为通用输入输出接口,采用GPIO接口接收选择端子的高低电平信号,无需占用其他的资源,并且,在硬件设计过程中,无需复杂的设计,仅需要考虑上拉电阻和下拉电阻提供的电压值即可。
本实用新型实施例还提供一种主板,如图3所示,包括:
如前述任意一项的PCIE接口;
南桥芯片,南桥芯片至少具有PCIE资源管脚和GPIO管脚,GPIO管脚与选择端子电连接,PCIE资源管脚与若干数据传输端子电连接。
在图3中,示出了PCIE接口与南桥芯片之间的逻辑关系,在PCIE X4模块或者4*PCIE X1模块接入到PCIE接口时,南桥芯片通过GPIO管脚接收选择端子的电平信号,并依据对应的电平信号,对PCIE接口进行资源的配置。
作为一种可选的实施方式,南桥芯片还包括逻辑控制电路和配置寄存器;其中,
配置寄存器的至少部分存储位与选择端子的一一对应,逻辑控制电路用于将GPIO管脚获得的选择端子的电平写入对应的存储位。对于配置寄存器的存储位来说,当GPIO管脚为高电平时,存储为1,当GPIO的管脚为低电平时,存储为0。南桥芯片依据配置寄存器配置PCIE资源的过程可以依据现有技术进行配置。
作为一种可选的实施方式,主板还具有承载结构,PCIE接口通过第一连接结构连接在承载结构上,第一连接结构接地设置。在图1中,NPTH1和NPTH2为第一连接结构,如图1-2可知,由于第一连接结构会将PCIE接口与主板的承载结构进行连接,为了避免相互之间的干扰,本实施方式中将第一连接结构接地。
本实用新型实施例还提供一种PCIE扩展模块,如图4-7所示,用于与前述任意一项PCIE接口适配,对PCIE接口进行扩展;PCIE扩展模块包括多个连接插头,其中,多个连接插头包括至少一个控制插头,至少一个控制插头与至少一个选择端子的位置一一对应的设置;控制插头悬空设置或者具有下拉电阻。
对于本实施方式来说,控制插头的数量和位置均与选择端子一一对应。控制插头的悬空设置或者具有下拉电阻的设置,将直接影响选择端子向南桥芯片输出的电平信号。当控制插头悬空设置时,选择端子将会依据上拉电阻的影响输出默认的高电平,当控制插头具有下拉电阻时,选择端子将会依据控制插头输出的低电平信号输出低电平信号。
作为一种可选的实施方式,至少一个控制插头具有下拉电阻。在本实施方式中,至少一个控制插头均具有下拉电阻,即,所有的选择端子都会向外输出低电平信号,对应的,南桥芯片也将收到全部为低电平的信号。对于只有一个选择端子和一个控制插头的情况来说,南桥芯片将会收到一个低电平信号,对于具有两个选择端子和两个控制插头的情况来说,南桥芯片将会收到两个低电平信号。图4示例性的展示了一种具有一个控制插头的PCIE扩展模块,在该PCIE扩展模块中,控制插头通过电阻接地,形成下拉电阻。
作为一种可选的实施方式,至少一个控制插头悬空设置。在本实施方式中,至少一个控制插头均悬空设置,即,所有选择端子都会向外输出默认的高电平信号。对于只有一个选择端子和一个控制插头的情况来说,南桥芯片将会收到一个高电平信号,对于具有两个选择端子和两个控制插头的情况来说,南桥芯片将会收到两个高电平信号。图5示例性的展示了一种具有一个控制插头的PCIE扩展模块的引脚,在该PCIE扩展模块中,控制插头悬空设置。
作为一种可选的实施方式,当至少一个控制插头的数量为两个时,两个控制插头依预定顺序排列,预定顺序中的第一位置对应的控制插头悬空设置,预定顺序中的第二位置对应的控制插头具有下拉电阻。在本实施方式中,PCIE接口至少具有两个选择端子,PCIE扩展模块至少具有两个控制插头。对于悬空设置的控制插头,插入到对应的选择端子之后,选择端子将会向外输出一个高电平信号。对于具有下拉电阻的控制插头,插入到对应的选择端子之后,选择端子将会向外输出一个高电平信号。图6示例性的展示了一种具有两个控制插头的PCIE扩展模块的引脚,在该PCIE扩展模块中,引脚14对应的控制插头通过电阻接地形成下拉电阻,引脚16对应的控制插头悬空设置。
作为一种可选的实施方式,当至少一个控制插头的数量为两个时,两个控制插头依预定顺序排列,预定顺序中的第一位置对应的控制插头具有下拉电阻,预定顺序中的第二位置对应的控制插头悬空设置。在本实施方式中,PCIE接口至少具有两个选择端子,PCIE扩展模块至少具有两个控制插头。对于悬空设置的控制插头,插入到对应的选择端子之后,选择端子将会向外输出一个高电平信号。对于具有下拉电阻的控制插头,插入到对应的选择端子之后,选择端子将会向外输出一个高电平信号。与前一实施方式不同之处在于,本实施方式中的悬空设置的控制插头和具有下拉电阻的控制插头的顺序相反,因此,本实施方式将提供与前一实施方式不同的信号。图7示例性的展示了一种具有两个控制插头的PCIE扩展模块的引脚,在该PCIE扩展模块中,引脚16对应的控制插头通过电阻接地形成下拉电阻,引脚14对应的控制插头悬空设置。
依据前述的各实施方式可知,在本实用新型提供的技术方案中,能够通过PCIE接口的选择端子与PCIE扩展模块的控制插头的配合,产生不同的信号,不同的信号即表征着不同的PCIE扩展模块类型。针对于不同的PCIE扩展模块类型配置的资源,可以依据现有的方式进行配置。如图8所示,示例性的提供了一种资源配置过程,当PCIE扩展模块接入到PCIE接口时,PCIE接口会输出对应的电平值,南桥芯片根据GPIO接口的电平信号,更改寄存器的地址,配置成PCIE X4信号或者4*PCIE X1信号资源,去分配到接口上的模块。具体的:当南桥芯片通过检测PCIE_SEL的状态,来判断PCIE X4接口接的是什么模块。当PCIE_SEL=1时,南桥芯片更改ME的寄存器配置,将寄存器0x15D配置成11,即将PCIE X4资源配置成PCIE X4信号,从而输出PCIE X4接口搭载PCIE X4模块,可以正常使用;同理,当PCIE_SEL=0时,南桥芯片更改ME的寄存器配置,将寄存器0x15D配置成00,即将PCIE X4资源配置成4*PCIE X1信号,从而输出PCIE X4接口搭载4*PCIE X1模块,可以正常使用。
在本实用新型提供的技术方案中,通过PCIE接口的选择端子和PCIE扩展模块的控制引脚,实现了不同的信号向南桥芯片的发送,从而,能够使得南桥芯片识别不同的PCIE扩展模块,进而配置对应的PCIE资源。对于不同的PCIE扩展模块的配置方式,可以依据现有技术进行配置,包括了ME flash的重写等过程,具体来说,包括获取ME在flash中的地址,获取ME中的对应寄存器地址并计算偏移,以及调用protocol来擦写对应flash地址,完成对应的资源配置。详细过程不再赘述。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应该以权利要求的保护范围为准。
Claims (10)
1.一种PCIE接口,其特征在于,包括:按照预定顺序排列的多个插座端子,其中,
所述多个插座端子包括至少一个选择端子,所述选择端子具有上拉电阻,以使所述选择端子向南桥芯片输出预定电平,南桥芯片依据所述预定电平对PCIE资源管脚进行配置;
所述多个插座端子还包括若干数据传输端子,所述数据传输端子用于向所述南桥芯片的PCIE资源管脚输出数据信号。
2.根据权利要求1所述的PCIE接口,其特征在于,所述选择端子与所述南桥芯片的GPIO接口电连接。
3.一种主板,其特征在于,包括:
如权利要求1-2任意一项所述的PCIE接口;
南桥芯片,所述南桥芯片至少具有PCIE资源管脚和GPIO管脚,所述GPIO管脚与所述选择端子电连接,所述PCIE资源管脚与所述若干数据传输端子电连接。
4.根据权利要求3所述的主板,其特征在于,所述南桥芯片还包括逻辑控制电路和配置寄存器;其中,
所述配置寄存器的至少部分存储位与所述选择端子的一一对应,所述逻辑控制电路用于将所述GPIO管脚获得的选择端子的电平写入对应的存储位。
5.根据权利要求3所述的主板,其特征在于,所述主板还具有承载结构,所述PCIE接口通过第一连接结构连接在承载结构上,所述第一连接结构接地设置。
6.一种PCIE扩展模块,其特征在于,用于与权利要求1-2任意一项所述PCIE接口适配,对所述PCIE接口进行扩展;所述PCIE扩展模块包括多个连接插头,其中,所述多个连接插头包括至少一个控制插头,所述至少一个控制插头与所述至少一个选择端子的位置一一对应的设置;所述控制插头悬空设置或者具有下拉电阻。
7.根据权利要求6所述的PCIE扩展模块,其特征在于,所述至少一个控制插头具有下拉电阻。
8.根据权利要求6所述的PCIE扩展模块,其特征在于,所述至少一个控制插头悬空设置。
9.根据权利要求6所述的PCIE扩展模块,其特征在于,当所述至少一个控制插头的数量为两个时,两个所述控制插头依预定顺序排列,所述预定顺序中的第一位置对应的控制插头悬空设置,所述预定顺序中的第二位置对应的控制插头具有下拉电阻。
10.根据权利要求6所述的PCIE扩展模块,其特征在于,当所述至少一个控制插头的数量为两个时,两个所述控制插头依预定顺序排列,所述预定顺序中的第一位置对应的控制插头具有下拉电阻,所述预定顺序中的第二位置对应的控制插头悬空设置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221658548.1U CN217718675U (zh) | 2022-06-29 | 2022-06-29 | Pcie接口、主板以及pcie扩展模块 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221658548.1U CN217718675U (zh) | 2022-06-29 | 2022-06-29 | Pcie接口、主板以及pcie扩展模块 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN217718675U true CN217718675U (zh) | 2022-11-01 |
Family
ID=83775625
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202221658548.1U Active CN217718675U (zh) | 2022-06-29 | 2022-06-29 | Pcie接口、主板以及pcie扩展模块 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN217718675U (zh) |
-
2022
- 2022-06-29 CN CN202221658548.1U patent/CN217718675U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103095855B (zh) | I2c通信接口装置 | |
EP2040174B1 (en) | Card-type peripheral device | |
GB2450591A (en) | USB port and plug that uses the PCI Express interface data transfer specification by having two pairs of data lines. | |
US20090100198A1 (en) | Addressing multiple devices on a shared bus | |
CN111752871A (zh) | 一种同一pcie槽位兼容不同pcie带宽的pcie设备、装置及方法 | |
CN112463702B (zh) | 一种级联背板的cpld i2c通道地址分配方法及系统 | |
CN109446145B (zh) | 一种服务器主板i2c通道扩展芯片、电路及控制方法 | |
CN102063939B (zh) | 一种电可擦除可编程只读存储器的实现方法和装置 | |
CN212135417U (zh) | 一种配置从设备地址的装置及单板 | |
CN103098039A (zh) | 高速外围器件互连总线端口配置方法及设备 | |
CN210835151U (zh) | 芯片测试系统 | |
CN103412838B (zh) | 一种扩展系统、通信方法、地址配置方法、设备及装置 | |
CN114385527A (zh) | 硬盘兼容平台、主板及控制方法 | |
TWI220738B (en) | Method for effectively re-downloading data to a field programmable gate array | |
CN217718675U (zh) | Pcie接口、主板以及pcie扩展模块 | |
CN115599727A (zh) | 一种pcie设备带宽分配方法及相关装置 | |
CN211628236U (zh) | 一种PCIE Slimline连接器的带宽配置装置 | |
CN113032321A (zh) | 地址扩展电路、通信接口芯片及通信系统 | |
CN109144578B (zh) | 一种基于龙芯计算机的显卡资源配置方法及装置 | |
CN116340220A (zh) | Usb通信接口适配器 | |
JP4291368B2 (ja) | メモリバスチェック手順 | |
CN217034675U (zh) | 一种处理器兼容nic和phy的m.2网卡连接结构 | |
CN215450162U (zh) | 一种用于5g通信的光模块程序下载装置 | |
CN216719084U (zh) | I2c总线系统 | |
CN212229628U (zh) | 从机设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |