CN113728551A - 具有自适应偏置的跨导器电路 - Google Patents

具有自适应偏置的跨导器电路 Download PDF

Info

Publication number
CN113728551A
CN113728551A CN201980084651.4A CN201980084651A CN113728551A CN 113728551 A CN113728551 A CN 113728551A CN 201980084651 A CN201980084651 A CN 201980084651A CN 113728551 A CN113728551 A CN 113728551A
Authority
CN
China
Prior art keywords
node
current path
current
transistor
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201980084651.4A
Other languages
English (en)
Inventor
马蒂亚斯·斯坦纳
奈杰尔·格里尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AMS CO LTD
Original Assignee
AMS CO LTD
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AMS CO LTD filed Critical AMS CO LTD
Publication of CN113728551A publication Critical patent/CN113728551A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45197Pl types
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • H03F3/45636Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedback means
    • H03F3/45641Measuring at the loading circuit of the differential amplifier
    • H03F3/45659Controlling the loading circuit of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • H03F3/45636Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedback means
    • H03F3/45663Measuring at the active amplifying circuit of the differential amplifier
    • H03F3/45672Controlling the common source circuit of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • H03F3/45636Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedback means
    • H03F3/45681Measuring at the common source circuit of the differential amplifier
    • H03F3/4569Controlling the common source circuit of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • H03F3/45695Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedforward means
    • H03F3/45699Measuring at the input circuit of the differential amplifier
    • H03F3/45708Controlling the common source circuit of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • H03F3/45695Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedforward means
    • H03F3/45699Measuring at the input circuit of the differential amplifier
    • H03F3/45717Controlling the loading circuit of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • H03F3/45695Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedforward means
    • H03F3/4573Measuring at the common source circuit of the differential amplifier
    • H03F3/45739Controlling the loading circuit of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45061Indexing scheme relating to differential amplifiers the common mode reference signal being taken or deducted from the one or more inputs of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45078Indexing scheme relating to differential amplifiers the common mode signal being taken or deducted from the one or more inputs of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45288Differential amplifier with circuit arrangements to enhance the transconductance
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45366Indexing scheme relating to differential amplifiers the AAC comprising multiple transistors parallel coupled at their gates only, e.g. in a cascode dif amp, only those forming the composite common source transistor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45418Indexing scheme relating to differential amplifiers the CMCL comprising a resistor addition circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45424Indexing scheme relating to differential amplifiers the CMCL comprising a comparator circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45471Indexing scheme relating to differential amplifiers the CSC comprising one or more extra current sources
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45491Indexing scheme relating to differential amplifiers the CSC being a pi circuit and the resistor being implemented by one or more transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

具有自适应偏置的跨导器电路(10)包括用于施加第一输入信号(inp)的第一输入端子(E1Oa)和用于施加第二输入信号(inn)的第二输入端子(E1Ob)。控制电路(200)配置为响应于第一电流路径(101)的第一节点(N1)的第一电位和第二电流路径(102)的第二节点(N2)的第二电位中的至少一者来控制第一电流路径(101)中的第一可控电流源(110)和第二电流路径(102)中的第二可控电流源(120)。第一节点(N1)位于第一晶体管(150)与第一可控电流源(110)之间,并且第二节点(N2)位于第二晶体管(160)与第二可控电流源(120)之间。

Description

具有自适应偏置的跨导器电路
技术领域
本公开涉及一种跨导器电路,其具有跨导器电路的输入晶体管的自适应偏置。本公开还涉及一种传感器装置,该传感器装置包括具有其输入晶体管的自适应偏置的跨导器电路。
背景技术
用于检测影响MEMS麦克风的换能器的声压的传感器装置(例如,MEMS麦克风)通常提供模拟输出信号,所述模拟输出信号由随后的模数转换器(ADC)级转换为数字信号。ADC可以响应于取决于传感器装置的输出信号的输入信号来生成数字值的流。关于基于MEMS麦克风的传感器装置,ADC通常由需要输入电压的离散时间切换电容器来构建。因此,布置在MEMS换能器与ADC之间的前置放大器必须是电压缓冲级或电压增益级。
如果期望通过连续时间ADC拓扑结构来代替离散时间切换电容器ADC,则必须使用能够将电容式(MEMS)麦克风传感器的电压输出信号转换成差分电流的跨导器电路,该差分电流作为输入信号被施加到随后的连续时间ADC级。ADC然后将跨导器电路的接收到的输出电流转换为数字信号。
需要提供一种具有自适应偏置的跨导器电路,其可以用作传感器装置(例如包括MEMS传感器的传感器装置)与具有连续时间前端的后续模数电路之间的接口。还期望提供一种包括传感器的传感器装置,其中传感器的模拟输出信号由具有连续时间拓扑结构的ADC来转换成数字信号。
发明内容
在权利要求1中明确了具有自适应偏置的跨导器电路的一个实施例,所述跨导器电路可以用于将来自传感器装置(例如电容性麦克风传感器)的输出电压信号转换为差分电流,该差分电流能够用作针对具有连续时间拓扑结构的后续ADC的输入信号。
根据具有自适应偏置的跨导器电路的一个可能的实施例,该电路包括施加第一输入信号的第一输入端子和施加第二输入信号的第二输入端子。跨导器电路还包括第一电流路径,该第一电流路径包括第一晶体管和用于调节第一电流路径中的第一晶体管的第一偏置电流的第一可控电流源。第一晶体管具有耦合到第一输入端子的控制节点。此外,跨导器电路包括第二电流路径,该第二电流路径包括第二晶体管和用于调节第二电流路径中的第二晶体管的第二偏置电流的第二可控电流源。第二晶体管具有耦合到第二输入端子的控制节点。
跨导器电路还包括控制电路,该控制电路配置成响应于第一电流路径的第一节点的第一电位和第二电流路径的第二节点的第二电位中的至少一者来控制第一可控电流源和第二可控电流源。第一节点位于第一晶体管与第一可控电流源之间。第二节点位于第二晶体管与第二可控电流源之间。
跨导器电路的所提出的拓扑结构有利地使得能够以高效率来将在第一和第二输入端子处接收到的来自传感器装置(例如包括电容式麦克风传感器的传感器装置)的电压信号转换为成比例的输出电流。特别地,跨导器电路具有低电流消耗,并且在小信号处显示出低噪声,并同时在大信号处仍然显示出合理的信号失真。
根据跨导器电路的一个可能实施例,控制电路包括放大器,所述放大器具有输出节点以生成控制信号来控制第一和第二可控电流源。跨导器电路包括布置在第一电流路径与第二电流路径之间的链接电流路径。控制电路的放大器的输入节点可以连接到链接电流路径的内部节点。
跨导器电路的配置有利地使得控制电路能够在链接电流路径的内部节点处检测感测信号,例如感测电压。内部信号在第一和第二晶体管的差分晶体管对的中心节点处被分接。控制电路配置为响应于感测信号来生成控制信号以调节/调整第一和第二电流路径中的各自偏置电流。
跨导器电路有利地利用了以下观察结果,即,当第一和第二晶体管的各自工作点从其在零输入信号(即具有零电平的差分输入信号)处的各自空闲点移走时,在链接电流路径的内部节点处的感测信号/感测电压随着在第一和第二输入端子处施加的更大的差分输入信号而增加。因此,在链接电流路径的内部节点处的感测信号/感测电压是第一和第二晶体管的差分晶体管对已经变得“多大程度的非线性”的量度,并且将该感测信号/感测电压用作用于自适应偏置的控制信号/电压。
根据跨导器电路的另一实施例,链接电流路径可以包括第一电阻元件和第二电阻元件。第一电阻元件可以布置在第一电流路径的第一节点与链接电流路径的内部节点之间的链接电流路径中。第二电阻元件可以布置在第二电流路径的第二节点与链接电流路径的内部节点之间的链接电流路径中。
第一和第二电阻元件用作负反馈电阻器,其允许将第一和第二电位移位到链接电流路径的内部节点处的电位。根据本实施例,控制电路检测链接电流路径的内部节点处,即第一和第二晶体管的差分晶体管对的中心节点处的感测信号/电压。由于根据包括第一和第二电阻元件的跨导器电路的该实施例在链接电流路径的内部节点处的感测信号/电压也增加,当第一和第二晶体管的各自工作点从其在零差分输入信号处的各自空闲点移走时,跨导器电路可以有利地使用感测信号/电压来作为差分晶体管对的非线性程度的量度。控制电路能够使用感测信号/电压来作为用于自适应偏置的控制信号。
由于不期望地,在链接电流路径的内部节点处的感测信号/电压受到第一和第二输入端子处,即在第一和第二晶体管的各自控制节点处的共模电压的直接影响,所以可以有利地在跨导器电路中引入具有辅助晶体管对的参考生成器,以使得自适应偏置能够鲁棒地抵抗共模电压的变化。为了实现辅助晶体管对,跨导器电路的控制电路可以包括第三电流路径和第四电流路径。
第三电流路径可以包括第三晶体管和用于生成第三电流路径中的第三晶体管的偏置电流的恒定电流源。第三晶体管具有耦合到第一输入端子的控制节点。第四电流路径包括第四晶体管和用于生成第四电流路径中的第四晶体管的另一偏置电流的第二恒定电流源。第四晶体管具有耦合到第二输入端子的控制节点。
控制电路的放大器可以包括用于施加参考信号的第二输入节点。控制电路的这种配置允许将内部节点处的感测信号与参考信号的限定电平进行比较。控制电路的放大器中用于施加参考信号的第二输入节点耦合到第三和第四电流路径。这意味着,放大器的参考信号有利地响应于第三电流路径的第三节点处的第三电位和响应于第四电流路径的第四节点处的第四电位而被改变。第三节点可以位于第三晶体管与第一恒定电流源之间。第四节点可以位于第四晶体管与第二恒定电流源之间。
控制电路的所提出的拓扑结构有利地使得能够生成与跨导器电路的第一和第二输入端子处的输入共模电压来同步移动的参考信号。因此,控制电路仅检测由第一和第二晶体管的各自工作点的改变所引起的感测信号的电平的增加。因此,用于控制第一和第二晶体管的偏置电流的生成的控制方案不受输入共模电压的变化的影响。
在权利要求14中明确了使用所提出的跨导器电路的传感器装置的一个实施例。
根据一个可能的实施例,传感器装置包括如上所述或如权利要求1至13中任一项所限定的具有自适应偏置的跨导器电路。该跨导器电路被配置为生成输出电流信号。传感器装置还包括传感器,该传感器包括用于检测影响换能器的环境信号的换能器。该换能器配置为响应于环境信号来生成电压信号。传感器装置还包括具有用于接收输出电流信号的输入侧的模数转换器。模数转换器配置为响应于输出电流信号来生成数字输出信号。
跨导器电路连接到传感器以在跨导器电路的第一和第二输入端子处接收来自传感器的电压信号。跨导器电路还连接到模数转换器以向模数转换器的输入侧提供输出电流信号。
传感器装置有利地使得能够使用跨导器电路来作为传感器与模数转换器之间的接口。模数转换器可以利用连续时间前端设计。跨导器电路的设计使得能够为跨导器电路提供大于100GOhm并且小于1pF的非常高的输入阻抗,以不抑制传感器信号。跨导器电路的设计有利地使得能够提供用于精确系统增益的限定跨导,以提供用于良好失真(THD)性能的直到高信号电平的线性特性,并且在麦克风传感器的情况下提供高声学过载点(AOP)。此外,跨导器电路对于高系统信噪比(SNR)具有低噪声,并且消耗很少的功率,特别是在不存在或存在很少的输入信号的情况下。
附图被包括以提供进一步的理解,并且被并入说明书并构成本说明书的一部分。附图示出了具有自适应偏置的跨导器电路的若干实施例,并且与说明书一起用于解释跨导器电路的各个实施例的原理和操作。
附图说明
图1示出了响应于跨导器电路的差分输入信号电平的具有自适应偏置的跨导器电路的第一实施例;
图2示出了响应于跨导器电路的差分输入信号电平的具有自适应偏置的跨导器电路的第二实施例;
图3示出了响应于跨导器电路的差分输入信号电平的具有自适应偏置的跨导器电路的第三实施例;
图4A示出了具有自适应偏置的跨导器电路的控制电路的第一修改例;
图4B示出了具有自适应偏置的跨导器电路的控制电路的第二修改例;
图4C示出了具有自适应偏置的跨导器电路的控制电路的第三修改例;以及
图5示出了包括具有自适应偏置的跨导器电路的传感器装置的一个实施例。
具体实施方式
图1示出了具有自适应偏置的跨导器电路10的第一实施例,其中偏置电流响应于差分输入信号来被改变。跨导器电路包括施加输入信号inp的输入端子E10a和施加输入信号inn的输入端子E10b。
跨导器电路10还包括电流路径101,该电流路径包括晶体管150和用于调节该晶体管150的第一偏置电流的可控电流源110。晶体管150具有耦合到输入端子E10a的控制节点。特别地,晶体管150的栅极端子耦合到跨导器电路的输入端子E10a以接收输入信号inp。
跨导器电路10还包括电流路径102,该电流路径包括晶体管160和用于调节该晶体管160的第二偏置电流的可控电流源120。晶体管160具有耦合到输入端子E10b的控制节点。特别地,晶体管160的栅极节点耦合到输入端子E10b以接收输入信号inn。
图1中所示的跨导器电路10还包括控制电路200,该控制电路配置成响应于电流路径101的节点N1的第一电位和电流路径102的节点N2的第二电位中的至少一者来控制可控电流源110、120。电流路径101的节点N1位于晶体管150与可控电流源110之间。电流路径102的节点N2位于晶体管160与可控电流源120之间。
如图1所示,跨导器电路10包括生成输出信号outn的输出端子O10a。输出端子O10a连接到晶体管150的漏极端子。跨导器电路10还包括输出输出信号outp的输出端子O10b。该输出端子O10b连接到晶体管160的漏极端子。
如图1所示,控制电路200包括放大器250,所述放大器250具有输出节点O250以生成控制信号CS来控制可控电流源110和120。放大器250可以被配置为跨导放大器。放大器250包括输入节点I250a,该输入节点耦合到电流路径101、102以使得施加在放大器250的输入节点I250a处的感测信号Vx响应于节点N1的第一电位和节点N2的第二电位中的至少一者而被改变。
图1的跨导器电路10包括布置在电流路径101的节点N1与电流路径102的节点N2之间的链接电流路径103。控制电路200的放大器250的输入节点I250a连接到链接电流路径103的内部节点N103。控制电路200配置为响应于在链接电流路径103的内部节点N103处检测到的感测信号Vx,通过放大器250来生成控制信号CS以控制可控电流源110、120。
如图1的跨导器电路10的实施例所示,链接电流路径103可以包括电阻元件170和电阻元件180。电阻元件170和180这两者都可以被配置为具有相同电阻的电阻器。如根据图1的跨导器电路10的实施例所示,电阻元件170连接在电流路径101的节点N1与链接电流路径103的内部节点N103之间。电阻元件180连接在电流路径102的节点N2与链接电流路径103的内部节点N103之间。
参照图1,放大器250还包括用于施加参考信号Vrefx的输入节点I250b。特别地,放大器250被配置为响应于感测信号Vx和参考信号Vrefx来生成控制信号CS。
根据图1所示的跨导器电路10的该实施例,电流路径101可以包括可控电流源130。电流路径102可以包括可控电流源140。输出端子O10a布置在晶体管150与可控电流源130之间。输出端子O10b布置在晶体管160与可控电流源140之间。
控制电路200配置为响应于电流路径101的节点N1的第一电位和响应于电流路径102的节点N2的第二电位来控制可控电流源130和140。根据图1所示的跨导器电路10的该实施例,控制电路200配置为响应于在链接电流路径103的内部节点N103处检测到的感测信号Vx,通过放大器250来生成控制信号CS以控制可控电流源110、120和可控电流源130、140。
下面解释图1所示的跨导器电路10如何工作。为了更好地理解原理,假设跨导器电路10将不包括用于控制可控电流源110、120以及可选地控制可控电流源130和140的控制电路200。通过将第一输入信号inp施加到输入端子E10a并且将第二输入信号inn施加到输入端子E10b,来将差分输入电压施加到跨导器电路10。此外,输出端子O10a、O10b这两者都通过耦合到输出端子O10a、O10b的负载电路(图1中未示出)来保持在恒定电压。
在将小的差分输入信号施加到输入端子E10a和E10b的情况下,晶体管150和160各自仅将它们的源极电流改变一点,使它们的工作点几乎恒定。因此,差分输入电压被衰减并以合理的线性方式被传输到节点N1和节点N2。关于图1所示的跨导器电路10的实施例,在链接电流路径103中流动的电流与差分输入电压成比例。该电流在晶体管150和160的漏极节点处输出,即在输出端子O10a和O10b处输出。
当例如通过增加输入信号inp的电平/电位和降低输入信号inn的电平/电位来使差分输入电压增加时,因为流过晶体管150和160的导电路径的电流改变,因此晶体管150和160的各自的工作点也改变。因此,晶体管150和160这两者各自的跨导均以不同的方式改变,以使得在输出端子处生成的输出电流不再线性取决于差分输入电压。
参照图1,跨导器电路10设置有控制电路200,该控制电路响应于差分输入信号电平来调节晶体管150和160的偏置电流。特别地,控制电路200配置为专用自适应偏置电路,所述专用自适应偏置电路根据施加在输入端子E10a和E10b处的差分输入信号电压来增加通过晶体管150和160的偏置电流。
跨导器电路10的所提出的拓扑结构利用了这样的观察结果,即,电阻元件170与180之间的感测信号Vx随着源于晶体管150和160的非线性行为的输入端子E10a和E10b处的差分输入电压的增加(具有任一极性)而逐渐增加。晶体管150和160被拉离其在零差分输入信号电平处的空闲工作点越多,感测信号Vx的电平就变得越高。
最后,如果例如差分输入电压非常大并且为正,例如在输入端子E10a处的输入信号inp的电平为高并且在输入端子E10b处的输入信号inn的电平为低,则晶体管160完全关断,并且感测信号Vx将直接跟随输入信号inp的电平,其中晶体管150用作源极跟随器。
因此,感测信号Vx的电平是针对晶体管150和160的工作点的良好指示,以反映它们中的一个如何失去偏置电流。因此,感测信号Vx能够用于将附加偏置电流逐渐地引导到电路中,以防止过度的非线性传输特性或者甚至晶体管150或160的关断。
这种行为是利用包括被实现为放大器250的调节器电路250的控制电路200来实现的。特别地,当感测信号Vx的电平与参考信号Vrefx的电平相比增加时,控制电路200能够同时增加由可控电流源110、120、130和140来生成的所有四个电流I1、I2、I3和I4。
这样,在大的差分输入信号处晶体管150和160的变化的工作点所导致的差分输入信号与输出电流之间的不期望的非线性特性能够变平,而同时小的差分输入信号处的偏置电流(以及因此的功耗)保持为小。
必须注意,该电路不需要具有稳定性问题的高增益调节回路来调节由可控电流源110、120、130和140来生成的各自电流部分I1、I2、I3和I4。此外,电路的任何噪声贡献件都限于固有的电路元件,例如晶体管150、160、电阻元件170、180和可控电流源110、...、140,所述固有的电路元件将必须以某种方式存在于任何这样的跨导器电路中。
图2示出了具有自适应偏置的跨导器电路10的第二实施例,其中,详细示出了用于生成参考信号Vrefx的控制电路200的配置。根据图2所示的实施例,控制电路200包括调节电路250,该调节电路配置为用于生成控制信号CS来控制可控电流源110、...、140的放大器250。
控制电路200包括电流路径260,该电流路径包括电平移位晶体管262和用于在电流路径260中生成恒定电流I5的恒定电流源261。参考信号Vrefcm被施加到电平移位晶体管262的控制节点,并且还经由电阻器271被施加到输入端子E10a,并且经由电阻器272被施加到输入端子E10b。
与晶体管150和160匹配的电平移位晶体管262用于向下移位共模参考电压Vrefcm,该共模参考电压还用作两个高阻抗输入节点E10a和E10b的DC电压偏置的参考。虽然理论上这种电路拓扑结构对于具有恒定输入共模电压的某些应用而言是可行的,但是在MEMS麦克风应用中,必须考虑到,如果使用单端拓扑结构,则在输入端子E10a和E10b处的输入共模电压例如随输入信号inp和inn直接改变,或者由于高压MEMS传感器偏置节点上的瞬变而改变,并且这种改变被直接传输到内部节点N103。因此,感测信号Vx受共模电压影响,从而可能干扰自适应偏置的工作。
图3示出了具有自适应偏置的跨导器电路10的第三实施例,其中,控制电路200包括与图2相比的另一(改进的)拓扑结构,以生成参考信号Vrefx。
图3的跨导器电路10的控制电路200包括电流路径201和电流路径202。电流路径201包括晶体管230和用于在电流路径201中生成晶体管230的偏置电流的恒定电流源210。晶体管230具有耦合到输入端子E10a的控制节点。电流路径202包括晶体管240和用于在电流路径202中生成晶体管240的另一偏置电流的恒定电流源220。晶体管240具有耦合到输入端子E10b的控制节点。
放大器250的输入节点I250b耦合到电流路径201和电流路径202,以使得参考信号Vrefx响应于电流路径201的节点N3的电位和响应于电流路径202的节点N4的电位而被改变。节点N3位于晶体管230与恒定电流源210之间的电流路径201中。节点N4位于晶体管240与恒定电流源220之间的电流路径202中。
根据图3所示的跨导器电路10的该实施例,控制电路200包括布置在电流路径201的节点N3与电流路径202的节点N4之间的链接电流路径203。放大器250的输入节点I250b连接到链接电流路径203的内部节点N203。
如图3所示,链接电流路径203包括电阻元件260和电阻元件270,所述电阻元件均可以实现为电阻器。电阻元件260连接在电流路径201的节点N3与链接电流路径203的内部节点N203之间。电阻元件270连接在电流路径202的节点N4与链接电流路径203的内部节点N203之间。
图3的跨导器电路10的控制电路200的配置与晶体管230和240一起使用辅助晶体管对,该辅助晶体管对允许生成与输入端子E10a和E10b处的输入共模电压一起移动的参考信号Vrefx。因此,放大器级250仅检测由晶体管150和160的各自工作点的改变所引起的感测信号Vx的电平的增加,而控制电路不受输入共模电压的变化的影响。这使得图3所示的控制电路拓扑结构的自适应偏置方案能够鲁棒性地对抗这种变化。
关于图1到图3中所示的跨导器电路的各自实施例,必须注意,晶体管150和160以及晶体管230和240(图3)可以被实现为n型晶体管(例如NMOS晶体管),或者被实现为p型晶体管(例如PMOS晶体管)。此外,晶体管也可以被实现为JFET晶体管。NMOS晶体管的使用有利地使得能够为晶体管提供适当的跨导和低面积消耗。
图1到图3中所示的跨导器电路的各自实施例包括可控电流源110、120、130和140。必须注意,为了调整晶体管150和160的偏置电流,如果电流路径101和102中的每个仅包括一个可控电流源就足够了。假设晶体管150和160是n型的,例如实现为NMOS晶体管,则只有电流源110和120需要被配置为可控电流源,同时保持电流源130和140的电流恒定。如果晶体管150和160实现为p型晶体管,例如实现为PMOS晶体管,则有必要仅将电流源130和140实现为可控电流源,同时保持电流源110和120的电流恒定。总之,通过在电流路径101和102的每个中仅使用一个可控电流源,跨导器电路10的拓扑结构能够通过接受可变输出共模电流而被简化。
根据另一可能的实施例,可以在晶体管150、160的漏极节点处设置共源共栅晶体管,这使得能够跨导器电路的输出阻抗。
图1到图3中所示的跨导器电路10的所示实施例包括在链接电流路径103中的电阻元件170、180和在链接电流路径203中的电阻元件260和270。根据图1至图3的跨导器电路10的一个修改实施例,电阻元件170和180能够被去除/设置为零。在这种情况下,节点N1和N2直接连接。可选地,电阻元件260和270也可以被去除/设置为零,以使得节点N3和N4彼此直接连接。跨导器电路的这种简化的拓扑结构使得电路的面积消耗能够减小。
根据图1至图3所示的跨导器电路10的一个可能实施例,可以将有意的输入电压偏移添加到控制电路200的放大器级250。这种修改有利地使得能够确保自适应偏置过程的控制不会在达到差分输入信号的某个信号电平之前就开始。
图4A和图4B示出了将输入电压偏移添加到控制电路200的一个可能实施方式。根据图4A所示的跨导器电路10的实施例,具有电阻器282的电流源281耦合到放大器250的输入节点I250b,例如反相输入节点。根据另一可能的实施例,如图4B所示,通过提供施加到电阻元件170与180之间的内部节点N103的电流源或电流阱283,可以将输入电压偏移添加到控制电路200。图4B以虚线示出了通过提供施加到电阻元件260与270之间的内部节点N203的电流源或电流阱284来将输入电压偏移添加到放大器级250的一个替代实施例。
图4C示出了图1的跨导器电路10的一个实施例,其中,各自的恒定电流源191、192、193和194并联连接到可控电流源110、120、130和140中的每个。将恒定/不可调整电流源191、...、194并联添加到可控/可调整电流源110、...、140,有利地使得即使在自适应偏置未变为激活的情况下也能够建立一限定偏置电流。图4C中仅针对图1的跨导器电路10的配置示出了将恒定电流源191、...、194并联添加到可控电流源,但也可以针对图2和图3所示的跨导器电路10的实施例来使用所述并联添加。
根据跨导器电路的一个可能实施例,能够将电流源110和120的部分或全部添加到电阻元件170与180之间的内部节点N103。根据一个替代实施例,电流源110和120的部分或全部能够连接到通过将两个电阻元件170和180分成四个电阻元件来获得的附加节点对。以相同的方式,电流源210和220的部分或全部能够连接到电阻元件260与270之间的内部节点N203。根据一个替代实施例,恒定电流源210和220的部分或全部能够耦合到通过将电阻元件260和270分成四个电阻元件来获得的附加节点对。
图5示出了传感器装置1的应用,其中具有自适应偏置的跨导器电路10可以用作传感器20和模数转换器30之间的接口。传感器装置1包括具有自适应偏置的跨导器电路10,该跨导器电路配置成生成输出电流信号outp、outn。传感器20可以被实现为例如MEMS麦克风或压力传感器或电阻传感器或电感传感器或电容传感器或地震传感器中的一个。
传感器20包括用于检测影响换能器21的环境信号的换能器21。换能器21配置为响应于环境信号来生成电压信号inn、inp。模数转换器30具有用于接收输出电流信号outp、outn的输入侧I30。模数转换器30被配置为响应于输出电流信号outn、outp来生成数字输出信号。根据一个可能实施例,模数转换器30可以配置为具有连续定时的转换器。
跨导器电路10连接到传感器20,以在输入端子E10a和E10b处接收来自传感器20的电压信号inp、inn。跨导器电路10还连接到模数转换器30,以向模数转换器30的输入侧I30提供输出电流信号outp、outn。跨导器电路10和模数转换器30可以被实现为ASIC级。
关于传感器装置1,跨导器电路10被用作传感器输入级,所述传感器输入级允许根据差分输入信号的电平来调整输入晶体管的偏置。特别地,跨导器电路被配置为使用例如分接在负反馈电阻器170和180之间的感测信号Vx,以及分接在辅助晶体管对的源极节点处的参考信号Vrefx,以导出所需的偏置电流。
在不使用除了固有存在的部件之外的附加噪声贡献件的情况下,例如输入晶体管及其偏置电流源和负反馈电阻器,可以有利地实现跨导器电路10。另一个优点是,功耗在施加小的差分输入信号的情况下为低,并仅随着更大的差分输入信号而增加。这对于音频应用是有益的,因为差分输入信号在大多数时间通常是小的。跨导器电路10仅在小的差分输入信号处显示低噪声,并仅随着更大的差分输入信号而增加。对于音频应用而言,因为人类听觉能够感知的最大SNR(信噪比)是有限的,因此对于大的差分输入信号的噪声增加通常是可接受的。此外,电路的设计允许在设计期间的THD(总谐波失真)与功耗之间的折衷被有效地调整。不必需提供使得在大信号动态范围处稳定的昂贵的高增益调节回路。
附图标记列表
1 传感器装置
10 跨导器电路
20 传感器
21 换能器
30 模数转换器
101,102 电流路径
110,...,140 可控电流源
150,160 晶体管
170,180 电阻元件
200 控制电路
201,202 电流路径
210,220 恒定电流源
230,240 晶体管
250 放大器
260,270 电阻元件
N1,...,N4 节点
N103,N203 内部节点
103,203 链接电流路径
inp,inn 输入信号
outn,outp 输出信号

Claims (15)

1.一种具有自适应偏置的跨导器电路,
其包括:
-第一输入端子(E10a),其用于施加第一输入信号(inp),
-第二输入端子(E10b),其用于施加第二输入信号(inn),
-第一电流路径(101),其包括第一晶体管(150)和用于调整所述第一电流路径(101)中的第一晶体管(150)的第一偏置电流的第一可控电流源(110),所述第一晶体管(150)具有耦合到所述第一输入端子(E10a)的控制节点,
-第二电流路径(102),其包括第二晶体管(160)和用于调整所述第二电流路径(102)中的第二晶体管(160)的第二偏置电流的第二可控电流源(120),所述第二晶体管(160)具有耦合到所述第二输入端子(E10b)的控制节点,
-控制电路(200),其配置为响应于所述第一电流路径(101)的第一节点(N1)的第一电位和所述第二电流路径(102)的第二节点(N2)的第二电位中的至少一者来控制所述第一可控电流源和第二可控电流源(110、120),
-其中,所述第一节点(N1)位于所述第一晶体管(150)与第一可控电流源(110)之间,并且所述第二节点(N2)位于所述第二晶体管(160)与第二可控电流源(120)之间。
2.根据权利要求1所述的跨导器电路,
其中,所述控制电路(200)包括放大器(250),所述放大器(250)具有输出节点(O250)以生成控制信号(CS)来控制所述第一可控电流源和第二可控电流源(110,120)。
3.根据权利要求2所述的跨导器电路,
-其中,所述放大器(250)包括第一输入节点(I250a),
-其中,所述第一输入节点(I250a)耦合到所述第一电流路径和第二电流路径(101、102),以使得所述放大器(250)的第一输入节点(I250a)处的感测信号(Vx)响应于所述第一节点(N1)处的第一电位和第二节点(N2)处的第二电位中的至少一者而被改变。
4.根据权利要求3所述的跨导器电路,
-其中,所述放大器(250)包括用于施加参考信号(Vrefx)的第二输入节点(I250b),
-其中,所述放大器(250)配置为响应于所述感测信号(Vx)和参考信号(Vrefx)来生成控制信号(CS)。
5.根据权利要求3或4所述的跨导器电路,其包括:
-第一链接电流路径(103),其被布置在所述第一电流路径(101)的第一节点(N1)与第二电流路径(102)的第二节点(N2)之间,
-其中,所述放大器(250)的第一输入节点(I250a)连接到所述第一链接电流路径(103)的第一内部节点(N103)。
6.根据权利要求5所述的跨导器电路,
-其中,所述第一链接电流路径(103)包括第一电阻元件(170)和第二电阻元件(180),
-其中,所述第一电阻元件(170)连接在所述第一电流路径(101)的第一节点(N1)与第一链接电流路径(103)的第一内部节点(N103)之间,
-其中,所述第二电阻元件(180)连接在所述第二电流路径(102)的第二节点(N2)与第一链接电流路径(103)的第一内部节点(N103)之间。
7.根据权利要求1至6中任一项所述的跨导器电路,
-其中,所述第一电流路径(101)包括第三可控电流源(130),
-其中,所述第二电流路径(102)包括第四可控电流源(140),
-其中,所述控制电路(200)配置为响应于所述第一电流路径(101)的第一节点(N1)处的第一电位和第二电流路径(102)的第二节点(N2)处的第二电位中的至少一者来控制所述第三可控电流源和第四可控电流源(130、140)。
8.根据权利要求7所述的跨导器电路,
其中,所述控制电路(200)配置为响应于在所述第一链接电流路径(103)的第一内部节点(N103)处检测到的感测信号(Vx),通过所述放大器(250)来生成控制信号(CS),以控制所述第一可控电流源和第二可控电流源(110、120)以及第三可控电流源和第四可控电流源(130、140)。
9.根据权利要求4至8中任一项所述的跨导器电路,
-其中,所述控制电路(200)包括第三电流路径(201)和第四电流路径(202),
-其中,所述第三电流路径(201)包括第三晶体管(230)和用于生成在所述第三电流路径(201)中的第三晶体管(230)的偏置电流的第一恒定电流源(210),所述第三晶体管(230)具有耦合到第一输入端子(E10a)的控制节点,
-其中,所述第四电流路径(202)包括第四晶体管(240)和用于生成在所述第四电流路径(202)中的第四晶体管(240)的另一偏置电流的第二恒定电流源(220),所述第四晶体管(240)具有耦合到第二输入端子(E10b)的控制节点,
-其中,所述放大器(250)的第二输入节点(I250b)耦合到所述第三电流路径和第四电流路径(201、202),以使得所述参考信号(Vrefx)响应于所述第三电流路径(201)的第三节点(N3)处的第三电位和第四电流路径(202)的第四节点(N4)处的第四电位而被改变,
-其中,所述第三节点(N3)位于所述第三晶体管(230)与第一恒定电流源(210)之间,并且所述第四节点(N4)位于所述第四晶体管(240)与第二恒定电流源(220)之间。
10.根据权利要求9所述的跨导器电路,
-其中,所述控制电路(200)包括布置在所述第三电流路径(201)的第三节点(N3)与第四电流路径(202)的第四节点(N4)之间的第二链接电流路径(203),
-其中,所述放大器(250)的第二输入节点(I250b)连接到所述第二链接电流路径(203)的第二内部节点(N203)。
11.根据权利要求10所述的跨导器电路,
-其中,所述第二链接电流路径(203)包括第三电阻元件(260)和第四电阻元件(270),
-其中,所述第三电阻元件(260)连接在所述第三电流路径(201)的第三节点(N3)与第二链接电流路径(203)的第二内部节点(N203)之间,
-其中,所述第四电阻元件(270)连接在所述第四电流路径(202)的第四节点(N4)与第二链接电流路径(203)的第二内部节点(N203)之间。
12.根据权利要求11所述的跨导器电路,
-其中,所述控制电路(200)包括耦合到所述第一链接电流路径(103)的第一内部节点(N103)的电流阱(283),或
-其中,所述控制电路(200)包括耦合到所述第二链接电流路径(203)的第二内部节点(N203)的第三恒定电流源(284)。
13.根据权利要求7至12中任一项所述的跨导器电路,
其中,相应的第五恒定电流源(191、192、193、194)并联连接到所述第一可控电流源(110)、第二可控电流源(120)、第三可控电流源(130)和第四可控电流源(140)中的每个。
14.一种传感器装置,其包括:
-根据权利要求1至13中任一项所述的具有自适应偏置的跨导器电路(10),所述跨导器电路(10)配置为生成输出电流信号(outp、outn),
-传感器(20),其包括换能器(21)以检测影响所述换能器(21)的环境信号,其中,所述换能器(21)配置为响应于所述环境信号来生成电压信号(inn、inp),
-模数转换器(30),其具有用于接收所述输出电流信号(outp、outn)的输入侧(I30),所述模数转换器(30)配置为响应于所述输出电流信号(outn、outp)来生成数字输出信号,
-其中,所述跨导器电路(10)连接到传感器(20)以在所述跨导器电路的第一输入端子和第二输入端子(E10a、E10b)处接收来自所述传感器(20)的电压信号(inn、inp),并且所述跨导器电路还连接到模数转换器(30)以向所述模数转换器(30)的输入侧(I30)提供输出电流信号(outp、outn)。
15.根据权利要求14所述的传感器装置,其中,所述传感器(20)被实现为MEMS麦克风、压力传感器、电阻传感器、电感传感器、电容传感器或地震传感器中的一个。
CN201980084651.4A 2018-12-20 2019-12-03 具有自适应偏置的跨导器电路 Pending CN113728551A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP18214610.0A EP3672073B1 (en) 2018-12-20 2018-12-20 Transconductor circuitry with adaptive biasing
EP18214610.0 2018-12-20
PCT/EP2019/083477 WO2020126475A1 (en) 2018-12-20 2019-12-03 Transconductor circuitry with adaptive biasing

Publications (1)

Publication Number Publication Date
CN113728551A true CN113728551A (zh) 2021-11-30

Family

ID=64901865

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980084651.4A Pending CN113728551A (zh) 2018-12-20 2019-12-03 具有自适应偏置的跨导器电路

Country Status (5)

Country Link
US (1) US20220052660A1 (zh)
EP (1) EP3672073B1 (zh)
JP (1) JP7241873B2 (zh)
CN (1) CN113728551A (zh)
WO (1) WO2020126475A1 (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5283535A (en) * 1991-09-25 1994-02-01 Alcatel N.V. Differential amplifier arrangement
US6023196A (en) * 1998-08-03 2000-02-08 Lucent Technologies Inc. Bias circuit for transconductance amplifier
US6727757B1 (en) * 2003-01-02 2004-04-27 Texas Instruments Incoporated Biasing circuit for transconductors
US20050285678A1 (en) * 2004-06-29 2005-12-29 Kambiz Kaviani Differential amplifier with adaptive biasing and offset cancellation
US20060261894A1 (en) * 2005-05-19 2006-11-23 Aspendos Communications Increasing the linearity of a transconductance cell
US7321259B1 (en) * 2005-10-06 2008-01-22 Altera Corporation Programmable logic enabled dynamic offset cancellation
US20170359036A1 (en) * 2012-04-04 2017-12-14 Ams Ag Sensor amplifier arrangement and method of amplifying a sensor signal

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4415821B2 (ja) * 2004-10-25 2010-02-17 パナソニック電工株式会社 受信装置、トランスコンダクタンスアンプ
JP2012029206A (ja) * 2010-07-27 2012-02-09 Sharp Corp トランスコンダクタ回路、ミキサ回路、無線機器
JP2015115654A (ja) * 2013-12-09 2015-06-22 株式会社東芝 単相差動変換回路およびアナログフロントエンド回路
JP2018174477A (ja) * 2017-03-31 2018-11-08 エイブリック株式会社 トランスコンダクタンス増幅器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5283535A (en) * 1991-09-25 1994-02-01 Alcatel N.V. Differential amplifier arrangement
US6023196A (en) * 1998-08-03 2000-02-08 Lucent Technologies Inc. Bias circuit for transconductance amplifier
US6727757B1 (en) * 2003-01-02 2004-04-27 Texas Instruments Incoporated Biasing circuit for transconductors
US20050285678A1 (en) * 2004-06-29 2005-12-29 Kambiz Kaviani Differential amplifier with adaptive biasing and offset cancellation
US20060261894A1 (en) * 2005-05-19 2006-11-23 Aspendos Communications Increasing the linearity of a transconductance cell
US7321259B1 (en) * 2005-10-06 2008-01-22 Altera Corporation Programmable logic enabled dynamic offset cancellation
US20170359036A1 (en) * 2012-04-04 2017-12-14 Ams Ag Sensor amplifier arrangement and method of amplifying a sensor signal

Also Published As

Publication number Publication date
JP7241873B2 (ja) 2023-03-17
US20220052660A1 (en) 2022-02-17
EP3672073B1 (en) 2023-02-08
JP2022512084A (ja) 2022-02-02
WO2020126475A1 (en) 2020-06-25
EP3672073A1 (en) 2020-06-24

Similar Documents

Publication Publication Date Title
US8872589B2 (en) System and method for a programmable gain amplifier
JP5098617B2 (ja) プリエンファシス回路
AU2007219317B2 (en) Differential Amplifier with Current Source Controlled through Differential Feedback
CN107171650B (zh) 可变增益放大电路
US20140111278A1 (en) Dynamically biased output structure
US6791415B2 (en) Integrated circuit arrangement with a transconductance amplifier
US20070217544A1 (en) Power management in a data acquisition system
KR100953243B1 (ko) 차동 단상 변환 회로
EP3691123A1 (en) Charge amplifier circuit with a high output dynamic range for a microelectromechanical sensor
JP2019036817A (ja) トランスインピーダンス増幅回路、及び利得可変増幅器
US10972122B2 (en) Sensor arrangement
CN110710105B (zh) 放大器装置和具有这种放大器装置的传感器装置
EP3672073B1 (en) Transconductor circuitry with adaptive biasing
JP4321959B2 (ja) 信号補償回路及び復調回路
US10122337B2 (en) Programmable gain amplifier
CN107786185B (zh) 相位内插器
JP5007937B2 (ja) 減衰器
JP2012169820A (ja) プリアンプ回路、及びマイクロフォン
US11929719B2 (en) Super source follower
CN108123692B (zh) 可程序化增益放大器
TWI573391B (zh) 可變增益放大電路
JP2022171077A (ja) トランスインピーダンス増幅回路
JP2022171076A (ja) トランスインピーダンス増幅回路
JP2004007085A (ja) 帰還増幅器
JPWO2018180111A1 (ja) ノイズ除去回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination