CN113726694A - 用于传送多比特位数据的传送器 - Google Patents
用于传送多比特位数据的传送器 Download PDFInfo
- Publication number
- CN113726694A CN113726694A CN202110198274.6A CN202110198274A CN113726694A CN 113726694 A CN113726694 A CN 113726694A CN 202110198274 A CN202110198274 A CN 202110198274A CN 113726694 A CN113726694 A CN 113726694A
- Authority
- CN
- China
- Prior art keywords
- signal
- pull
- bit
- drive
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 claims description 9
- 230000003362 replicative effect Effects 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 17
- 101100407317 Arabidopsis thaliana PDE338 gene Proteins 0.000 description 14
- 230000006866 deterioration Effects 0.000 description 3
- 102100023702 C-C motif chemokine 13 Human genes 0.000 description 2
- 101100382872 Homo sapiens CCL13 gene Proteins 0.000 description 2
- 101150110438 Lcp4 gene Proteins 0.000 description 2
- 101100416209 Leishmania chagasi LCP0 gene Proteins 0.000 description 2
- 101100156428 Mus musculus Lcn4 gene Proteins 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 238000006731 degradation reaction Methods 0.000 description 2
- 101150018062 mcp4 gene Proteins 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000001174 ascending effect Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/01—Modifications for accelerating switching
- H03K19/017—Modifications for accelerating switching in field-effect transistor circuits
- H03K19/01728—Modifications for accelerating switching in field-effect transistor circuits in synchronous circuits, i.e. by using clock signals
- H03K19/01742—Modifications for accelerating switching in field-effect transistor circuits in synchronous circuits, i.e. by using clock signals by means of a pull-up or down element
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/028—Arrangements specific to the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0278—Arrangements for impedance matching
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/01—Modifications for accelerating switching
- H03K19/017—Modifications for accelerating switching in field-effect transistor circuits
- H03K19/01707—Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
- H03K19/01721—Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by means of a pull-up or down element
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018557—Coupling arrangements; Impedance matching circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018557—Coupling arrangements; Impedance matching circuits
- H03K19/018571—Coupling arrangements; Impedance matching circuits of complementary type, e.g. CMOS
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/082—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
- H03K19/09—Resistor-transistor logic
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1733—Controllable logic circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/17724—Structural details of logic blocks
- H03K19/17728—Reconfigurable logic blocks, e.g. lookup tables
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4917—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Dc Digital Transmission (AREA)
Abstract
一种传送器包括:驱动电路系统,被配置成通过根据一个或更多个多比特位数据信号、上拉控制信号和下拉控制信号而控制上拉路径的输出阻抗、下拉路径的输出阻抗或者此二者来驱动耦接到输出节点的通道;驱动控制电路,被配置成根据一个或更多个校准信号和多比特位数据信号、或者根据校准信号和一个或更多个复本多比特位数据信号生成上拉控制信号和下拉控制信号,复本多比特位数据信号复制多比特位数据信号;以及查询表,其存储校准信号的值。
Description
相关申请的交叉引用
本申请要求于2020年5月25日提交的韩国专利申请第10-2020-0062080号的优先权,其整体内容通过引用合并于此。
技术领域
各实施方式可涉及用于传送多比特位数据的传送器。
背景技术
为了高速传送数据,多比特位数据被传送。
例如,四级脉冲调幅(PAM-4)信号是具有对应于2比特位数据的四个电平的多电平信号。
图1包括示出了PAM-2信号和PAM-4信号的比较的眼图。
PAM-2信号是具有两个电平的二进制信号,电平之间具有宽的间隙。
然而,诸如PAM-4信号的多电平信号易受到噪声影响,因为垂直方向上的相邻电平之间的间隙(此处,电压电平的差异)比PAM-2信号的间隙窄。
图2示出了其中接收器的端接电阻器的阻抗(此处,使用MOSFET的导通电阻形成的电阻器)取决于输出电压的幅值。
在传送多比特位数据时,输出电压根据数据变化,并且因此,端接电阻器的阻抗取决于数据。
因此,信号电平可能无法均匀地布置在眼图中,从而使传送器的线性度劣化。参照图2所示的眼图,第一对相邻电平(例如,“11”和“10”)之间的第一间隙可以比第二对相邻电平(例如,“01”和“00”)之间的第二间隙窄,导致传送器的线性度的劣化。
发明内容
根据本公开的实施方式,一种传送器可以包括:驱动电路系统,被配置成通过根据一个或更多个多比特位数据信号、上拉控制信号和下拉控制信号而控制上拉路径的输出阻抗、下拉路径的输出阻抗或者此二者来驱动耦接到输出节点的通道;驱动控制电路,被配置成根据一个或更多个校准信号和多比特位数据信号或者根据校准信号和一个或更多个复本多比特位数据信号来生成上拉控制信号和下拉控制信号,复本多比特位数据信号复制了多比特位数据信号;以及查询表,其存储校准信号的值。
根据本公开的实施方式,一种传送器可以包括:驱动电路系统,被配置成通过根据一个或更多个多比特位数据信号、上拉控制信号和下拉控制信号而控制上拉路径的输出阻抗、下拉路径的输出阻抗或者此二者来驱动耦接到输出节点的通道;驱动控制电路,被配置成根据一个或更多个校准信号和一个或更多个复本多比特位数据信号来生成上拉控制信号和下拉控制信号,复本多比特位数据信号复制了多比特位数据信号;数据转换电路,被配置成从输入数据生成并行数据;以及串行化电路系统,被配置成通过将并行数据串行化来生成多比特位数据信号和复本多比特位数据信号。
附图说明
在附图中相同的附图标记在不同的图中表示相同的或者功能相似的元件,附图连同下面的详细描述一起被并入说明书并且形成说明书的一部分,并且用于进一步说明包括所要求保护的发明构思的实施方式以及解释这些实施方式的各种原理和有益方面。
图1示出了PAM-2信号和PAM-4信号。
图2是示出端接电阻器的输出电压和阻抗之间的关系的曲线图。
图3是根据本公开的实施方式的传送器的框图。
图4A和图4B示出了根据本公开的实施方式的数据转换电路的操作。
图5是根据本公开的实施方式的第一串行化电路的框图。
图6是根据本公开的实施方式的第二串行化电路的框图。
图7是根据本公开的实施方式的驱动电路的框图。
图8是根据本公开的实施方式的第一驱动电路片的电路图。
图9是根据本公开的实施方式的第二驱动电路片的电路图。
图10是根据本公开的实施方式的驱动控制电路的电路图。
图11是根据本公开的实施方式的查询表。
图12、图13、图14和图15示出了根据本公开的实施方式的校准操作。
具体实施方式
下文将参照附图描述各实施方式。出于说明性目的提供了实施方式,但是未明确示出或描述的其他实施方式也是可行的。此外,可以对下文将详细描述的本公开的实施方式进行修改。
图3是根据本公开的实施方式的传送器的框图。
根据本公开的实施方式的传送器包括数据转换电路10、串行化电路系统250、驱动电路100、驱动控制电路300和查询表400。串行化电路系统250包括第一串行化电路210和第二串行化电路220。
数据转换电路10将输入数据DATA转换为具有预定形式的数据。
在图3的该实施方式中,数据转换电路10接收8比特位并行数据DATA并将其转换为4比特位高并行数据MSB<3:0>和4比特位低并行数据LSB<3:0>。
图4A和图4B均示出了根据本公开的实施方式的数据转换电路(例如,图3的数据转换电路10)的操作。
图4A示出了高并行数据的结构,并且图4B示出了低并行数据的结构。
图4A中的虚线框表示使用8比特位并行数据D0至D7生成的4比特位高并行数据MSB<3:0>,并且图4B中的虚线框表示使用8比特位并行数据D0至D7生成的4比特位低并行数据LSB<3:0>。
低并行数据LSB<3:0>的比特位0至比特位3对应于四个数据D0、D2、D4和D6。
高并行数据MSB<3:0>的比特位0至比特位3对应于四个数据D1、D3、D5和D7。
使用从D8到D15的8个并行数据、从D16到D23的8个并行数据以及从D24到D31的8个并行数据,可以以相同方式生成相应的高并行数据和低并行数据。
回到图3,第一串行化电路210对高并行数据MSB<3:0>和低并行数据LSB<3:0>串行化以生成高比特位信号MSB和低比特位信号LSB,并且第二串行化电路220对高并行数据MSB<3:0>和低并行数据LSB<3:0>串行化以生成复本高比特位信号RMSB和复本低比特位信号RLSB。
图5是根据本公开的实施方式的适于用作图3中的第一串行化电路210的第一串行化电路210的框图。
图5中的第一串行化电路210包括第一串行器211和第二串行器212。
第一串行器211对高并行数据MSB<3:0>串行化以输出高比特位信号MSB,并且第二串行器212对低并行数据LSB<3:0>串行化以输出低比特位信号LSB。
参照图4A和图4B,例如,从第一串行化电路210输出的成对的高比特位信号MSB和低比特位信号LSB为(D1,D0)、(D3,D2)、(D5,D4)和(D7,D6)。具体地,第一对高比特位信号MSB和低比特位信号LSB可以分别指示第一对数据D1和D0,以及第二对高比特位信号MSB和低比特位信号LSB可以分别指示第二对数据D3和D2,等等。
图6是根据本公开的实施方式的适于用作图3中的第二串行化电路220的第二串行化电路220的框图。
图6中的第二串行化电路220包括第三串行器221和第四串行器222。
第三串行器221对高并行数据MSB<3:0>串行化以输出复本高比特位信号RMSB,并且第四串行器222对低并行数据LSB<3:0>串行化以输出复本低比特位信号RLSB。
参照图4A和图4B,例如,从第二串行化电路220输出的成对的复本高比特位信号RMSB和复本低比特位信号RLSB为(D1,D0)、(D3,D2)、(D5,D4)和(D7,D6)。具体地,第一对复本高比特位信号RMSB和复本低比特位信号RLSB可以分别指示第一对数据D1和D0,以及第二对复本高比特位信号RMSB和低比特位信号RLSB可以分别指示第二对数据D3和D2,等等。
复本高比特位信号RMSB是复制高比特位信号MSB的信号,并且复本低比特位信号RLSB是复制低比特位信号LSB的信号。
图7是根据本公开的实施方式的适于用作图3中的驱动电路100的驱动电路(或驱动电路系统)的框图。
图7中的驱动电路100驱动耦接到输出节点NO的通道。
根据本公开的实施方式的驱动电路100包括第一驱动电路110和第二驱动电路120。在实施方式中,驱动电路100可以根据一个或更多个多比特位数据信号(例如,图3中的高比特位信号MSB和低比特位信号LSB)、上拉控制信号(例如,图3中的上拉控制信号PU<4:0>)和下拉控制信号(例如,图3中的下拉控制信号PD<4:0>),控制上拉路径的第一输出阻抗或下拉路径的第二输出阻抗、或者此二者。例如,上拉路径可以包括第一驱动电路110和第二驱动电路120的等效电阻器(例如,图12至图15中的等效电阻器R11和R21),并且下拉路径可包括第一驱动电路110和第二驱动电路120的等效电阻器(例如,图12至图15中的等效电阻器R12和R22)。
第一驱动电路110根据高比特位信号MSB驱动通道以提供输出信号OUT,并且第二驱动电路120根据低比特位信号LSB驱动通道以提供输出信号OUT。
第一驱动电路110和第二驱动电路120的输出共同耦接在输出节点NO处。
第一驱动电路110和第二驱动电路120的输出阻抗根据上拉控制信号PU和下拉控制信号PD进行控制。例如,第一驱动电路110的输出阻抗可根据上拉控制信号PU和下拉控制信号PD进行控制,并且第二驱动电路120的输出阻抗可根据上拉控制信号PU和下拉控制信号PD进行控制。
第一驱动电路110具有相同的结构并且包括彼此并联耦接的多个第一驱动电路片(driving circuit slice)110-1至110-20,以及第二驱动电路120具有相同的结构并彼此并联并且包括彼此并联耦接的多个第二驱动电路片120-1至120-10。例如,第一驱动电路110可包括彼此并联耦接的多个第一驱动电路片110-1至110-20,多个第一驱动电路片110-1至110-20均具有基本上相同的结构,并且第二驱动电路120可包括彼此并联耦接的多个第二驱动电路片120-1至120-10,多个第二驱动电路片120-1至120-10均具有基本上相同的结构。
在图7的该实施方式中,第一驱动电路片110-1至110-20的数量为20并且第二驱动电路片120-1至120-10的数量为10,但是每者的数量可以根据实施方式而不同。
图8是根据本公开的实施方式的适于用作图7中的驱动电路片110-1的第一驱动电路片110-1的电路图。
图8中的第一驱动电路片110-1包括第一PMOS晶体管MP和第一NMOS晶体管MN,高比特位信号MSB被施加到它们的栅极。
第一PMOS晶体管MP的源极耦接到第一电源VDDQ,并且漏极耦接到第一节点N1。
第一NMOS晶体管MN的源极耦接到第二电源VSSQ,并且漏极耦接到第二节点N2。
第一驱动电路片110-1还包括第一调整电路111和第二调整电路112。
第一调整电路111耦接在第一节点N1和第三节点N3之间,并且第二调整电路112耦接在第二节点N2和第三节点N3之间。
第一调整电路111包括并联耦接在第一节点N1和第三节点N3之间的多个PMOS晶体管MCP0至MCP4,并且指示上拉控制信号PU<4:0>的比特位的多个上拉控制比特位信号PU<0>至PU<4>被分别施加到多个PMOS晶体管MCP0至MCP4的栅极。
第二调整电路112包括并联耦接在第二节点N2和第三节点N3之间的多个NMOS晶体管MCN0至MCN4,并且指示下拉控制信号PD<4:0>的比特位的多个下拉控制比特位信号PD<0>至PD<4>被分别施加到多个NMOS晶体管MCN0至MCN4的栅极。
上拉控制信号PU<4:0>调整第一节点N1和第二节点N3之间的阻抗,并且下拉控制信号PD<4:0>调整第二节点N2和第三节点N3之间的阻抗。
也就是说,第一驱动电路片110-1根据高比特位信号MSB驱动耦接到输出节点NO的通道,但是输出节点NO处的输出阻抗可根据上拉控制信号PU<4:0>和下拉控制信号PD<4:0>进行控制。
第一驱动电路片110-1还可以包括耦接在第三节点N3和输出节点NO之间的第一电阻器R1。
如果进一步包括第一电阻器R1,则可以根据上拉控制信号PU<4:0>和下拉控制信号PD<4:0>的变化实质上防止第一驱动电路片110-1的输出阻抗的线性度的劣化。
图9是根据本公开的实施方式的适于用作图7中的驱动电路片120-1的第二驱动电路片120-1的电路图。
图9中的第二驱动电路片120-1包括第二PMOS晶体管LP和第二NMOS晶体管LN,低比特位信号LSB被施加到它们的栅极。
第二PMOS晶体管LP的源极耦接到第一电源VDDQ,并且漏极耦接到第四节点N4。
第二NMOS晶体管LN的源极耦接到第二电源VSSQ,并且漏极耦接到第五节点N5。
第二驱动电路片120-1还包括第三调整电路121和第四调整电路122。
第三调整电路121耦接在第四节点N4和第六节点N6之间,并且第四调整电路122耦接在第五节点N5和第六节点N6之间。
第三调整电路121包括并联耦接在第四节点N4和第六节点N6之间的多个PMOS晶体管LCP0至LCP4,并且指示上拉控制信号PU<4:0>的比特位的多个上拉控制比特位信号PU<0>至PU<4>被分别施加到多个PMOS晶体管LCP0至LCP4的栅极。
第四调整电路122包括并联耦接在第五节点N5和第六节点N6之间的多个NMOS晶体管LCN0至LCN4,并且指示下拉控制信号PD<4:0>的比特位的多个下拉控制比特位信号PD<0>至PD<4>被分别施加到多个NMOS晶体管LCN0至LCN4的栅极。
上拉控制信号PU<4:0>调整第四节点N4和第六节点N6之间的电阻,并且下拉控制信号PD<4:0>调整第五节点N5和第六节点N6之间的阻抗。
也就是说,第二驱动电路片120-1根据低比特位信号LSB驱动耦接到输出节点NO的通道,但是输出节点NO处的输出阻抗可根据上拉控制信号PU<4:0>和下拉控制信号PD<4:0>进行控制。
第二驱动电路片120-1还可以包括第六节点N6和输出节点NO之间的第二电阻器R2。
当进一步包括第二电阻器R2时,可以根据上拉控制信号PU<4:0>和下拉控制信号PD<4:0>的变化实质上抑制第二驱动电路120的输出阻抗的线性度的劣化。
回来参照图7,第一驱动电路片110-1至110-20和第二驱动电路片120-1至120-10的输出共同耦接到输出节点NO。
从驱动电路100提供的输出信号OUT的电平根据高比特位信号MSB和低比特位信号LSB来确定。
此时,根据上拉控制信号PU<4:0>和下拉控制信号PD<4:0>调整输出信号OUT的电平,使得输出信号OUT的相邻电平之间的间隔可被设定为基本上恒定。更具体地,当输出信号OUT以升序具有第一、第二、第三和第四电平时,第一电平和第二电平之间的第一间隔可以基本上等于第二电平和第三电平之间的第二间隔以及第三电平和第四电平之间的第三间隔。例如,输出信号OUT的电平分离失配比率(RLM)可以等于或大于0.95、0.97或0.99。
返回图3,驱动控制电路300可以根据一个或更多个复本多比特位数据信号RMSB和RLSB和来自查询表400的一个或更多个校准信号来生成上拉控制信号PU<4:0>和下拉控制信号PD<4:0>。例如,驱动控制电路300根据复本高比特位信号RMSB和复本低比特位信号RLSB查阅查询表400,并提供上拉控制信号PU<4:0>和下拉控制信号PD<4:0>。
复本高比特位信号RMSB和复本低比特位信号RLSB是与高比特位信号MSB和低比特位信号LSB实质上相同的信号。
因此,驱动控制电路300可以接收高比特位信号MSB和低比特位信号LSB,而非复本高比特位信号RMSB和复本低比特位信号RLSB。因此,在实施方式中,可以省略生成复本高比特位信号RMSB和复本低比特位信号RLSB的第二串行化电路220,从而减少驱动控制电路300的电路面积和功耗。
然而,在这种情况下,由于负载效应,在提供给驱动电路100的高比特位信号MSB和低比特位信号LSB中可能出现劣化。
当信号中出现劣化时,在驱动控制电路300中使用分别复制高比特位信号MSB和低比特位信号LSB的复本高比特位信号RMSB和复本低比特位信号RLSB可以是有益的。
图10是根据本公开的实施方式的适于用作图3中的驱动控制电路300的驱动控制电路300的电路图。
图10中的驱动控制电路300包括输出上拉控制信号PU<4:0>和下拉控制信号PD<4:0>的多个第一选择电路310至314和多个第二选择电路320至324。例如,多个第一选择电路310至314可以分别输出多个上拉控制比特位信号PU<0>至PU<4>,并且多个第二选择电路320到324可以分别输出多个下拉控制比特位信号PD<0>至PD<4>。
多个第一选择电路310至314和多个二选择电路320至324中的每个根据复本高比特位信号RMSB和复本低比特位信号RLSB而选择并输出从查询表提供的多个信号之一(例如,图3中的查询表400)。
例如,第一选择电路310接收从查询表400提供的四个信号PU0<0>、PU1<0>、PU2<0>和PU3<0>并且根据复本高比特位信号RMSB和复本低比特位信号RLSB输出上拉控制信号PU<4:0>的比特位0信号(或第一上拉控制比特位信号)PU<0>。
其余的第一选择电路311至314和第二选择电路320至324以相似的方式操作以生成上拉控制信号PU<4:0>和下拉控制信号PD<4:0>的相应的比特位的信号。
图11是根据本公开的实施方式的适合用作图3中的查询表400的查询表400。
图11中的查询表400存储作为如图10中所示的驱动控制电路300的多个第一选择电路310至314和多个第二选择电路320至324的输入而提供的信号PU0<0>至PD3<4>的值。
具有被存储在查询表400中的值并且作为多个第一选择电路310至314和多个第二选择电路320至324的输入而提供的信号PU0<0>至PD3<4>可被称为校准信号。
存储在查询表400中的校准信号PU0<0>至PD3<4>的值可以通过校准操作确定。
图12、图13、图14和图15示出了根据本公开的实施方式的校准操作。
在图12至图15中的每个中,左侧的框对应于第一驱动电路110,并且右侧的框对应于第二驱动电路120。
如上所述,第一驱动电路110和第二驱动电路120共同耦接到输出节点NO。
在左侧框中的电阻器中,耦接到第一电源VDDQ的电阻对应于当图8的第一PMOS晶体管MP在第一驱动器片110-1中导通时(即当高比特位信号MSB处于对应于逻辑0的低电平时)的输出阻抗。这由第11等效电阻器R11表示。
在左侧框中的电阻器中,耦接到第二电源VSSQ的电阻对应于当图8的第一NMOS晶体管MN在第一驱动器片110-1中导通时(即当高比特位信号MSB处于对应于逻辑1的高电平时)的输出阻抗。这由第12等效电阻器R12表示。
在该实施方式中,考虑图8的第一电阻器R1来确定输出阻抗。
在右侧框中的电阻器中,耦接到第一电源VDDQ的电阻对应于当图9的第二PMOS晶体管LP在第二驱动器片120-1中导通时(即当低比特位信号LSB处于低电平时)的输出阻抗。这由第21等效电阻器R21表示。
在右侧框中的电阻器中,耦接到第二电源VSSQ的电阻对应于当图9的第二NMOS晶体管LN在第二驱动器片120-1中导通时(即当低比特位信号LSB处于高电平时)的输出阻抗。这由第22等效电阻器R22表示。
在该实施方式中,考虑图9的第二电阻器R2来确定输出阻抗。
此外,紧接电阻器示出的数字指示并联耦接在第一电源VDDQ或第二电源VSSQ与输出节点NO之间的等效电阻器的数量。例如,图12中所示的“R12×20”可以指示分别包括在第一驱动电路110的多个第一驱动电路片110-1至110-20中的20个等效电阻器R12彼此并联地耦接在第二电源VSSQ和输出节点NO之间。
在图12至图15中,与输出节点NO耦接的端接电阻器RT被一起示出。
图12对应于高比特位信号MSB具有第一值(例如,逻辑高值1)并且低比特位信号LSB具有第一值(例如1)的情况。
此时,第一PMOS晶体管MP和第二PMOS晶体管LP关断,并且第一NMOS晶体管MN和第二NMOS晶体管LN导通。
因此,第11等效电阻器R11和第21等效电阻器R21不耦接到输出节点NO,而20个等效电阻器R12和10个等效电阻器R22耦接到输出节点NO。
在这种情况下,输出信号OUT的电压等于第二电源VSSQ的电压,而与第12等效电阻器R12和第22等效电阻器R22的电阻值无关。
图13对应于MSB=0并且LSB=0的情况。例如,高比特位信号MSB具有第二值(例如,逻辑低值0)并且低比特位信号LSB具有第二值。
此时,第一PMOS晶体管MP和第二PMOS晶体管LP导通,并且第一NMOS晶体管MN和第二NMOS晶体管LN关断。
因此,第12等效电阻器R12和第22等效电阻器R22不耦接到输出节点NO,而20个等效电阻器R11和10个等效电阻器R21耦接到输出节点NO。
在图13的实施方式中,相应的输出信号OUT的电压被设定为第一电源VDDQ的约0.5倍。
图14对应于MSB=1并且LSB=0的情况。例如,高比特位信号MSB具有第一值(例如,逻辑高值1),并且低比特位信号LSB具有第二值(例如,逻辑低值0)。
此时,第一NMOS晶体管MN和第二PMOS晶体管LP导通,并且第一PMOS晶体管MP和第二NMOS晶体管LN关断。
因此,第11等效电阻器R11和第22等效电阻器R22不耦接到输出节点NO,而20个等效电阻器R12和10个等效电阻器R21耦接到输出节点NO。
在图14的实施方式中,相应的输出信号OUT的电压被设定为第一电源VDDQ的约0.167倍。
图15对应于MSB=0并且LSB=1的情况。例如,高比特位信号MSB具有第二值(例如,逻辑低值0),低比特位信号LSB具有第一值(例如,逻辑高值1)。
此时,第一PMOS晶体管MP和第二NMOS晶体管LN导通,并且第一NMOS晶体管MN和第二PMOS晶体管LP关断。
因此,第12等效电阻器R12和第21等效电阻器R21不耦接到输出节点NO,而20个等效电阻器R11和10个等效电阻器R22耦接到输出节点NO。
在图15的实施方式中,与其对应的输出信号OUT的电压被设定为具有第一电源VDDQ的约0.333倍的电压。因此,输出信号OUT的第一电平(例如,VSSQ)和第二电平(例如,0.167*VDDQ)之间的第一间隔可以基本上等于输出信号OUT的第二电平和第三电平(例如,0.333*VDDQ)之间的第二间隔以及输出信号OUT的第三电平和第四电平(例如,0.5*VDDQ)之间的第三间隔,从而解决传送多电平信号(例如,PAM-4信号)的非线性问题。换句话说,根据实施方式的传送器可以基于接收到的数据实时地执行输出阻抗匹配,从而确保传送器的输出信号的信号完整性。
如果给定用于确定如图12至图15中所示的一个或更多个校准信号的条件,则本领域技术人员可以通过实验和计算得出这些校准信号,并因此将省略其详细描述。
所确定的校准信号可以存储在如图12中所示的查询表400中。
尽管出于说明性目的描述了各实施方式,但是各种改变和修改也是可行的。
Claims (20)
1.一种传送器,包括:
驱动电路系统,被配置成通过根据一个或更多个多比特位数据信号、上拉控制信号和下拉控制信号而控制上拉路径的输出阻抗、下拉路径的输出阻抗或者此二者来驱动耦接到输出节点的通道;
驱动控制电路,被配置成根据一个或更多个校准信号和所述多比特位数据信号、或者根据所述校准信号和一个或更多个复本多比特位数据信号来生成所述上拉控制信号和所述下拉控制信号,所述复本多比特位数据信号复制了所述多比特位数据信号;以及
查询表,存储所述校准信号的值。
2.根据权利要求1所述的传送器,其中,所述驱动电路系统包括:
第一驱动电路,被配置成根据所述多比特位数据信号的高比特位信号驱动所述通道;以及
第二驱动电路,被配置成根据所述多比特位数据信号的低比特位信号驱动所述通道,以及
其中,所述第一驱动电路和所述第二驱动电路共同耦接到所述输出节点。
3.根据权利要求2所述的传送器,其中,所述第一驱动电路包括多个第一驱动电路片,所述多个第一驱动电路片根据所述高比特位信号驱动所述通道并且共同耦接到所述输出节点,以及
其中,所述第二驱动电路包括多个第二驱动电路片,所述多个第二驱动电路片通过所述低比特位信号驱动所述通道并且共同耦接到所述输出节点。
4.根据权利要求3所述的传送器,其中,所述多个第一驱动电路片的数量与所述多个第二驱动电路片的数量之比为2:1。
5.根据权利要求3所述的传送器,其中,所述多个第一驱动电路片中的一个包括:
第一PMOS晶体管,具有接收所述高比特位信号的栅极、耦接到第一电源的源极和耦接到第一节点的漏极;
第一NMOS晶体管,包括接收所述高比特位信号的栅极、耦接到第二电源的源极和耦接到第二节点的漏极;
第一调整电路,耦接在所述第一节点和第三节点之间,并且其输出阻抗由所述上拉控制信号控制;以及
第二调整电路,耦接在所述第二节点和所述第三节点之间,并且其输出阻抗由所述下拉控制信号控制。
6.根据权利要求5所述的传送器,其中,所述多个第一驱动电路片中的一个还包括耦接在所述第三节点和所述输出节点之间的第一电阻器。
7.根据权利要求3所述的传送器,其中,所述多个第二驱动电路片中的一个包括:
第二PMOS晶体管,包括接收低比特位信号的栅极、耦接到第一电源的源极和耦接到第四节点的漏极;
第二NMOS晶体管,包括接收低比特位信号的栅极、耦接到第二电源的源极和耦接到第五节点的漏极;
第三调整电路,耦接在所述第四节点和第六节点之间,并且其输出阻抗由所述上拉控制信号控制;以及
第四调整电路,耦接在所述第五节点和所述第六节点之间,并且其输出阻抗由所述下拉控制信号控制。
8.根据权利要求7所述的传送器,其中,所述多个第二驱动电路片中的一个还包括耦接在所述第六节点和所述输出节点之间的第二电阻器。
9.根据权利要求2所述的传送器,其中,所述驱动控制电路包括多个第一选择电路和多个第二选择电路,
其中,所述多个第一选择电路中的一个根据所述多比特位数据信号或所述复本多比特位数据信号而从所述校准信号中选择相应的一个校准信号以生成上拉控制比特位信号,以及
其中,所述多个第二选择电路中的一个根据所述多比特位数据信号或所述复本多比特位数据信号而从所述校准信号中选择相应的一个校准信号以生成下拉控制比特位信号。
10.根据权利要求1所述的传送器,还包括:
数据转换电路,被配置成从输入数据生成并行数据;以及
第一串行化电路,被配置成通过将所述并行数据串行化来生成所述多比特位数据信号。
11.根据权利要求10所述的传送器,其中,第一串行化电路包括:
第一串行器,被配置成生成从所述并行数据串行化的高比特位信号;以及
第二串行器,被配置成生成从所述并行数据串行化的低比特位信号。
12.根据权利要求10所述的传送器,还包括第二串行化电路,所述第二串行化电路被配置成通过将所述并行数据串行化来生成所述复本多比特位数据信号。
13.根据权利要求12所述的传送器,其中,所述第二串行化电路包括:
第三串行器,被配置成生成从所述并行数据串行化的复本高比特位信号;以及
第四串行器,被配置成生成从所述并行数据串行化的复本低比特位信号。
14.一种传送器,包括:
驱动电路系统,被配置成通过根据一个或更多个多比特位数据信号、上拉控制信号和下拉控制信号而控制上拉路径的输出阻抗、下拉路径的输出阻抗或者此二者来驱动耦接到输出节点的通道;
驱动控制电路,被配置成根据一个或更多个校准信号和一个或更多个复本多比特位数据信号来生成所述上拉控制信号和所述下拉控制信号,所述复本多比特位数据信号复制了所述多比特位数据信号;
数据转换电路,被配置成从输入数据生成并行数据;以及
串行化电路系统,被配置成通过将所述并行数据串行化来生成所述多比特位数据信号和所述复本多比特位数据信号。
15.根据权利要求14所述的传送器,还包括查询表,存储所述校准信号的值。
16.根据权利要求14所述的传送器,其中,所述串行化电路系统包括:第一串行化电路,所述第一串行化电路通过将所述并行数据串行化来生成所述多比特位数据信号,以及第二串行化电路,所述第二串行化电路通过将所述并行数据串行化来生成所述复本多比特位数据信号。
17.根据权利要求16所述的传送器,其中,所述第一串行化电路包括:
第一串行器,被配置成生成从所述并行数据串行化的高比特位信号;以及
第二串行器,被配置成生成从所述并行数据串行化的低比特位信号,以及
其中,所述第二串行化电路包括:
第三串行器,被配置成生成从所述并行数据串行化的复本高比特位信号;以及
第四串行器,被配置成生成从所述并行数据串行化的复本低比特位信号。
18.根据权利要求14所述的传送器,其中,所述驱动电路系统包括:
第一驱动电路,被配置成根据所述多比特位数据信号的高比特位信号驱动所述通道;以及
第二驱动电路,被配置成根据所述多比特位数据信号的低比特位信号驱动所述通道,以及
其中,所述第一驱动电路和所述第二驱动电路共同耦接到所述输出节点。
19.根据权利要求18所述的传送器,其中,所述第一驱动电路包括多个第一驱动电路片,所述多个第一驱动电路片根据所述高比特位信号驱动所述通道并且共同耦接到所述输出节点,以及
其中,所述第二驱动电路包括多个第二驱动电路片,所述多个第二驱动电路片通过所述低比特位信号驱动所述通道并且共同耦接到所述输出节点。
20.根据权利要求18所述的传送器,其中,所述驱动控制电路包括多个第一选择电路和多个第二选择电路,
其中,所述多个第一选择电路中的一个根据所述多比特位数据信号或所述复本多比特位数据信号而从所述校准信号中选择相应的一个校准信号以生成上拉控制比特位信号,以及
其中,所述多个第二选择电路中的一个根据所述多比特位数据信号或所述复本多比特位数据信号而从所述校准信号中选择相应的一个校准信号以生成下拉控制比特位信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020200062080A KR20210145351A (ko) | 2020-05-25 | 2020-05-25 | 멀티비트 데이터를 송신하는 송신기 |
KR10-2020-0062080 | 2020-05-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113726694A true CN113726694A (zh) | 2021-11-30 |
CN113726694B CN113726694B (zh) | 2024-04-02 |
Family
ID=78608481
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110198274.6A Active CN113726694B (zh) | 2020-05-25 | 2021-02-22 | 用于传送多比特位数据的传送器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11316520B2 (zh) |
KR (1) | KR20210145351A (zh) |
CN (1) | CN113726694B (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1661917A (zh) * | 2004-02-27 | 2005-08-31 | 罗姆股份有限公司 | 驱动控制电路、发光控制电路、通信装置及驱动控制方法 |
CN1832552A (zh) * | 2005-11-25 | 2006-09-13 | 深圳市力合微电子有限公司 | 一种高速并串数据转换系统 |
CN101150321A (zh) * | 2006-09-20 | 2008-03-26 | 联发科技股份有限公司 | 输出驱动电路、信号转换方法以及并行转串行发送器 |
CN101295487A (zh) * | 2008-06-06 | 2008-10-29 | 友达光电股份有限公司 | 驱动电路及可调整内部阻抗的驱动控制器 |
US7692447B2 (en) * | 2007-05-18 | 2010-04-06 | International Business Machines Corporation | Driver circuit |
CN101741393A (zh) * | 2008-11-17 | 2010-06-16 | 中芯国际集成电路制造(上海)有限公司 | 并行输入串行输出的转换电路 |
CN106533187A (zh) * | 2016-11-25 | 2017-03-22 | 广州金升阳科技有限公司 | 驱动控制方法及电路 |
CN110113054A (zh) * | 2018-02-01 | 2019-08-09 | 爱思开海力士有限公司 | 串行化器以及包括其的半导体系统 |
US20190394071A1 (en) * | 2018-06-22 | 2019-12-26 | Rambus Inc. | Pam-4 calibration |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102584637B1 (ko) * | 2016-08-22 | 2023-10-05 | 삼성전자주식회사 | 반도체 메모리 장치 및 반도체 장치 |
US10530617B2 (en) * | 2017-08-07 | 2020-01-07 | Micron Technology, Inc. | Programmable channel equalization for multi-level signaling |
US10277441B2 (en) | 2017-08-07 | 2019-04-30 | Micron Technology, Inc. | Uniformity between levels of a multi-level signal |
KR102349415B1 (ko) * | 2017-08-07 | 2022-01-11 | 삼성전자주식회사 | 펄스 진폭 변조 송신기 및 펄스 진폭 변조 수신기 |
US10277435B2 (en) | 2017-08-07 | 2019-04-30 | Micron Technology, Inc. | Method to vertically align multi-level cells |
US10403337B2 (en) * | 2017-08-07 | 2019-09-03 | Micron Technology, Inc. | Output driver for multi-level signaling |
US10128842B1 (en) | 2018-03-23 | 2018-11-13 | Micron Technology, Inc. | Output impedance calibration for signaling |
-
2020
- 2020-05-25 KR KR1020200062080A patent/KR20210145351A/ko not_active Application Discontinuation
-
2021
- 2021-02-01 US US17/164,627 patent/US11316520B2/en active Active
- 2021-02-22 CN CN202110198274.6A patent/CN113726694B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1661917A (zh) * | 2004-02-27 | 2005-08-31 | 罗姆股份有限公司 | 驱动控制电路、发光控制电路、通信装置及驱动控制方法 |
CN1832552A (zh) * | 2005-11-25 | 2006-09-13 | 深圳市力合微电子有限公司 | 一种高速并串数据转换系统 |
CN101150321A (zh) * | 2006-09-20 | 2008-03-26 | 联发科技股份有限公司 | 输出驱动电路、信号转换方法以及并行转串行发送器 |
US7692447B2 (en) * | 2007-05-18 | 2010-04-06 | International Business Machines Corporation | Driver circuit |
CN101295487A (zh) * | 2008-06-06 | 2008-10-29 | 友达光电股份有限公司 | 驱动电路及可调整内部阻抗的驱动控制器 |
CN101741393A (zh) * | 2008-11-17 | 2010-06-16 | 中芯国际集成电路制造(上海)有限公司 | 并行输入串行输出的转换电路 |
CN106533187A (zh) * | 2016-11-25 | 2017-03-22 | 广州金升阳科技有限公司 | 驱动控制方法及电路 |
CN110113054A (zh) * | 2018-02-01 | 2019-08-09 | 爱思开海力士有限公司 | 串行化器以及包括其的半导体系统 |
US20190394071A1 (en) * | 2018-06-22 | 2019-12-26 | Rambus Inc. | Pam-4 calibration |
Also Published As
Publication number | Publication date |
---|---|
KR20210145351A (ko) | 2021-12-02 |
CN113726694B (zh) | 2024-04-02 |
US11316520B2 (en) | 2022-04-26 |
US20210367598A1 (en) | 2021-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9337807B2 (en) | Output driver circuit with auto-equalization based on drive strength calibration | |
EP0936782B1 (en) | Transmission system with differential data transmission | |
US7595645B2 (en) | Calibration circuit and semiconductor device incorporating the same | |
US20060087339A1 (en) | Impedance adjustment circuits and methods using replicas of variable impedance circuits | |
US20060279345A1 (en) | Impedance controller for semiconductor device | |
US9160403B2 (en) | Signal transmission circuit, signal transmission system, and signal transmission method | |
US20090219052A1 (en) | Transmitter swing control circuit and method | |
US7193431B2 (en) | Resistance compensation method, circuit having a resistance compensation function, and circuit resistance test method | |
US7863936B1 (en) | Driving circuit with impedence calibration and pre-emphasis functionalities | |
CN109559768B (zh) | 使用校准电路的传输器件、包括其的半导体装置和系统 | |
US7863927B2 (en) | Semiconductor device | |
US20090146683A1 (en) | Calibration circuit of on-die termination device | |
US20040164763A1 (en) | Semiconductor device with impedance calibration function | |
US7208973B2 (en) | On die termination circuit | |
US10938392B2 (en) | Transmitter for transmitting multi-bit data | |
US9419616B2 (en) | LVDS driver | |
KR20210036582A (ko) | 캘리브레이션 동작을 수행하는 반도체 장치 및 이를 이용하는 반도체 시스템 | |
US6459320B2 (en) | Impedance matching circuit for semiconductor memory device | |
US11295804B2 (en) | Output circuit and chip | |
CN113726694B (zh) | 用于传送多比特位数据的传送器 | |
US8749266B2 (en) | Data output circuit responsive to calibration code and on die termination code | |
US10491216B2 (en) | Termination circuit, semiconductor device and operating method thereof | |
KR102310508B1 (ko) | 임피던스 조절 회로 및 이를 포함하는 집적 회로 | |
KR102636020B1 (ko) | Zq 교정이 가능한 pam-4 송신기 | |
GB2375446A (en) | Controlled impedance driver receiving a combination binary and thermometer code |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |