CN113611254A - 一种解决显示屏画面异常的gip电路及其驱动方法 - Google Patents

一种解决显示屏画面异常的gip电路及其驱动方法 Download PDF

Info

Publication number
CN113611254A
CN113611254A CN202110892686.XA CN202110892686A CN113611254A CN 113611254 A CN113611254 A CN 113611254A CN 202110892686 A CN202110892686 A CN 202110892686A CN 113611254 A CN113611254 A CN 113611254A
Authority
CN
China
Prior art keywords
transistor
node
low
write
input end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110892686.XA
Other languages
English (en)
Inventor
谢建峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujian Huajiacai Co Ltd
Original Assignee
Fujian Huajiacai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujian Huajiacai Co Ltd filed Critical Fujian Huajiacai Co Ltd
Priority to CN202110892686.XA priority Critical patent/CN113611254A/zh
Publication of CN113611254A publication Critical patent/CN113611254A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开一种解决显示屏画面异常的GIP电路及其驱动方法,通过引入Qb节点,使得Q点的放电路径不直接与VGL相连,有效的避免了GIP电路工作过程中Q点电压的衰减,可以稳定GIP电路的输出波形,提高画面的显示质量。本发明通过稳定GIP电路中关键节点Q点的电压,优化GIP的输出波形,从而提高画面显示质量。

Description

一种解决显示屏画面异常的GIP电路及其驱动方法
技术领域
本发明涉及LCD显示屏领域,尤其涉及一种解决显示屏画面异常的GIP电路及其驱动方法。
背景技术
随着显示屏技术的不断发展,画面显示质量越来越细腻,如此便对显示屏的电路设计与制程稳定性提出了更高的要求。本专利通过提出一种新型的GIP电路设计方法,可有效地杜绝显示屏画面显示异常情况的发生,稳定电路的输出波形,对制程方面而言可以大大提高产品良率,降低显示屏的制造成本。
发明内容
本发明的目的在于提供一种解决显示屏画面异常的GIP电路及其驱动方法。
本发明采用的技术方案是:
一种解决显示屏画面异常的GIP电路,其包括电容C1以及晶体管T1、T2、T3、T4、T5、T6、T7、T8、T9、T10、T11、T12、T13、T14、T15、T16和T17,
晶体管T1的输入端与FW连接,晶体管T1的输出端与Qb节点连接,晶体管T1的控制端与Vg(n-4)连接;
晶体管T2的输入端与Qb节点连接,晶体管T2的输出端与Q节点连接,晶体管T2的控制端与Vg(n-4)连接;
晶体管T3的输入端与VGH连接,晶体管T3的输出端与P节点连接,晶体管T3的控制端与CKn连接;
晶体管T4的输入端与CKn连接,晶体管T4的输出端与Vg(n)连接,晶体管T4的控制端与Q节点连接;
晶体管T5的输入端与P节点连接,晶体管T5的输出端与VGL连接,晶体管T5的控制端与Q节点连接;
晶体管T6的输入端与Q节点连接,晶体管T6的输出端与Qb节点连接,晶体管T6的控制端与P节点连接;
晶体管T7的输入端与Vg(n)连接,晶体管T7的输出端与VGL连接,晶体管T7的控制端与P节点连接;
晶体管T8的输入端与BW连接,晶体管T8的输出端与Qb节点连接,晶体管T8的控制端与Vg(n+4)连接;
晶体管T9的输入端与Qb节点连接,晶体管T9的输出端与VGL连接,晶体管T9的控制端与P节点连接;
晶体管T10的输入端与Qb节点连接,晶体管T10的输出端与Q节点连接,晶体管T10的控制端与Vg(n+4)连接;
晶体管T11的输入端与VGH连接,晶体管T11的输出端与Qb节点连接,晶体管T11的控制端与Q节点连接;
晶体管T12的输入端与P节点连接,晶体管T12的输出端与VGL连接,晶体管T12的控制端与CK(n+4)连接;
晶体管T13的输入端与Vg(n)连接,晶体管T13的输出端与VGL连接,晶体管T13的控制端与CK(n+4)连接;
晶体管T14的输入端与Q节点连接,晶体管T14的输出端与Qb节点连接,晶体管T14的控制端与CLR连接;
晶体管T15的输入端与Qb节点连接,晶体管T15的输出端与VGL连接,晶体管T15的控制端与CLR连接;
晶体管T16的输入端与P节点连接,晶体管T13的输出端与VGL连接,晶体管T13的控制端与CLR连接;
晶体管T17的输入端与Vg(n)连接,晶体管T17的输出端与VGL连接,晶体管T17的控制端与CLR连接;
电容C1的一端与Q节点连接,电容C1另一端与Vg(n)连接;其中FW、VGH是直流高电压,BW、VGL是直流低电压,CK(n)和CK(n+4)的高电位是VGH电位,低电位是VGL电位。
进一步地,晶体管为TFT薄膜晶体管。
进一步地,晶体管设置在显示面板上。
进一步地,显示面板为LCD显示面板。
进一步地,还包括子像素,Vg(n)与所述子像素连接。
进一步地,包括驱动IC ,CK(n)、CK(n+4)、Vg(n-4)和Vg(n+4)与所述驱动IC连接。
一种解决显示屏画面异常的GIP电路的驱动方法,其包括以下步骤:
在t1阶段,Vg(n-4)写入高电平,CK(n)写入低电位,CK(n+4)写入高电位,Vg(n)写入低电位,Vg(n+4)保持低电平,
在t2阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入低电位,Vg(n)写入低电位,Vg(n+4)保持低电平,
在t3阶段,Vg(n-4写入低电平,CK(n)写入高电位,CK(n+4)写入低电位,Vg(n)写入高电位,Vg(n+4)保持低电平,
在t4阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入低电位,Vg(n)写入低电位,Vg(n+4)保持低电平;
在t5阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入高电位,Vg(n)写入低电位,Vg(n+4)保持高电平;
在t6阶段,Vg(n-4写入低电平,CK(n)写入高电位,CK(n+4)写入低电位,Vg(n)写入低电位,Vg(n+4)保持低电平;
在t7阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入高电位,Vg(n)写入低电位,Vg(n+4)保持低电平。
进一步地,各个时间阶段写入的高电平均保持个输出周期。
本发明采用以上技术方案,通过引入Qb节点,使得Q点的放电路径不直接与VGL相连,这样就可以有效的避免了GIP电路工作过程中Q点电压的衰减,可以稳定GIP电路的输出波形,提高画面的显示质量。本发明通过稳定GIP电路中关键节点Q点的电压,优化GIP的输出波形,从而提高画面显示质量。
附图说明
以下结合附图和具体实施方式对本发明做进一步详细说明;
图1为本发明一种解决显示屏画面异常的GIP电路结构示意图;
图2为本发明一种解决显示屏画面异常的GIP电路的驱动时序示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图对本申请实施例中的技术方案进行清楚、完整地描述。
如图1所示,本发明公开了一种解决显示屏画面异常的GIP电路,其包括电容C1以及晶体管T1、T2、T3、T4、T5、T6、T7、T8、T9、T10、T11、T12、T13、T14、T15、T16和T17,
晶体管T1的输入端与FW连接,晶体管T1的输出端与Qb节点连接,晶体管T1的控制端与Vg(n-4)连接;
晶体管T2的输入端与Qb节点连接,晶体管T2的输出端与Q节点连接,晶体管T2的控制端与Vg(n-4)连接;
晶体管T3的输入端与VGH连接,晶体管T3的输出端与P节点连接,晶体管T3的控制端与CKn连接;
晶体管T4的输入端与CKn连接,晶体管T4的输出端与Vg(n)连接,晶体管T4的控制端与Q节点连接;
晶体管T5的输入端与P节点连接,晶体管T5的输出端与VGL连接,晶体管T5的控制端与Q节点连接;
晶体管T6的输入端与Q节点连接,晶体管T6的输出端与Qb节点连接,晶体管T6的控制端与P节点连接;
晶体管T7的输入端与Vg(n)连接,晶体管T7的输出端与VGL连接,晶体管T7的控制端与P节点连接;
晶体管T8的输入端与BW连接,晶体管T8的输出端与Qb节点连接,晶体管T8的控制端与Vg(n+4)连接;
晶体管T9的输入端与Qb节点连接,晶体管T9的输出端与VGL连接,晶体管T9的控制端与P节点连接;
晶体管T10的输入端与Qb节点连接,晶体管T10的输出端与Q节点连接,晶体管T10的控制端与Vg(n+4)连接;
晶体管T11的输入端与VGH连接,晶体管T11的输出端与Qb节点连接,晶体管T11的控制端与Q节点连接;
晶体管T12的输入端与P节点连接,晶体管T12的输出端与VGL连接,晶体管T12的控制端与CK(n+4)连接;
晶体管T13的输入端与Vg(n)连接,晶体管T13的输出端与VGL连接,晶体管T13的控制端与CK(n+4)连接;
晶体管T14的输入端与Q节点连接,晶体管T14的输出端与Qb节点连接,晶体管T14的控制端与CLR连接;
晶体管T15的输入端与Qb节点连接,晶体管T15的输出端与VGL连接,晶体管T15的控制端与CLR连接;
晶体管T16的输入端与P节点连接,晶体管T13的输出端与VGL连接,晶体管T13的控制端与CLR连接;
晶体管T17的输入端与Vg(n)连接,晶体管T17的输出端与VGL连接,晶体管T17的控制端与CLR连接;
电容C1的一端与Q节点连接,电容C1另一端与Vg(n)连接;其中FW、VGH是直流高电压,BW、VGL是直流低电压,CK(n)和CK(n+4)的高电位是VGH电位,低电位是VGL电位。
进一步地,晶体管为TFT薄膜晶体管。
进一步地,晶体管设置在显示面板上。
进一步地,显示面板为LCD显示面板。
进一步地,还包括子像素,Vg(n)与所述子像素连接。
进一步地,包括驱动IC ,CK(n)、CK(n+4)、Vg(n-4)和Vg(n+4)与所述驱动IC连接。
如图2所示,一种解决显示屏画面异常的GIP电路的驱动方法,其包括以下步骤:
在t1阶段,Vg(n-4)写入高电平,CK(n)写入低电位,CK(n+4)写入高电位,Vg(n)写入低电位,Vg(n+4)保持低电平,
在t2阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入低电位,Vg(n)写入低电位,Vg(n+4)保持低电平,
在t3阶段,Vg(n-4写入低电平,CK(n)写入高电位,CK(n+4)写入低电位,Vg(n)写入高电位,Vg(n+4)保持低电平,
在t4阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入低电位,Vg(n)写入低电位,Vg(n+4)保持低电平;
在t5阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入高电位,Vg(n)写入低电位,Vg(n+4)保持高电平;
在t6阶段,Vg(n-4写入低电平,CK(n)写入高电位,CK(n+4)写入低电位,Vg(n)写入低电位,Vg(n+4)保持低电平;
在t7阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入高电位,Vg(n)写入低电位,Vg(n+4)保持低电平。
进一步地,各个时间阶段写入的高电平均保持个输出周期。
具体地,在t1阶段,Vg(n-4)由低电平变为高电平。此时T1和T2均打开,Qb点和Q点均充电至VGH电位,由于Q点电位为高电平,故T4和T5打开,Vg(n)接收到Ckn的低电位,输出为低电平;P点电压通过T5 TFT路径放电到低电平,P点电位为低电位。
在t2阶段,Vg(n-4)由高电位转为低电位,此时T1和T2均处于关闭状态,此时Q点为floating状态,而Qb点由于Q点高电平的作用,T11处于开启状态,故Qb点接受到VGH电位,Qb点为高电位。这里分析Q点到VGL的放电路径,如T1/T2,T8/T10,T6/T9,T14/T15,由于Qb为高电平,故T2/T10/T6/T14这些TFT的VGS(栅源电压)为VGL-VGH远小于0,假设这些TFT的Vth<0(即耗尽型TFT),漏电流依然很小,因此Q点的电压不会由于这些TFT的漏电而衰减,Q点维持在VGH准位。
在t3阶段,Ckn电位由低电位转为高电位,此时Q点由于C1电容的耦合作用,电位升高,T4 TFT打开的更彻底,因此Vg(n)输出为Ckn的高电位。
在t4阶段,Ckn电位由高电位转为低电位,此时Q点由于C1电容的耦合作用,电位下降到原来的高电位,T4仍然维持在开启状态,因此Vg(n)输出为Ckn的低电位。
在t5阶段,Vg(n+4)由低电位转为高电位,此时T8与T10打开,Q点的电位通过此路径放电到低电平。同时由于Ck(n+4)为高电平,T12和T13均打开,分别将P点和Vg(n)下拉到低电平。
在t6阶段,Ckn由低电平转为高电平,此时T3打开,P点接受到VGH的高电平,P点电位为高电位,因此T6、T9、T7三个TFT处于开启状态,分别将Q点和Vg(n)点的电位拉低到低电位。
在t7阶段,CK(n+4)由低电平转为高电平,T12和T13再次开启,分别将P点和Vg(n)下拉到低电平。
本发明采用以上技术方案,通过引入Qb节点,使得Q点的放电路径不直接与VGL相连,这样就可以有效的避免了GIP电路工作过程中Q点电压的衰减,可以稳定GIP电路的输出波形,提高画面的显示质量。本发明通过稳定GIP电路中关键节点Q点的电压,优化GIP的输出波形,从而提高画面显示质量。
显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。

Claims (8)

1.一种解决显示屏画面异常的GIP电路,其特征在于:其包括电容C1以及晶体管T1、T2、T3、T4、T5、T6、T7、T8、T9、T10、T11、T12、T13、T14、T15、T16和T17,
晶体管T1的输入端与FW连接,晶体管T1的输出端与Qb节点连接,晶体管T1的控制端与Vg(n-4)连接;
晶体管T2的输入端与Qb节点连接,晶体管T2的输出端与Q节点连接,晶体管T2的控制端与Vg(n-4)连接;
晶体管T3的输入端与VGH连接,晶体管T3的输出端与P节点连接,晶体管T3的控制端与CKn连接;
晶体管T4的输入端与CKn连接,晶体管T4的输出端与Vg(n)连接,晶体管T4的控制端与Q节点连接;
晶体管T5的输入端与P节点连接,晶体管T5的输出端与VGL连接,晶体管T5的控制端与Q节点连接;
晶体管T6的输入端与Q节点连接,晶体管T6的输出端与Qb节点连接,晶体管T6的控制端与P节点连接;
晶体管T7的输入端与Vg(n)连接,晶体管T7的输出端与VGL连接,晶体管T7的控制端与P节点连接;
晶体管T8的输入端与BW连接,晶体管T8的输出端与Qb节点连接,晶体管T8的控制端与Vg(n+4)连接;
晶体管T9的输入端与Qb节点连接,晶体管T9的输出端与VGL连接,晶体管T9的控制端与P节点连接;
晶体管T10的输入端与Qb节点连接,晶体管T10的输出端与Q节点连接,晶体管T10的控制端与Vg(n+4)连接;
晶体管T11的输入端与VGH连接,晶体管T11的输出端与Qb节点连接,晶体管T11的控制端与Q节点连接;
晶体管T12的输入端与P节点连接,晶体管T12的输出端与VGL连接,晶体管T12的控制端与CK(n+4)连接;
晶体管T13的输入端与Vg(n)连接,晶体管T13的输出端与VGL连接,晶体管T13的控制端与CK(n+4)连接;
晶体管T14的输入端与Q节点连接,晶体管T14的输出端与Qb节点连接,晶体管T14的控制端与CLR连接;
晶体管T15的输入端与Qb节点连接,晶体管T15的输出端与VGL连接,晶体管T15的控制端与CLR连接;
晶体管T16的输入端与P节点连接,晶体管T13的输出端与VGL连接,晶体管T13的控制端与CLR连接;
晶体管T17的输入端与Vg(n)连接,晶体管T17的输出端与VGL连接,晶体管T17的控制端与CLR连接;
电容C1的一端与Q节点连接,电容C1另一端与Vg(n)连接;其中FW、VGH是直流高电压,BW、VGL是直流低电压,CK(n)和CK(n+4)的高电位是VGH电位,低电位是VGL电位。
2.根据权利要求1所述的一种解决显示屏画面异常的GIP电路,其特征在于:晶体管为TFT薄膜晶体管。
3.根据权利要求1所述的一种解决显示屏画面异常的GIP电路,其特征在于:晶体管设置在显示面板上。
4.根据权利要求1所述的一种解决显示屏画面异常的GIP电路,其特征在于:显示面板为LCD显示面板。
5.根据权利要求1所述的一种解决显示屏画面异常的GIP电路,其特征在于:还包括子像素,Vg(n)与所述子像素连接。
6. 根据权利要求1所述的一种解决显示屏画面异常的GIP电路,其特征在于:包括驱动IC ,CK(n)、CK(n+4)、Vg(n-4)和Vg(n+4)与驱动IC连接。
7.一种解决显示屏画面异常的GIP电路的驱动方法,采用了权利要求1至6任一所述的一种解决显示屏画面异常的GIP电路,其特征在于:方法包括以下步骤:
在t1阶段,Vg(n-4)写入高电平,CK(n)写入低电位,CK(n+4)写入高电位,Vg(n)写入低电位,Vg(n+4)保持低电平,
在t2阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入低电位,Vg(n)写入低电位,Vg(n+4)保持低电平,
在t3阶段,Vg(n-4写入低电平,CK(n)写入高电位,CK(n+4)写入低电位,Vg(n)写入高电位,Vg(n+4)保持低电平,
在t4阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入低电位,Vg(n)写入低电位,Vg(n+4)保持低电平;
在t5阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入高电位,Vg(n)写入低电位,Vg(n+4)保持高电平;
在t6阶段,Vg(n-4写入低电平,CK(n)写入高电位,CK(n+4)写入低电位,Vg(n)写入低电位,Vg(n+4)保持低电平;
在t7阶段,Vg(n-4写入低电平,CK(n)写入低电位,CK(n+4)写入高电位,Vg(n)写入低电位,Vg(n+4)保持低电平。
8.根据权利要求7所述的一种解决显示屏画面异常的GIP电路的驱动方法,其特征在于:各个时间阶段写入的高电平均保持一个输出周期。
CN202110892686.XA 2021-08-04 2021-08-04 一种解决显示屏画面异常的gip电路及其驱动方法 Pending CN113611254A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110892686.XA CN113611254A (zh) 2021-08-04 2021-08-04 一种解决显示屏画面异常的gip电路及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110892686.XA CN113611254A (zh) 2021-08-04 2021-08-04 一种解决显示屏画面异常的gip电路及其驱动方法

Publications (1)

Publication Number Publication Date
CN113611254A true CN113611254A (zh) 2021-11-05

Family

ID=78306862

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110892686.XA Pending CN113611254A (zh) 2021-08-04 2021-08-04 一种解决显示屏画面异常的gip电路及其驱动方法

Country Status (1)

Country Link
CN (1) CN113611254A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114170989A (zh) * 2022-01-11 2022-03-11 福建华佳彩有限公司 一种提高显示屏稳定性的gip电路及其驱动方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150228243A1 (en) * 2014-02-07 2015-08-13 Au Optronics Corp. Display panel, gate driver and control method
KR20170010283A (ko) * 2015-07-17 2017-01-26 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 갖는 표시 장치
CN112735350A (zh) * 2021-01-12 2021-04-30 福建华佳彩有限公司 一种gip电路及其驱动方法
CN112967654A (zh) * 2021-03-23 2021-06-15 福建华佳彩有限公司 一种gip电路及驱动方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150228243A1 (en) * 2014-02-07 2015-08-13 Au Optronics Corp. Display panel, gate driver and control method
KR20170010283A (ko) * 2015-07-17 2017-01-26 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 갖는 표시 장치
CN112735350A (zh) * 2021-01-12 2021-04-30 福建华佳彩有限公司 一种gip电路及其驱动方法
CN112967654A (zh) * 2021-03-23 2021-06-15 福建华佳彩有限公司 一种gip电路及驱动方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114170989A (zh) * 2022-01-11 2022-03-11 福建华佳彩有限公司 一种提高显示屏稳定性的gip电路及其驱动方法

Similar Documents

Publication Publication Date Title
CN108932933B (zh) 移位寄存器、栅极驱动电路、显示装置
US9564097B2 (en) Shift register, stage-shift gate driving circuit and display panel
CN110428785B (zh) Tft面板控制电路
JP2020500333A (ja) Igzo薄膜トランジスタのgoa回路及び表示装置
CN107808650B (zh) Goa电路
CN107331360B (zh) Goa电路及液晶显示装置
US10386663B2 (en) GOA circuit and liquid crystal display device
JP2011027915A (ja) 液晶表示装置
CN112447151A (zh) 一种单级多输出gip驱动电路及驱动方法
CN113223471B (zh) 一种具有补偿功能的gip电路及补偿方法
CN113611254A (zh) 一种解决显示屏画面异常的gip电路及其驱动方法
CN112289275B (zh) Goa电路及其驱动方法、显示面板
US11170714B2 (en) Pixel circuit, method for driving the same, display panel and display device
US8912992B2 (en) Display device
CN214541521U (zh) 一种gip电路
US8928569B2 (en) Driver of promoting pixel charging ability of thin film transistor and method thereof
CN112885285B (zh) 一种gip电路及其控制方法
CN113160766A (zh) 一种gip补偿电路及其控制方法
CN218038541U (zh) 一种新型显示驱动电路
WO2022047932A1 (zh) 栅极驱动电路和显示面板
CN219040046U (zh) 一种新型显示屏的驱动电路
CN214541527U (zh) 一种提升显示质量的gip电路
CN216212274U (zh) 一种防止tft漏电的gip电路
CN113053291B (zh) 一种gip电路及其驱动方法
CN112885284B (zh) 一种触控显示屏的gip电路及其控制方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20211105