CN216212274U - 一种防止tft漏电的gip电路 - Google Patents

一种防止tft漏电的gip电路 Download PDF

Info

Publication number
CN216212274U
CN216212274U CN202122717175.2U CN202122717175U CN216212274U CN 216212274 U CN216212274 U CN 216212274U CN 202122717175 U CN202122717175 U CN 202122717175U CN 216212274 U CN216212274 U CN 216212274U
Authority
CN
China
Prior art keywords
point
potential
ckn
gip circuit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202122717175.2U
Other languages
English (en)
Inventor
汤骁
谢建峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujian Huajiacai Co Ltd
Original Assignee
Fujian Huajiacai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujian Huajiacai Co Ltd filed Critical Fujian Huajiacai Co Ltd
Priority to CN202122717175.2U priority Critical patent/CN216212274U/zh
Application granted granted Critical
Publication of CN216212274U publication Critical patent/CN216212274U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本实用新型公开一种防止TFT漏电的GIP电路,其包括晶体管T1、T2、T3、T4、T5和电容C1。T1的控制端连接Gn‑1,T1的输入端连接Gn‑3,T1的输出端连接Qn点;T2的控制端连接Qn点,T2的输入端连接Ckn点,T2的输出端连接Gn;T3的控制端连接Gn‑1,T3的输入端连接Gn点,T3的输出端连接Pn点;T4的控制端连接CKB点,T4的输入端连接Gn,T4的输出端连接VGL;T5的控制端连接Gn+1点,T5的输入端连接Pn点,T5的输出端连接Gn+1;C1的一极板连接Qn点,C1的另一极板连接Gn。本实用新型减少信号错充的可能性,保持显示屏的显示稳定。

Description

一种防止TFT漏电的GIP电路
技术领域
本实用新型涉及显示技术领域,尤其涉及一种防止TFT漏电的GIP电路。
背景技术
随着现代化社会的不断进步发展,人们在显示屏的性能和稳定性上的要求不断提升,由于目前显示屏的GIP电路在充放电过程中关键点很容易受到其他信号的干扰,导致GIP电路的输出信号发生错误,使显示屏的显示出现横纹、错充等异常现象。
发明内容
本实用新型的目的在于提供一种防止TFT漏电的GIP电路。
本实用新型采用的技术方案是:
一种防止TFT漏电的GIP电路,其包括晶体管T1、T2、T3、T4、T5和电容C1;
T1的控制端连接Gn-1,T1的输入端连接Gn-3,T1的输出端连接Qn点;
T2的控制端连接Qn点,T2的输入端连接Ckn点,T2的输出端连接Gn;
T3的控制端连接Gn-1,T3的输入端连接Gn点,T3的输出端连接Pn点;
T4的控制端连接CKB点,T4的输入端连接Gn,T4的输出端连接VGL;
T5的控制端连接Gn+1点,T5的输入端连接Pn点,T5的输出端连接Gn+1;
C1的一极板连接Qn点,C1的另一极板连接G(n)。
进一步地,晶体管为TFT薄膜晶体管。
进一步地,晶体管设置在显示面板上。
进一步地,显示面板为LCD显示面板。
进一步地,包括驱动IC , CKn、CKB、Gn-1、Gn-3、Gn+1与驱动IC连接。
一种防止TFT漏电的GIP电路的驱动方法,其包括以下步骤:
在t1时刻,控制Gn-1、Gn-3和CKB输出高电位,控制Gn、Gn+1和CKn输出低电位;
在t2时刻,控制Gn、Gn-1、Gn-3和CKn输出高电位,控制Gn+1、CKB输出低电位;
在t3时刻,控制Gn、Gn-1、Gn+1和CKn输出高电位,控制Gn-3、CKB输出低电位;
在t4时刻,控制Gn、Gn+1和CKn输出高电位,控制Gn-3、Gn-1和CKB输出低电位;
在t5时刻,控制Gn+1和CKB输出高电位,控制Gn-3、Gn-1、Gn和CKn输出低电位。
本实用新型采用以上技术方案,将GIP中关键节点的电压保持在更低的电位,有效防止TFT漏电,减少显示屏出现显示异常的可能,使显示屏的显示更加稳定。
附图说明
以下结合附图和具体实施方式对本实用新型做进一步详细说明;
图1为本实用新型一种防止TFT漏电的GIP电路的结构示意图;
图2为本实用新型一种防止TFT漏电的GIP电路的驱动方法的时序波形图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图对本申请实施例中的技术方案进行清楚、完整地描述。
如图1或2所示,本实用新型公开了一种防止TFT漏电的GIP电路,其包括晶体管T1、T2、T3、T4、T5和电容C1;
T1的控制端连接Gn-1,T1的输入端连接Gn-3,T1的输出端连接Qn点;
T2的控制端连接Qn点,T2的输入端连接Ckn点,T2的输出端连接Gn;
T3的控制端连接Gn-1,T3的输入端连接Gn点,T3的输出端连接Pn点;
T4的控制端连接CKB点,T4的输入端连接Gn,T4的输出端连接VGL;
T5的控制端连接Gn+1点,T5的输入端连接Pn点,T5的输出端连接Gn+1;
C1的一极板连接Qn点,C1的另一极板连接G(n)。
进一步地,晶体管为TFT薄膜晶体管。
进一步地,晶体管设置在显示面板上。
进一步地,显示面板为LCD显示面板。
进一步地,包括驱动IC , CKn、CKB、Gn-1、Gn-3、Gn+1与驱动IC连接。
一种防止TFT漏电的GIP电路的驱动方法,其包括以下步骤:
在t1时刻,控制Gn-1、Gn-3和CKB输出高电位,控制Gn、Gn+1和CKn输出低电位;
此时,由于Gn-1为高电位,T1打开,T1将Gn-3的高电位给到Qn点;T3打开,Pn和Gn相连,因为Qn点为高电位,T2打开, CKn通过T2将低电位给到Gn,由于Pn和Gn相连,因此Pn也被拉至低电位。此时CKB为高电平,T4打开,Gn点被Gn拉至低电位。
在t2时刻,控制Gn、Gn-1、Gn-3和CKn输出高电位,控制Gn+1、CKB输出低电位;
具体地,T2仍处于打开状态,因为CKn由低电位转为高电位,Gn通过T2接收到CKn的高电位,Gn输出高电位,此时由于T3为开启状态,故Pn也为高电位,Qn点由于耦合电容C1的存在,电位升高。
在t3时刻,控制Gn、Gn-1、Gn+1和CKn输出高电位,控制Gn-3、CKB输出低电位;
具体地,Gn-3由高电位转为低电位,此时Gn-1依旧处于高电位,Qn通过T1的作用接收到Gn-3的低电位,Qn点降至低电位,T2关断。此时Gn+1为高电位,T5打开,Pn通过T5的作用接收到Gn+1的高电位,Pn维持高电位。由于此时Gn-1也为高电位,T3还是处于高电位,使Gn继续输出高电位。
在t4时刻,控制Gn、Gn+1和CKn输出高电位,控制Gn-3、Gn-1和CKB输出低电位;
此时,Gn-1由高电位降至低电位,T1和T3关断,Qn点处于floating状态。
在t5时刻,控制Gn+1和CKB输出高电位,控制Gn-3、Gn-1、Gn和CKn输出低电位;
此时,由于CKn降为低电位, CKB为高电位,T4打开,Gn通过T4的作用接收到Gn的低电位,将Gn降至低电位, Qn点由于耦合电容C1的存在,电位降低。这里我们通过T4这个TFT,使得在Gn需要处于低电位时将Gn由高电位拉至低电位,同时通过耦合电容C1将Qn点电位拉到更低,有效防止TFT漏电。
下面就本实用新型的具体工作原理做详细的说明。
实施例一
图1,在实施例一中,本实用新型的每一级GIP电路共有5颗TFT,1个电容C1,VGH是直流高电压,Gn是直流低电压。在本实用新型中,CKn和CKB的高电位是VGH电位,低电位是Gn电位。本实用新型通过T4这个TFT,在Gn需要保持在低电位的时间内,使Qn点处于更低的电位,减少信号错充的可能性,这对于保持显示屏的显示稳定而言非常重要。
如图2所示,以下介绍GIP的驱动过程:
在t1时刻,Gn-1为高电位,T1打开,T1将Gn-3的高电位给到Qn点;T3打开,Pn和Gn相连,因为Qn点为高电位,T2打开, CKn通过T2将低电位给到Gn,由于Pn和Gn相连,因此Pn也被拉至低电位。此时CKB为高电平,T4打开,Gn点被Gn拉至低电位。
在t2时刻,T2仍处于打开状态,因为CKn由低电位转为高电位,Gn通过T2接收到CKn的高电位,Gn输出高电位,此时由于T3为开启状态,故Pn也为高电位,Qn点由于耦合电容C1的存在,电位升高。
在t3时刻,Gn-3由高电位转为低电位,此时Gn-1依旧处于高电位,Qn通过T1的作用接收到Gn-3的低电位,Qn点降至低电位,T2关断。此时Gn+1为高电位,T5打开,Pn通过T5的作用接收到Gn+1的高电位,Pn维持高电位。由于此时Gn-1也为高电位,T3还是处于高电位,使Gn继续输出高电位。
在t4时刻,Gn-1由高电位降至低电位,T1和T3关断,Qn点处于floating状态。
在t5时刻,CKn降为低电位, CKB为高电位,T4打开,Gn通过T4的作用接收到Gn的低电位,将Gn降至低电位, Qn点由于耦合电容C1的存在,电位降低。这里我们通过T4这个TFT,使得在Gn需要处于低电位时将Gn由高电位拉至低电位,同时通过耦合电容C1将Qn点电位拉到更低,有效防止TFT漏电。
本实用新型采用以上技术方案,将GIP中关键节点的电压保持在更低的电位,有效防止TFT漏电,减少显示屏出现显示异常的可能,使显示屏的显示更加稳定。
显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。

Claims (6)

1.一种防止TFT漏电的GIP电路,其特征在于:其包括晶体管T1、T2、T3、T4、T5和电容C1;
T1的控制端连接Gn-1,T1的输入端连接Gn-3,T1的输出端连接Qn点;
T2的控制端连接Qn点,T2的输入端连接Ckn点,T2的输出端连接Gn;
T3的控制端连接Gn-1,T3的输入端连接Gn点,T3的输出端连接Pn点;
T4的控制端连接CKB点,T4的输入端连接Gn,T4的输出端连接VGL;
T5的控制端连接Gn+1点,T5的输入端连接Pn点,T5的输出端连接Gn+1;
C1的一极板连接Qn点,C1的另一极板连接Gn。
2.根据权利要求1所述的一种防止TFT漏电的GIP电路,其特征在于:晶体管为TFT薄膜晶体管。
3.根据权利要求1所述的一种防止TFT漏电的GIP电路,其特征在于:晶体管设置在显示面板上。
4.根据权利要求1所述的一种防止TFT漏电的GIP电路,其特征在于:显示面板为LCD显示面板。
5. 根据权利要求1所述的一种防止TFT漏电的GIP电路,其特征在于:包括驱动IC ,CKn、CKB、Gn-1、Gn-3、Gn+1与驱动IC连接。
6.根据权利要求1所述的一种防止TFT漏电的GIP电路,其特征在于:CKn和CKB的高电位是VGH电位,低电位是Gn电位,VGH是直流高电压,Gn是直流低电压。
CN202122717175.2U 2021-11-08 2021-11-08 一种防止tft漏电的gip电路 Active CN216212274U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202122717175.2U CN216212274U (zh) 2021-11-08 2021-11-08 一种防止tft漏电的gip电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202122717175.2U CN216212274U (zh) 2021-11-08 2021-11-08 一种防止tft漏电的gip电路

Publications (1)

Publication Number Publication Date
CN216212274U true CN216212274U (zh) 2022-04-05

Family

ID=80905224

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202122717175.2U Active CN216212274U (zh) 2021-11-08 2021-11-08 一种防止tft漏电的gip电路

Country Status (1)

Country Link
CN (1) CN216212274U (zh)

Similar Documents

Publication Publication Date Title
CN108564930B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN108932933B (zh) 移位寄存器、栅极驱动电路、显示装置
EP3564943B1 (en) Igzo thin-film transistor goa circuit, and display device
US20200020291A1 (en) Shift Register Circuit, Method for Driving the Same, Gate Drive Circuit, and Display Panel
US10223993B2 (en) Shift register and driving method thereof, gate driving circuit and display apparatus
KR101097347B1 (ko) 게이트 구동 회로 및 이를 이용한 표시 장치
US20180233209A1 (en) Shift register, operation method thereof, gate driving circuit and display device
US20190279588A1 (en) Shift register unit, gate driving circuit, display and gate driving method
JP6419324B2 (ja) 酸化物半導体薄膜トランジスタにおけるスキャン駆動回路
US20150269899A1 (en) Shift register unit and gate driving circuit
CN110428785B (zh) Tft面板控制电路
CN107689221B (zh) Goa电路
US11107381B2 (en) Shift register and method for driving the same, gate driving circuit and display device
CN110689858B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路
CN109243351A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN112509512B (zh) 一种gip电路及驱动方法
CN106898322A (zh) 移位寄存器及其驱动方法、栅极驱动电路以及显示装置
CN114999557A (zh) 移位寄存器及其驱动方法、栅极驱动电路
CN110890077A (zh) 一种goa电路及液晶显示面板
CN112927645B (zh) 驱动电路、驱动方法和显示装置
CN216212274U (zh) 一种防止tft漏电的gip电路
CN113223471A (zh) 一种具有补偿功能的gip电路及补偿方法
CN112527149A (zh) 一种提升显示稳定性的gip电路及驱动方法
CN217214119U (zh) 一种提高显示屏稳定性的gip电路
CN113936585B (zh) 一种减少显示异常的gip电路及其方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant