CN113472326B - 一种管脚状态的配置电路、配置方法及电子设备 - Google Patents
一种管脚状态的配置电路、配置方法及电子设备 Download PDFInfo
- Publication number
- CN113472326B CN113472326B CN202110558493.0A CN202110558493A CN113472326B CN 113472326 B CN113472326 B CN 113472326B CN 202110558493 A CN202110558493 A CN 202110558493A CN 113472326 B CN113472326 B CN 113472326B
- Authority
- CN
- China
- Prior art keywords
- configuration
- voltage
- pin
- resistor
- configuration pin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 51
- 239000003990 capacitor Substances 0.000 claims description 148
- 238000007599 discharging Methods 0.000 claims description 101
- 102100032919 Chromobox protein homolog 1 Human genes 0.000 description 46
- 101000797584 Homo sapiens Chromobox protein homolog 1 Proteins 0.000 description 46
- 238000010586 diagram Methods 0.000 description 26
- 238000001514 detection method Methods 0.000 description 21
- 238000004364 calculation method Methods 0.000 description 10
- 230000006870 function Effects 0.000 description 9
- 238000004590 computer program Methods 0.000 description 7
- 101100457838 Caenorhabditis elegans mod-1 gene Proteins 0.000 description 3
- 101150110972 ME1 gene Proteins 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000004075 alteration Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0005—Modifications of input or output impedance
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1733—Controllable logic circuits
- H03K19/1737—Controllable logic circuits using multiplexers
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Measurement Of Current Or Voltage (AREA)
- Direct Current Feeding And Distribution (AREA)
Abstract
本申请提供了一种管脚状态的配置电路、配置方法及电子设备。其中,配置电路包括配置电阻器负载、电压采集单元和比较器;电压采集单元通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,并分别采集第一配置管脚和第二配置管脚的电压;比较器根据在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第二电压比值,根据第一电压比值和第二电压比值确定对应的管脚配置状态。本申请通过对两个配置管脚进行配置可以得到N×N种管脚配置状态。
Description
技术领域
本申请涉及电子技术领域,尤其涉及一种管脚状态的配置电路、配置方法及电子设备。
背景技术
在集成电路(Integrated Circuit IC)芯片的设计中,管脚(PIN)是用来传输芯片的输入、输出信号,包含数据信号、时钟信号以及电源信号等。为了在同一颗芯片上能够实现更多的功能,提高芯片的性价比,芯片在制造时大都提供了管脚状态的配置功能。根据管脚状态的不同配置,芯片可以处于不同的工作状态,从而可以实现不同的功能或性能。管脚状态的配置一般有两种方式;第一种方式是给管脚配置不同的电压,不同电压表示不同的管脚状态;第二种方式是通过外部处理器来修改芯片内部的寄存器单元的内容,实现对管脚状态的配置。
参见图1,图1为一种相关技术中管脚状态的配置电路的结构示意图。如图1所示,该配置电路是基于电阻分压策略实现模式配置,利用电阻R01和R02分压配置VCC与GND之间的模式配置管脚MOD的电压。在IC模式检测阶段,读取并锁存启动时刻模式配置管脚MOD上的电压值,再根据读取的电压值确定对应的模式状态,因此配置不同的R01和R02可配置不同的模式。但是在该技术中需要两个管脚才能配置一组状态,且在IC模式配置完成后,电阻R01和R02会持续存在功率损耗,尤其是需要采用多个管脚进行配置时,会带来较大损耗。
参见图2,图2为另一种相关技术中进行管脚状态配置的工作原理示意图。如图2所示,电阻R01是芯片外部连接电阻,电阻R02是芯片内部的可变电阻,在配置过程中,通过改变R2的电阻值,将电阻R01的电阻值与电阻R02的电阻值的进行比较,从而确定对应的模式,因此配置不同的R01可配置不同的模式。在该技术中,模式配置是基于单个管脚MOD实现一组配置状态,但是由于内外电阻特性差异,因此比较精度较低,导致可配置的状态数量减少。
发明内容
本申请提供一种管脚状态的配置电路、配置方法及电子设备,用于提高可配置的状态数量。
第一方面,本申请实施例提供的一种管脚状态的配置电路,包括:配置电阻器负载、电压采集单元和比较器。其中,所述配置电阻器负载用于连接芯片的第一配置管脚和第二配置管脚;所述电压采集单元可以通过所述第一配置管脚或所述第二配置管脚向所述配置电阻器负载提供第二参考电压,并分别采集所述第一配置管脚的电压和所述第二配置管脚的电压;所述比较器可以根据所述电压采集单元在通过所述第一配置管脚向所述配置电阻器负载提供第二参考电压时采集的所述第一配置管脚的电压和所述第二配置管脚的电压计算第一电压比值,根据所述电压采集单元在通过所述第二配置管脚向所述配置电阻器负载提供第二参考电压时采集的所述第一配置管脚的电压和所述第二配置管脚的电压计算第二电压比值,以及根据所述第一电压比值和所述第二电压比值确定对应的管脚配置状态。
本申请提供的配置电路通过配置配置电阻器负载中的电阻可以得到N种状态的第一电压比值,N种状态的第二电压比值。从而将第一电压比值和第二电压比值进行结合,可以配置N×N种状态,即本申请根据第一电压比值和第二电压比值可以确定N×N种管脚配置状态,从而可以对芯片配置N×N种模式状态。另外,本申请中的配置电路不工作时,配置电阻器负载是不工作的,因此无功率损耗。
在具体实施时,配置电阻器负载可以包括可配置的第一电阻、可配置的第二电阻和可配置的第三电阻;第一电阻的第一端子连接第一参考电压,第一电阻的第二端子连接第一配置管脚;第二电阻的第一端子连接第一参考电压,第二电阻的第二端子连接第二配置管脚,第三电阻连接于第一电阻的第二端子和第二电阻的第二端子之间。电压采集单元可以通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,当通过第一配置管脚向配置电阻器负载提供第二参考电压Vcc时,分别采集第一配置管脚的电压vmod1和第二配置管脚的电压vmod2,此时,第一配置管脚的电压vmod1=Vcc,第二配置管脚的电压vmod2=[R2/(R2+R3)]Vcc;当通过第二配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压vmod1和第二配置管脚的电压vmod2,此时,第二配置管脚的电压vmod2=Vcc,第一配置管脚的电压vmod1=[R1/(R1+R3)]Vcc。比较器可以包括电压比值计算单元和状态机单元,其中,电压比值单元可以根据电压采集单元在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压来计算第一电压比值,以及根据电压采集单元在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压来计算第二电压比值;从而状态机单元可以根据第一电压比值和第二电压比值确定对应的管脚配置状态。
由此,本申请通过配置第二电阻和第三电阻的阻值比例来配置分压可以得到N种状态的第一电压比值,通过配置第一电阻和第三电阻的阻值比例来配置分压可以得到N种状态的第二电压比值。并且,由于本申请是根据电阻分压的比值进行配置因此可以提高状态值的精度。
示例性的,本申请中的电压采集单元可以包括电压提供电路和电压采集电路。其中,电压提供电路用于分时向第一配置管脚和第二配置管脚提供第二参考电压,以通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压。电压采集电路用于在电压提供电路向第一配置管脚提供第二参考电压时,分别采集第一配置管脚的电压和第二配置管脚的电压;在电压提供电路向第二配置管脚提供第二参考电压时,分别采集第一配置管脚的电压和第二配置管脚的电压。
一种实施例中,还可以在所述配置电阻器负载中增加第一电容,所述第一电容与所述第三电阻并联设置;所述比较器还用于在所述电压采集单元向所述配置电阻器负载提供所述第二参考电压时,检测所述第一电容的充电时间或放电时间;所述状态机单元具体用于根据所述第一电压比值、所述第二电压比值以及检测的所述第一电容的充电时间或放电时间确定对应的管脚配置状态。通过配置通过第一电容的电容值,可以得到M种状态,从而将第一电容的充电时间或放电时间、第一电压比值以及第二电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×M种状态的配置。
另一种实施例中,还可以在所述配置电阻器负载中增加第一电容和第二电容,其中所述第一电容与所述第一电阻并联设置,所述第二电容与所述第二电阻并联设置;所述比较器还用于在所述电压采集单元向所述配置电阻器负载提供第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间;所述状态机单元具体用于根据所述第一电压比值、所述第二电压比值以及所述时间检测单元检测的所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间确定对应的管脚配置状态。通过配置第一电容的电容值,可以得到M种状态,通过配置第二电容的电容值,又可以得到M种状态。从而将第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值以及第二电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×M×M种状态的配置。
又一种实施例中,可以在芯片中增加配置管脚,即芯片中具有3个配置管脚,分别为第一配置管脚、第二配置管脚和第三配置管脚。所述配置电阻器负载中还可以包括可配置的第四电阻和可配置的第五电阻;所述第四电阻的第一端子用于连接第一参考电压,所述第四电阻的第二端子用于与所述第三配置管脚连接,所述第五电阻连接于所述第四电阻的第二端子和所述第二电阻的第二端子之间;所述电压采集单元还用于在通过所述第二配置管脚向所述配置电阻器负载提供所述第二参考电压时,采集所述第三配置管脚的电压;所述电压比值单元还需要根据所述电压采集单元在通过所述第二配置管脚向所述配置电阻器负载提供第二参考电压时采集的所述第二配置管脚的电压和所述第三配置管脚的电压,计算第三电压比值;所述状态机单元具体用于根据所述第一电压比值、所述第二电压比值以及所述第三电压比值确定对应的管脚配置状态。从而将第一电压比值、第二电压比值以及第三电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×N种状态的配置。
在具体实施时,在通过第一配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压和第二配置管脚的电压;在通过第二配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。
进一步地,当芯片中具有3个配置管脚时,还可以在所述配置电阻器负载中增加第一电容和第二电容,其中所述第一电容与所述第三电阻并联设置,所述第二电容与所述第五电阻并联设置;所述比较器还用于在所述电压采集单元向所述配置电阻器负载提供所述第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间;所述状态机单元具体用于根据所述第一电压比值、所述第二电压比值、所述第三电压比值、所述第一电容的充电时间或放电时间以及所述第二电容的充电时间或放电时间确定对应的管脚配置状态。通过配置第一电容的电容值,可以得到M种状态,通过配置第二电容的电容值,又可以得到M种状态。从而将第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值、第二电压比值以及第三电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×N×M×M种状态的配置。
第二方面,本申请实施例还提供了另一种管脚状态的配置电路,包括:配置电阻器负载、电压采集单元和比较器。其中,配置电阻器负载用于连接芯片的第一配置管脚、第二配置管脚和第三配置管脚。示例性的,所述配置电阻器负载可以包括可配置的第一电阻、可配置的第二电阻、可配置的第三电阻、可配置第四电阻和可配置第五电阻;所述第一电阻的第一端子连接第一参考电压例如接地,所述第一电阻的第二端子连接第一配置管脚;第二电阻的第一端子连接第一参考电压例如接地,所述第二电阻的第二端子连接第二配置管脚,所述第三电阻连接于所述第一电阻的第二端子和所述第二电阻的第二端子之间;第四电阻的第一端子用于连接第一参考电压,第四电阻的第二端子用于与第三配置管脚连接,第五电阻连接于第四电阻的第二端子和第二电阻的第二端子之间。
所述电压采集单元可以通过第一配置管脚、第二配置管脚或第三配置管脚向配置电阻器负载提供第二参考电压,并分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。在具体实施时,例如配置第三电阻的阻值等于第五电阻的阻值,在通过第二配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压;在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。
所述电压比值单元可以用于根据所述电压采集单元在通过所述第二配置管脚向所述配置电阻器负载提供第二参考电压时,采集的所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压计算第一电压比值和第三电压比值;根据所述电压采集单元在通过所述第三配置管脚和所述第一配置管脚同时向所述配置电阻器负载提供第二参考电压时,采集的所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压计算第二电压比值。
示例性的,可以根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时,采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,根据第三配置管脚的电压和第二配置管脚的电压计算第三电压比值。例如,第一电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压与第二配置管脚的电压的比值。第三电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第三配置管脚的电压与第二配置管脚的电压的比值。可以根据在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时,采集的第一配置管脚的电压和第二配置管脚的电压,或者第三配置管脚的电压和第二配置管脚的电压计算第二电压比值。例如,第二电压比值可以等于在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压与第一配置管脚的电压或三配置管脚的电压的比值。
所述状态机单元可以用于根据所述第一电压比值、所述第二电压比值以及所述第三电压比值确定对应的管脚配置状态。从而将第一电压比值、第二电压比值以及第三电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×N种状态的配置。
进一步地,还可以在所述配置电阻器负载中增加第一电容和第二电容,其中所述第一电容与所述第三电阻并联设置,所述第二电容与所述第五电阻并联设置;所述多状态配置电路中还需要设置时间检测单元,所述时间检测单元在所述电压采集单元向所述配置电阻器负载提供所述第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间;所述状态机单元具体用于根据所述第一电压比值、所述第二电压比值、所述第三电压比值、所述第一电容的充电时间或放电时间以及所述第二电容的充电时间或放电时间确定对应的管脚配置状态。通过配置第一电容的电容值,可以得到M种状态,通过配置第二电容的电容值,又可以得到M种状态。从而将第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值、第二电压比值以及第三电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×N×M×M种状态的配置。
第三方面,本申请实施例还提供了一种电子设备,包括芯片和如第一方面或第一方面的各种实施方式所述的管脚状态的态配置电路或者如第二方面或第二方面的各种实施方式所述的管脚状态的态配置电路,所述配置电路用于连接所述芯片的配置管脚。由于该电子设备解决问题的原理与前述一种态配置电路相似,因此该电子设备的实施可以参见前述态配置电路的实施,重复之处不再赘述。
第四方面,本申请实施例还提供了一种管脚状态的配置方法,包括以下步骤:首先将配置电阻器负载连接于芯片的第一配置管脚和第二配置管脚;然后通过所述第一配置管脚或所述第二配置管脚向所述配置电阻器负载提供第二参考电压,并分别采集所述第一配置管脚的电压和所述第二配置管脚的电压;并且根据在通过所述第一配置管脚向所述配置电阻器负载提供所述第二参考电压时采集的所述第一配置管脚的电压和所述第二配置管脚的电压计算第一电压比值,以及根据在通过所述第二配置管脚向所述配置电阻器负载提供所述第二参考电压时采集的所述第一配置管脚的电压和所述第二配置管脚的电压计算第二电压比值;最后根据所述第一电压比值和所述第二电压比值确定对应的管脚配置状态。
示例性的,所述配置电阻器负载可以包括可配置的第一电阻、可配置的第二电阻和第三电阻;所述第一电阻的第一端子连接第一参考电压,所述第一电阻的第二端子连接所述第一配置管脚;所述第二电阻的第一端子连接第一参考电压,所述第二电阻的第二端子连接所述第二配置管脚,所述第三电阻连接于所述第一电阻的第二端子和所述第二电阻的第二端子之间。
示例性的,通过所述第一配置管脚或所述第二配置管脚向所述配置电阻器负载提供第二参考电压,并分别采集所述第一配置管脚的电压和所述第二配置管脚的电压,可以包括:分时向所述第一配置管脚和所述第二配置管脚提供第二参考电压,以通过所述第一配置管脚或所述第二配置管脚向所述配置电阻器负载提供所述第二参考电压;在向所述第一配置管脚提供第二参考电压时,分别采集所述第一配置管脚的电压和所述第二配置管脚的电压;在向所述第二配置管脚提供第二参考电压时,分别采集所述第一配置管脚的电压和所述第二配置管脚的电压。
可选地,在一种实施例中,所述配置电阻器负载还包括与所述第三电阻并联的第一电容;所述配置方法具体可以包括:首先将配置电阻器负载连接于芯片的第一配置管脚和第二配置管脚。然后可以通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,并检测第一电容的充电时间或放电时间,以及分别采集第一配置管脚的电压和第二配置管脚的电压。接着再根据在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,以及根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第二电压比值。最后可以根据第一电容的充电时间或放电时间、第一电压比值以及第二电压比值确定对应的管脚配置状态。由于通过配置通过第一电容的电容值,可以得到M种状态,因此将第一电容的充电时间或放电时间、第一电压比值以及第二电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×M种状态的配置。
可选地,在另一种实施例中,所述配置电阻器负载还包括与所述第一电阻并联的第一电容,与所述第二电阻并联的第二电容;所述配置方法具体可以包括:首先可以将配置电阻器负载连接于芯片的第一配置管脚和第二配置管脚。然后可以通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,分别检测第一电容的充电时间或放电时间和第二电容的充电时间或放电时间,并分别采集第一配置管脚的电压和第二配置管脚的电压。接着再根据在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,以及根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第二电压比值。最后根据第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值以及第二电压比值确定对应的管脚配置状态。由于通过配置第一电容的电容值,可以得到M种状态,通过配置第二电容的电容值,又可以得到M种状态。因此将第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值以及第二电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×M×M种状态的配置。
可选地,在又一种实施例中,所述芯片还具有第三配置管脚;所述配置电阻器负载还可以包括可配置的第四电阻和可配置的第五电阻;所述第四电阻的第一端子用于连接第一参考电压,所述第四电阻的第二端子用于与所述第三配置管脚连接,所述第五电阻连接于所述第四电阻的第二端子和所述第二电阻的第二端子之间。所述配置方法具体可以包括:首先将配置电阻器负载连接于芯片的第一配置管脚、第二配置管脚和第三配置管脚。然后通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,并分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。接着根据在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第二电压比值;根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压和第三配置管脚的电压计算第三电压比值。最后根据第一电压比值、第二电压比值以及第三电压比值确定对应的管脚配置状态。从而将第一电压比值、第二电压比值以及第三电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×N种状态的配置。
在具体实施时,可以在通过第一配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压和第二配置管脚的电压;在通过第二配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。其中,第一电压比值可以等于在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压与第一配置管脚的电压的比值。第二电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压与第二配置管脚的电压的比值。第三电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压与第三配置管脚的电压的比值。
当然,在具体实施时,第一电压比值也可以根据通过第三配置管脚向配置电阻器负载提供第二参考电压时,分别采集的第二配置管脚的电压和第三配置管脚的电压计算。例如第一电压比值可以等于第二配置管脚的电压与第三配置管脚的电压的比值。
进一步地,所述配置电阻器负载还可以包括与所述第三电阻并联的第一电容,与所述第五电阻并联的第二电容;所述配置方法还可以包括:在向所述配置电阻器负载提供所述第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间。所述根据所述第一电压比值、所述第二电压比值以及第三电压比值确定对应的管脚配置状态,具体可以包括:根据所述第一电压比值、所述第二电压比值、所述第三电压比值、所述第一电容的充电时间或放电时间以及所述第二电容的充电时间或放电时间确定对应的管脚配置状态。通过配置第一电容的电容值,可以得到M种状态,通过配置第二电容的电容值,又可以得到M种状态。从而将第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值以及第二电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×N×M×M种状态的配置。
第五方面,本申请实施例还提供了一种管脚状态的配置方法,所述配置方法具体可以包括:首先可将配置电阻器负载连接于芯片的第一配置管脚、第二配置管脚和第三配置管脚。然后可以通过第一配置管脚、第二配置管脚或第三配置管脚向配置电阻器负载提供第二参考电压,并分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。接着再根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压,第二配置管脚的电压和第三配置管脚的电压计算第一电压比值和第三电压比值,根据在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压计算第二电压比值。最后可以根据第一电压比值、第二电压比值以及第三电压比值确定对应的管脚配置状态。从而将第一电压比值、第二电压比值和第三电压比值进行结合,可以配置N×N×N种状态,即本申请根据第一电压比值、第二电压比值和第三电压比值可以确定N×N×N种管脚配置状态,从而可以对芯片配置N×N×N种模式状态。另外,本申请中的配置电路不工作时,配置电阻器负载是不工作的,因此无功率损耗。
示例性的,配置电阻器负载可以包括可配置的第一电阻、可配置的第二电阻、可配置第三电阻、可配置第四电阻和可配置第五电阻;所述第一电阻的第一端子连接第一参考电压例如接地,所述第一电阻的第二端子连接所述第一配置管脚;所述第二电阻的第一端子连接第一参考电压例如接地,所述第二电阻的第二端子连接所述第二配置管脚,所述第三电阻连接于所述第一电阻的第二端子和所述第二电阻的第二端子之间;第四电阻的第一端子用于连接第一参考电压,第四电阻的第二端子用于与第三配置管脚连接,第五电阻连接于第四电阻的第二端子和第二电阻的第二端子之间。
在具体实施时,例如配置第三电阻的阻值等于第五电阻的阻值,在通过第二配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压;在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。
示例性的,可以根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时,采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,根据第三配置管脚的电压和第二配置管脚的电压计算第三电压比值。例如,第一电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压与第二配置管脚的电压的比值。第三电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第三配置管脚的电压与第二配置管脚的电压的比值。可以根据在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时,采集的第一配置管脚的电压和第二配置管脚的电压,或者第三配置管脚的电压和第二配置管脚的电压计算第二电压比值。例如,第二电压比值可以等于在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压与第一配置管脚的电压或三配置管脚的电压的比值。
进一步地,当所述配置电阻器负载包括第一电阻至第五电阻五个电阻时,所述配置电阻器负载还包括与所述第三电阻并联的第一电容,与所述第五电阻并联的第二电容;所述配置方法具体可以包括:首先将配置电阻器负载连接于芯片的第一配置管脚、第二配置管脚和第三配置管脚。然后可以通过第一配置管脚、第二配置管脚或第三配置管脚向配置电阻器负载提供第二参考电压,分别检测第一电容的充电时间或放电时间和第二电容的充电时间或放电时间,并分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。接着根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压,第二配置管脚和第三配置管脚的电压计算第一电压比值和第三电压比值,根据在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压计算第二电压比值。最后可以根据第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值、第二电压比值以及第三电压比值确定对应的管脚配置状态。由于通过配置第一电容的电容值,可以得到M种状态,通过配置第二电容的电容值,又可以得到M种状态。从而将第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值、第二电压比值以及第三电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×N×M×M种状态的配置。
附图说明
图1为一种相关技术中管脚状态配置电路的结构示意图;
图2为另一种相关技术中进行管脚状态配置的工作原理示意图;
图3为本申请实施例提供的一种配置电阻器负载的结构示意图;
图4为本申请实施例提供的一种管脚状态的配置方法的流程示意图;
图5为本申请实施例提供的一种管脚状态的配置电路的结构示意图;
图6为本申请实施例提供的另一种管脚状态的配置电路的结构示意图;
图7为本申请实施例中电压采集电路输出的电压的时序图;
图8a至图8d为本申请实施例中电压采集单元的工作示意图;
图9为本申请的根据第一电压比值和第二电压比值确定对应的管脚配置状态的流程示意图;
图10为本申请实施例提供的又一种管脚状态的配置电路的结构示意图;
图11为本申请实施例二提供的管脚状态的配置方法的流程示意图;
图12为本申请实施例二中时间检测单元检测第一电容的充电时间或放电时间的示意图;
图13为本申请实施例提供的又一种管脚状态的配置电路的结构示意图;
图14为本申请实施例三提供的管脚状态的配置方法的流程示意图;
图15为本申请实施例三中时间检测单元检测第一电容的充电时间或放电时间以及第二电容的充电时间或放电时间的示意图;
图16为本申请实施例提供的又一种管脚状态的配置电路的结构示意图;
图17为本申请实施例四提供的管脚状态的配置方法的流程示意图;
图18为本申请实施例提供的又一种管脚状态的配置电路的结构示意图;
图19为本申请实施例五提供的管脚状态的配置方法的流程示意图;
图20为本申请实施例提供的另一种配置电阻器负载的结构示意图;
图21为本申请实施例提供的又一种管脚状态的配置电路的结构示意图;
图22为本申请实施例六提供的管脚状态的配置方法的流程示意图;
图23为本申请实施例提供的又一种管脚状态的配置电路的结构示意图;
图24为本申请实施例七提供的管脚状态的配置方法的流程示意图。
具体实施方式
为了使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请作进一步地详细描述。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的实施方式;相反,提供这些实施方式使得本申请更全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的结构,因而将省略对它们的重复描述。本申请中所描述的表达位置与方向的词,均是以附图为例进行的说明,但根据需要也可以做出改变,所做改变均包含在本申请保护范围内。本申请的附图仅用于示意相对位置关系不代表真实比例。
需要说明的是,在以下描述中阐述了具体细节以便于充分理解本申请。但是本申请能够以多种不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本申请内涵的情况下做类似推广。因此本申请不受下面公开的具体实施方式的限制。说明书后续描述为实施本申请的较佳实施方式,然所述描述乃以说明本申请的一般原则为目的,并非用以限定本申请的范围。本申请的保护范围当视所附权利要求所界定者为准。
为了方便理解本申请实施例提供的一种管脚状态的配置电路及配置方法,下面首先介绍一下其应用场景。
为了使芯片能够实现较多的功能,可以通过对芯片的管脚状态进行配置,使芯片处于不同的工作状态,从而实现不同的功能或性能。本申请提供的一种管脚状态的配置电路及配置方法可以应用于为电子设备的各种芯片进行模式配置。例如,一些电子设备需要在设备启动时配置内部设置(例如地址或操作模式),可以通过对该电子设备中芯片的管脚状态进行配置,将用于定义内部设置的配置信号提供给该电子设备来实现。示例性的,该电子设备可以为智能手机、智能电视、智能电视机顶盒、个人电脑(personal computer,PC)等设备。应注意的是,本申请实施例提出的配置电路旨在包括但不限于应用在这些和任意其它适合类型的电子设备中。
为了使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请作进一步地详细描述。
参见图3,图3为本申请实施例提供的一种配置电阻器负载的结构示意图。如图3所示,该配置电阻器负载01用于连接芯片1的配置管脚,例如图3中配置电阻器负载01连接芯片1的第一配置管脚MOD1和第二配置管脚MOD2。该配置电阻器负载01可以采用π型电阻拓扑结构,即配置电阻器负载01包括可配置的第一电阻R1、可配置的第二电阻R2和可配置的第三电阻R3;所述第一电阻R1的第一端子连接第一参考电压例如接地,所述第一电阻R1的第二端子连接所述第一配置管脚MOD1;所述第二电阻R2的第一端子连接第一参考电压例如接地,所述第二电阻R2的第二端子连接所述第二配置管脚MOD2,所述第三电阻R3连接于所述第一电阻R1的第二端子和所述第二电阻R2的第二端子之间。当第一电阻R1与第三电阻R3的阻值比例R1/R3和第二电阻R2与第三电阻R3的阻值比例R2/R3不同时,可以使第一配置管脚MOD1的电压vmod1与第二配置管脚MOD2的电压vmod2的电压值比例vmod1/vmod2不同,从而通过配置R1/R3和R2/R3,可以得到不同的vmod1/vmod2,从而可以根据不同的vmod1/vmod2得到不同的管脚配置状态。下面结合具体实施例进行详细介绍。
在本申请中,第一电阻R1与第三电阻R3的阻值比例R1/R3可以通过配置第一电阻R1的阻值进行配置,也可以通过配置第三电阻R3的阻值进行配置。同理,第二电阻R2与第三电阻R3的阻值比例R2/R3可以通过配置第二电阻R2的阻值进行配置,当第三电阻R3为可配置电阻时,也可以通过配置第三电阻R3的阻值进行配置。
实施例一
参见图4,图4为本申请实施例提供的一种管脚状态的配置方法的流程示意图。如图4所示,该配置方法可以包括以下步骤:
S101、将配置电阻器负载连接于芯片的第一配置管脚和第二配置管脚。
S102、通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,并分别采集第一配置管脚的电压和第二配置管脚的电压。
结合图3,当通过第一配置管脚MOD1向配置电阻器负载01提供第二参考电压Vcc时,分别采集第一配置管脚MOD1的电压vmod1和第二配置管脚MOD2的电压vmod2,此时,第一配置管脚MOD1的电压vmod1=Vcc,第二配置管脚MOD2的电压vmod2=[R2/(R2+R3)]Vcc,由此,通过配置第二电阻R2和第三电阻R3的阻值比例来配置分压而得到的vmod2可以配置多种状态。当通过第二配置管脚MOD2向配置电阻器负载01提供第二参考电压Vcc时,分别采集第一配置管脚MOD1的电压vmod1和第二配置管脚MOD2的电压vmod2,此时,第二配置管脚MOD2的电压vmod2=Vcc,第一配置管脚MOD1的电压vmod1=[R1/(R1+R3)]Vcc,由此,通过配置第一电阻R1和第三电阻R3的阻值比例来配置分压而得到的vmod1可以配置多种状态。
在具体实施时,可以分时向第一配置管脚和第二配置管脚提供第二参考电压,以通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压。本申请对向第一配置管脚或第二配置管脚提供第二参考电压的顺利不作限定,例如,可以先向第一配置管脚提供第二参考电压,之后再向第二配置管脚提供第二参考电压;或者先向第二配置管脚提供第二参考电压,之后再向第一配置管脚提供第二参考电压,只要保证不同时向第一配置管脚和第二配置管脚提供第二参考电压即可。
进一步地,当向第一配置管脚提供第二参考电压时,分别采集第一配置管脚的电压和第二配置管脚的电压。当向第二配置管脚提供第二参考电压时,分别采集第一配置管脚的电压和第二配置管脚的电压。
S103、根据在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,以及根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第二电压比值。
其中,第一电压比值可以等于在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压与第一配置管脚的电压的比值,即第一电压比值mod_ratio1=vmod2/vmod1=R2/(R2+R3)。第二电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压与第二配置管脚的电压的比值,即第二电压比值mod_ratio2=vmod1/vmod2=R1/(R1+R3)。
S104、根据第一电压比值和第二电压比值确定对应的管脚配置状态。
其中,第一电压比值mod_ratio1=R2/(R2+R3),例如通过配置第二电阻R2和第三电阻R3的阻值比例可以配置N种状态,那么根据第一电压比值同样可以配置N种状态。同理,第二电压比值mod_ratio2=R1/(R1+R3),例如通过配置第一电阻R1和第三电阻R3的阻值比例可以配置N种状态,那么根据第二电压比值同样可以配置N种状态。综上,将第一电压比值和第二电压比值进行结合,可以配置N×N种状态,即本申请根据第一电压比值和第二电压比值可以确定N×N种管脚配置状态,从而可以对芯片配置N×N种模式状态。
可选的,上述步骤S101可以省略,即在已经建立管脚与配置电阻器负载之间的连接的电路中,可以直接进行步骤S102,进而解决相同的技术问题,达到相同的技术效果。
在具体实施时,上述配置方法可以采用如图5所示配置电路实现。参见图5,在本申请实施例提供的配置电路中,包括:配置电阻器负载01、电压采集单元02和比较器03。其中比较器03可以包括电压比值计算单元031和状态机单元0032。其中:
配置电阻器负载01可以参见图3,可以包括可配置的第一电阻R1、可配置的第二电阻R2和第三电阻R3;第一电阻R1的第一端子连接第一参考电压,第一电阻R1的第二端子连接第一配置管脚MOD1;第二电阻R2的第一端子连接第一参考电压,第二电阻R2的第二端子连接第二配置管脚MOD2,第三电阻R3连接于第一电阻R1的第二端子和第二电阻R2的第二端子之间。
电压采集单元02用于通过第一配置管脚MOD1或第二配置管脚MOD2向配置电阻器负载01提供第二参考电压Vcc,并分别采集第一配置管脚MOD1的电压vmod1和第二配置管脚MOD2的电压vmod2。
电压比值计算单元031用于根据电压采集单元02在通过第一配置管脚MOD1向配置电阻器负载01提供第二参考电压Vcc时采集的第一配置管脚MOD1的电压vmod1和第二配置管脚MOD2的电压vmod2计算第一电压比值,以及根据电压采集单元02在通过第二配置管脚MOD2向配置电阻器负载01提供第二参考电压Vcc时采集的第一配置管脚MOD1的电压vmod1和第二配置管脚MOD2的电压vmod2计算第二电压比值。
状态机单元04用于根据第一电压比值和第二电压比值确定对应的管脚配置状态。
在实际应用时,如图6所示,电压采集单元02和比较器03可以设置在芯片1中,配置电阻器负载01可以独立于芯片1设置,当需要对芯片的模式状态进行配置时,将配置电阻器负载01连接于芯片1的配置管脚上。
示例性的,如图6所示,本申请中的电压采集单元02可以包括电压提供电路021和电压采集电路022。其中,电压提供电路021用于分时向第一配置管脚MOD1和第二配置管脚MOD2提供第二参考电压Vcc,以通过第一配置管脚MOD1或第二配置管脚MOD2向配置电阻器负载01提供第二参考电压Vcc。电压采集电路022用于在电压提供电路021向第一配置管脚MOD1提供第二参考电压Vcc时,分别采集第一配置管脚MOD1的电压vmod1和第二配置管脚MOD2的电压vmod2;在电压提供电路021向第二配置管脚MOD2提供第二参考电压Vcc时,分别采集第一配置管脚MOD1的电压vmod1和第二配置管脚MOD2的电压vmod2。
在具体实施时,电压提供电路021可以先向第一配置管脚MOD1提供第二参考电压Vcc,之后再向第二配置管脚MOD2提供第二参考电压Vcc;或者先向第二配置管脚MOD2提供第二参考电压Vcc,之后再向第一配置管脚MOD1提供第二参考电压Vcc,在此不作限定。
示例性的,如图6所示,电压提供电路021可以包括一个第一数据选通器D1和一个开关K1,当需要对芯片的模式状态进行配置时,开关K1导通,第一数据选通器D1选择向第一配置管脚MOD1或第二配置管脚MOD2提供第二参考电压Vcc。当对芯片的模式状态完成配置后,开关K1截止,配置电阻器负载01不工作,无功率损耗。
示例性的,如图6所示,电压采集电路022可以包括一第二数据选通器D2,第二数据选通器D2可以将第一配置管脚MOD1的电压vmod1或第二配置管脚MOD2的电压vmod2提供给电压比值计算单元031。
下面以电压提供电路021先向第一配置管脚MOD1提供第二参考电压Vcc,之后再向第二配置管脚MOD2提供第二参考电压Vcc为例,说明电压采集单元02的工作过程。其中,电压采集单元02中电压采集电路022输出的电压vmod的时序图如图7所示。
在第一阶段,mod_sel=100,参见图8a,mod_sel0=1,mod_sel1=0,mod_sel2=0,开关K1导通,第一数据选通器D1将第二参考电压Vcc提供给第一配置管脚MOD1,第二数据选通器D2将第一配置管脚MOD1的电压vmod1提供给电压比值计算单元031。如图7所示,此时,电压采集电路022输出的电压vmod=vmod1=Vcc。
在第二阶段,mod_sel=101,参见图8b,mod_sel0=1,mod_sel1=0,mod_sel2=1,开关K1导通,第一数据选通器D1将第二参考电压Vcc提供给第一配置管脚MOD1,第二数据选通器D2将第二配置管脚MOD2的电压vmod2提供给电压比值计算单元031。如图7所示,此时,电压采集电路022输出的电压vmod=vmod2=[R2/(R2+R3)]Vcc。
在第三阶段,mod_sel=111,参见图8c,mod_sel0=1,mod_sel1=1,mod_sel2=1,开关K1导通,第一数据选通器D1将第二参考电压Vcc提供给第二配置管脚MOD2,第二数据选通器D2将第二配置管脚MOD2的电压vmod2提供给电压比值计算单元031。如图7所示,此时,电压采集电路022输出的电压vmod=vmod2=Vcc。
在第四阶段,mod_sel=110,参见图8d,mod_sel0=1,mod_sel1=1,mod_sel2=0,开关K1导通,第一数据选通器D1将第二参考电压Vcc提供给第二配置管脚MOD2,第二数据选通器D2将第一配置管脚MOD1的电压vmod1提供给电压比值计算单元031。如图7所示,此时,电压采集电路022输出的电压vmod=vmod1=[R1/(R1+R3)]Vcc。
其中在图8a至图8d中,实线表示有电压传输,虚线表示无电压传输。
电压比值计算单元031根据第一阶段时第一配置管脚MOD1的电压vmod1和第二阶段时第二配置管脚MOD2的电压vmod2计算的第一电压比值mod_ratio1=vmod2/vmod1=R2/(R2+R3),根据第三阶段时第二配置管脚MOD2的电压vmod2和第四阶段时第一配置管脚MOD1的电压vmod1计算的第二电压比值mod_ratio2=vmod1/vmod2=R1/(R1+R3)。然后状态机单元032可以根据第一电压比值和第二电压比值确定对应的管脚配置状态。
在一种可行的实现方式中,可以将第一电压比值mod_ratio1与第一预设比值ref_ratio1_i进行比较,确定出当前第一电压比值mod_ratio1所对应的状态,其中,ref_ratio1_i表示第i种状态给定的第一预设比值;将第二电压比值mod_ratio2与第二预设比值ref_ratio2_j进行比较,确定出当前第二电压比值mod_ratio2所对应的状态,其中,ref_ratio2_j表示第j种状态给定的第二预设比值。从而根据确定出的两种状态确定出对应的管脚配置状态。如果i=1~N,j=1~N,那么本申请通过配置N个不同的第一电压比值,以及N个不同的第二电压比值,可以确定出N×N种管脚配置状态,从而可以对芯片配置N×N种模式状态。
在具体实施时,如图9所示,例如i初始值等于0,且ref_ratio1_1~ref_ratio1_N依次增大,在根据第一电压比值mod_ratio1确定对应的状态cfg_mod1时,可以先确定mod_ratio1是否小于ref_ratio1_i,如果是,则确定i是否等于0,如果i等于0则确定此时对应的状态为短路状态,即cfg_mod1=short_state;如果i不等于0则确定对应的状态cfg_mod1=i。如果mod_ratio1不小于ref_ratio1_i,则确定i是否小于N,如果i大于或等于N,则确定对应的状态为开路状态,即cfg_mod1=open_state;如果i小于N,则使i=i+1后继续确定mod_ratio1是否小于ref_ratio1_i,直到确定出第一电压比值mod_ratio1对应的状态cfg_mod1。例如j初始值等于0,且ref_ratio2_1~ref_ratio2_N依次增大,在根据第二电压比值mod_ratio2确定对应的状态cfg_mod2时,可以先确定mod_ratio2是否小于ref_ratio2_j,如果是,则确定j是否等于0,如果j等于0则确定此时对应的状态为短路状态,即cfg_mod2=short_state;如果j不等于0则确定对应的状态cfg_mod2=j。如果mod_ratio2不小于ref_ratio2_j,则确定j是否小于N,如果j大于或等于N,则确定对应的状态为开路状态,即cfg_mod2=open_state;如果j小于N,则使j=j+1后重新开始确定mod_ratio2是否小于ref_ratio1_j,直到确定出第二电压比值mod_ratio2对应的状态cfg_mod2。最后根据确定出的两种状态cfg_mod1和cfg_mod2确定出对应的管脚配置状态。
综上所述,本申请实施例一通过两个配置管脚,利用配置电阻器负载的π型电阻拓扑结构实现了N*N种状态的配置。相对于相关技术:首先,根据电阻分压的比值提高了状态值的精度;其次,通过两个配置管脚,可以实现更多可配置状态;最后,本申请中的配置电路不工作时,配置电阻器负载是不工作的,因此无功率损耗。
实施例二
示例性的,参见图10,配置电阻器负载01还可以包括与第三电阻R3并联的第一电容C1;比较器03还可以包括时间检测单元033,时间检测单元033用于在电压采集单元02向配置电阻器负载01提供第二参考电压Vcc时,检测第一电容C1的充电时间或放电时间;状态机单元032具体用于第一电压比值、第二电压比值以及时间检测单元033检测的第一电容C1的充电时间或放电时间确定对应的管脚配置状态。
其中,图10所示的配置电路所对应的配置方法如图11所示,可以包括以下步骤:
S201、将配置电阻器负载连接于芯片的第一配置管脚和第二配置管脚。
S202、通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,检测第一电容的充电时间或放电时间,并分别采集第一配置管脚的电压和第二配置管脚的电压。
参见图12,当向第一配置管脚MOD1提供第二参考电压Vcc时,检测第一配置管脚MOD1的电压vmod1,或者当向第二配置管脚MOD2提供第二参考电压Vcc时,检测第二配置管脚MOD2的电压vmod2,都可以检测得到第一电容C1的充电时间t1或放电时间t1’。
在具体实施时,时间检测单元033可以连接于第一配置管脚MOD1,也可以连接于第二配置管脚MOD2,图10以时间检测单元033连接于第二配置管脚MOD2为例进行示意。当时间检测单元033连接于第一配置管脚MOD1时,第一电容C1的时间常数τ=[R2R3/(R2+R3)]*C1,当时间检测单元033连接于第二配置管脚MOD2时,第一电容C1的时间常数τ=[R1R3/(R1+R3)]*C1。通过配置第一电容C1的电容值,可以得到M种状态。
S203、根据在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,以及根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第二电压比值。
S204、根据第一电容的充电时间或放电时间、第一电压比值以及第二电压比值确定对应的管脚配置状态。
本申请实施例二的具体实施方式可以参考实施例一,本申请实施例二与实施例一相比增加了第一电容和时间检测单元,将第一电容的充电时间或放电时间、第一电压比值以及第二电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×M种状态的配置。其中,N和M的值可以相同,也可以不相同,在此不作限定。
实施例三
示例性的,参见图13,配置电阻器负载01还可以包括与第一电阻R1并联的第一电容C1,与第二电阻R2并联的第二电容C2;比较器03还可以包括时间检测单元033,时间检测单元033用于在电压采集单元02向配置电阻器负载01提供第二参考电压Vcc时,分别检测第一电容C1的充电时间或放电时间和第二电容C2的充电时间或放电时间;状态机单元032具体用于根据第一电压比值、第二电压比值以及时间检测单元033检测的第一电容C1的充电时间或放电时间和第二电容C2的充电时间或放电时间确定对应的管脚配置状态。
其中,图13所示的配置电路所对应的配置方法如图14所示,可以包括以下步骤:
S301、将配置电阻器负载连接于芯片的第一配置管脚和第二配置管脚。
S302、通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,分别检测第一电容的充电时间或放电时间和第二电容的充电时间或放电时间,并分别采集第一配置管脚的电压和第二配置管脚的电压。
参见图15,当向第一配置管脚MOD1提供第二参考电压Vcc时,检测第二配置管脚MOD2的电压vmod2可以检测得到第二电容C2的充电时间t2或放电时间t2’;当向第二配置管脚MOD2提供第二参考电压Vcc时,检测第一配置管脚MOD1的电压vmod1,可以检测得到第一电容C1的充电时间t1或放电时间t1’。
在具体实施时,时间检测单元033分别连接第一配置管脚MOD1和第二配置管脚MOD2,当向第一配置管脚MOD1提供第二参考电压Vcc时,第二电阻R2、第三电阻R3和第二电容C2组成RC串并联电路,第二电容C2的时间常数τ=[R2R3/(R2+R3)]*C2。当向第二配置管脚MOD2提供第二参考电压Vcc时,第一电阻R1、第三电阻R3和第一电容C1组成RC串并联电路,第一电容C1的时间常数τ=[R1R3/(R1+R3)]*C1。通过配置第一电容C1的电容值,可以得到M种状态,通过配置第二电容C2的电容值,又可以得到M种状态。
S303、根据在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,以及根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第二电压比值。
S304、根据第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值以及第二电压比值确定对应的管脚配置状态。
本申请实施例三的具体实施方式可以参考实施例一,本申请实施例三与实施例一相比增加了第一电容、第二电容和时间检测单元,将第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值以及第二电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×M×M种状态的配置。其中,N和M的值可以相同,也可以不相同,在此不作限定。
实施例四
示例性的,参见图16,配置电阻器负载01还用于连接芯片的第三配置管脚MOD3;配置电阻器负载01还可以包括可配置的第四电阻R4和可配置的第五电阻R5;第四电阻R4的第一端子用于连接第一参考电压,例如接地,第四电阻R4的第二端子用于与第三配置管脚MOD3连接,第五电阻R5连接于第四电阻R4的第二端子和第二电阻R2的第二端子之间;电压采集单元02还用于在通过第二配置管脚MOD2向配置电阻器负载01提供第二参考电压Vcc时,采集第三配置管脚MOD3的电压vmod3;电压比值计算单元031还用于根据电压采集单元02在通过第二配置管脚MOD2向配置电阻器负载01提供第二参考电压Vcc时采集的第二配置管脚MOD2的电压vmod2和第三配置管脚MOD3的电压vmod3,计算第三电压比值;状态机单元032具体用于根据第一电压比值、第二电压比值以及第三电压比值确定对应的管脚配置状态。
其中,图16所示的配置电路所对应的配置方法如图17所示,可以包括以下步骤:
S401、将配置电阻器负载连接于芯片的第一配置管脚、第二配置管脚和第三配置管脚。
S402、通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,并分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。
在具体实施时,在通过第一配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压和第二配置管脚的电压,此时第一配置管脚的电压vmod1=Vcc,第二配置管脚的电压vmod2=[Rx/(Rx+R3)]Vcc,其中1/Rx=1/R2+1/(R4+R5);在通过第二配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压,此时第二配置管脚的电压vmod2=Vcc,第一配置管脚的电压vmod1=[R1/(R1+R3)]Vcc,第三配置管脚的电压vmod3=[R4/(R4+R5)]Vcc。
S403、根据在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第二电压比值;根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压和第三配置管脚的电压计算第三电压比值。
其中,第一电压比值可以等于在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压与第一配置管脚的电压的比值,即第一电压比值mod_ratio1=vmod2/vmod1=Rx/(Rx+R3)。第二电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压与第二配置管脚的电压的比值,即第二电压比值mod_ratio2=vmod1/vmod2=R1/(R1+R3)。第三电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压与第三配置管脚的电压的比值,即第三电压比值mod_ratio3=vmod3/vmod2=R4/(R4+R5)。
当然,在具体实施时,第一电压比值也可以根据通过第三配置管脚向配置电阻器负载提供第二参考电压时,分别采集的第二配置管脚的电压和第三配置管脚的电压计算。例如,当通过第三配置管脚向配置电阻器负载提供第二参考电压时,此时第三配置管脚的电压vmod3=Vcc,第二配置管脚的电压vmod2=[Ry/(Ry+R5)]Vcc,其中1/Ry=1/R2+1/(R1+R3),第一电压比值可以等于第二配置管脚的电压与第三配置管脚的电压的比值,即第一电压比值mod_ratio1=vmod2/vmod3=Ry/(Ry+R5)。
S404、根据第一电压比值、第二电压比值以及第三电压比值确定对应的管脚配置状态。
本申请实施例四的具体实施方式可以参考实施例一,本申请实施例四与实施例一相比,配置电阻器负载中增加了第四电阻和第五电阻,并且增加了一个配置管脚,将第一电压比值、第二电压比值以及第三电压值进行结合来确定对应的管脚配置状态,可以实现N×N×N种状态的配置。
实施例五
示例性的,参见图18,配置电阻器负载01还可以包括与第三电阻R3并联的第一电容C1,与第五电阻R5并联的第二电容C2;比较器03还可以包括时间检测单元033,时间检测单元033用于在电压采集单元02向配置电阻器负载01提供第二参考电压Vcc时,分别检测第一电容C1的充电时间或放电时间和第二电容C2的充电时间或放电时间;状态机单元032具体用于根据第一电压比值、第二电压比值以及时间检测单元033检测的第一电容C1的充电时间或放电时间和第二电容C2的充电时间或放电时间确定对应的管脚配置状态。
其中,图18所示的配置电路所对应的配置方法如图19所示,可以包括以下步骤:
S501、将配置电阻器负载连接于芯片的第一配置管脚、第二配置管脚和第三配置管脚。
S502、通过第一配置管脚或第二配置管脚向配置电阻器负载提供第二参考电压,分别检测第一电容的充电时间或放电时间和第二电容的充电时间或放电时间,并分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。
在具体实施时,在通过第一配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压和第二配置管脚的电压;在通过第二配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。
在具体实施时,时间检测单元033分别连接第一配置管脚MOD1和第三配置管脚MOD3,通过配置第一电容C1的电容值,可以得到M种状态,通过配置第二电容C2的电容值,又可以得到M种状态。
S503、根据在通过第一配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压和第二配置管脚的电压计算第二电压比值;根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压和第三配置管脚的电压计算第三电压比值。
S504、根据第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值、第二电压比值以及第三电压比值确定对应的管脚配置状态。
本申请实施例五与实施例四相比增加了第一电容、第二电容和时间检测单元,将第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值、第二电压比值以及第三电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×N×M×M种状态的配置。其中,N和M的值可以相同,也可以不相同,在此不作限定。
实施例六
参见图21,图21为本申请实施例提供的又一种管脚状态的配置电路的结构示意图。如图21所示,该配置电路中可以包括配置电阻器负载01、电压采集单元02和比较器03,而比较器03可以包括电压比值计算单元031和状态机单元032。其中:所述电压采集单元02用于通过所述第二配置管脚MOD2向所述配置电阻器负载01提供第二参考电压Vcc,并分别采集所述第一配置管脚MOD1的电压vmod1、所述第二配置管脚MOD2的电压vmod2和所述第三配置管脚MOD3的电压vmod3;通过所述第一配置管脚MOD1和所述第三配置管脚MOD3同时向所述配置电阻器负载01提供所述第二参考电压Vcc,并分别采集所述第一配置管脚MOD1的电压vmod1、所述第二配置管脚MOD2的电压vmod2和所述第三配置管脚MOD3的电压vmod3。所述电压比值计算单元031用于根据所述电压采集单元02在通过所述第二配置管脚MOD2向所述配置电阻器负载01提供第二参考电压Vcc时,采集的所述第一配置管脚MOD1的电压vmod1、所述第二配置管脚MOD2的电压vmod2和所述第三配置管脚MOD3的电压vmod3计算第一电压比值和第三电压比值;根据所述电压采集单元02在通过所述第三配置管脚MOD3和所述第一配置管脚MOD1同时向所述配置电阻器负载01提供第二参考电压Vcc时,采集的所述第一配置管脚MOD1的电压vmod1、所述第二配置管脚MOD2的电压vmod2和所述第三配置管脚MOD3的电压vmod3计算第二电压比值。所述状态机单元032用于根据所述第一电压比值、所述第二电压比值以及所述第三电压比值确定对应的管脚配置状态。
示例性的,参见图20,当芯片具有三个配置管脚,配置电阻器负载01可以包括可配置的第一电阻R1、可配置的第二电阻R2、可配置第三电阻R3、可配置第四电阻R4和可配置第五电阻R5;所述第一电阻R1的第一端子连接第一参考电压例如接地,所述第一电阻R1的第二端子连接所述第一配置管脚MOD1;所述第二电阻R2的第一端子连接第一参考电压例如接地,所述第二电阻R2的第二端子连接所述第二配置管脚MOD2,所述第三电阻R3连接于所述第一电阻R1的第二端子和所述第二电阻R2的第二端子之间;第四电阻R4的第一端子用于连接第一参考电压,第四电阻R4的第二端子用于与第三配置管脚MOD3连接,第五电阻R5连接于第四电阻R4的第二端子和第二电阻R2的第二端子之间。
示例性的,如图21所示,本申请中的电压采集单元02可以包括电压提供电路021和电压采集电路022。电压提供电路021可以包括一个第一数据选通器D1和一个开关K3,其中第一数据选通器D1可以包括3个开关K0~K2,当需要对芯片的模式状态进行配置时,开关K3导通,第一数据选通器D1选择向第一配置管脚MOD1、第二配置管脚MOD2或第三配置管脚MOD3提供第二参考电压Vcc。当对芯片的模式状态完成配置后,开关K3截止,配置电阻器负载01不工作,无功率损耗。电压采集电路022可以包括一第二数据选通器D2,第二数据选通器D2可以将第一配置管脚MOD1的电压vmod1、第二配置管脚MOD2的电压vmod2或者第三配置管脚MOD3的电压vmod2提供给电压比值计算单元031。
其中,图21所示的配置电路所对应的配置方法如图22所示,可以包括以下步骤:
S601、将配置电阻器负载连接于芯片的第一配置管脚、第二配置管脚和第三配置管脚。
S602、通过第一配置管脚、第二配置管脚或第三配置管脚向配置电阻器负载提供第二参考电压,并分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。
示例性的,配置电阻器负载可以采用图20所示的结构。在具体实施时,例如配置第三电阻的阻值等于第五电阻的阻值,即R3=R5,在通过第二配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压,此时第二配置管脚的电压vmod2=Vcc,第一配置管脚的电压vmod1=[R1/(R1+R3)]Vcc,第三配置管脚的电压vmod3=[R4/(R4+R3)]Vcc;在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压,此时第一配置管脚的电压vmod1和第三配置管脚的电压Vmod3均等于Vcc,第二配置管脚的电压vmod2=[R2/(R2+R3/2)]Vcc。
S603、根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压,第二配置管脚的电压和第三配置管脚的电压计算第一电压比值和第三电压比值,根据在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压计算第二电压比值。
示例性的,可以根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时,采集的第一配置管脚的电压和第二配置管脚的电压计算第一电压比值,根据第三配置管脚的电压和第二配置管脚的电压计算第三电压比值。例如,第一电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压与第二配置管脚的电压的比值,即第一电压比值mod_ratio1=vmod1/vmod2=R1/(R1+R3)。第三电压比值可以等于在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第三配置管脚的电压与第二配置管脚的电压的比值,即第三电压比值mod_ratio3=vmod3/vmod2=R4/(R4+R3)。
示例性的,可以根据在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时,采集的第一配置管脚的电压和第二配置管脚的电压,或者第三配置管脚的电压和第二配置管脚的电压计算第二电压比值。例如,第二电压比值可以等于在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时采集的第二配置管脚的电压与第一配置管脚的电压或三配置管脚的电压的比值,即第二电压比值mod_ratio3=vmod2/vmod1=R2/(R2+R3/2)。
S604、根据第一电压比值、第二电压比值以及第三电压比值确定对应的管脚配置状态。
本申请实施例六将第一电压比值、第二电压比值以及第三电压值进行结合来确定对应的管脚配置状态,同样可以实现N×N×N种状态的配置。实施例六与实施例四相比,虽然配置电阻器负载的结构相同,但是电压采集单元向配置电阻器负载提供第二参考电压的方法不同,导致电压比值计算单元计算第一电压比值、第二电压比值和第三电压比值的方法也不同。实施例六与实施例四相比,各电阻的选择更容易,设计范围更宽,因此配置设计更加简单。
实施例七
示例性的,参见图23,配置电阻器负载01还可以包括与第三电阻R3并联的第一电容C1,与第五电阻R5并联的第二电容C2;比较器03还可以包括时间检测单元033,时间检测单元033用于在电压采集单元02向配置电阻器负载01提供第二参考电压Vcc时,分别检测第一电容C1的充电时间或放电时间和第二电容C2的充电时间或放电时间;状态机单元032具体用于根据第一电压比值、第二电压比值以及时间检测单元033检测的第一电容C1的充电时间或放电时间和第二电容C2的充电时间或放电时间确定对应的管脚配置状态。
其中,图23所示的配置电路所对应的配置方法如图24所示,可以包括以下步骤:
S701、将配置电阻器负载连接于芯片的第一配置管脚、第二配置管脚和第三配置管脚。
S702、通过第一配置管脚、第二配置管脚或第三配置管脚向配置电阻器负载提供第二参考电压,分别检测第一电容的充电时间或放电时间和第二电容的充电时间或放电时间,并分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压。
在具体实施时,在通过第二配置管脚向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压,第二配置管脚的电压和第三配置管脚的电压;通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时,分别采集第一配置管脚的电压、第二配置管脚的电压和第三配置管脚电压。
在具体实施时,时间检测单元033分别连接第一配置管脚MOD1和第三配置管脚MOD3,通过配置第一电容C1的电容值,可以得到M种状态,通过配置第二电容C2的电容值,又可以得到M种状态。
S703、根据在通过第二配置管脚向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压,第二配置管脚和第三配置管脚的电压计算第一电压比值和第三电压比值,根据在通过第一配置管脚和第三配置管脚同时向配置电阻器负载提供第二参考电压时采集的第一配置管脚的电压、第二配置管脚的电压和第三配置管脚的电压计算第二电压比值。
S704、根据第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值、第二电压比值以及第三电压比值确定对应的管脚配置状态。
本申请实施例七与实施例六相比增加了第一电容、第二电容和时间检测单元,将第一电容的充电时间或放电时间、第二电容的充电时间或放电时间、第一电压比值、第二电压比值以及第三电压比值进行结合来确定对应的管脚配置状态,可以实现N×N×N×M×M种状态的配置。其中,N和M的值可以相同,也可以不相同,在此不作限定。
可选地,本申请还可以通过增加芯片中的配置管脚数量来进一步增加芯片可配置的状态的数量。例如,当配置管脚数为偶数时,配置电阻器负载可以由多个图3所示的π型电阻拓扑结构形成,例如配置管脚数为4个时,配置电阻器负载可以由2个π型电阻拓扑结构形成,配置管脚数为6个时,配置电阻器负载可以由3个π型电阻拓扑结构形成,当配置管脚数量增加时,依次类推。当配置管脚数为奇数时,配置电阻器负载可以在实施例四或实施例六的基础上增加一个或多个π型电阻拓扑结构,例如配置管脚数为5个时,配置电阻器负载可以在实施例四的配置电阻器负载的基础上增加1个π型电阻拓扑结构形成,配置管脚数为7个时,配置电阻器负载可以在实施例四的配置电阻器负载的基础上增加2个π型电阻拓扑结构形成,当配置管脚数量增加时,依次类推。本申请中,每增加一个配置管脚,可配置的状态就可以增加N倍。
进一步地,本申请还可以通过在配置电阻器负载中增加电容来增加可配置的状态数量,增加电容的情况可以参考实施例二、实施例三、实施例五和实施例七,在此不作赘述。
综上,本申请与相关技术相比,根据电阻分压的比值进行状态配置可以提高状态值的精度;其次,通过两个或者多个配置管脚,可以实现更多可配置状态;最后,本申请的配置电阻器负载在配置完成后是不工作的,因此无功率损耗。
本申请实施例还提供了一种电子设备,包括芯片和本申请实施例提供的上述任一种管脚状态的态配置电路,所述配置电路用于连接所述芯片的配置管脚。由于该电子设备解决问题的原理与前述一种态配置电路相似,因此该电子设备的实施可以参见前述态配置电路的实施,重复之处不再赘述。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。
Claims (19)
1.一种管脚状态的配置电路,其特征在于,包括:配置电阻器负载、电压采集单元和比较器;
所述配置电阻器负载用于连接芯片的第一配置管脚和第二配置管脚;
所述电压采集单元用于通过所述第一配置管脚或所述第二配置管脚向所述配置电阻器负载提供第二参考电压,并分别采集所述第一配置管脚的电压和所述第二配置管脚的电压;
所述比较器用于根据所述电压采集单元在通过所述第一配置管脚向所述配置电阻器负载提供第二参考电压时采集的所述第一配置管脚的电压和所述第二配置管脚的电压计算第一电压比值,根据所述电压采集单元在通过所述第二配置管脚向所述配置电阻器负载提供第二参考电压时采集的所述第一配置管脚的电压和所述第二配置管脚的电压计算第二电压比值,以及根据所述第一电压比值和所述第二电压比值确定对应的管脚配置状态。
2.如权利要求1所述的配置电路,其特征在于,所述配置电阻器负载包括:可配置的第一电阻、可配置的第二电阻和可配置的第三电阻;
所述第一电阻的第一端子用于连接第一参考电压,所述第一电阻的第二端子用于连接所述第一配置管脚;所述第二电阻的第一端子用于连接第一参考电压,所述第二电阻的第二端子用于连接所述第二配置管脚,所述第三电阻连接于所述第一电阻的第二端子和所述第二电阻的第二端子之间。
3.如权利要求2所述的配置电路,其特征在于,所述配置电阻器负载还包括与所述第三电阻并联的第一电容;
所述比较器还用于在所述电压采集单元向所述配置电阻器负载提供所述第二参考电压时,检测所述第一电容的充电时间或放电时间,以根据所述第一电压比值、所述第二电压比值以及所述第一电容的充电时间或放电时间确定对应的管脚配置状态。
4.如权利要求2所述的配置电路,其特征在于,所述配置电阻器负载还包括与所述第一电阻并联的第一电容,与所述第二电阻并联的第二电容;
所述比较器还用于在所述电压采集单元向所述配置电阻器负载提供第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间,以根据所述第一电压比值、所述第二电压比值、所述第一电容的充电时间或放电时间以及所述第二电容的充电时间或放电时间确定对应的管脚配置状态。
5.如权利要求2所述的配置电路,其特征在于,所述配置电阻器负载还包括可配置的第四电阻和可配置的第五电阻;所述第四电阻的第一端子用于连接第一参考电压,所述第四电阻的第二端子用于与所述芯片的第三配置管脚连接,所述第五电阻连接于所述第四电阻的第二端子和所述第二电阻的第二端子之间;
所述电压采集单元还用于在通过所述第二配置管脚向所述配置电阻器负载提供所述第二参考电压时,采集所述第三配置管脚的电压;
所述比较器还用于根据所述电压采集单元在通过所述第二配置管脚向所述配置电阻器负载提供第二参考电压时采集的所述第二配置管脚的电压和所述第三配置管脚的电压,计算第三电压比值,以根据所述第一电压比值、所述第二电压比值以及所述第三电压比值确定对应的管脚配置状态。
6.如权利要求5所述的配置电路,其特征在于,所述配置电阻器负载还包括与所述第三电阻并联的第一电容,与所述第五电阻并联的第二电容;
所述比较器还用于在所述电压采集单元向所述配置电阻器负载提供所述第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间,以根据所述第一电压比值、所述第二电压比值、所述第三电压比值、所述第一电容的充电时间或放电时间以及所述第二电容的充电时间或放电时间确定对应的管脚配置状态。
7.一种管脚状态的配置电路,其特征在于,包括:配置电阻器负载、电压采集单元和比较器;
所述配置电阻器负载用于连接芯片的第一配置管脚、第二配置管脚和第三配置管脚;
所述电压采集单元用于通过所述第二配置管脚向所述配置电阻器负载提供第二参考电压,并分别采集所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压;通过所述第一配置管脚和所述第三配置管脚同时向所述配置电阻器负载提供所述第二参考电压,并分别采集所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压;
所述比较器用于根据所述电压采集单元在通过所述第二配置管脚向所述配置电阻器负载提供第二参考电压时,采集的所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压计算第一电压比值和第三电压比值;根据所述电压采集单元在通过所述第三配置管脚和所述第一配置管脚同时向所述配置电阻器负载提供第二参考电压时,采集的所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压计算第二电压比值;以及根据所述第一电压比值、所述第二电压比值以及所述第三电压比值确定对应的管脚配置状态。
8.如权利要求7所述的配置电路,其特征在于,所述配置电阻器负载包括:可配置的第一电阻、可配置的第二电阻、可配置的第三电阻、可配置的第四电阻和可配置的第五电阻;
所述第一电阻的第一端子用于连接第一参考电压,所述第一电阻的第二端子用于连接所述第一配置管脚;所述第二电阻的第一端子用于连接第一参考电压,所述第二电阻的第二端子用于连接所述第二配置管脚,所述第三电阻连接于所述第一电阻的第二端子和所述第二电阻的第二端子之间;所述第四电阻的第一端子用于连接所述第一参考电压,所述第四电阻的第二端子用于与所述第三配置管脚连接,所述第五电阻连接于所述第四电阻的第二端子和所述第二电阻的第二端子之间。
9.如权利要求8所述的配置电路,其特征在于,所述配置电阻器负载还包括与所述第三电阻并联的第一电容,与所述第五电阻并联的第二电容;
所述比较器还用于在所述电压采集单元向所述配置电阻器负载提供所述第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间,以根据所述第一电压比值、所述第二电压比值、所述第三电压比值、所述第一电容的充电时间或放电时间以及所述第二电容的充电时间或放电时间确定对应的管脚配置状态。
10.一种电子设备,其特征在于,包括芯片和如权利要求1-9任一项所述的管脚状态的配置电路,所述配置电路用于连接所述芯片的配置管脚。
11.一种管脚状态的配置方法,其特征在于,包括:
将配置电阻器负载连接于芯片的第一配置管脚和第二配置管脚;
通过所述第一配置管脚或所述第二配置管脚向所述配置电阻器负载提供第二参考电压,并分别采集所述第一配置管脚的电压和所述第二配置管脚的电压;
根据在通过所述第一配置管脚向所述配置电阻器负载提供所述第二参考电压时采集的所述第一配置管脚的电压和所述第二配置管脚的电压计算第一电压比值,以及根据在通过所述第二配置管脚向所述配置电阻器负载提供所述第二参考电压时采集的所述第一配置管脚的电压和所述第二配置管脚的电压计算第二电压比值;
根据所述第一电压比值和所述第二电压比值确定对应的管脚配置状态。
12.如权利要求11所述的配置方法,其特征在于,所述配置电阻器负载包括:可配置的第一电阻、可配置的第二电阻和可配置的第三电阻;
所述第一电阻的第一端子连接第一参考电压,所述第一电阻的第二端子连接所述第一配置管脚;所述第二电阻的第一端子连接第一参考电压,所述第二电阻的第二端子连接所述第二配置管脚,所述第三电阻连接于所述第一电阻的第二端子和所述第二电阻的第二端子之间。
13.如权利要求12所述的配置方法,其特征在于,所述配置电阻器负载还包括与所述第三电阻并联的第一电容;所述配置方法还包括:
在向所述配置电阻器负载提供所述第二参考电压时,检测所述第一电容的充电时间或放电时间;
所述根据所述第一电压比值和所述第二电压比值确定对应的管脚配置状态,包括:
根据所述第一电压比值、所述第二电压比值以及所述第一电容的充电时间或放电时间确定对应的管脚配置状态。
14.如权利要求12所述的配置方法,其特征在于,所述配置电阻器负载还包括与所述第一电阻并联的第一电容,与所述第二电阻并联的第二电容;所述配置方法还包括:
在向所述配置电阻器负载提供第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间;
所述根据所述第一电压比值和所述第二电压比值确定对应的管脚配置状态,包括:
根据所述第一电压比值、所述第二电压比值、所述第一电容的充电时间或放电时间以及所述第二电容的充电时间或放电时间确定对应的管脚配置状态。
15.如权利要求12所述的配置方法,其特征在于,所述配置方法还包括:
将所述配置电阻器负载连接芯片的第三配置管脚;其中,所述配置电阻器负载还包括可配置的第四电阻和可配置的第五电阻;所述第四电阻的第一端子用于连接第一参考电压,所述第四电阻的第二端子用于与所述第三配置管脚连接,所述第五电阻连接于所述第四电阻的第二端子和所述第二电阻的第二端子之间;
在通过所述第二配置管脚向所述配置电阻器负载提供所述第二参考电压时,采集所述第三配置管脚的电压;
根据在通过所述第二配置管脚向所述配置电阻器负载提供所述第二参考电压时采集的所述第二配置管脚的电压和所述第三配置管脚的电压,计算第三电压比值;
所述根据所述第一电压比值和所述第二电压比值确定对应的管脚配置状态,包括:根据所述第一电压比值、所述第二电压比值以及第三电压比值确定对应的管脚配置状态。
16.如权利要求15所述的配置方法,其特征在于,所述配置电阻器负载还包括与所述第三电阻并联的第一电容,与所述第五电阻并联的第二电容;所述配置方法还包括:
在向所述配置电阻器负载提供所述第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间;
所述根据所述第一电压比值、所述第二电压比值以及第三电压比值确定对应的管脚配置状态,包括:根据所述第一电压比值、所述第二电压比值、所述第三电压比值、所述第一电容的充电时间或放电时间以及所述第二电容的充电时间或放电时间确定对应的管脚配置状态。
17.一种管脚状态的配置方法,其特征在于,包括:
将配置电阻器负载连接于芯片的第一配置管脚、第二配置管脚和第三配置管脚;
通过所述第二配置管脚向所述配置电阻器负载提供第二参考电压,并分别采集所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压;通过所述第一配置管脚和所述第三配置管脚同时向所述配置电阻器负载提供所述第二参考电压,并分别采集所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压;
根据在通过所述第二配置管脚向所述配置电阻器负载提供第二参考电压时,采集的所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压计算第一电压比值和第三电压比值;根据在通过所述第三配置管脚和所述第一配置管脚同时向所述配置电阻器负载提供第二参考电压时,采集的所述第一配置管脚的电压、所述第二配置管脚的电压和所述第三配置管脚的电压计算第二电压比值;
根据所述第一电压比值、所述第二电压比值以及所述第三电压比值确定对应的管脚配置状态。
18.如权利要求17所述的配置方法,其特征在于,所述配置电阻器负载包括:可配置的第一电阻、可配置的第二电阻、可配置的第三电阻、可配置的第四电阻和可配置的第五电阻;
所述第一电阻的第一端子用于连接第一参考电压,所述第一电阻的第二端子用于连接所述第一配置管脚;所述第二电阻的第一端子用于连接第一参考电压,所述第二电阻的第二端子用于连接所述第二配置管脚,所述第三电阻连接于所述第一电阻的第二端子和所述第二电阻的第二端子之间;所述第四电阻的第一端子用于连接所述第一参考电压,所述第四电阻的第二端子用于与所述第三配置管脚连接,所述第五电阻连接于所述第四电阻的第二端子和所述第二电阻的第二端子之间。
19.如权利要求18所述的配置方法,其特征在于,所述配置电阻器负载还包括与所述第三电阻并联的第一电容,与所述第五电阻并联的第二电容;所述配置方法还包括:
在向所述配置电阻器负载提供所述第二参考电压时,分别检测所述第一电容的充电时间或放电时间和所述第二电容的充电时间或放电时间;
所述根据所述第一电压比值、所述第二电压比值以及第三电压比值确定对应的管脚配置状态,包括:
根据所述第一电压比值、所述第二电压比值、所述第三电压比值、所述第一电容的充电时间或放电时间以及所述第二电容的充电时间或放电时间确定对应的管脚配置状态。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110558493.0A CN113472326B (zh) | 2021-05-21 | 2021-05-21 | 一种管脚状态的配置电路、配置方法及电子设备 |
PCT/CN2021/123626 WO2022242019A1 (zh) | 2021-05-21 | 2021-10-13 | 一种管脚状态的配置电路、配置方法及电子设备 |
EP22166141.6A EP4152613B1 (en) | 2021-05-21 | 2022-03-31 | Pin state configuration circuit, configuration method and electronic device |
US17/717,265 US11658649B2 (en) | 2021-05-21 | 2022-04-11 | Pin state configuration circuit and configuration method, and electronic device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110558493.0A CN113472326B (zh) | 2021-05-21 | 2021-05-21 | 一种管脚状态的配置电路、配置方法及电子设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113472326A CN113472326A (zh) | 2021-10-01 |
CN113472326B true CN113472326B (zh) | 2023-10-20 |
Family
ID=77870965
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110558493.0A Active CN113472326B (zh) | 2021-05-21 | 2021-05-21 | 一种管脚状态的配置电路、配置方法及电子设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11658649B2 (zh) |
EP (1) | EP4152613B1 (zh) |
CN (1) | CN113472326B (zh) |
WO (1) | WO2022242019A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113472326B (zh) | 2021-05-21 | 2023-10-20 | 华为数字能源技术有限公司 | 一种管脚状态的配置电路、配置方法及电子设备 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101615903A (zh) * | 2009-07-24 | 2009-12-30 | 华为技术有限公司 | 一种管脚状态的配置方法及电路 |
CN204350272U (zh) * | 2014-11-24 | 2015-05-20 | 天地融科技股份有限公司 | 通用音频适配装置及电子设备 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7245148B2 (en) * | 2005-09-27 | 2007-07-17 | Micrel, Inc. | Power saving method in an integrated circuit programming and control circuit |
US20080278346A1 (en) * | 2007-05-11 | 2008-11-13 | Eftimie Sabin A | Single-Pin Multi-Bit Digital Circuit Configuration |
CN100516893C (zh) * | 2007-07-04 | 2009-07-22 | 深圳市长运通集成电路设计有限公司 | 可编程电压监测电路 |
JP2010283955A (ja) * | 2009-06-03 | 2010-12-16 | Freescale Semiconductor Inc | 抵抗試験回路及び抵抗試験回路を備えたバッテリ充電器 |
TW201422053A (zh) * | 2012-11-29 | 2014-06-01 | Beyond Innovation Tech Co Ltd | 關聯於發光二極體的負載驅動裝置 |
US9258860B2 (en) * | 2012-11-29 | 2016-02-09 | Beyond Innovation Technology Co., Ltd. | Load driving apparatus relating to light-emitting-diodes |
JP6793907B2 (ja) * | 2017-05-18 | 2020-12-02 | 住友電装株式会社 | マイコン入出力回路 |
US10277228B1 (en) * | 2018-01-17 | 2019-04-30 | Seagate Technology Llc | Configuration pin-strapping |
TWI700795B (zh) * | 2019-03-26 | 2020-08-01 | 瑞昱半導體股份有限公司 | 積體電路晶片及用於其之組態調整方法 |
EP3851812B1 (en) * | 2020-01-14 | 2022-07-06 | Axetris AG | Gas flow measuring circuit and gas flow sensor |
TWI736425B (zh) * | 2020-09-18 | 2021-08-11 | 瑞昱半導體股份有限公司 | 晶片封裝構件及其晶片功能執行方法 |
CN113472326B (zh) * | 2021-05-21 | 2023-10-20 | 华为数字能源技术有限公司 | 一种管脚状态的配置电路、配置方法及电子设备 |
-
2021
- 2021-05-21 CN CN202110558493.0A patent/CN113472326B/zh active Active
- 2021-10-13 WO PCT/CN2021/123626 patent/WO2022242019A1/zh unknown
-
2022
- 2022-03-31 EP EP22166141.6A patent/EP4152613B1/en active Active
- 2022-04-11 US US17/717,265 patent/US11658649B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101615903A (zh) * | 2009-07-24 | 2009-12-30 | 华为技术有限公司 | 一种管脚状态的配置方法及电路 |
CN204350272U (zh) * | 2014-11-24 | 2015-05-20 | 天地融科技股份有限公司 | 通用音频适配装置及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
US11658649B2 (en) | 2023-05-23 |
US20220376686A1 (en) | 2022-11-24 |
EP4152613A1 (en) | 2023-03-22 |
EP4152613B1 (en) | 2024-03-13 |
CN113472326A (zh) | 2021-10-01 |
WO2022242019A1 (zh) | 2022-11-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101076989B1 (ko) | 전하 펌프 회로 및 그 동작 방법 | |
TWI440873B (zh) | 用於監測能量儲存系統中的單元電池之系統及方法 | |
EP2219281A2 (en) | Circuit and method for cell balancing | |
CN105098876A (zh) | 电池充电方法以及用于该方法的电池管理系统 | |
JP2010530726A5 (zh) | ||
CN103812161B (zh) | 电池控制ic及其控制方法 | |
CN113472326B (zh) | 一种管脚状态的配置电路、配置方法及电子设备 | |
CN110832332B (zh) | 测量电压的装置和方法以及包括该装置的电池组 | |
CN113541250B (zh) | 电池充电控制电路及电子设备 | |
JP2006292516A (ja) | 電池電圧検出制御装置 | |
US20140266003A1 (en) | Cell balancing through a switched capacitor level shifter | |
JP5047282B2 (ja) | 設定可能な電圧レギュレータ | |
US10535990B2 (en) | Power supply device, detection circuit and power supply method thereof | |
CN112698229A (zh) | 短路电流检测方法、装置、可读存储介质及电子设备 | |
CN109148981B (zh) | 确定电池开路电压的方法、装置、存储介质及电子设备 | |
KR20190002680A (ko) | 전압 발생 장치 및 반도체 칩 | |
US10158362B2 (en) | Apparatus for providing shared reference device wherein an internal device is calibrated using reference device via calibrated circuit | |
US20060004930A1 (en) | Expanded accessory identification | |
CN103684362B (zh) | 多相位时钟除频器 | |
CN111726119B (zh) | 按键检测电路以及检测方法 | |
CN103869856A (zh) | 一种多电压时序控制电路 | |
JP5939702B2 (ja) | 均等化装置 | |
CN107579570B (zh) | 一种电压采样控制方法、电压采样控制电路及适配器 | |
CN105429611A (zh) | 一种与电源和温度无关的高精度时钟发生器 | |
US20110187444A1 (en) | Voltage trimming circuit of semiconductor memory apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20211112 Address after: 518043 No. 01, 39th floor, building a, antuoshan headquarters building, No. 33, antuoshan Sixth Road, Xiang'an community, Xiangmihu street, Futian District, Shenzhen, Guangdong Province Applicant after: Huawei Digital Energy Technology Co.,Ltd. Address before: 518129 Huawei headquarters office building, Bantian, Longgang District, Shenzhen, Guangdong Applicant before: HUAWEI TECHNOLOGIES Co.,Ltd. |
|
TA01 | Transfer of patent application right | ||
GR01 | Patent grant | ||
GR01 | Patent grant |