CN113449485B - 引线生成方法、装置、设备及存储介质 - Google Patents

引线生成方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN113449485B
CN113449485B CN202110707310.7A CN202110707310A CN113449485B CN 113449485 B CN113449485 B CN 113449485B CN 202110707310 A CN202110707310 A CN 202110707310A CN 113449485 B CN113449485 B CN 113449485B
Authority
CN
China
Prior art keywords
lead
coordinates
coordinate
processed
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110707310.7A
Other languages
English (en)
Other versions
CN113449485A (zh
Inventor
叶平平
朱小安
邵宇
易永财
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Core Semiconductor Co ltd
Original Assignee
Shenzhen Core Semiconductor Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Core Semiconductor Co ltd filed Critical Shenzhen Core Semiconductor Co ltd
Priority to CN202110707310.7A priority Critical patent/CN113449485B/zh
Publication of CN113449485A publication Critical patent/CN113449485A/zh
Application granted granted Critical
Publication of CN113449485B publication Critical patent/CN113449485B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/394Routing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P90/00Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
    • Y02P90/30Computing systems specially adapted for manufacturing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Wire Bonding (AREA)

Abstract

本发明涉及EDA设计技术领域,公开一种引线生成方法、装置、设备及存储介质。本发明通过获取预设图形绘制窗口中展示的待处理器件的坐标信息,坐标信息包括待处理器件的引脚坐标、待处理器件的展示边框的对角坐标;根据对角坐标确定待处理器件的边框坐标方程;根据引脚坐标和边框坐标方程确定待处理器件的引脚对应的引线端点坐标;对引线端点坐标和引脚坐标进行连线,以获得待处理器件的引脚对应的引线。本发明通过获取待处理器件的坐标信息,然后根据坐标信息确定边框坐标方程,再确定引线的端点坐标,从而生成引线,相较于现有技术中需要根据电路符号的管脚名称手动标注引线,上述方式能够精准地自动生成引脚对应的引线,从而提高工作效率。

Description

引线生成方法、装置、设备及存储介质
技术领域
本发明涉及EDA设计技术领域,尤其涉及一种引线生成方法、装置、设备及存储介质。
背景技术
目前,在电路分析过程中,会将一定功能的电路做成电路符号形成层次化结构,而电路符号跟周边的器件发生电路连接关系,在现有技术中,当电路符号有几百管脚时,根据电路符号的管脚名称,手动引线标名,相当费时费力,可能出现引线的名称跟电路符号的管脚名称不一样,导致电路连接关系错误,影响工作效率。
上述内容仅用于辅助理解本发明的技术方案,并不代表承认上述内容是现有技术。
发明内容
本发明的主要目的在于提供了一种引线生成方法、装置、设备及存储介质,旨在解决现有技术无法自动生成引脚对应的引线的技术问题。
为实现上述目的,本发明提供了一种引线生成方法,所述引线生成方法包括:
获取预设图形绘制窗口中展示的待处理器件的坐标信息,所述坐标信息包括所述待处理器件的引脚坐标、所述待处理器件的展示边框的对角坐标;
根据所述对角坐标确定所述待处理器件的边框坐标方程;
根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标;
对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线。
优选地,所述根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标的步骤,具体包括:
根据所述引脚坐标中的横坐标和纵坐标从所述边框坐标方程中选取目标坐标方程;
根据所述目标坐标方程确定所述待处理器件的引脚在所述待处理器件上所处的引脚方向;
根据所述引脚方向和预设引线长度确定所述待处理器件的引脚对应的引线端点坐标。
优选地,根据所述引脚方向和预设引线长度确定所述待处理器件的引脚对应的引线端点坐标的步骤,具体包括:
获取所述引脚方向对应的引线坐标计算方程;
根据所述引脚坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标。
优选地,所述根据所述引脚坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标的步骤,具体包括:
读取所述对角坐标中的第一对角坐标和第二对角坐标;
基于所述引脚坐标、所述第一对角坐标、所述第二对角坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标。
优选地,所述第一对角坐标为所述待处理器件的展示边框的左下角坐标,所述第二对角坐标为所述待处理器件的展示边框的右上角坐标,所述引线坐标计算方程为:
Figure GDA0004077333200000021
其中,xa为引脚坐标中的横坐标,ya为引脚坐标中的纵坐标,wire为预设引线长度,x1为左下角坐标中的横坐标,y1为左下角坐标中的纵坐标,x2为右上角坐标中的横坐标,y2为右上角坐标中的横坐标。
优选地,所述对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线的步骤之后,还包括:
在所述图形绘制窗口中将所述引脚对应的引脚名称标注至所述引线上,以获得所述引线对应的引脚名称。
优选地,所述获取预设图形绘制窗口中展示的待处理器件的坐标信息的步骤之前,还包括:
将图形绘制窗口处于选中状态的器件作为待处理器件;
获取所述待处理器件上所有引脚的位置信息,并根据所述位置信息绘制所述待处理器件的展示边框。
此外,为实现上述目的,本发明还提出一种引线生成装置,所述引线生成装置包括:
信息获取模块,用于获取预设图形绘制窗口中展示的待处理器件的坐标信息,所述坐标信息包括所述待处理器件的引脚坐标、所述待处理器件的展示边框的对角坐标;
方程获取模块,用于根据所述对角坐标确定所述待处理器件的边框坐标方程;
坐标生成模块,用于根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标;
引线生成模块,用于对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线。
此外,为实现上述目的,本发明还提出一种引线生成设备,所述引线生成设备包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的引线生成程序,所述引线生成程序配置为实现如上文所述的引线生成方法的步骤。
此外,为实现上述目的,本发明还提出一种存储介质,所述存储介质上存储有引线生成程序,所述引线生成程序被处理器执行时实现如上文所述的引线生成方法的步骤。
本发明通过获取预设图形绘制窗口中展示的待处理器件的坐标信息,所述坐标信息包括所述待处理器件的引脚坐标、所述待处理器件的展示边框的对角坐标;根据所述对角坐标确定所述待处理器件的边框坐标方程;根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标;对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线。本发明通过获取待处理器件的坐标信息,然后根据坐标信息确定边框坐标方程,再确定引线的端点坐标,从而生成引线,相较于现有技术中需要根据电路符号的管脚名称手动标注引线,本发明上述方式能够精准地自动生成引脚对应的引线,从而提高工作效率。
附图说明
图1是本发明实施例方案涉及的硬件运行环境的引线生成设备的结构示意图;
图2为本发明引线生成方法第一实施例的流程示意图;
图3为本发明引线生成方法一实施例的待处理器件的展示边框示意图;
图4为本发明引线生成方法一实施例的引线和引脚名称示意图;
图5为本发明引线生成方法第二实施例的流程示意图;
图6为本发明引线生成方法第三实施例的流程示意图;
图7为本发明引线生成装置第一实施例的结构框图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
参照图1,图1为本发明实施例方案涉及的硬件运行环境的引线生成设备结构示意图。
如图1所示,该引线生成设备可以包括:处理器1001,例如中央处理器(CentralProcessing Unit,CPU),通信总线1002、用户接口1003,网络接口1004,存储器1005。其中,通信总线1002用于实现这些组件之间的连接通信。用户接口1003可以包括显示屏(Display)、输入单元比如键盘(Keyboard),可选用户接口1003还可以包括标准的有线接口、无线接口。网络接口1004可选的可以包括标准的有线接口、无线接口(如无线保真(Wireless-Fidelity,WI-FI)接口)。存储器1005可以是高速的随机存取存储器(RandomAccess Memory,RAM),也可以是稳定的非易失性存储器(Non-Volatile Memory,NVM),例如磁盘存储器。存储器1005可选的还可以是独立于前述处理器1001的存储装置。
本领域技术人员可以理解,图1中示出的结构并不构成对引线生成设备的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
如图1所示,作为一种存储介质的存储器1005中可以包括操作系统、数据存储模块、网络通信模块、用户接口模块以及引线生成程序。
在图1所示的引线生成设备中,网络接口1004主要用于与网络服务器进行数据通信;用户接口1003主要用于与用户进行数据交互;本发明引线生成设备中的处理器1001、存储器1005可以设置在引线生成设备中,所述引线生成设备通过处理器1001调用存储器1005中存储的引线生成程序,并执行本发明实施例提供的引线生成方法。
本发明实施例提供了一种引线生成方法,参照图2,图2为本发明引线生成方法第一实施例的流程示意图。
本实施例中,所述引线生成方法包括以下步骤:
步骤S10:获取预设图形绘制窗口中展示的待处理器件的坐标信息,所述坐标信息包括所述待处理器件的引脚坐标、所述待处理器件的展示边框的对角坐标;
需要说明的是,本实施例方法的执行主体可以是具有引脚坐标获取、端点连线功能的中央处理器,也可以是微控制器,本实施例对此不做具体限制。
应理解的是,预设图形绘制窗口是指在Cadence Virtuoso软件中进行图形绘制及器件仿真的窗口,Cadence Virtuoso绘制窗口是基于Cadence Virtuoso统一定制/模拟流程支持必须在晶体管层面开发出最优性能的设计,包括模拟和射频(RF)电路、高性能数字模块和用作构建数字集成电路(ICs)的标准单元库的图形绘制窗口。
可理解的是,引脚坐标是指待处理器件在预设图形绘制窗口中所有引脚对应的坐标,对角坐标是指展示边框的对角对应的坐标,可以是展示边框的左下角坐标和右上角坐标,也可以是展示边框的左上角坐标和右下角坐标,本实施例对此不做具体限制。
进一步地,为了确定待处理器件和待处理器件的展示边框,步骤S10之前,还包括:将图形绘制窗口处于选中状态的器件作为待处理器件;获取所述待处理器件上所有引脚的位置信息,并根据所述位置信息绘制所述待处理器件的展示边框。
在具体实现中,设计人可以选中需要处理的器件,本实施例将上述器件作为待处理器件,可以通过鼠标选中,也可以通过键盘选中,本实施例对此不做具体限制。
应理解的是,所述位置信息是指待处理器件的所有引脚所处的位置,待处理器件的展示边框是指将所有引脚进行包围的边框,将所有引脚进行连接,可以得到展示边框。
本实施例通过将图形绘制窗口处于选中状态的器件作为待处理器件,获取待处理器件上所有引脚的位置信息,并根据位置信息绘制待处理器件的展示边框,能够更加精确地查找待处理器件,并且根据所有引脚的位置确定展示边框,能够更加准确地确定展示边框,从而能够精准地自动生成引脚对应的引线。
进一步地,参考图3,图3为本发明引线生成方法一实施例的待处理器件的展示边框示意图。
如图3所示,图3中的中心部分为待处理器件,每一个小四边形代表待处理器件的引脚,将引脚全部连接起来,可以得到待处理器件的展示边框,即外围的四边形。
步骤S20:根据所述对角坐标确定所述待处理器件的边框坐标方程;
需要说明的是,所述边框坐标方程是指待处理器件的展示边框的每一边对应的方程,在图3中,边框坐标方程是指将所有引脚连接的边框的四边的方程,例如:边框坐标方程为:x=1,x=3,y=1,y=3,也可以为其他数值,本实施例对此不做具体限制。
步骤S30:根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标;
需要说明的是,所述引线端点坐标是指需要生成的引线对应的两端点坐标,其中一端点坐标为引脚坐标,每一个引脚都需要生成对应的引线,以和需要连接的其他器件更加方便地进行连接。
步骤S40:对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线。
可理解的是,每一个引脚都需要生成对应的引线,因此引线的起始端点坐标为引脚坐标,将引线端点坐标与引脚坐标进行连线,就可以获得待处理器件的引脚对应的引线。
进一步地,上述步骤S40之后,还包括:在所述图形绘制窗口中将所述引脚对应的引脚名称标注至所述引线上,以获得所述引线对应的引脚名称。
进一步地,参考图4,图4为本发明引线生成方法一实施例的引线和引脚名称示意图。
如图4所示,图4中处于待处理器件的展示边框外面的是每一个引脚对应生成的引线,每根引线上是每一个引脚对应的引脚名称,例如:0_25、0_24、TIP_X2_I0_4等等,都是待处理器件的引脚对应的引脚名称,本实施例对此不过多赘述。
在具体实现中,根据引脚名称可以将周围与待处理器件的引脚名称相同的引线进行连接,以实现设计人所需要的控制逻辑。
本实施例通过获取预设图形绘制窗口中展示的待处理器件的坐标信息,所述坐标信息包括所述待处理器件的引脚坐标、所述待处理器件的展示边框的对角坐标;根据所述对角坐标确定所述待处理器件的边框坐标方程;根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标;对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线。本实施例通过获取待处理器件的坐标信息,然后根据坐标信息确定边框坐标方程,再确定引线的端点坐标,从而生成引线,相较于现有技术中需要根据电路符号的管脚名称手动标注引线,本实施例上述方式能够精准地自动生成引脚对应的引线,从而提高工作效率。
参考图5,图5为本发明引线生成方法第二实施例的流程示意图。
基于上述第一实施例,在本实施例中,所述步骤S30包括:
步骤S301:根据所述引脚坐标中的横坐标和纵坐标从所述边框坐标方程中选取目标坐标方程;
可理解的是,当引脚坐标中的横坐标或者纵坐标与边框坐标方程中的任一方程相同时,该方程即为目标坐标方程,例如:引脚坐标为(3,4),即横坐标x=3,纵坐标y=4,边框坐标方程为x=1,x=3,y=1,y=3,因此,可以得到目标坐标方程为x=3。
步骤S302:根据所述目标坐标方程确定所述待处理器件的引脚在所述待处理器件上所处的引脚方向;
需要说明的是,所述引脚方向为相对于待处理器件所处的方向,例如:上、下、左、右,当目标坐标方程为x=3时,可以得到该引脚方向为右边。
步骤S303:根据所述引脚方向和预设引线长度确定所述待处理器件的引脚对应的引线端点坐标。
需要说明的是,所述预设引线长度为设计人预先设置的引线长度,可根据实际情况以及与周围器件的位置关系自行设置,例如:3、4、5等等,本实施例对此不做具体限制。
应理解的是,根据引脚方向可以确定引线的生成方向,例如:当引脚方向是上方时,则引线的生成方向也应该朝向上方,而不能朝向待处理器件的方向。在获得引线的生成方向后,可根据预设引线的长度确定引线端点坐标。
本实施例通过根据所述引脚坐标中的横坐标和纵坐标从所述边框坐标方程中选取目标坐标方程;根据所述目标坐标方程确定所述待处理器件的引脚在所述待处理器件上所处的引脚方向;根据所述引脚方向和预设引线长度确定所述待处理器件的引脚对应的引线端点坐标。本实施例通过目标坐标方程确定引脚方向,能够精准地确定每一个引脚处于待处理器件的哪一个方向,然后根据引脚方向和预设引线长度确定引线端点坐标,相较于现有的手动绘制引线,本实施例能够精准地自动生成引脚对应的引线,并使生成的引线符合规范要求,从而提高工作效率。
参考图6,图6为本发明引线生成方法第三实施例的流程示意图。
基于上述各实施例,在本实施例中,所述步骤S303包括:
步骤S3031:获取所述引脚方向对应的引线坐标计算方程;
需要说明的是,所述引线坐标计算方程是指计算引线端点坐标时需要的方程,通过引线坐标计算方程可以准确获得引线端点坐标。
可理解的是,不同的引脚方向对应着不同的引线坐标计算方程,在引脚的方向不同时,如果需要得到不同的引脚对应的引线端点坐标,则需要先获取每一个引脚方向对应的引线坐标计算方程。
步骤S3032:根据所述引脚坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标。
进一步地,所述步骤S3032包括:读取所述对角坐标中的第一对角坐标和第二对角坐标;基于所述引脚坐标、所述第一对角坐标、所述第二对角坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标。
需要说明的是,所述第一对角坐标和所述第二对角坐标为待处理器件的展示边框的对角坐标,例如:当第一对角坐标为展示边框的左下角坐标时,此时第二对角坐标一定是展示边框的右上角坐标;当第一对角坐标为展示边框的左上角坐标时,此时第二对角坐标一定是展示边框的右下角坐标,只有知道展示边框的对角坐标,才能得到边框坐标方程。
可理解的是,本实施例优选第一对角坐标为待处理器件的展示边框的左下角坐标,第二对角坐标为待处理器件的展示边框的右上角坐标,此时,引线坐标计算方程为:
Figure GDA0004077333200000091
其中,xa为引脚坐标中的横坐标,ya为引脚坐标中的纵坐标,wire为预设引线长度,x1为左下角坐标中的横坐标,y1为左下角坐标中的纵坐标,x2为右上角坐标中的横坐标,y2为右上角坐标中的横坐标。
在具体实现中,当引脚的横坐标与左下角坐标中的横坐标相同时,说明该引脚处于待处理器件的左边,此时引线端点坐标为(x1,ya),(x1-wire,ya),由于生成的引线需要在该引脚的左边,所以引线的一端点也处于该引脚的左边,因此横坐标需要减去预设引线长度;当引脚的横坐标与右上角坐标中的横坐标相同时,说明该引脚处于待处理器件的右边,此时引线端点坐标为(x2,ya),(x2+wire,ya),由于生成的引线需要在该引脚的右边,所以引线的一端点也处于该引脚的右边,因此横坐标需要加上预设引线长度;当引脚的纵坐标与左下角坐标中的纵坐标相同时,说明该引脚处于待处理器件的下边,此时引线端点坐标为(xa,y1),(xa,y1-wire),由于生成的引线需要在该引脚的下边,所以引线的一端点也处于该引脚的下边,因此纵坐标需要减去预设引线长度;当引脚的纵坐标与右上角坐标中的纵坐标相同时,说明该引脚处于待处理器件的上边,此时引线端点坐标为(xa,y2),(xa,y2+wire),由于生成的引线需要在该引脚的上边,所以引线的一端点也处于该引脚的上边,因此纵坐标需要加上预设引线长度。
本实施例通过获取所述引脚方向对应的引线坐标计算方程;根据所述引脚坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标。本实施例通过每一个引脚方向对应的引线坐标计算方程得到每一个引脚对应的引线端点坐标,能够根据实际情况生成各个方向的引线端点坐标,保证了引线端点坐标的准确性,从而能够精准地自动生成引脚对应的引线。
此外,本发明实施例还提出一种存储介质,所述存储介质上存储有引线生成程序,所述引线生成程序被处理器执行时实现如上文所述的引线生成方法的步骤。
参照图7,图7为本发明引线生成装置第一实施例的结构框图。
如图7所示,本发明实施例提出的引线生成装置包括:
信息获取模块701,用于获取预设图形绘制窗口中展示的待处理器件的坐标信息,所述坐标信息包括所述待处理器件的引脚坐标、所述待处理器件的展示边框的对角坐标;
方程获取模块702,用于根据所述对角坐标确定所述待处理器件的边框坐标方程;
坐标生成模块703,用于根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标;
引线生成模块704,用于对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线。
本实施例通过获取预设图形绘制窗口中展示的待处理器件的坐标信息,所述坐标信息包括所述待处理器件的引脚坐标、所述待处理器件的展示边框的对角坐标;根据所述对角坐标确定所述待处理器件的边框坐标方程;根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标;对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线。本实施例通过获取待处理器件的坐标信息,然后根据坐标信息确定边框坐标方程,再确定引线的端点坐标,从而生成引线,相较于现有技术中需要根据电路符号的管脚名称手动标注引线,本实施例上述方式能够精准地自动生成引脚对应的引线,从而提高工作效率。
基于本发明上述引线生成装置第一实施例,提出本发明引线生成装置的第二实施例。
在本实施例中,所述坐标生成模块703,还用于根据所述引脚坐标中的横坐标和纵坐标从所述边框坐标方程中选取目标坐标方程;根据所述目标坐标方程确定所述待处理器件的引脚在所述待处理器件上所处的引脚方向;根据所述引脚方向和预设引线长度确定所述待处理器件的引脚对应的引线端点坐标。
进一步地,所述坐标生成模块703,还用于获取所述引脚方向对应的引线坐标计算方程;根据所述引脚坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标。
进一步地,所述坐标生成模块703,还用于读取所述对角坐标中的第一对角坐标和第二对角坐标;基于所述引脚坐标、所述第一对角坐标、所述第二对角坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标。
进一步地,所述第一对角坐标为所述待处理器件的展示边框的左下角坐标,所述第二对角坐标为所述待处理器件的展示边框的右上角坐标,所述引线坐标计算方程为:
Figure GDA0004077333200000111
其中,xa为引脚坐标中的横坐标,ya为引脚坐标中的纵坐标,wire为预设引线长度,x1为左下角坐标中的横坐标,y1为左下角坐标中的纵坐标,x2为右上角坐标中的横坐标,y2为右上角坐标中的横坐标。
进一步地,所述引线生成装置还包括:引脚名称生成模块700,所述引脚名称生成模块700,用于在所述图形绘制窗口中将所述引脚对应的引脚名称标注至所述引线上,以获得所述引线对应的引脚名称。
进一步地,所述引线生成装置还包括:边框获取模块705,所述边框获取模块705,用于将图形绘制窗口处于选中状态的器件作为待处理器件;获取所述待处理器件上所有引脚的位置信息,并根据所述位置信息绘制所述待处理器件的展示边框。
本发明引线生成装置的其他实施例或具体实现方式可参照上述各方法实施例,此处不再赘述。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如只读存储器/随机存取存储器、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是计算机或者网络设备等)执行本发明各个实施例所述的方法。
以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (6)

1.一种引线生成方法,其特征在于,所述引线生成方法包括:
获取预设图形绘制窗口中展示的待处理器件的坐标信息,所述坐标信息包括所述待处理器件的引脚坐标、所述待处理器件的展示边框的对角坐标;
根据所述对角坐标确定所述待处理器件的边框坐标方程;
根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标;
对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线;
所述根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标的步骤,具体包括:
根据所述引脚坐标中的横坐标和纵坐标从所述边框坐标方程中选取目标坐标方程;
根据所述目标坐标方程确定所述待处理器件的引脚在所述待处理器件上所处的引脚方向;
根据所述引脚方向和预设引线长度确定所述待处理器件的引脚对应的引线端点坐标;
所述获取预设图形绘制窗口中展示的待处理器件的坐标信息的步骤之前,还包括:
将图形绘制窗口处于选中状态的器件作为待处理器件;
获取所述待处理器件上所有引脚的位置信息,并根据所述位置信息绘制所述待处理器件的展示边框;
所述根据所述引脚方向和预设引线长度确定所述待处理器件的引脚对应的引线端点坐标的步骤,具体包括:
获取所述引脚方向对应的引线坐标计算方程;
根据所述引脚坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标;
所述根据所述引脚坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标的步骤,具体包括:
读取所述对角坐标中的第一对角坐标和第二对角坐标;
基于所述引脚坐标、所述第一对角坐标、所述第二对角坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标。
2.如权利要求1所述的引线生成方法,其特征在于,所述第一对角坐标为所述待处理器件的展示边框的左下角坐标,所述第二对角坐标为所述待处理器件的展示边框的右上角坐标,所述引线坐标计算方程为:
Figure QLYQS_1
其中,xa为引脚坐标中的横坐标,ya为引脚坐标中的纵坐标,wire为预设引线长度,x1为左下角坐标中的横坐标,y1为左下角坐标中的纵坐标,x2为右上角坐标中的横坐标,y2为右上角坐标中的横坐标;
当所述引脚坐标中的横坐标xa与所述左下角坐标中的横坐标x1相同时,引脚坐标为(x1,ya),对应的引线端点坐标为(x1-wire,ya);当所述引脚坐标中的横坐标xa与所述右上角坐标中的横坐标x2相同时,引脚坐标为(x2,ya),对应的引线端点坐标为(x2+wire,ya);当所述引脚坐标中的纵坐标ya与所述左下角坐标中的纵坐标y1相同时,引脚坐标为(xa,y1),对应的引线端点坐标为(xa,y1-wire);当所述引脚坐标中的纵坐标ya与所述右上角坐标中的纵坐标y2相同时,引脚坐标为(xa,y2),对应的引线端点坐标为(xa,y2+wire)。
3.如权利要求1或2所述的引线生成方法,其特征在于,所述对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线的步骤之后,还包括:
在所述图形绘制窗口中将所述引脚对应的引脚名称标注至所述引线上,以获得所述引线对应的引脚名称。
4.一种引线生成装置,其特征在于,所述引线生成装置包括:
信息获取模块,用于获取预设图形绘制窗口中展示的待处理器件的坐标信息,所述坐标信息包括所述待处理器件的引脚坐标、所述待处理器件的展示边框的对角坐标;
方程获取模块,用于根据所述对角坐标确定所述待处理器件的边框坐标方程;
坐标生成模块,用于根据所述引脚坐标和所述边框坐标方程确定所述待处理器件的引脚对应的引线端点坐标;
引线生成模块,用于对所述引线端点坐标和所述引脚坐标进行连线,以获得所述待处理器件的引脚对应的引线;
所述坐标生成模块,还用于根据所述引脚坐标中的横坐标和纵坐标从所述边框坐标方程中选取目标坐标方程;根据所述目标坐标方程确定所述待处理器件的引脚在所述待处理器件上所处的引脚方向;根据所述引脚方向和预设引线长度确定所述待处理器件的引脚对应的引线端点坐标;
所述引线生成装置还包括:边框获取模块,用于将图形绘制窗口处于选中状态的器件作为待处理器件;获取所述待处理器件上所有引脚的位置信息,并根据所述位置信息绘制所述待处理器件的展示边框;
所述坐标生成模块,还用于获取所述引脚方向对应的引线坐标计算方程;根据所述引脚坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标;
所述坐标生成模块,还用于读取所述对角坐标中的第一对角坐标和第二对角坐标;基于所述引脚坐标、所述第一对角坐标、所述第二对角坐标以及预设引线长度,通过所述引线坐标计算方程确定所述待处理器件的引脚对应的引线端点坐标。
5.一种引线生成设备,其特征在于,所述引线生成设备包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的引线生成程序,所述引线生成程序配置为实现如权利要求1至3中任一项所述的引线生成方法的步骤。
6.一种存储介质,其特征在于,所述存储介质上存储有引线生成程序,所述引线生成程序被处理器执行时实现如权利要求1至3中任一项所述的引线生成方法的步骤。
CN202110707310.7A 2021-06-24 2021-06-24 引线生成方法、装置、设备及存储介质 Active CN113449485B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110707310.7A CN113449485B (zh) 2021-06-24 2021-06-24 引线生成方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110707310.7A CN113449485B (zh) 2021-06-24 2021-06-24 引线生成方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN113449485A CN113449485A (zh) 2021-09-28
CN113449485B true CN113449485B (zh) 2023-05-26

Family

ID=77812545

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110707310.7A Active CN113449485B (zh) 2021-06-24 2021-06-24 引线生成方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN113449485B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI816415B (zh) * 2022-05-31 2023-09-21 新加坡商鴻運科股份有限公司 引腳命名之驗證方法、系統及電腦可讀存儲介質

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007142162A (ja) * 2005-11-18 2007-06-07 Fuji Mach Mfg Co Ltd 電子部品のリード方向判別方法及びその装置
CN110070623A (zh) * 2019-04-16 2019-07-30 百度在线网络技术(北京)有限公司 引导线绘制提示方法、装置、计算机设备和存储介质

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4915940B2 (ja) * 2007-05-11 2012-04-11 富士機械製造株式会社 画像処理用データ作成方法及び画像処理用データ作成装置
CN101719057A (zh) * 2009-11-27 2010-06-02 广东威创视讯科技股份有限公司 绘制几何图形的方法及装置
CN109117572B (zh) * 2018-08-27 2023-01-10 珠海一微半导体股份有限公司 一种基于电路原理图的符号图引脚的自动伸线打标记方法
CN111027273B (zh) * 2019-12-04 2023-03-10 杭州广立微电子股份有限公司 一种基于预绕线的版图自动绕线方法、存储设备及系统

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007142162A (ja) * 2005-11-18 2007-06-07 Fuji Mach Mfg Co Ltd 電子部品のリード方向判別方法及びその装置
CN110070623A (zh) * 2019-04-16 2019-07-30 百度在线网络技术(北京)有限公司 引导线绘制提示方法、装置、计算机设备和存储介质

Also Published As

Publication number Publication date
CN113449485A (zh) 2021-09-28

Similar Documents

Publication Publication Date Title
US9552450B2 (en) Determining a user-specified location in a graphical user interface of an electronic design automation tool
CN108664461B (zh) 一种网页表单自动填写方法及装置
US20140380178A1 (en) Displaying interactive charts on devices with limited resources
CN109753641B (zh) 一种更改对象位置的方法、装置、电子设备及存储介质
CN110941937B (zh) 电子设备、封装绘制图生成方法和计算机可读存储介质
CN113449485B (zh) 引线生成方法、装置、设备及存储介质
US8711184B2 (en) Scalable pixel coverage function-map
CN111310254B (zh) Cad图例的识别方法、装置、存储介质、电子设备
US20170046470A1 (en) Process design kit for efficient and accurate mismatch simulation of analog circuits
CN114297739A (zh) 用于版图验证的标识处理方法、装置、服务器和存储介质
CN114595657A (zh) 芯片布局方法、装置及电子设备
CN109543495B (zh) 一种人脸关键点标注方法、装置、电子设备及存储介质
CN115129278A (zh) 图像显示控制方法、系统、可读存储介质及电子设备
CN115543324B (zh) 交互界面的生成方法、装置、设备及介质
CN112541240A (zh) 零件出图方法、计算机设备及存储介质
CN113419485B (zh) 定位打孔方法、设备、存储介质及装置
CN113096217B (zh) 图片生成方法、装置、电子设备以及存储介质
US20190371277A1 (en) Processing method for character stroke and related device
JP2006059102A (ja) Cad装置、シンボル作成装置、cadプログラム、およびシンボル作成プログラム
CN117094262A (zh) 一种fpga芯片模型的解析绘图方法及装置
CN108846883B (zh) 分形图快速绘制方法、系统、用户设备及存储介质
JP2007240848A (ja) 表示プログラム、データ構造及び表示装置
CN113849877A (zh) 器件及线网移动方法、装置、设备及存储介质
JP7496715B2 (ja) 仕様情報生成装置、仕様情報生成方法およびプログラム
JP4834642B2 (ja) 図形変化装置、図形変化方法、コンピュータプログラム及び記録媒体

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 518000 803, block a, sharing building, No. 78, Keyuan North Road, songpingshan community, Xili street, Nanshan District, Shenzhen, Guangdong (actual floor 903)

Applicant after: Shenzhen Core Semiconductor Co.,Ltd.

Address before: 518000 room 513, floor 5, jinhuiqiu building, Langshan Second Road, North District, Shenzhen Science Park, Xili street, Nanshan District, Shenzhen, Guangdong

Applicant before: Shenzhen Core Semiconductor Co.,Ltd.

GR01 Patent grant
GR01 Patent grant