CN113421511B - 显示面板的驱动方法、驱动装置及显示装置 - Google Patents

显示面板的驱动方法、驱动装置及显示装置 Download PDF

Info

Publication number
CN113421511B
CN113421511B CN202110675102.3A CN202110675102A CN113421511B CN 113421511 B CN113421511 B CN 113421511B CN 202110675102 A CN202110675102 A CN 202110675102A CN 113421511 B CN113421511 B CN 113421511B
Authority
CN
China
Prior art keywords
gate driving
driving signal
signal
level
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110675102.3A
Other languages
English (en)
Other versions
CN113421511A (zh
Inventor
陈心全
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Original Assignee
Kunshan Govisionox Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Govisionox Optoelectronics Co Ltd filed Critical Kunshan Govisionox Optoelectronics Co Ltd
Priority to CN202110675102.3A priority Critical patent/CN113421511B/zh
Publication of CN113421511A publication Critical patent/CN113421511A/zh
Application granted granted Critical
Publication of CN113421511B publication Critical patent/CN113421511B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种显示面板的驱动方法、驱动装置及显示装置。显示面板包括第一栅极驱动电路和像素电路,显示面板处于显示模式时,使第一栅极驱动电路向像素电路提供第一栅极驱动信号,该方法包括:判断显示面板是否处于非显示模式;若是,则向像素电路提供第二栅极驱动信号,其中,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长。根据本申请实施例,能够解决显示面板较易出现闪烁的问题。

Description

显示面板的驱动方法、驱动装置及显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板的驱动方法、驱动装置及显示装置。
背景技术
随着显示技术的发展,变频驱动技术逐渐应用于显示面板,显比如采用刷新率较高的驱动方式来驱动显示动态画面(例如体育赛事或者游戏场景),以保证显示画面的流畅性;采用刷新率较低的驱动方式来驱动显示慢镜头图像或者静态画面,以降低功耗。然而在低频模式下,显示面板较易出现闪烁的问题。
发明内容
本申请实施例提供一种显示面板的驱动方法、驱动装置及显示装置,以解决低频模式下,显示面板较易出现闪烁的问题。
第一方面,本申请实施例提供一种显示面板的驱动方法,显示面板包括第一栅极驱动电路和像素电路,显示面板处于显示模式时,第一栅极驱动电路向像素电路提供第一栅极驱动信号,方法包括:
判断显示面板是否处于非显示模式;
若是,则向像素电路提供第二栅极驱动信号,其中,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长。
在第一方面一种可能的实现方式中,在一帧时长内,第二栅极驱动信号为导通电平的时长等于第一栅极驱动信号为截止电平的时长,第二栅极驱动信号为截止电平的时长等于第一栅极驱动信号为导通电平的时长。
在第一方面一种可能的实现方式中,向像素电路提供第二栅极驱动信号,包括:
利用第一栅极驱动电路向像素电路提供第二栅极驱动信号。在第一方面一种可能的实现方式中,利用第一栅极驱动电路向像素电路提供第二栅极驱动信号,包括:
向第一栅极驱动电路提供第二起始信号,使第一栅极驱动电路输出第二栅极驱动信号,其中,显示面板处于显示模式时,向第一栅极驱动电路提供第一起始信号,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二起始信号为导通电平的时长大于或等于第一起始信号为截止电平的时长,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二起始信号为截止电平的时长大于或等于第一起始信号为导通电平的时长。
在第一方面一种可能的实现方式中,显示面板还包括第二栅极驱动电路,向像素电路提供第二栅极驱动信号,包括:
利用第二栅极驱动电路向像素电路提供第二栅极驱动信号。
在第一方面一种可能的实现方式中,利用第二栅极驱动电路向像素电路提供第二栅极驱动信号,包括:
向第二栅极驱动电路提供第三起始信号,使第二栅极驱动电路输出第二栅极驱动信号,其中,显示面板处于显示模式时,向第一栅极驱动电路提供第一起始信号,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第三起始信号为导通电平的时长大于或等于第一起始信号为截止电平的时长;第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第三起始信号为截止电平的时长大于或等于第一起始信号为导通电平的时长;
优选的,显示面板处于非显示模式时向第二栅极驱动电路提供的时钟信号和显示面板处于显示模式时向第一栅极驱动电路提供的时钟信号相同。
在第一方面一种可能的实现方式中,显示面板还包括第二栅极驱动信号输出端,各像素电路通过开关模块与第二栅极驱动信号输出端电连接,向像素电路提供第二栅极驱动信号,包括:
使开关模块处于导通状态,利用第二栅极驱动信号输出端向像素电路提供第二栅极驱动信号,其中,显示面板处于显示模式时,开关元件处于截止状态。
在第一方面一种可能的实现方式中,向像素电路提供第二栅极驱动信号,包括:
向像素电路提供N帧的第二栅极驱动信号,其中,N为大于或等于1的整数。
第二方面,本申请实施例提供一种驱动装置,用于驱动显示面板,显示面板包括第一栅极驱动电路和像素电路,显示面板处于显示模式时,第一栅极驱动电路向像素电路提供第一栅极驱动信号,驱动装置包括:
判断模块,用于判断显示面板是否处于非显示模式;
栅极信号控制模块,用于若是,则向像素电路提供第二栅极驱动信号;其中,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长。
第三方面,本申请实施例提供一种显示装置,包括如第二方面实施例的驱动装置。
根据本申请实施例提供的显示面板的驱动方法、驱动装置及显示装置,以第一栅极驱动信号与第二栅极驱动信号为扫描信号,像素电路的各晶体管为P型晶体管为例,在显示模式下,第一栅极驱动信号长时间为高电平(截止电平),使得受第一栅极驱动信号控制的晶体管的栅极长时间处于高电平,导致晶体管的阈值电压、电子迁移率等增大,而本申请实施例中,在显示面板处于非显示模式时,向像素电路提供第二栅极驱动信号,并且在一帧时长内,第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长,使得该晶体管的栅极能够长时间处于低电平(导通电平),从而使晶体管的阈值电压、电子迁移率等往负的方向变化,从而减缓或消除晶体管的栅极长时间处于高电平而导致的“磁滞效应”,能够将晶体管的特性拉回原始状态,避免显示面板闪烁并能提高晶体管的寿命。
同理,以第一栅极驱动信号与第二栅极驱动信号为发光控制信号,像素电路的各晶体管为P型晶体管为例,在显示模式下,第一栅极驱动信号长时间为低电平(导通电平),使得受第一栅极驱动信号控制的晶体管的栅极长时间处于低电平,导致晶体管的阈值电压、电子迁移率等减小,而本申请实施例中,在显示面板处于非显示模式时,向像素电路提供第二栅极驱动信号,并且在一帧时长内,第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长,使得该晶体管的栅极能够长时间处于高电平(截止电平),从而使晶体管的阈值电压、电子迁移率等往正的方向变化,从而减缓或消除晶体管的栅极长时间处于低电平而导致的“磁滞效应”,能够将晶体管的特性拉回原始状态,避免显示面板闪烁并能提高晶体管的寿命。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1示出本申请一种实施例提供的显示面板的结构示意图;
图2示出本申请一种实施例提供的像素电路的结构示意图;
图3示出图2的一种时序示意图;
图4示出本申请一种实施例提供的显示面板的驱动方法的流程示意图;
图5示出本申请一种实施例提供的栅极驱动信号的示意图;
图6示出本申请一种实施例提供的起始信号的示意图;
图7示出本申请另一种实施例提供的显示面板的结构示意图;
图8示出本申请又一种实施例提供的显示面板的结构示意图;
图9示出本申请一种实施例提供的驱动装置的结构示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
本申请实施例提供一种显示面板的驱动方法、驱动装置及显示装置,本申请实施例的显示面板的驱动方法、驱动装置及显示装置可以各种形式呈现,以下将结合附图描述其中一些示例。
如图1所示,本申请实施例提供的显示面板100包括多个像素电路10。多个像素电路10可以呈阵列分布。例如,多个像素电路10可以在相交的第一方向X和第二方向Y上呈阵列分布。示例性的,第一方向X可以是行方向,第二方向Y可以是列方向。当然,第一方向X也可以是列方向,第二方向Y也可以是行方向。
示例性的,显示面板100还可以包括驱动芯片IC、第一栅极驱动电路VSR11、VSR12、第一电源线PVDD、数据信号线Vdata、参考信号线Vref、扫描信号线Scan以及发光控制信号线Emit。
第一栅极驱动电路VSR11为像素电路10提供扫描信号,第一栅极驱动电路VSR12为像素电路10提供发光控制信号。
示例性的,第一栅极驱动电路VSR11可以包括多个级联的第一移位寄存器S-VSR1,各第一移位寄存器S-VSR1通过扫描信号线与像素电路10连接,各第一移位寄存器S-VSR1用于向像素电路10提供扫描信号。驱动芯片IC为第一栅极驱动电路VSR11提供起始信号STV11。另外,如图1所示,多个级联的第一移位寄存器S-VSR1中除第一级和最后一级第一移位寄存器S-VSR1之外,其余第一移位寄存器S-VSR1可以为相邻两行像素电路10提供扫描信号。此时,可以在显示面板上设置两行dummy像素电路(图1中未示出),分别与第一移位寄存器S-VSR1中第一级和最后一级第一移位寄存器S-VSR1的扫描信号线对应连接,但dummy像素电路并不用于显示。
第一栅极驱动电路VSR12可以包括多个级联的第一移位寄存器E-VSR,各第二移位寄存器E-VSR通过发光控制信号线Emit与相邻两行像素电路10连接,各第二移位寄存器E-VSR用于向相邻两行像素电路10提供发光控制信号。驱动芯片IC为第一栅极驱动电路VSR12提供起始信号STV12。
另外,第一栅极驱动电路VSR11、VSR12与驱动芯片IC之间可以连接有时钟信号线(CLK)(图中未示出)、高电平信号线(VGH)(图中未示出)、低电平信号线(VGL)(图中未示出),驱动芯片IC向第一栅极驱动电路VSR11、VSR12提供时钟信号、高电平信号以及低电平信号。
上述关于第一栅极驱动电路VSR11、VSR12的介绍仅仅是一些示例,并不用于限定本申请。
示例性的,也可以设置能够同时产生扫描信号和发光控制信号的第一栅极驱动电路。本申请对此不作限定。
示例性的,如图2所示,像素电路10包括驱动晶体管T3、存储电容Cst、发光元件D及多个开关晶体管。开关晶体管包括数据写入晶体管T2、补偿晶体管T4、栅极初始化晶体管T5、电源写入晶体管T1、发光控制晶体管T6及阳极初始化晶体管T7。其中,栅极初始化晶体管T5的栅极受扫描信号S(n-1)控制,数据写入晶体管T2、补偿晶体管T4及阳极初始化晶体管T7的栅极受扫描信号Sn控制,电源写入晶体管T1、发光控制晶体管T6的栅极受发光控制信号Em控制。PVEE为公共电源信号端。
以像素电路10的各晶体管均为P型晶体管为例,对于P型晶体管,使能电平为低电平。
如图3所示,像素电路10的驱动过程可以包括重置阶段、数据写入阶段及发光阶段。在重置阶段,扫描信号S(n-1)为低电平信号,栅极初始化晶体管T5导通,重置驱动晶体管T3的栅极电位。在数据写入阶段,扫描信号Sn为低电平信号,数据写入晶体管T2及补偿晶体管T4导通,数据信号线Vdata上的数据信号写到驱动晶体管T1的栅极,且对驱动晶体管T3的阈值电压进行补偿;且阳极初始化晶体管T7导通,重置发光元件的阳极电位。在发光阶段,发光控制信号Em为低电平信号,电源写入晶体管T1、发光控制晶体管T6导通,驱动晶体管T3产生的驱动电流传输至发光元件,发光元件发光。
示例性的,本申请实施例中的显示面板可支持低频模式和高频模式。例如,低频模式可包括小于60Hz的刷新率,例如30Hz、15Hz、1Hz等。高频模式可包括大于或等于60Hz的刷新率,例如60Hz、75Hz、90Hz、120Hz、144Hz等。
申请人发现,在低频驱动模式下,在每帧的时长内,发光元件长时间的保持发光状态,也就是说扫描信号S(n-1)、Sn长时间为高电平,发光控制信号Em长时间为低电平,导致数据写入晶体管T2、补偿晶体管T4、栅极初始化晶体管T5及阳极初始化晶体管T7的栅极长时间处于高电平,电源写入晶体管T1、发光控制晶体管T6的栅极长时间处于低电平。由于数据写入晶体管T2、补偿晶体管T4、栅极初始化晶体管T5及阳极初始化晶体管T7的栅极被长时间的施加高电平,导致这些晶体管的阈值电压(Vth)、电子迁移率等往正的方向形成“磁滞效应”,即导致这些晶体管的阈值电压、电子迁移率增大。由于电源写入晶体管T1、发光控制晶体管T6的栅极被长时间的施加低电平,导致这些晶体管的阈值电压、电子迁移率等往负的方向形成“磁滞效应”,即导致这些晶体管的阈值电压、电子迁移率较小。由于这些晶体管的阈值电压、电子迁移率等发生变化,导致在开机时显示面板容易出现闪烁(闪屏)的现象。
针对上述技术问题,本申请实施例提供一种显示面板的驱动方法。显示面板处于显示模式时,第一栅极驱动电路向像素电路提供第一栅极驱动信号。如图4所示,本申请实施例提供的显示面板的驱动方法包括步骤110至步骤120。
步骤110,判断显示面板是否处于非显示模式。
步骤120,若显示面板是处于非显示模式,则向像素电路提供第二栅极驱动信号。
其中,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长。
以第一栅极驱动信号与第二栅极驱动信号为扫描信号,像素电路的各晶体管为P型晶体管为例,在显示模式下,第一栅极驱动信号长时间为高电平(截止电平),使得受第一栅极驱动信号控制的晶体管的栅极长时间处于高电平,导致晶体管的阈值电压、电子迁移率等增大,而本申请实施例中,在显示面板处于非显示模式时,向像素电路提供第二栅极驱动信号,并且在一帧时长内,第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长,使得该晶体管的栅极能够长时间处于低电平(导通电平),从而使晶体管的阈值电压、电子迁移率等往负的方向变化,从而减缓或消除晶体管的栅极长时间处于高电平而导致的“磁滞效应”,能够将晶体管的特性拉回原始状态,避免显示面板闪烁并能提高晶体管的寿命。
同理,以第一栅极驱动信号与第二栅极驱动信号为发光控制信号,像素电路的各晶体管为P型晶体管为例,在显示模式下,第一栅极驱动信号长时间为低电平(导通电平),使得受第一栅极驱动信号控制的晶体管的栅极长时间处于低电平,导致晶体管的阈值电压、电子迁移率等减小,而本申请实施例中,在显示面板处于非显示模式时,向像素电路提供第二栅极驱动信号,并且在一帧时长内,第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长,使得该晶体管的栅极能够长时间处于高电平(截止电平),从而使晶体管的阈值电压、电子迁移率等往正的方向变化,从而减缓或消除晶体管的栅极长时间处于低电平而导致的“磁滞效应”,能够将晶体管的特性拉回原始状态,避免显示面板闪烁并能提高晶体管的寿命。
示例性的,显示面板进入上电前和/或下电后的状态时,可以判断显示面板处于非显示模式。在非显示模式下,显示面板不显示画面,驱动IC不向像素电路提供数据信号。另外,在非显示模式下,公共电源信号端PVEE及电源信号线PVDD可以是不供电的。
可以理解的是,像素电路的晶体管也可以均为N型晶体管,或者部分为P型晶体管,部分为N型晶体管,本申请对此不作限定。
另外,若判断结果为显示面板处于显示模式,则使第一栅极驱动电路继续向像素电路提供第一栅极驱动信号。
示例性的,在第一栅极驱动信号和第二栅极驱动信号为扫描信号的情况下,在一帧时长内,第二栅极驱动信号可以始终为导通电平,在第一栅极驱动信号和第二栅极驱动信号为发光控制信号的情况下,在一帧时长内,第二栅极驱动信号可以始终为截止电平。
在一些可选的实施例中,在一帧时长内,第二栅极驱动信号为导通电平的时长等于第一栅极驱动信号为截止电平的时长,第二栅极驱动信号为截止电平的时长等于第一栅极驱动信号为导通电平的时长。可以理解为,在一帧时长的同一时刻,第二栅极驱动信号与第一栅极驱动信号的电位相反。
示例性的,仍以像素电路的各晶体管为P型晶体管为例,如图5所示,第一栅极驱动信号和第二栅极驱动信号为扫描信号的情况下,第二栅极驱动信号S(n-1)’与第一栅极驱动信号S(n-1)的电位相反,在一帧时长内,第二栅极驱动信号S(n-1)’为导通电平(低电平)的时长等于第一栅极驱动信号S(n-1)为截止电平(高电平)的时长,第二栅极驱动信号S(n-1)’为截止电平(高电平)的时长等于第一栅极驱动信号S(n-1)为导通电平(低电平)的时长。同理,第二栅极驱动信号Sn’与第一栅极驱动信号Sn的电位相反,在一帧时长内,第二栅极驱动信号Sn’为导通电平(低电平)的时长等于第一栅极驱动信号Sn为截止电平(高电平)的时长,第二栅极驱动信号Sn’为截止电平(高电平)的时长等于第一栅极驱动信号Sn为导通电平(低电平)的时长。在第一栅极驱动信号和第二栅极信号为发光控制信号的情况下,第二栅极驱动信号Em’与第一栅极驱动信号Em的电位相反,在一帧时长内,第二栅极驱动信号Em’为导通电平(低电平)的时长等于第一栅极驱动信号Em为截止电平(高电平)的时长,第二栅极驱动信号Em’为截止电平(高电平)的时长等于第一栅极驱动信号Em为导通电平(低电平)的时长。
本申请实施例中,第二栅极驱动信号和第一栅极驱动信号为反相驱动信号,如此仅需在非显示模式下,向像素电路提供与第一栅极驱动信号反相的第二栅极驱动信号,即可减缓或消除晶体管的栅极长时间处于高电平或者低电平而导致的“磁滞效应”,从而将晶体管的特性拉回原始状态,避免显示面板闪烁并能提高晶体管的寿命。
在一些可选的实施例中,步骤120中的向像素电路提供第二栅极驱动信号,具体可以包括:利用第一栅极驱动电路向像素电路提供第二栅极驱动信号。
如此可以利用显示面板原有的第一栅极驱动电路生成第二栅极驱动信号,不必额外设置生成第二栅极驱动信号的栅极驱动电路,能够降低成本。
在一些可选的实施例中,利用第一栅极驱动电路向像素电路提供第二栅极驱动信号,具体可以包括:向第一栅极驱动电路提供第二起始信号,使第一栅极驱动电路输出第二栅极驱动信号;显示面板处于显示模式时,向第一栅极驱动电路提供第一起始信号;第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二起始信号为导通电平的时长大于或等于第一起始信号为截止电平的时长;第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二起始信号为截止电平的时长大于或等于第一起始信号为导通电平的时长。
示例性的,仍以像素电路的各晶体管为P型晶体管为例,如图6所示,显示面板处于显示模式时,第一栅极驱动信号和第二栅极驱动信号为扫描信号的情况下,向第一栅极驱动电路提供第一起始信号STV11,第一栅极驱动信号和第二栅极驱动信号为发光控制信号的情况下,向第一栅极驱动电路提供第一起始信号STV12,使得第一栅极驱动电路能够产生第一栅极驱动信号,保证显示面板的正常显示。显示面板处于非显示模式时,向第一栅极驱动电路提供第二起始信号STV11’、STV12’,使得第一栅极驱动电路能够产生第二栅极驱动信号。第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二起始信号STV11’为导通电平的时长大于或等于第一起始信号STV11为截止电平的时长,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二起始信号STV12’为截止电平的时长大于或等于第一起始信号STV12为导通电平的时长。
栅极驱动信号的波形与起始信号的波形是相同的,因此第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,只需控制第二起始信号为导通电平的时长大于或等于第一起始信号为截止电平的时长,即可实现第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长。同理,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,只需控制第二起始信号为截止电平的时长大于或等于第一起始信号为导通电平的时长,即可实现第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长。
图6中以第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二起始信号STV11’为导通电平的时长等于第一起始信号STV11为截止电平的时长,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二起始信号STV12’为截止电平的时长等于第一起始信号STV12为导通电平的时长为例。也就是说,在一帧时长内,第二起始信号STV11’为导通电平(低电平)的时长等于第一起始信号STV11为截止电平(高电平)的时长,第二起始信号STV11’为截止电平(高电平)的时长等于第一起始信号STV11为导通电平(低电平)的时长。在一帧时长内,第二起始信号STV12’为导通电平(低电平)的时长等于第一起始信号STV12为截止电平(高电平)的时长,第二起始信号STV12’为截止电平(高电平)的时长等于第一起始信号STV12为导通电平(低电平)的时长。
可以理解的是,在相等的情况下,在一帧时长的同一时刻,第二起始信号STV11’与第一起始信号STV11的电位相反,第二起始信号STV12’与第一起始信号STV12的电位相反。
如上所述,栅极驱动信号的波形与起始信号的波形是相同的,因此只需在不同模式下控制向第一栅极驱动电路提供的起始信号的电位相反,即可简单方便的使第一栅极驱动电路在非显示模式时输出与第一栅极驱动信号电位相反的第二栅极驱动信号。
在一些可选的实施例中,也可以额外设置能够产生第二栅极驱动信号的第二栅极驱动电路。如图7所示,显示面板还包括第二栅极驱动电路VSR21、VSR22,第二栅极驱动电路VSR21用于向像素电路10提供扫描信号,第二栅极驱动电路VSR22用于向像素电路10提供发光控制信号。
步骤120中的向像素电路提供第二栅极驱动信号,具体可以包括:利用第二栅极驱动电路向像素电路提供第二栅极驱动信号。
可以理解的是,在显示面板处于非显示模式时,同时控制第一栅极驱动电路处于非工作状态,也就是使第一栅极驱动电路无法产生第一栅极驱动信号。具体的,在显示面板处于非显示模式时,可以停止向第一栅极驱动电路提供起始信号、时钟信号等,从而使第一栅极驱动电路处于非工作状态。在显示面板处于显示模式时,同时控制第二栅极驱动电路处于非工作状态,也就是使第二栅极驱动电路无法产生第二栅极驱动信号。具体的,在显示面板处于显示模式时,可以停止向第二栅极驱动电路提供起始信号STV21、STV22、时钟信号等,从而使第二栅极驱动电路处于非工作状态。
本申请实施例中,利用不同的栅极驱动电路产生不同的栅极驱动信号,可以更灵活的控制第二栅极驱动信号的占空比。
在一些可选的实施例中,利用第二栅极驱动电路向像素电路提供第二栅极驱动信号,具体可以包括:向第二栅极驱动电路提供第三起始信号,使第二栅极驱动电路输出第二栅极驱动信号,其中,显示面板处于显示模式时,向第一栅极驱动电路提供第一起始信号,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第三起始信号为导通电平的时长大于或等于第一起始信号为截止电平的时长;第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第三起始信号为截止电平的时长大于或等于第一起始信号为导通电平的时长。
示例性的,如图6所示,显示面板处于显示模式时,第一栅极驱动信号和第二栅极驱动信号为扫描信号的情况下,向第一栅极驱动电路提供第一起始信号STV11,第一栅极驱动信号和第二栅极驱动信号为发光控制信号的情况下,向第一栅极驱动电路提供第一起始信号STV12,使得第一栅极驱动电路能够产生第一栅极驱动信号,保证显示面板的正常显示。在非显示模式下,提供给第二栅极驱动电路VSR21的第三起始信号STV21的波形可以如图6所示的第二起始信号STV11’,在非显示模式下,提供给第二栅极驱动电路VSR22的第三起始信号STV22的波形可以如图6所示的第二起始信号STV12’,在此不再详细赘述。
同理,栅极驱动信号的波形与起始信号的波形是相同的,因此第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,只需控制第三起始信号为导通电平的时长大于或等于第一起始信号为截止电平的时长,即可实现第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长。同理,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,只需控制第三起始信号为截止电平的时长大于或等于第一起始信号为导通电平的时长,即可实现第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长。
在一些可选的实施例中,显示面板处于非显示模式时向第二栅极驱动电路提供的时钟信号和显示面板处于显示模式时向第一栅极驱动电路提供的时钟信号相同。如此可以使第二栅极驱动电路和第一栅极驱动电路共用相同的时钟信号端,不必额外设置时钟信号端,可降低成本。
示例性的,如图7所示,第二栅极驱动电路和第一栅极驱动电路可以通过相同的扫描信号线或发光控制信号线与像素电路电连接。
在一些可选的实施例中,如图8所示,显示面板还可以包括第二栅极驱动信号输出端21、22,各像素电路通过开关模块30与第二栅极驱动信号输出端21、22电连接。第二栅极驱动信号输出端21、22用于输出第二栅极驱动信号。例如第二栅极驱动信号输出端21用于输出图5所示的第二栅极驱动信号S(n-1)’、Sn’,第二栅极驱动信号输出端22用于输出图5所示的第二栅极驱动信号Em’。
步骤120中的向像素电路提供第二栅极驱动信号,具体可以包括:使开关元件处于导通状态,利用第二栅极驱动信号输出端向像素电路提供第二栅极驱动信号;显示面板处于显示模式时,开关元件处于截止状态。
可以理解的是,在显示面板处于非显示模式时,同时控制第一栅极驱动电路处于非工作状态,也就是使第一栅极驱动电路无法产生第一栅极驱动信号。具体的,在显示面板处于非显示模式时,可以停止向第一栅极驱动电路提供起始信号、时钟信号等,从而使第一栅极驱动电路处于非工作状态。在显示面板处于显示模式时,同时控制开关元件处于截止状态,也就是使第二栅极驱动信号输出端的信号无法传输至像素电路。具体的,在显示面板处于显示模式时,可以使第二栅极驱动信号输出端停止产生第二栅极驱动信号。
本申请实施例中,利用第二栅极驱动信号输出端向像素电路提供第二栅极驱动信号,可以更灵活的控制第二栅极驱动信号的占空比,并且无需设置额外的栅极驱动电路。
示例性的,开关模块30可以包括开关元件K。开关元件K可以为晶体管,开关元件K可以设置于显示面板的非显示区。
示例性的,第二栅极驱动信号输出端21、22可设置于驱动芯片IC上。开关元件K也可以设置于驱动芯片IC上。
示例性的,如图8所示,第二栅极驱动信号输出端和第一栅极驱动电路可以通过相同的扫描信号线或发光控制信号线与像素电路电连接。
在一些可选的实施例中,步骤120中的向像素电路提供第二栅极驱动信号,具体可以包括:向像素电路提供N帧的第二栅极驱动信号,其中,N为大于或等于1的整数。
也就是说,在显示面板处于非显示模式时,可以连续向像素电路提供N帧的第二栅极驱动信号。示例性的,在显示面板处于显示模式时,显示面板显示了M帧画面,N和M可以相同,从而可以较好的减缓或消除晶体管的栅极长时间处于高电平或者低电平而导致的“磁滞效应”,从而将晶体管的特性拉回原始状态,避免显示面板闪烁并能提高晶体管的寿命。
需要说明的是,在不矛盾的情况下,本申请提供的各实施例可以相互结合。
本申请实施例还提供一种驱动装置,用于驱动显示面板,显示面板包括第一栅极驱动电路和像素电路,显示面板处于显示模式时,第一栅极驱动电路向像素电路提供第一栅极驱动信号。如图9所示,本申请实施例提供的驱动装置900包括判断模块901及栅极信号控制模块902。
判断模块901,用于判断显示面板是否处于非显示模式;
栅极信号控制模块902,用于若是,则向像素电路提供第二栅极驱动信号;其中,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长。
以第一栅极驱动信号与第二栅极驱动信号为扫描信号,像素电路的各晶体管为P型晶体管为例,在显示模式下,第一栅极驱动信号长时间为高电平(截止电平),使得受第一栅极驱动信号控制的晶体管的栅极长时间处于高电平,导致晶体管的阈值电压、电子迁移率等增大,而本申请实施例中,在显示面板处于非显示模式时,向像素电路提供第二栅极驱动信号,并且在一帧时长内,第二栅极驱动信号为导通电平的时长大于或等于第一栅极驱动信号为截止电平的时长,使得该晶体管的栅极能够长时间处于低电平(导通电平),从而使晶体管的阈值电压、电子迁移率等往负的方向变化,从而减缓或消除晶体管的栅极长时间处于高电平而导致的“磁滞效应”,能够将晶体管的特性拉回原始状态,避免显示面板闪烁并能提高晶体管的寿命。
同理,以第一栅极驱动信号与第二栅极驱动信号为发光控制信号,像素电路的各晶体管为P型晶体管为例,在显示模式下,第一栅极驱动信号长时间为低电平(导通电平),使得受第一栅极驱动信号控制的晶体管的栅极长时间处于低电平,导致晶体管的阈值电压、电子迁移率等减小,而本申请实施例中,在显示面板处于非显示模式时,向像素电路提供第二栅极驱动信号,并且在一帧时长内,第二栅极驱动信号为截止电平的时长大于或等于第一栅极驱动信号为导通电平的时长,使得该晶体管的栅极能够长时间处于高电平(截止电平),从而使晶体管的阈值电压、电子迁移率等往正的方向变化,从而减缓或消除晶体管的栅极长时间处于低电平而导致的“磁滞效应”,能够将晶体管的特性拉回原始状态,避免显示面板闪烁并能提高晶体管的寿命。
在一些可选的实施例中,在一帧时长内,第二栅极驱动信号为导通电平的时长等于第一栅极驱动信号为截止电平的时长,第二栅极驱动信号为截止电平的时长等于第一栅极驱动信号为导通电平的时长。
在一些可选的实施例中,栅极信号控制模块902具体用于:利用第一栅极驱动电路向像素电路提供第二栅极驱动信号。
在一些可选的实施例中,栅极信号控制模块902具体用于:向第一栅极驱动电路提供第二起始信号,使第一栅极驱动电路输出第二栅极驱动信号;显示面板处于显示模式时,向第一栅极驱动电路提供第一起始信号;在一帧时长内,第二起始信号为导通电平的时长等于第一起始信号为截止电平的时长,第二起始信号为截止电平的时长等于第一起始信号为导通电平的时长。
在一些可选的实施例中,栅极信号控制模块902具体用于:向第一栅极驱动电路提供第二起始信号,使第一栅极驱动电路输出第二栅极驱动信号;显示面板处于显示模式时,向第一栅极驱动电路提供第一起始信号;其中,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二起始信号为导通电平的时长大于或等于第一起始信号为截止电平的时长,第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二起始信号为截止电平的时长大于或等于第一起始信号为导通电平的时长。
在一些可选的实施例中,显示面板还包括第二栅极驱动电路,栅极信号控制模块902具体用于:利用第二栅极驱动电路向像素电路提供第二栅极驱动信号。
在一些可选的实施例中,栅极信号控制模块902具体用于:向第二栅极驱动电路提供第二起始信号,使第二栅极驱动电路输出第二栅极驱动信号;显示面板处于显示模式时,向第一栅极驱动电路提供第一起始信号;其中,第一栅极驱动信号与第二栅极驱动信号为扫描信号时,在一帧时长内,第二起始信号为导通电平的时长大于或等于第一起始信号为截止电平的时长;第一栅极驱动信号与第二栅极驱动信号为发光控制信号时,在一帧时长内,第二起始信号为截止电平的时长大于或等于第一起始信号为导通电平的时长。
在一些可选的实施例中,栅极信号控制模块902具体用于:显示面板处于非显示模式时向第二栅极驱动电路提供的时钟信号和显示面板处于显示模式时向第一栅极驱动电路提供的时钟信号相同。
在一些可选的实施例中,显示面板还包括第二栅极驱动信号输出端,各像素电路通过开关模块与第二栅极驱动信号输出端电连接,栅极信号控制模块902具体用于:使开关元件处于导通状态,利用第二栅极驱动信号输出端向像素电路提供第二栅极驱动信号;显示面板处于显示模式时,开关元件处于截止状态。
在一些可选的实施例中,栅极信号控制模块902具体用于:向像素电路提供N帧的第二栅极驱动信号,其中,N为大于或等于1的整数。
本申请实施例提供的驱动装置能够实现图4所示的显示面板的驱动方法及实施例中的各个过程,为避免重复,这里不再赘述。
示例性的,驱动装置900可以为驱动芯片IC。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括上述驱动装置。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述驱动装置的实施例,重复之处不再赘述。
本申请实施例还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器执行时可实现上述实施例中的显示面板的驱动方法,且能达到相同的技术效果,为避免重复,这里不再赘述。其中,上述计算机可读存储介质可包括只读存储器(Read-Only Memory,简称ROM)、随机存取存储器(Random Access Memory,简称RAM)、磁碟或者光盘等,在此并不限定。
以上所述的结构框图中所示的功能块可以实现为硬件、软件、固件或者它们的组合。当以硬件方式实现时,其可以例如是电子电路、专用集成电路(ASIC)、适当的固件、插件、功能卡等等。当以软件方式实现时,本申请的元素是被用于执行所需任务的程序或者代码段。程序或者代码段可以存储在机器可读介质中,或者通过载波中携带的数据信号在传输介质或者通信链路上传送。“计算机可读介质”可以包括能够存储或传输信息的任何介质。计算机可读介质的例子包括电子电路、半导体存储器设备、ROM、闪存、可擦除ROM(EROM)、软盘、CD-ROM、光盘、硬盘、光纤介质、射频链路,等等。代码段可以经由诸如因特网、内联网等的计算机网络被下载。计算机可读介质的示例包括非暂态计算机可读存储介质。
还需要说明的是,本申请中提及的示例性实施例,基于一系列的步骤或者装置描述一些方法或系统。但是,本申请不局限于上述步骤的顺序,也就是说,可以按照实施例中提及的顺序执行步骤,也可以不同于实施例中的顺序,或者若干步骤同时执行。
上面参考根据本申请的实施例的方法、装置(系统)和计算机程序产品的流程图和/或框图描述了本申请的各方面。应当理解,流程图和/或框图中的每个方框以及流程图和/或框图中各方框的组合可以由计算机程序指令实现。这些计算机程序指令可被提供给通用计算机、专用计算机、或其它可编程数据处理装置的处理器,以产生一种机器,使得经由计算机或其它可编程数据处理装置的处理器执行的这些指令使能对流程图和/或框图的一个或多个方框中指定的功能/动作的实现。这种处理器可以是但不限于是通用处理器、专用处理器、特殊应用处理器或者现场可编程逻辑电路。还可理解,框图和/或流程图中的每个方框以及框图和/或流程图中的方框的组合,也可以由执行指定的功能或动作的专用硬件来实现,或可由专用硬件和计算机指令的组合来实现。
依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。

Claims (10)

1.一种显示面板的驱动方法,其特征在于,所述显示面板包括第一栅极驱动电路和像素电路,所述显示面板处于显示模式时,所述第一栅极驱动电路向所述像素电路提供第一栅极驱动信号,所述方法包括:
判断所述显示面板是否处于非显示模式;
若是,则向所述像素电路提供第二栅极驱动信号;
其中,所述第一栅极驱动信号与所述第二栅极驱动信号为扫描信号时,在一帧时长内,所述第二栅极驱动信号为导通电平的时长大于或等于所述第一栅极驱动信号为截止电平的时长;所述第一栅极驱动信号与所述第二栅极驱动信号为发光控制信号时,在一帧时长内,所述第二栅极驱动信号为截止电平的时长大于或等于所述第一栅极驱动信号为导通电平的时长。
2.根据权利要求1所述的显示面板的驱动方法,其特征在于,在一帧时长内,所述第二栅极驱动信号为导通电平的时长等于所述第一栅极驱动信号为截止电平的时长,所述第二栅极驱动信号为截止电平的时长等于所述第一栅极驱动信号为导通电平的时长。
3.根据权利要求1所述的显示面板的驱动方法,其特征在于,所述向所述像素电路提供第二栅极驱动信号,包括:
利用所述第一栅极驱动电路向所述像素电路提供第二栅极驱动信号。
4.根据权利要求3所述的显示面板的驱动方法,其特征在于,使所述第一栅极驱动电路向所述像素电路提供第一栅极驱动信号,包括:
向所述第一栅极驱动电路提供第一起始信号,使所述第一栅极驱动电路输出第一栅极驱动信号;
所述利用所述第一栅极驱动电路向所述像素电路提供第二栅极驱动信号,包括:
向所述第一栅极驱动电路提供第二起始信号,使所述第一栅极驱动电路输出所述第二栅极驱动信号;
其中,所述第一栅极驱动信号与所述第二栅极驱动信号为扫描信号时,在一帧时长内,所述第二起始信号为导通电平的时长大于或等于所述第一起始信号为截止电平的时长;所述第一栅极驱动信号与所述第二栅极驱动信号为发光控制信号时,在一帧时长内,所述第二起始信号为截止电平的时长大于或等于所述第一起始信号为导通电平的时长。
5.根据权利要求1所述的显示面板的驱动方法,其特征在于,所述显示面板还包括第二栅极驱动电路,所述向所述像素电路提供第二栅极驱动信号,包括:
利用所述第二栅极驱动电路向所述像素电路提供第二栅极驱动信号。
6.根据权利要求5所述的显示面板的驱动方法,其特征在于,使所述第一栅极驱动电路向所述像素电路提供第一栅极驱动信号,包括:
向所述第一栅极驱动电路提供第一起始信号,使所述第一栅极驱动电路输出第一栅极驱动信号;
所述利用所述第二栅极驱动电路向所述像素电路提供第二栅极驱动信号,包括:
向所述第二栅极驱动电路提供第三起始信号,使所述第二栅极驱动电路输出所述第二栅极驱动信号;
其中,所述第一栅极驱动信号与所述第二栅极驱动信号为扫描信号时,在一帧时长内,所述第三起始信号为导通电平的时长大于或等于所述第一起始信号为截止电平的时长;所述第一栅极驱动信号与所述第二栅极驱动信号为发光控制信号时,在一帧时长内,所述第三起始信号为截止电平的时长大于或等于所述第一起始信号为导通电平的时长;
优选的,所述显示面板处于非显示模式时向所述第二栅极驱动电路提供的时钟信号和所述显示面板处于显示模式时向所述第一栅极驱动电路提供的时钟信号相同。
7.根据权利要求1所述的显示面板的驱动方法,其特征在于,所述显示面板还包括第二栅极驱动信号输出端,各所述像素电路通过开关模块与所述第二栅极驱动信号输出端电连接;所述向所述像素电路提供第二栅极驱动信号,包括:
使所述开关模块处于导通状态,利用所述第二栅极驱动信号输出端向所述像素电路提供第二栅极驱动信号;
所述显示面板处于显示模式时,所述开关模块处于截止状态。
8.根据权利要求1所述的显示面板的驱动方法,其特征在于,所述向所述像素电路提供第二栅极驱动信号,包括:
向所述像素电路提供N帧的第二栅极驱动信号,其中,N为大于或等于1的整数。
9.一种驱动装置,其特征在于,用于驱动显示面板,所述显示面板包括第一栅极驱动电路和像素电路,所述显示面板处于显示模式时,所述第一栅极驱动电路向所述像素电路提供第一栅极驱动信号,所述驱动装置包括:
判断模块,用于判断所述显示面板是否处于非显示模式;
栅极信号控制模块,用于若是,则向所述像素电路提供第二栅极驱动信号;
其中,所述第一栅极驱动信号与所述第二栅极驱动信号为扫描信号时,在一帧时长内,所述第二栅极驱动信号为导通电平的时长大于或等于所述第一栅极驱动信号为截止电平的时长,所述第一栅极驱动信号与所述第二栅极驱动信号为发光控制信号时,在一帧时长内,所述第二栅极驱动信号为截止电平的时长大于或等于所述第一栅极驱动信号为导通电平的时长。
10.一种显示装置,其特征在于,包括如权利要求9所述的驱动装置。
CN202110675102.3A 2021-06-17 2021-06-17 显示面板的驱动方法、驱动装置及显示装置 Active CN113421511B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110675102.3A CN113421511B (zh) 2021-06-17 2021-06-17 显示面板的驱动方法、驱动装置及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110675102.3A CN113421511B (zh) 2021-06-17 2021-06-17 显示面板的驱动方法、驱动装置及显示装置

Publications (2)

Publication Number Publication Date
CN113421511A CN113421511A (zh) 2021-09-21
CN113421511B true CN113421511B (zh) 2022-05-03

Family

ID=77789051

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110675102.3A Active CN113421511B (zh) 2021-06-17 2021-06-17 显示面板的驱动方法、驱动装置及显示装置

Country Status (1)

Country Link
CN (1) CN113421511B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114783360A (zh) * 2022-04-20 2022-07-22 京东方科技集团股份有限公司 栅极驱动控制方法及其系统、显示驱动系统、显示装置
CN115206239A (zh) * 2022-06-30 2022-10-18 厦门天马显示科技有限公司 显示面板及其显示驱动方法、显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107863069A (zh) * 2017-12-14 2018-03-30 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置
CN109785799A (zh) * 2019-01-18 2019-05-21 京东方科技集团股份有限公司 显示装置及其像素补偿电路和驱动方法
CN109887464A (zh) * 2017-12-06 2019-06-14 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示设备
CN110033734A (zh) * 2019-04-25 2019-07-19 京东方科技集团股份有限公司 一种显示驱动电路及其驱动方法、显示装置
CN111768739A (zh) * 2020-07-30 2020-10-13 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN112102778A (zh) * 2020-10-10 2020-12-18 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板和显示装置
CN112634830A (zh) * 2019-09-24 2021-04-09 三星显示有限公司 像素电路及包括像素电路的显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107680537B (zh) * 2017-11-21 2019-11-29 上海天马微电子有限公司 一种像素电路的驱动方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109887464A (zh) * 2017-12-06 2019-06-14 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示设备
CN107863069A (zh) * 2017-12-14 2018-03-30 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置
CN109785799A (zh) * 2019-01-18 2019-05-21 京东方科技集团股份有限公司 显示装置及其像素补偿电路和驱动方法
CN110033734A (zh) * 2019-04-25 2019-07-19 京东方科技集团股份有限公司 一种显示驱动电路及其驱动方法、显示装置
CN112634830A (zh) * 2019-09-24 2021-04-09 三星显示有限公司 像素电路及包括像素电路的显示装置
CN111768739A (zh) * 2020-07-30 2020-10-13 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN112102778A (zh) * 2020-10-10 2020-12-18 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板和显示装置

Also Published As

Publication number Publication date
CN113421511A (zh) 2021-09-21

Similar Documents

Publication Publication Date Title
CN112735314B (zh) 像素电路及其驱动方法、显示面板和显示装置
CN110520922B (zh) 显示驱动电路、方法、以及显示设备
CN109509433B (zh) 像素电路、显示装置和像素驱动方法
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
CN112992070B (zh) 像素电路及其驱动方法、显示面板及显示装置
CN114093326A (zh) 一种像素电路及其驱动方法
JP4628447B2 (ja) 半導体装置
CN111179849B (zh) 控制单元、控制电路、显示装置及其控制方法
CN113421511B (zh) 显示面板的驱动方法、驱动装置及显示装置
US11663955B2 (en) Pixel circuit, drive method thereof, display substrate, and display device
JP2014109703A (ja) 表示装置および駆動方法
KR101062241B1 (ko) 데이터 래치회로 및 전자기기
JP2006251453A (ja) アクティブマトリクス型表示装置及びその駆動方法
CN110930944B (zh) 显示面板的驱动方法和显示装置
US11462170B2 (en) Scan driver and display device
CN114495836B (zh) 像素电路及其驱动方法、显示面板及电子设备
CN113903307B (zh) 信号提供方法、信号提供模组和显示装置
CN114863872A (zh) 显示模组及显示装置
JP2004312478A (ja) ソースフォロワ、ボルテージフォロワ及び半導体装置
CN109147673B (zh) 像素电路及其驱动方法、显示装置
CN113129845B (zh) 一种背光驱动方法及显示面板
CN114758613A (zh) 像素电路及其驱动方法、显示面板
JP2019121411A (ja) 転送回路、シフトレジスタ、ゲートドライバ、表示パネル、およびフレキシブル基板
CN113421604A (zh) 移位寄存器、控制方法、栅极驱动电路和显示装置
JP2014107001A (ja) シフトレジスタ回路および画像表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant