CN113271392A - 一种视频图像同步处理方法、设备、系统以及存储介质 - Google Patents
一种视频图像同步处理方法、设备、系统以及存储介质 Download PDFInfo
- Publication number
- CN113271392A CN113271392A CN202110761847.1A CN202110761847A CN113271392A CN 113271392 A CN113271392 A CN 113271392A CN 202110761847 A CN202110761847 A CN 202110761847A CN 113271392 A CN113271392 A CN 113271392A
- Authority
- CN
- China
- Prior art keywords
- signal
- image
- sub
- original
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
- H04N5/067—Arrangements or circuits at the transmitter end
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本发明提供的视频图像同步处理方法、设备、系统以及存储介质,通过接收多路子图像信号;多路子图像信号由一个完整的图像信号拆分而成,子图像信号包括子图像数据以及原始同步信号;对接收的子图像信号进行采集,得到对应的子图像数据以及原始同步信号;将子图像数据以及原始同步信号传输至对应的输出模块;对原始同步信号进行处理得到像素时钟信号,根据像素时钟信号和原始同步信号输出子图像数据。可见,输出的图像的同步信号与输入的图像的同步信号可以实现完全一致。因此输出图像的时候,输出图像的帧率与输入图像的帧率可以实现一致,多个输出图像之间实现同步,不需要对输入图像进行帧重采样,输出图像不出现“卡顿”以及“割裂”的问题。
Description
技术领域
本发明涉及图像处理技术领域,具体涉及一种视频图像同步处理方法、设备、系统以及存储介质。
背景技术
视频图像的分辨率越来越高,在超高分辨率视频图像信号从视频图像源端到最终显示过程同时需要视频图像源设备的视频输出接口、视频信号处理设备以及显示设备等多个方面同时支持才能达到理想的效果。
现有技术中,视频源设备通过对超高分辨率的图像进行分割,形成多个子图像,通过多个视频输出接口进行输出,由此解决了超高分辨率图像无法通过单一输出接口输出的问题。
但目前的视频图像处理设备在处理上述视频图像信号并输出显示的过程中,至少存在以下两个技术问题:
1.视频图像处理设备输出的多个子图像的输出画面之间存在不同步的现象,导致整体图像的画面存在“割裂”的现象。
2.视频图像处理设备输出的视频图像的帧率与输入图像的帧率不同,导致多个子图像输出时,需要对输入图像进行帧重采样,图像出现“卡顿”的现象。
发明内容
本发明提供的一种视频图像同步处理方法、设备、系统以及存储介质,旨在解决超高分辨率视频图像信号通过视频图像处理器处理后显示画面存在的“割裂”以及“卡顿”中至少一个问题。
根据第一方面,一种实施例中提供一种视频图像同步处理方法,包括:
接收多路子图像信号;多路子图像信号由一个完整的图像信号拆分而成,子图像信号包括子图像数据以及原始同步信号;
对接收的子图像信号进行采集,得到对应的子图像数据以及原始同步信号;
将子图像数据以及原始同步信号传输至对应的输出模块;
对原始同步信号进行处理得到像素时钟信号,根据像素时钟信号和原始同步信号输出子图像数据。
根据第二方面,一种实施例中提供一种视频图像同步处理设备,包括:
多个输入模块、交换模块以及多个输出模块;
输入模块用于接收一路子图像信号;多个输入模块接收的子图像信号由一个完整的图像信号拆分而成,子图像信号包括子图像数据以及原始同步信号;
输入模块还用于对接收的子图像信号进行采集,得到对应的子图像数据以及原始同步信号;
交换模块用于将输入模块的子图像数据以及原始同步信号传输至对应的输出模块;
输出模块用于对原始同步信号进行处理得到像素时钟信号,根据像素时钟信号和原始同步信号输出子图像数据。
根据第三方面,一种实施例中提供一种视频图像同步处理系统,包括:
如上所述的视频图像同步处理设备;
与视频图像同步处理设备的多个输入模块连接的至少一个第一设备,第一设备用于向视频图像同步处理设备发送多路子图像信号;
以及与视频图像同步处理设备的多个输出模块连接的至少一个显示设备。
根据第四方面,一种实施例中提供一种计算机可读存储介质,介质上存储有程序,程序能够被处理器执行以实现如上所述的方法。
依据上述实施例的视频图像同步处理方法、设备、系统以及存储介质,通过接收多路子图像信号;多路子图像信号由一个完整的图像信号拆分而成,子图像信号包括子图像数据以及原始同步信号;对接收的子图像信号进行采集,得到对应的子图像数据以及原始同步信号;将子图像数据以及原始同步信号传输至对应的输出模块;对原始同步信号进行处理得到像素时钟信号,根据像素时钟信号和原始同步信号输出子图像数据。可见,输出模块输出的图像的同步信号与输入模块输入的图像的同步信号可以实现完全一致。因此输出图像的时候,输出图像的帧率与输入图像的帧率可以实现一致,不需要对输入图像进行帧重采样,输出图像不出现“卡顿”的现象。由于多个子图像由同一图像拆分而成,多个输入图像之间的是同步的,基于此,多个输出图像之间实现同步,也就是说,不会出现图像“割裂”的问题。
附图说明
图1为本发明提供的一种实施例中的一种视频图像同步处理设备的结构示意性流程图;
图2为一种实施例的同步处理方法的流程示意图;
图3为一种实施例的同步处理方法中的图像拆分示意图。
附图标记:
10-第一设备,20-输入模块,21-输入接口,22-输入处理单元,30-交换模块,31-图像数据交换模块,32-时序信号交换模块,40-输出模块,41-输出接口,42-输出处理单元,50-显示设备。
具体实施方式
下面通过具体实施方式结合附图对本发明作进一步详细说明。其中不同实施方式中类似元件采用了相关联的类似的元件标号。在以下的实施方式中,很多细节描述是为了使得本申请能被更好的理解。然而,本领域技术人员可以毫不费力的认识到,其中部分特征在不同情况下是可以省略的,或者可以由其他元件、材料、方法所替代。在某些情况下,本申请相关的一些操作并没有在说明书中显示或者描述,这是为了避免本申请的核心部分被过多的描述所淹没,而对于本领域技术人员而言,详细描述这些相关操作并不是必要的,他们根据说明书中的描述以及本领域的一般技术知识即可完整了解相关操作。
另外,说明书中所描述的特点、操作或者特征可以以任意适当的方式结合形成各种实施方式。同时,方法描述中的各步骤或者动作也可以按照本领域技术人员所能显而易见的方式进行顺序调换或调整。因此,说明书和附图中的各种顺序只是为了清楚描述某一个实施例,并不意味着是必须的顺序,除非另有说明其中某个顺序是必须遵循的。
本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。
如背景技术中的描述,现有采用视频图像处理器对进行图像分割,将超高分辨率视频图像(如4K分辨率或8K分辨率)进行显示时,会存在图像“割裂”以及“卡顿”的现象。
通过对现有的技术问题以及视频图像处理器进行分析,发现目前的视频图像处理器多采用单元式结构,可分为输入单元、交换单元以及输出单元。出现以上问题的原因有两方面,一方面由于输入单元仅将所采集的子图像的图像数据通过交换单元发送给输出单元,使得输入信号的时序丢失,这个时序包括像素时钟信号、行同步信号以及场同步信号;另一方面由于输出单元间各自采用各自的参考时钟来处理并生成输出时序,因此会存在图像“割裂”以及“卡顿”的现象。
因此,本发明提供一种视频图像同步处理方法、设备、系统以及存储介质,旨在解决超高分辨率视频图像信号通过视频图像处理器处理后显示画面存在的“割裂”以及“卡顿”中至少一个问题。
如图1所示,本发明提供的一种视频图像同步处理设备包括:多个输入模块20、交换模块30以及多个输出模块40。本发明提供的一种视频图像同步处理系统包括:上述视频图像同步处理设备、至少一个第一设备10以及至少一个显示设备50。其中,第一设备10与视频图像同步处理设备的多个输入模块20连接,第一设备10通过多个图像输出接口向视频图像同步处理设备输出多子图像信号;至少一个显示设备50与视频图像同步处理设备的多个输出模块40连接。
如图2所示,本发明提供的视频图像同步处理方法包括以下步骤:
步骤1、输入模块20接收多路子图像信号;多路子图像信号由一个完整的图像信号拆分而成。
步骤2、输入模块20对接收的子图像信号进行采集,得到对应的子图像数据以及原始同步信号。具体的,输入模块20可以利用输入处理单元22对接收的子图像信号进行采集以及处理,并将子图像数据传输至交换模块30。在传输子图像数据的同时,输入处理单元22可以对采集到的原始同步信号进行处理,并将处理好的原始同步信号传输至交换模块30。具体对原始同步信号的处理方式,需要根据输入模块20与交换模块30之间的传输方式,以及交换模块30与输出模块40之间的交换方式而定,以下举例说明:
例如,当输入模块20与交换模块30之间采用低压差分信号(LVDS)的传输方式时,LVDS传输方式一般需要将子图像数据进行串化后,再以低压差分信号的形式发送至交换模块30。此时,交换模块30通常采用LVDS交换矩阵芯片器件。当采用LVDS的传输形式时,由于信号连接器的成本高,为了节约成本,输入模块20还将原始同步信号进行编码串化为一个复合信号。因此,输入模块20对原始同步信号的处理方式,需要根据实际的传输方式来确定。
在一种实现方式中,上述方法在步骤2之后还可以包括:
步骤201、输入模块20对原始同步信号进行处理,得到复合同步信号。
步骤202、输入模块20将子图像数据以及复合同步信号传输至交换模块30。
其中,上述原始同步信号可以包括场同步信号与行同步信号,此时可以将子图像信号中的场同步信号与行同步信号编码为一个串行的复合同步信号,并传输至交换模块30中。采用串行的传输方式,可以减少模块之间连接的接口(针脚)的数量,便于对输入模块20以及输出模块40的扩展。但是并不是限制上述模块之间的传输方式为串行传输,也可以是不处理而直接采用并行方式传输行同步信号、场同步信号。
步骤3、交换模块30将子图像数据以及原始同步信号传输至对应的输出模块40。具体的,交换模块30可以包括图像数据交换模块31以及时序信号交换模块32。其中,图像数据交换模块31用于将输入模块20的子图像数据传输至对应的输出模块40;时序信号交换模块32用于将原始同步信号或复合同步信号传输至对应的输出模块40。
因此,上述步骤3可以包括:
步骤301、图像数据交换模块31将子图像数据传输至对应的输出模块40。
步骤302、时序信号交换模块32将原始同步信号或复合同步信号传输至对应的输出模块40;其中,步骤301与步骤302可以是同时进行。
需要说明的是,上述将子图像数据以及原始同步信号传输至对应的输出模块40的对应关系,可以理解为输入模块20与输出模块40的对应关系。其中,可以是一个输入模块20与一个输出模块40对应,也可以是多个输入模块20与一个输出模块40对应,还可以是一个输入模块20与多个输出模块40对应。
步骤4、输出模块40对原始同步信号进行处理得到像素时钟信号,根据像素时钟信号和原始同步信号输出子图像数据。
根据实际采用的信号传输方式,输出模块40根据信号的形式进行处理,例如,当输入模块20采用串行的方式将原始同步信号进行串化,形成一个复合同步信号通过交换模块30传输至输出模块40时,输出模块40需要将复合同步信号进行处理,还原出原始同步信号,也就说从一个复合同步信号分离出子图像信号原有的场同步信号与行同步信号。
因此,上述步骤4可以包括:
步骤401、输出模块40对复合同步信号进行处理,还原出原始同步信号,原始同步信号包括场同步信号以及行同步信号。
步骤402、输出模块40对行同步信号进行处理,根据行同步信号得到像素时钟信号。
步骤403、输出模块40将根据像素时钟信号以及场同步信号输出子图像数据。
其中,步骤4或步骤403中,输出子图像数据时,多个子图像可以整合成一个完整的图像进行输出,也可以是多个子图像整合成一个新的子图像进行输出。例如,原有图像被拆分为16个子图像,在进行输出时,可以将四个子图像整合为一个新的子图像,通过四个输出模块40将四个新的子图像进行输出。又例如,原有图像被拆分为四个子图像,在进行输出时,可以将四个子图像整合为一个完整的图像,通过一个输出模块40将完整的图像进行输出。
也就是说,上述输出模块40输出子图像数据之前,还可以将多个子图像数据整合处理,形成一个完整的图像数据,输出至一个显示设备50中。例如,原始图像为4K分辨率的视频,通过拆分形成四个2K分辨率的子视频,分别通过四个输入模块20输入,通过交换模块30将子图像数据以及原始同步信号传输一个输出模块40中。输出模块40,根据像素时钟信号以及场同步信号生成输出时序,将四个子图像整合处理后输出至一个显示设备中50,由此可以实现对超高分辨率图像的输出。
基于上述视频图像同步处理方法,输出模块40输出的图像的同步信号与输入模块20输入的图像的同步信号可以实现完全一致。因此输出图像的时候,输出图像的帧率与输入图像的帧率可以实现一致,不需要对输入图像进行帧重采样,输出图像不出现“卡顿”的现象。由于多个子图像由同一图像拆分而成,多个输入图像之间的是同步的,基于此,多个输出图像之间也是同步的,也就是说,不会出现图像“割裂”的问题。
需要说明的是,在本发明实施例中提及的图像是指一个视频帧的图像,其可以是静态图像,也可以是活动图像。对图像的拆分指的是对原始图像中的每帧图像进行拆分,并不是按照时间轴对原始图像进行拆分。子图像的时间轴与原始图像的时间轴一致,子图像中每帧图像与原始图像的对应帧图像一一对应,同一时间点上的多个子图像的对应帧图像拼接后形成原始图像对应帧图像。例如,如图3所示,对图像A为视频中的一帧,对图像A进行拆分处理,沿图中虚线所示拆分成四个子图像a。而在本发明解决的视频图像同步处理的问题,主要为针对活动图像,但是同样适用于静态图像。在本发明实施例中提及原始时序信号,可以是图像原有的场同步信号与行同步信号,可以是根据场同步信号与行同步信号进行变换后的信号。
如图1所示,用于实现上述本发明提供的视频图像同步处理方法的设备或系统可以实现的具体方式有多种,以下对本发明提供的视频图像同步处理设备以及系统进行阐述。
如图1所示,上述第一设备10用于向输入模块20发送的多路子图像信号,子图像信号包括子图像数据以及原始同步信号。其中,第一设备10可以是计算机,第一设备10可以通过多个显卡的多个输出接口同时向多个输入模块20发送已经拆分好的多路子图像信号,也可以是通过一个显卡的多个输出接口进行输出。
如图1所示,上述输入模块20用于接收由第一设备10发送的子图像信号,子图像信号包括子图像数据以及原始同步信号。输入模块20还用于对接收的子图像信号进行采集,得到对应的子图像数据以及原始同步信号。
其中,输入模块20可以具有输入接口21,输入接口21用于连接第一设备10。其中,输入接口21可以是DVI、HMDI、DP接口中的一个类型,如HDMI接口。计算机的显卡的输出接口41通过线缆与输入模块20的输入接口21连接,向输入模块20发送子图像信号。
进一步地,输入模块20可以具有输入处理单元22,输入处理单元22用于对子图像信号进行采集与处理,并将子图像数据以及原始同步信号传输至交换模块30。输入处理单元22可以采用具有图像处理能力的器件,比如图形处理器(GPU)、可编程的逻辑列阵(FPGA)。
具体地,输入接口21(如HDMI)所具有的图像接口电路用于将子图像信号转化为并行的原始同步信号(行、场同步信号)以及子图像数据,并传输至输入处理单元22(如采用FPGA)。FPGA具有图像数据发送逻辑及复合同步信号编码逻辑,通过图像数据发送逻辑逐行向交换模块30发送图像数据,复合同步信号编码逻辑将行同步、场同步信号编码为复合同步信号,输出到交换模块30。
如图1所示,上述交换模块30用于将输入模块20的子图像数据以及原始同步信号传输至对应的输出模块40。如上文所述,一个输入模块20与一个输出模块40之间并不是固定一一对应的。在交换模块30的作用下,输入模块20输入的子图像信号,可以被交换至任意输出模块40中,输入模块20与输出模块40两者之间可以是一对一、多对一或一对多的对应关系。其中,交换模块30可以采用具有数据交换能力的器件,具体地,图像数据交换模块31优选使用LVDS交换矩阵芯片实现,也可以使用可编程逻辑阵列FPGA实现;时序信号交换模块32优选使用FPGA实现,也可以使用数字交换矩阵芯片实现。
如图1所示,上述输出模块40用于对原始同步信号进行处理得到像素时钟信号,根据像素时钟信号和原始同步信号输出子图像数据。随后,显示设备50根据像素时钟信号和原始同步信号将子图像数据进行显示。
其中,输出模块40可以具有输出接口41,输出接口41用于连接显示设备50。其中,显示设备50可以是拼接屏体的一个显示单元,如一个无缝LED屏的显示单元,也可以是常见的显示器。输出接口41可以是DVI、HMDI、DP接口中的一个类型,如HDMI接口。显示设备50的输入接口通过线缆与输出模块40的输出接口41连接。
进一步地,输出模块40还用于对接收的原始同步信号进行采集以及处理,得到子图像数据、场同步信号以及行同步信号为参考的像素时钟信号。其中,输出模块40可以具有输出处理单元42,输出处理单元42用于对原始同步信号进行处理,并将子图像数据、像素时钟信号和场同步信号传输至显示设备50。其中,输出处理单元42可以采用具有图像处理能力的器件,可以是可编程逻辑阵列(FPGA),也可以是图形处理器(GPU)。
具体地,输出处理单元42可采用FPGA,FPGA通过复合同步信号解码逻辑对复合同步信号解码得到原始同步信号(例如是行同步信号以及场同步信号),利用原始同步信号(例如是行同步信号)生成像素时钟信号,使用所恢复的原始同步信号(例如是场同步信号)作为输出逻辑的帧时序触发信号,生成输出时序。
如图1所示,上述显示设备50,可以是一个显示单元,也可以是多个显示单元拼接而成的拼接屏。基于上述输入模块20与输出模块40的对应关系,当需要在一个显示单元上进行超高分辨率图像显示时,一个显示单元与一个输出模块40连接,多个子图像经过一个输出模块40整合后,由一个显示单元进行显示。当需要在拼接屏中进行显示时,一个显示单元上可以显示一个或多个子图像,多个显示单元共同实现对原始图像的显示。
综上所述,根据不同的应用场景,如单一显示单元上显示超高分辨率图像,或拼接屏上显示图像,其区别在于输入模块20与输出模块40的对应关系不同,而本发明提供的视频图像同步处理方法、设备以及系统均能应用于上述场景中。尤其是解决了单一显示单元上显示超高分辨率图像出现的“割裂”以及“卡顿”问题。
从上述描述可知,本发明提供的视频图像同步处理方法、设备以及系统在实际应用中,根据应用场景以及信号传输方式,有多种实际应用。以下就采用LVDS传输方式,对上述视频图像同步处理方法应用在视频图像同步处理设备或系统的具体实现方式进行阐述。
首先,通过第一设备10,如计算机,对分辨率为4K的视频进行拆分,拆分成四个2K分辨率的子图像信号,通过计算机搭载的显卡的四个输出接口以及HDMI线缆,将子图像信号传输至四个输入模块20。
随后,输入模块20采用HDMI形式的输入接口21接收子图像信号,输入处理单元22对子图像信号进行采集,得到子图像数据以及原始同步信号,原始同步信号包括场同步信号以及行同步信号。输入处理单元22对场同步信号以及行同步信号进行编码处理,并采用变脉宽的方式得到一路脉冲宽度可变的复合同步信号。输入模块20将子图像数据传输至交换模块30中的图像数据交换模块31,将复合同步信号传输至交换模块30中的时序信号交换模块32。
其中,输入处理单元22所具有的复合同步信号编码逻辑对行同步信号及场同步信号编码为一个脉冲宽度可变的复合同步信号,具体地,编码前行同步信号脉冲上升沿与编码后的复合同步信号脉冲上升沿对齐,编码前的场同步信号脉冲上升沿处或其后第一个复合同步脉冲宽度为t1,其余复合同步脉冲宽度为t2,t1>t2。
进一步,交换模块30的图像数据交换模块31将来自输入模块20的子图像数据传输至对应的输出模块40。交换模块30的时序信号交换模块32将来自输入模块20的复合同步信号传输至对应的输出模块40。
紧接着,输出模块40的输出处理单元42,将接收到的复合同步信号进行处理,采用高频脉冲信号对复合同步信号进行采样并解码,还原出子图像信号的场同步信号以及行同步信号。随后输出处理单元42以该行同步信号作为参考时钟,利用锁相环对行同步信号进行分频以及倍频,生成与子图像信号的原始像素时钟信号同频的、用于输出子图像数据的像素时钟信号。输出模块40并将四个2K分辨率的子图像数据进行整合,恢复为4K分辨率图像,输出模块40通过HDMI形式的输出接口41与显示设备50连接,并将4K分辨率图像数据、相应的场同步信号以及像素时钟信号(以行同步信号作为参考时钟生成),输出至显示设备50。
显示设备50根据接收到场同步信号以及像素时钟信号,将4K分辨率图像数据进行显示。
本领域技术人员可以理解,上述实施方式中各种方法的全部或部分功能可以通过硬件的方式实现,也可以通过计算机程序的方式实现。当上述实施方式中全部或部分功能通过计算机程序的方式实现时,该程序可以存储于一计算机可读存储介质中,存储介质可以包括:只读存储器、随机存储器、磁盘、光盘、硬盘等,通过计算机执行该程序以实现上述功能。例如,将程序存储在设备的存储器中,当通过处理器执行存储器中程序,即可实现上述全部或部分功能。另外,当上述实施方式中全部或部分功能通过计算机程序的方式实现时,该程序也可以存储在服务器、另一计算机、磁盘、光盘、闪存盘或移动硬盘等存储介质中,通过下载或复制保存到本地设备的存储器中,或对本地设备的系统进行版本更新,当通过处理器执行存储器中的程序时,即可实现上述实施方式中全部或部分功能。
以上应用了具体个例对本发明进行阐述,只是用于帮助理解本发明,并不用以限制本发明。对于本发明所属技术领域的技术人员,依据本发明的思想,还可以做出若干简单推演、变形或替换。
Claims (10)
1.一种视频图像同步处理方法,其特征在于,包括:
接收多路子图像信号;所述多路子图像信号由一个完整的图像信号拆分而成,所述子图像信号包括子图像数据以及原始同步信号;
对接收的所述子图像信号进行采集,得到对应的所述子图像数据以及所述原始同步信号;
将所述子图像数据以及所述原始同步信号传输至对应的输出模块;
对所述原始同步信号进行处理得到像素时钟信号,根据所述像素时钟信号和所述原始同步信号输出所述子图像数据。
2.如权利要求1所述的视频图像同步处理方法,其特征在于,所述原始同步信号包括场同步信号与行同步信号;
所述对所述原始同步信号进行处理得到像素时钟信号包括:对所述行同步信号进行处理得到所述像素时钟信号;
所述根据所述像素时钟信号和所述原始同步信号输出所述子图像数据包括:根据所述像素时钟信号以及所述场同步信号输出所述子图像数据。
3.如权利要求1或2所述的视频图像同步处理方法,其特征在于,所述将所述原始同步信号传输至对应的输出模块包括:
对所述原始同步信号进行处理,得到复合同步信号;
将所述复合同步信号传输至对应的输出模块;
对所述复合同步信号进行处理,还原出所述原始同步信号。
4.如权利要求3所述的视频图像同步处理方法,其特征在于,将所述子图像数据以及所述原始同步信号传输至对应的输出模块,包括:
将所述子图像数据传输至对应的所述输出模块;
将所述复合同步信号传输至对应的所述输出模块。
5.一种视频图像同步处理设备,其特征在于,包括:多个输入模块、交换模块以及多个输出模块;
所述输入模块用于接收一路子图像信号;所述多个输入模块接收的子图像信号由一个完整的图像信号拆分而成,所述子图像信号包括子图像数据以及原始同步信号;
所述输入模块还用于对接收的所述子图像信号进行采集,得到对应的所述子图像数据以及所述原始同步信号;
所述交换模块用于将所述输入模块的所述子图像数据以及所述原始同步信号传输至对应的所述输出模块;
所述输出模块用于对所述原始同步信号进行处理得到像素时钟信号,根据所述像素时钟信号和所述原始同步信号输出所述子图像数据。
6.如权利要求5所述的视频图像同步处理设备,其特征在于,所述原始同步信号包括场同步信号与行同步信号;
所述输出模块对所述原始同步信号进行处理得到像素时钟信号包括:所述输出模块对所述行同步信号进行处理得到所述像素时钟信号;
所述输出模块根据所述像素时钟信号和所述原始同步信号输出所述子图像数据包括:所述输出模块根据所述像素时钟信号以及所述场同步信号输出所述子图像数据。
7.如权利要求5或6所述的视频图像同步处理设备,其特征在于,所述输入模块还用于对所述原始同步信号进行处理,得到复合同步信号;
所述交换模块将所述输入模块的所述原始同步信号传输至对应的所述输出模块,包括:将所述输入模块的所述复合同步信号传输至对应的所述输出模块;
所述输出模块还用于对所述复合同步信号进行处理,还原出所述原始同步信号。
8.如权利要求7所述的视频图像同步处理设备,其特征在于,所述交换模块包括图像数据交换模块以及时序信号交换模块;
所述图像数据交换模块用于将所述输入模块的所述子图像数据传输至对应的所述输出模块;
所述时序信号交换模块用于将所述输入模块的所述复合同步信号传输至对应的所述输出模块。
9.一种视频图像同步处理系统,其特征在于,包括:
权利要求5至8任意一项所述视频图像同步处理设备;
与所述视频图像同步处理设备的多个输入模块连接的至少一个第一设备,所述第一设备用于向所述视频图像同步处理设备发送多路子图像信号;
以及与所述视频图像同步处理设备的多个输出模块连接的至少一个显示设备。
10.一种计算机可读存储介质,其特征在于,所述介质上存储有程序,所述程序能够被处理器执行以实现如权利要求1至4中任意一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110761847.1A CN113271392B (zh) | 2021-07-06 | 2021-07-06 | 一种视频图像同步处理方法、设备、系统以及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110761847.1A CN113271392B (zh) | 2021-07-06 | 2021-07-06 | 一种视频图像同步处理方法、设备、系统以及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113271392A true CN113271392A (zh) | 2021-08-17 |
CN113271392B CN113271392B (zh) | 2023-02-03 |
Family
ID=77236407
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110761847.1A Active CN113271392B (zh) | 2021-07-06 | 2021-07-06 | 一种视频图像同步处理方法、设备、系统以及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113271392B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113907695A (zh) * | 2021-12-09 | 2022-01-11 | 极限人工智能有限公司 | 去噪方法、装置、内窥镜、手术机器人及可读存储介质 |
CN114257838A (zh) * | 2021-11-29 | 2022-03-29 | 新奥特(北京)视频技术有限公司 | 一种视频数据处理方法、装置、电子设备和存储介质 |
CN114286133A (zh) * | 2021-12-28 | 2022-04-05 | 京东方科技集团股份有限公司 | 图像数据处理方法、装置及显示系统 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101951489A (zh) * | 2010-10-14 | 2011-01-19 | 成都国腾电子技术股份有限公司 | 一种视频同步像素时钟产生电路 |
CN104427218A (zh) * | 2013-09-02 | 2015-03-18 | 北京计算机技术及应用研究所 | 超高清ccd图像多通道采集与实时传输系统及方法 |
CN105469730A (zh) * | 2015-11-30 | 2016-04-06 | 武汉精测电子技术股份有限公司 | 基于fpga产生斜线移动图形信号的装置及方法 |
CN110136644A (zh) * | 2019-07-09 | 2019-08-16 | 南京芯视元电子有限公司 | 一种提高显示分辨率的视频显示系统 |
CN113055675A (zh) * | 2019-12-26 | 2021-06-29 | 西安诺瓦星云科技股份有限公司 | 图像传输方法及装置以及视频处理设备 |
-
2021
- 2021-07-06 CN CN202110761847.1A patent/CN113271392B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101951489A (zh) * | 2010-10-14 | 2011-01-19 | 成都国腾电子技术股份有限公司 | 一种视频同步像素时钟产生电路 |
CN104427218A (zh) * | 2013-09-02 | 2015-03-18 | 北京计算机技术及应用研究所 | 超高清ccd图像多通道采集与实时传输系统及方法 |
CN105469730A (zh) * | 2015-11-30 | 2016-04-06 | 武汉精测电子技术股份有限公司 | 基于fpga产生斜线移动图形信号的装置及方法 |
CN110136644A (zh) * | 2019-07-09 | 2019-08-16 | 南京芯视元电子有限公司 | 一种提高显示分辨率的视频显示系统 |
CN113055675A (zh) * | 2019-12-26 | 2021-06-29 | 西安诺瓦星云科技股份有限公司 | 图像传输方法及装置以及视频处理设备 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114257838A (zh) * | 2021-11-29 | 2022-03-29 | 新奥特(北京)视频技术有限公司 | 一种视频数据处理方法、装置、电子设备和存储介质 |
CN114257838B (zh) * | 2021-11-29 | 2024-04-16 | 新奥特(北京)视频技术有限公司 | 一种视频数据处理方法、装置、电子设备和存储介质 |
CN113907695A (zh) * | 2021-12-09 | 2022-01-11 | 极限人工智能有限公司 | 去噪方法、装置、内窥镜、手术机器人及可读存储介质 |
CN113907695B (zh) * | 2021-12-09 | 2022-03-04 | 极限人工智能有限公司 | 去噪方法、装置、内窥镜、手术机器人及可读存储介质 |
CN114286133A (zh) * | 2021-12-28 | 2022-04-05 | 京东方科技集团股份有限公司 | 图像数据处理方法、装置及显示系统 |
Also Published As
Publication number | Publication date |
---|---|
CN113271392B (zh) | 2023-02-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113271392B (zh) | 一种视频图像同步处理方法、设备、系统以及存储介质 | |
US20150002739A1 (en) | Image display system and image processing method capable of supporting uhd video/image data display | |
CN110999275B (zh) | 视频信号无黑屏切换处理方法和装置 | |
CN106993150B (zh) | 一种兼容超高清视频输入的视频图像处理系统及方法 | |
US9413985B2 (en) | Combining video and audio streams utilizing pixel repetition bandwidth | |
CN103561227A (zh) | 一种高分辨率视频播放系统 | |
CN107249107B (zh) | 视频控制器和图像处理方法及装置 | |
US9832421B2 (en) | Apparatus and method for converting a frame rate | |
US6885381B1 (en) | System and method for producing a video signal | |
CN111988552B (zh) | 图像输出控制方法及装置和视频处理设备 | |
CN102193766B (zh) | 一种优化计算机多屏幕显示区域的系统及方法 | |
CN112055159B (zh) | 画质处理装置和显示设备 | |
US9888223B2 (en) | Display processing system, display processing method, and electronic device | |
CN103826081A (zh) | 一种双链路dvi信号的产生系统 | |
CN103019639A (zh) | 一种多处理器拼接同步显示系统 | |
CN103856737A (zh) | 帧率转换器、时序控制器及图像数据的处理装置及方法 | |
WO2001011456A1 (en) | Video card with interchangeable connector module | |
JP2017016041A (ja) | 静止画送受信同期再生装置 | |
US7321403B2 (en) | Video signal transmitting/receiving system | |
CN113963650A (zh) | 驱动装置以及显示设备 | |
CN107995452B (zh) | 一种双屏同步显示的方法 | |
CN105357455A (zh) | 一种4k显示器一屏多显的方法及装置 | |
KR101642841B1 (ko) | 재생성 클럭신호 기반 멀티비전 시스템 용 영상신호 지터 제거 장치 및 방법 | |
JP6027739B2 (ja) | 映像処理装置、映像処理方法、映像処理システムおよびプログラム | |
TWI812003B (zh) | 影像預覽方法及預覽系統 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |