CN113270036A - 显示面板及其制备方法和显示装置 - Google Patents

显示面板及其制备方法和显示装置 Download PDF

Info

Publication number
CN113270036A
CN113270036A CN202110523452.8A CN202110523452A CN113270036A CN 113270036 A CN113270036 A CN 113270036A CN 202110523452 A CN202110523452 A CN 202110523452A CN 113270036 A CN113270036 A CN 113270036A
Authority
CN
China
Prior art keywords
conductive pattern
pattern layer
layer
display area
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110523452.8A
Other languages
English (en)
Other versions
CN113270036B (zh
Inventor
杜丽丽
杨晓峰
徐钟国
汪明文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110523452.8A priority Critical patent/CN113270036B/zh
Publication of CN113270036A publication Critical patent/CN113270036A/zh
Priority to US17/914,867 priority patent/US20240224638A1/en
Priority to PCT/CN2021/132542 priority patent/WO2022237119A1/zh
Application granted granted Critical
Publication of CN113270036B publication Critical patent/CN113270036B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/60OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
    • H10K59/65OLEDs integrated with inorganic image sensors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Inorganic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Sustainable Development (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本公开涉及显示技术领域,尤其涉及一种显示面板及其制备方法和显示装置。可以节省mask,降低成本。一种显示面板,包括:衬底,设置于衬底上的多组电连接图案;每组电连接图案包括:相互耦接的至少三层导电图案层;所述至少三层导电图案层包括:沿靠近所述衬底的方向依次设置的第一导电图案层、第二导电图案层和第三导电图案层;位于第一导电图案层和第二导电图案层之间的绝缘层在第一交叠区域设置有贯穿绝缘层的第一过孔,第二导电图案层和第一导电图案层通过第一过孔耦接;第一导电图案层和第三导电图案层之间的多层绝缘层在第二交叠区域设置有贯穿每层绝缘层的第二过孔,第一导电图案层和第三导电图案层通过第二过孔耦接。

Description

显示面板及其制备方法和显示装置
技术领域
本公开涉及显示技术领域,尤其涉及一种显示面板及其制备方法和显示装置。
背景技术
目前,极致窄边框甚至全面屏显示成为显示产品发展的新趋势。随着许多高端手机的屏占比(是屏幕面积与整机面积的比例)逐步稳定上涨,全面屏已经成为了当下的潮流和趋势。
发明内容
本发明的主要目的在于,提供一种显示面板及其制备方法和显示装置。可以节省mask,降低成本。
为达到上述目的,本发明采用如下技术方案:
一方面,提供一种显示面板,包括:衬底,以及设置于所述衬底上的多组电连接图案;每组电连接图案包括:相互耦接的至少三层导电图案层;所述至少三层导电图案层包括:沿靠近所述衬底的方向依次设置的第一导电图案层、第二导电图案层和第三导电图案层,每两层相邻的导电图案层之间均设置有绝缘层;其中,所述第一导电图案层和所述第二导电图案层相邻,所述第二导电图案层和所述第三导电图案层相邻或不相邻;所述第一导电图案层在所述衬底上的正投影和所述第二导电图案层在所述衬底上的正投影具有第一交叠区域,位于所述第一导电图案层和所述第二导电图案层之间的绝缘层在所述第一交叠区域设置有贯穿所述绝缘层的第一过孔,所述第二导电图案层和所述第一导电图案层通过所述第一过孔耦接;所述第三导电图案层在所述衬底上的正投影和所述第一导电图案层在所述衬底上的正投影具有第二交叠区域,且位于所述第一导电图案层和所述第三导电图案层之间的每层导电图案层在所述第二交叠区域均无覆盖,位于所述第一导电图案层和所述第三导电图案层之间的多层绝缘层在所述第二交叠区域设置有贯穿每层绝缘层的第二过孔,所述第一导电图案层和所述第三导电图案层通过所述第二过孔耦接。
在一些实施例中,在所述第二导电图案层和所述第三导电图案层不相邻的情况下,所述至少三层导电图案层还包括第四导电图案层,所述第四导电图案层位于所述第二导电图案层和所述第三导电图案层之间,且所述第四导电图案层与所述至少三层导电图案层中除所述第四导电图案层以外的其余任意一个导电图案层耦接。
在一些实施例中,所述显示面板具有显示区,所述显示区包括第一显示区和第二显示区,所述第二显示区的光透过率大于所述第一显示区的光透过率;所述显示面板还包括:设置于衬底上且位于所述第一显示区的多个发光器件,以及设置于衬底上且位于所述第二显示区的多个像素驱动电路;每个发光器件通过一个所述电连接图案与一个所述像素驱动电路耦接,每组电连接图案中的每层导电图案层均为透明导电层;每组电连接图案包括位于第一显示区和第二显示区的一根透明走线,所述透明走线是所述至少三层导电图案层中的任意一层导电图案层,每组电连接图案中除所述透明走线以外的其余导电图案层位于所述第一显示区或所述第二显示区。
在一些实施例中,每个发光器件沿远离衬底的方向依次包括:第一电极、发光层和第二电极;每组电连接图案包括第五导电图案层,所述第五导电图案层是至少三层导电图案层中最远离所述衬底的导电图案层,每组电连接图案的第五导电图案层位于第一显示区,作为所述发光器件的第一电极,每组电连接图案通过位于所述第二显示区的任意一层导电图案层与所述像素驱动电路耦接,或者,每组电连接图案通过位于所述第一显示区的的任意一层导电图案层与所述发光器件的第一电极耦接,通过位于所述第二显示区的任意一层导电图案层与所述像素驱动电路耦接。
另一方面,提供一种显示装置,包括:如上所述的显示面板。
在一些实施例中,在所述显示面板具有显示区,所述显示区包括第一显示区和第二显示区的情况下;所述显示装置还包括:感光元件;所述感光元件设置在所述显示面板对应所述第二显示区,且背离所述显示面板的出光面的一侧,所述感光元件包括感光部,所述感光部朝向所述显示面板的出光面一侧。
在一些实施例中,所述显示面板在对应所述第一显示区的背面设置有开口,所述感光元件设置于所述开口中。
又一方面,提供一种如上所述的显示面板的制备方法,包括:
在所述衬底上形成多组电连接图案,包括:
在所述衬底上依次形成所述第三导电图案层、所述第二导电图案层和所述第一导电图案层,以及在所述衬底上形成位于每相邻的两层导电图案层之间的绝缘层,所述第二导电图案层在所述衬底上的正投影和所述第一导电图案层在所述衬底上的正投影之间具有第一交叠区域,所述第三导电图案层在所述衬底上的正投影和所述第一导电图案层在所述衬底上的正投影之间具有第二交叠区域,并使位于所述第三导电图案层和所述第一导电图案层之间的每层导电图案层在所述第二交叠区域无覆盖。
通过同一次构图工艺在所述第一导电图案层和所述第二导电图案层之间的绝缘层中且位于所述第一交叠区域形成贯穿所述绝缘层的第一过孔,以及在所述第一导电图案层和所述第三导电图案层之间的多层绝缘层中且位于所述第二交叠区域形成贯穿每层绝缘层的所述第二过孔,使所述第一导电图案层和所述第二导电图案层通过所述第一过孔耦接,以及使所述第一导电图案层和所述第三导电图案层通过所述第二过孔耦接。
在一些实施例中,在所述显示面板具有显示区,且所述显示区包括第一显示区和第二显示区的情况下,所述在所述衬底上形成多组电连接图案,包括:在衬底上形成每层导电图案层;每组电连接图案包括位于第一显示区和第二显示区的一根透明走线,所述透明走线是所述至少三层导电图案层中的任意一层导电图案层,每组第一电连接图案中除所述透明走线以外的其余导电图案层位于第一显示区或第二显示区。
本公开的实施例提供一种显示面板及其制备方法和显示装置。通过使第一导电图案层分别与第二导电图案层和第三导电图案层耦接,即可使第二导电图案层和第三导电图案层耦接,无需在第二导电图案层和第三导电图案层之间的绝缘层中设置过孔,在制作时,可以将2道绝缘层mask合成一道,从而可以节省mask,降低成本。
附图说明
为了更清楚地说明本公开中的技术方案,下面将对本公开一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本公开实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。
图1为根据一些实施例的显示装置的俯视结构图;
图2为相关技术提供的显示面板中电连接图案的各层导电图案层的连接关系图;
图3为根据一些实施例的显示面板中位于第一显示区的每个发光器件通过一根透明走线与像素驱动电路耦接的结构图;
图4为根据一些实施例的显示面板中电连接图案的各层导电图案层的连接关系图;
图5为根据一些实施例的显示面板中电连接图案的第一导电图案层、第二导电图案层和第三导电图案层的连接关系图;
图6为根据一些实施例的显示面板中电连接图案的第一导电图案层、第四导电图案层和第三导电图案层的连接关系图;
图7为根据一些实施例的显示面板中电连接图案的第一导电图案层、导电图案层一、导电图案层二和第三导电图案层的连接关系图;
图8为根据一些实施例的显示面板中电连接图案的各层导电图案层和像素驱动电路和发光器件的第一电极的连接关系图;
图9为根据一些实施例的显示面板中电连接图案位于不同区域的各个过孔的分布图;
图10为根据另一些实施例的显示面板中电连接图案位于不同区域的各个过孔的分布图;
图11为根据又一些实施例的显示面板中电连接图案位于不同区域的各个过孔的分布图;
图12为根据一些实施例的显示面板中电连接图案的第一导电图案层、第二导电图案层、第三导电图案层和像素驱动电路的连接关系图;
图13为根据一些实施例的显示面板中用于连接第二发光器件和像素驱动电路的电连接图案中各层导电图案层的连接关系图;
图14为根据一些实施例的显示面板中第二发光器件、像素驱动电路和电连接图案的连接关系图;
图15为根据一些实施例的电连接图案的制备方法的流程图。
具体实施方式
下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(one embodiment)”、“一些实施例(some embodiments)”、“示例性实施例(exemplary embodiments)”、“示例(example)”、“特定示例(specific example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。又如,描述一些实施例时可能使用了术语“耦接”以表明两个或两个以上部件有直接物理接触或电接触。然而,术语“耦接”或“通信耦合(communicatively coupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所公开的实施例并不必然限制于本文内容。
“A、B和C中的至少一个”与“A、B或C中的至少一个”具有相同含义,均包括以下A、B和C的组合:仅A,仅B,仅C,A和B的组合,A和C的组合,B和C的组合,及A、B和C的组合。
“A和/或B”,包括以下三种组合:仅A,仅B,及A和B的组合。
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个所述条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出所述的值。
如本文所使用的那样,“约”或“近似”包括所阐述的值以及处于特定值的可接受偏差范围内的平均值,其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量系统的局限性)所确定。
本文参照作为理想化示例性附图的剖视图和/或平面图描述了示例性实施方式。在附图中,为了清楚,放大了层和区域的厚度。因此,可设想到由于例如制造技术和/或公差引起的相对于附图的形状的变动。因此,示例性实施方式不应解释为局限于本文示出的区域的形状,而是包括因例如制造而引起的形状偏差。例如,示为矩形的蚀刻区域通常将具有弯曲的特征。因此,附图中所示的区域本质上是示意性的,且它们的形状并非旨在示出设备的区域的实际形状,并且并非旨在限制示例性实施方式的范围。
全面屏最关键的问题就是如何处理前置摄像头,为了达到更高的屏占比,陆续出现了刘海屏、水滴屏、挖孔屏等,这几种全面屏形态虽然提高了屏占比,但是并不是完全意义上全面屏,因此,屏下摄像头才是全面屏的最佳形态。
屏下摄像头,是指前置摄像头位于屏幕下方,并不影响屏幕的显示功能,在不使用前置摄像头时,前置摄像头上方的屏幕仍可以正常显示图像,因此,从显示面侧来看,屏下摄像头不会有任何相机孔,真正地达到了全面屏的显示效果。
本公开的一些实施例提供了一种显示装置,该显示装置包括显示面板,当然还可以包括其他部件,例如可以包括用于向显示面板提供电信号,以驱动该显示面板进行显示的电路,该电路可以称为控制电路,可以包括与发光基板电连接的电路板和/或IC(Integrate Circuit,集成电路)。
在一些实施例中,该显示装置可以包括显示器或包含显示器的产品。其中,显示器可以是平板显示器(Flat Panel Display,FPD),微型显示器等。若按照显示器能否弯折或卷曲,显示器可以是柔性显示器或普通显示器(可以称为刚性显示器)。示例的,包含显示器的产品为智能手机、平板电脑、户外电子显示屏、ATM(Automatic Teller Machine,自动取款机)等。
在一些实施例中,如图1所示,上述显示面板1具有显示区A(Active Area,AA),该显示区A包括第一显示区A1和第二显示区A2,第一显示区A1的光透过率大于第二显示区A2的光透过率。该显示装置还包括感光元件2,如该感光元件2可以为摄像头,该感光元件2设置在显示面板1对应第一显示区A1且背离显示面板1的出光面一侧,感光元件2包括感光部,感光部朝向显示面板1的出光面一侧。
光透过率是透过透明或半透明体的光通量与其入射光通量的百分率,由于第一显示区A1的光透过率大于第二显示区A2的光透过率,因此,通过将感光元件2设置在显示面板1对应第一显示区A1且背离显示面板1的出光面一侧,可以使感光元件2更好地接收外界光,从而能够避免对进入感光元件2的光线造成影响,进而能够更好地提高拍照效果。在不使用感光元件2时,该感光元件2上方的第一显示区A1可以正常显示图像。
需要说明的是,该感光元件2示例的可以为屏下摄像头,这时,该第一显示区A1可以用来设置屏下摄像头,第二显示区A2用于显示图像,因此,在以下的实施例中,该第一显示区A1也可以称为屏下摄像头区域,第二显示区A2可以称为正常显示区。
在制作时,在一些实施例中,显示面板1在对应第一显示区A1的背面设置有开口,感光元件2设置于开口中。
为了实现上述屏下摄像头良好的拍照效果和屏幕显示效果,在一些实施例中,如图2所示,该显示面板1包括衬底11,设置于衬底11上,且位于第一显示区A1的多个发光器件13,以及设置于衬底11上,且位于第二显示区A2的多个像素驱动电路100。每个发光器件13通过一组电连接图案3与一个像素驱动电路100耦接。在此,需要说明的是,位于第一显示区A1的每个发光器件13可以记为第一发光器件13A,该显示面板1除包括第一发光器件13A之外,还可以包括位于第二显示区A2的多个第二发光器件,位于第一显示区A1的多个第一发光器件13A可以与一部分像素驱动电路100一一对应耦接,位于第二显示区A2的多个第二发光器件与另一部分像素驱动电路100一一对应耦接。
也即,将上述位于第一显示区A1的每个发光器件13所对应的像素驱动电路100设置在第二显示区A2,通过压缩每个像素驱动电路100的尺寸,即可在PPI(Pixels Per Inch,像素密度)不变的情况下,使各个像素驱动电路100分别驱动的对应的发光器件13发光,这样,还能够避免该像素驱动电路100位于第一显示区A1时对第一显示区A1的光透过率产生影响,从而能够提高第一显示区A1的光透过率,提高拍照效果。
基于上述结构,通过将用于驱动位于第一显示区A1的每个发光器件13的像素驱动电路100设置于第二显示区A2,对于屏下摄像头的显示设计,已经由原本低于正常显示的低PPI技术发展到目前屏下摄像头的显示区(也即上述第一显示区A1)与正常显示区相同的PPI,PPI所表示的是每英寸所拥有的像素数量。因此PPI数值越高,即代表显示屏能够以越高的密度显示图像。
随着PPI的提高,为了保证屏下摄像头区域较高的光透过率,对于屏下摄像头区域的显示设计要求更多的透明走线和绝缘层,这就要求更多的mask(mask)成本。
在一些实施例中,如图3和图4所示,每组电连接图案3中的每层导电图案层31均为透明导电层,如ITO(Indium Tin Oxides,氧化铟锡)等。每组电连接图案3包括位于第一显示区A1和第二显示区A2的一根透明走线10,透明走线10是至少三层导电图案层31中的任意一层导电图案层31,每组电连接图案3中除透明走线10以外的其余导电图案层31位于第一显示区A1或第二显示区A2。
如图3所示,为目前屏下摄像头区域400~450PPI的设计中,位于屏下摄像头区域的每个第一发光器件13A通过一根透明走线10与位于正常显示区的一个像素驱动电路耦接的结构图;由图3可知,位于第一显示区A1的多个第一发光器件13A可以分为几个部分,如图3中的(a)、(b)和(c)所示,多个第一发光器件13A包括第一部分发光器件13A、第二部分发光器件13A和第三部分发光器件13A,第一部分发光器件13A、第二部分发光器件13A和第三部分发光器件13A分别通过位于不同层的透明走线10与各自所对应的像素驱动电路耦接。其中,结合图1、图2和图3,用于驱动每个第一发光器件13A的像素驱动电路100可以设置在第二显示区A2中靠近该第一显示区A1的位置处,如图1所示,位于A21所示区域内。结合图1、图2和图3,随着PPI的提高,屏下摄像头区域的大小和PPI以及透明走线10的间距决定了要使用多少层透明走线10。
示例的,以目前屏下摄像头区域400~450PPI的技术中,相对比正常显示的设计而言,如图2和图4所示,至少需要额外设置3层透明走线10和3层绝缘层4,每个第一发光器件13A通过一组电连接图案3与该第一发光器件13A所对应的像素驱动电路100耦接,每组电连接图案3包括相互耦接的至少三层导电图案层31,至少三层导电图案层31包括:沿靠近衬底的方向依次设置的第一导电图案层31a、第二导电图案层31b和第三导电图案层31c,每两层相邻的导电图案层31之间均设置有绝缘层4。其中,第一导电图案层31a和第二导电图案层31b相邻,第二导电图案层31b和第三导电图案层31c相邻或不相邻。
其中,第一导电图案层31a和第二导电图案层31b相邻是指,第一导电图案层31a和第二导电图案层31b之间不存在其他导电图案层31,第二导电图案层31b和第三导电图案层31c相邻是指,第二导电图案层31b和第三导电图案层31c之间不存在其他导电图案层31,第二导电图案层31b和第三导电图案层31c不相邻是指,第二导电图案层31b和第三导电图案层31c之间存在其他导电图案层31。
这里,以至少三层导电图案层31的层数为3层,也即分别为第一导电图案层31a、第二导电图案层31b和第三导电图案层31c,且第一导电图案层31a和第二导电图案层31b相邻,第二导电图案层31b和第三导电图案层31c相邻为例,在相关技术中,第一导电图案层31a、第二导电图案层31b和第三导电图案层31c和发光器件13之间的连接关系如图2所示,由图2可知,在制作时,与正常显示的设计仅需要在发光器件13和像素驱动电路100的绝缘层中进行一次mask打孔工艺相比,需要额外增加6道mask工艺(3道透明走线mask和3道绝缘层打孔mask),如此高数量的mask数极大地提高了成本和工厂产能,成为目前屏下摄像头工艺制作中亟待解决的问题。
基于此,在一些实施例中,如图4所示,第一导电图案层31a在衬底11上的正投影和第二导电图案层31b在衬底11上的正投影具有第一交叠区域J1,位于第一导电图案层31a和第二导电图案层31b之间的绝缘层4,在第一交叠区域J1设置有贯穿该绝缘层4的第一过孔O1,第一导电图案层31a和第二导电图案层31b通过第一过孔O1耦接。第三导电图案层31c在衬底11上的正投影和第一导电图案层31a在衬底11上的正投影具有第二交叠区域J2,且位于第一导电图案层31a和第三导电图案层31c之间的每层导电图案层31在第二交叠区域J2均无覆盖,位于第一导电图案层31a和第三导电图案层31c之间的多层绝缘层4,在第二交叠区域J2设置有贯穿每层绝缘层4的第二过孔O2,第一导电图案层31a和第三导电图案层31c通过第二过孔O2耦接。
在这些实施例中,仍然以上述至少三层导电图案层31的层数为3层为例,结合图2和图4,通过使第一导电图案层31a分别与第二导电图案层31b和第三导电图案层31c耦接,即可使第二导电图案层31b和第三导电图案层31c耦接,无需在第二导电图案层31b和第三导电图案层31c之间的绝缘层4中设置过孔,在制作时,可以将2道绝缘层mask合成一道,从而可以节省mask,降低成本。
在一些实施例中,结合图5和图6,在第二导电图案层31b和第三导电图案层31c不相邻的情况下,至少三层导电图案层31还包括第四导电图案层31d,第四导电图案层31d位于第二导电图案层31b和第三导电图案层31c之间,且第四导电图案层31d与至少三层导电图案层31中除第四导电图案层31d以外的其余任意一个导电图案层31耦接。
在这些实施例中,结合图5和图6,每个电连接图案3包括沿靠近衬底的方向依次层叠的第一导电图案层31a、第二导电图案层31b、第四导电图案层31d和第三导电图案层31c,由于第一导电图案层31a、第二导电图案层31b和第三导电图案层31c之间相互耦接,因此,通过使第四导电图案层31d与至少三层导电图案层31中除第四导电图案层31d以外的其余任意一个导电图案层31耦接,即可使第四导电图案层31d与第一导电图案层31a、第二导电图案层31b和第三导电图案层31c耦接,如图5和图6所示,示出了第四导电图案层31d与第一导电图案层31a耦接的情形。
其中,第二导电图案层31b和第三导电图案层31c之间的导电图案层31的层数可以为一层或多层,在此不做具体限定,第四导电图案层31d是指位于第二导电图案层31b和第三导电图案层31c之间的任意一层。
示例的,如图7所示,以位于第二导电图案层31b和第三导电图案层31c之间的导电图案层31的层数为2层为例,第四导电图案层31d是指这两层导电图案层31中的任意一层。在此,将这两层导电图案层31分别记为导电图案层一311和导电图案层二312,这时,对于导电图案层一311而言,导电图案层一311可以与第一导电图案层31a、第二导电图案层31b和第三导电图案层31c中的任意一层耦接,这时,导电图案层二312可以和第一导电图案层31a、第二导电图案层31b、第三导电图案层31c和导电图案层一311中的任意一层耦接,如图7所示,示出了第四导电图案层31d是导电图案层一311,该导电图案层一311与第一导电图案层31a耦接,导电图案层二312与第三导电图案层31c耦接的情形。
其中,需要说明的是,在本公开的实施例中,除上述所述的每组电连接图案3中的透明走线10以外的其余导电图案层31可以位于第一显示区A1或第二显示区A2,是指,在每组电连接图案3中,除透明走线10以外,其余导电图案层31可以均位于第一显示区A1或第二显示区A2,或者,在每组电连接图案3中,除透明走线10以外,其余导电图案层31中的一部分可以位于第一显示区A1,另外一部分可以位于第二显示区A2。
如此,在一些实施例中,如图8所示,每个第一发光器件13A沿远离衬底11的方向依次包括:第一电极131、发光层和第二电极,每组电连接图案3包括第五导电图案层31e,第五导电图案层31e是至少三层导电图案层31中最远离所述衬底11的导电图案层31,每组电连接图案3A的第五导电图案层31e位于第一显示区A1,作为第一发光器件31A的第一电极131,每组电连接图案3通过位于第二显示区A2的任意一层导电图案层31与像素驱动电路100耦接。或者,如图4所示,每组电连接图案3通过位于第一显示区A1的任意一层导电图案层31与第一发光器件31A的第一电极131耦接,通过位于第二显示区A2的任意一层导电图案层31与像素驱动电路100耦接。
在这些实施例中,第一种情况下,如图8所示,第五导电图案层31e可以作为第一发光器件31A的第一电极131。在此情况下,透明走线10可以是至少三层导电图案层31中除第五导电图案层31e以外的任意一层导电图案层31。第二种情况下,如图4所示,每组电连接图案3通过位于第一显示区A1的任意一层导电图案层31与第一发光器件31A的第一电极131耦接,通过位于第二显示区A2的任意一层导电图案层31与像素驱动电路100耦接。
其中,在第二种情况下,仍然以每组电连接图案3包括3层导电图案层,分别为第一导电图案层31a、第二导电图案层31b和第三导电图案层31c,且第一导电图案层31a和第二导电图案层31b相邻,第二导电图案层31b和第三导电图案层31c相邻,透明走线10是第一导电图案层31a为例,在每组电连接图案3中,除透明走线10以外,其余导电图案层31均位于第一显示区A1的情况下,如图9所示,该电连接图案3的第一导电图案层31a和第二导电图案层31b之间的第一过孔O1与该电连接图案3的第一导电图案层31a和第三导电图案层31c之间的第二过孔O2均位于第一显示区A1,在此情况下,如图9中的(a)、(b)和(c)所示,该电连接图案3可以均通过第一导电图案层31a与像素驱动电路100耦接,通过第一导电图案层31a、第二导电图案层31b或第三导电图案层31c与第一发光器件13A耦接,其中,如图9中的(a)和(b)所示,示出了该电连接图案3通过第一导电图案层31a与第一发光器件13A的第一电极131耦接的情形。在每组电连接图案3,除透明走线10以外,其余导电图案层31均位于第二显示区A2的情况下,如图10所示,该电连接图案3的第一导电图案层31a和第二导电图案层31b之间的第一过孔O1与该电连接图案3的第一导电图案层31a和第三导电图案层31c之间的第二过孔O2均位于第二显示区A2,在此情况下,如图10中的(b)和(c)所示,该电连接图案3可以均通过第一导电图案层31a、第二导电图案层31b或第三导电图案层31c与像素驱动电路100耦接,如图10中的(a)所示,通过第一导电图案层31a与第一发光器件13A耦接。在每组电连接图案3中,除透明走线10以外,其余导电图案层31中部分导电图案层(如第二导电图案层31b)位于第一显示区A1,另一部分导电图案层(如第三导电图案层31c)位于第二显示区A2的情况下,如图11所示,该电连接图案3的第一导电图案层31a和第二导电图案层31b之间的第一过孔O1位于第一显示区A1,该电连接图案3的第一导电图案层31a和第三导电图案层31c之间的第二过孔O2位于第二显示区A2,在此情况下,如图11中的(c)所示,该电连接图案3可以通过第一导电图案层31a或第三导电图案层31c与像素驱动电路100耦接,如图11中的(a)和(b)所示,通过第一导电图案层31a或第二导电图案层31b与第一发光器件13A的第一电极131耦接。
在这些实施例中,通过使每组电连接图案3通过位于第一显示区A1的任意一层导电图案层31与第一发光器件31A的第一电极131耦接,通过位于第二显示区A2的任意一层导电图案层31与像素驱动电路100耦接,同样可以在两层以上的绝缘层4中设置贯穿每层绝缘层4的过孔(如图9中的(c)、图10中的(b)和(c)以及如图11中的(c)所示的过孔O4,如图9中的(a)和(b)所示,图10中的(a),以及图11中的(a)所示的过孔O3),实现电连接图案3分别与像素驱动电路100和第一发光器件13A的第一电极131耦接。当然,这里仅示出了在第二显示区A2设置用于连通电连接图案3与像素驱动电路100的过孔O4为贯穿两层以上的绝缘层4,在第一显示区A1设置用于连通电连接图案3与第一发光器件13A的第一电极131的过孔O3为贯穿一层绝缘层4的示例,本领域技术人员能够理解的是,同样也可以在第一显示区A1设置用于连通电连接图案3与第一发光器件13A的第一电极131的过孔O3,并使过孔O3贯穿两层以上的绝缘层4,以实现电连接图案3与第一发光器件13A的第一电极131耦接。
另外,在这些实施例中,如图4所示,在每组电连接图案3中,除透明走线10以外,其余导电图案层31只在第一显示区A1或第二显示区A2占用很少的空间,能够避免在第一显示区A1引入过多的透明走线10,并且,结合图3和图4,在至少三层导电图案层31中,除透明走线10以外的其余导电图案层均位于第二显示区A2的情况下,还可以在透明走线10的层数较多的情况下,使位于第一显示区A1的每层透明走线10之间保持较大的间距。
如图12所示,示出了至少三层导电图案层31包括第一导电图案层31a、第二导电图案层31b、第三导电图案层31c,第一导电图案层31a和第二导电图案层31b相邻,第二导电图案层31b和第三导电图案层31c相邻,且第一导电图案层31a和第二导电图案层31b通过第一过孔O1耦接,第一导电图案层31a和第三导电图案层31c通过第二过孔O2耦接,像素驱动电路100和第一导电图案层31a通过过孔O4耦接的结构图,结合图2和图12可知,在制作时,可以将3道绝缘层4打孔的mask合成一道,从而将需增加的mask的数量从6道减少到4道,大大降低了制作成本,提高了屏下摄像头的可产量性。
在一些实施例中,如图13中的(a)、(b)和(c)所示,每个第二发光器件13B通过一组电连接图案5与像素驱动电路100耦接。该电连接图案5中的每层导电图案层51均位于第二显示区A2,连接方式可以如图13所示,与上述描述的电连接图案3的连接方式类似,即,在第二显示区A2,该电连接图案5包括第一电连接图案51a、第二电连接图案51b和第三电连接图案51c,第一电连接图案51a和第二导电图案层51b通过第一过孔O1耦接,第一导电图案层51a和第三导电图案层51c通过第二过孔O2耦接,像素驱动电路100和第一导电图案层51a通过过孔O4耦接,同样可以降低mask制作成本。
在另一些实施例中,显示面板1还可以包括设置于第二显示区A2的多个电连接图案5,如图14所示,每个电连接图案5的导电图案层51的层数可以少于上述描述的电连接图案3的导电图案层31的层数。在此情况下,第一种示例中,该电连接图案5的连接方式也可以与上述描述的电连接图案3的连接方式相同,即如图13所示,至少两层导电图案层51与位于上方的一层导电图案层51耦接,以减少mask制作工艺,第二种示例中,如图14所示,示出了该电连接图案5仅包括第一导电图案层51a,且第一电连接图案51a与上述电连接图案3中的第一导电图案层31a同层的情形,通过减少该电连接图案5的导电图案层51的层数,通过在多层绝缘层4中打孔使不相邻的两层导电图案层51直接耦接的方式,同样可以达到减少mask的目的。
本公开的一些实施例提供一种如上所述的显示面板的制备方法,包括:
在衬底上形成多组电连接图案3,如图15所示,包括:
S1、在衬底11上依次形成第三导电图案层31c、第二导电图案层31b和第一导电图案层31a,以及在衬底11上形成位于每相邻的两层导电图案层31之间的绝缘层4,第二导电图案层31b在衬底11上的正投影和第一导电图案层31a在衬底11上的正投影之间具有第一交叠区域J1,第三导电图案层31c在衬底11上的正投影和第一导电图案层31a在衬底11上的正投影之间具有第二交叠区域J2,并使位于第三导电图案层31c和第一导电图案层31a之间的每层导电图案层31在第二交叠区域J2无覆盖。
在此,以至少三层导电图案层的层数为3层,且第一导电图案层31a和第二导电图案层31b相邻,第二导电图案层31a和第三导电图案层31c相邻为例,在衬底11上形成第三导电图案层31c、第二导电图案层31b和第一导电图案层31a,以及在衬底11上形成位于每相邻的两层导电图案层31之间的绝缘层4,可以包括:
在衬底11上依次形成第三导电图案层31c、第一层绝缘层4、第二导电图案层31b、第二层绝缘层4和第一导电图案层31a,其中,衬底11可以是已经形成有像素驱动电路100的衬底。具体包括:
S11、在衬底111上形成第三导电图案层31c。
S12、在形成有第三导电图案层31c的衬底11上形成第一层绝缘层4。
S13、在形成有第一层绝缘层4的衬底11上形成第二导电图案层31b。
S14、在形成有第二导电图案层31b的衬底11上形成第二层绝缘层4。
S15、在形成有第二层绝缘层4的衬底11上形成第二导电图案层31c。
其中,第三导电图案层31c、第二导电图案层31b和第一导电图案层31a分别通过一道mask形成。
S2、通过同一次构图工艺在第一导电图案层31a和第二导电图案层31b之间的绝缘层4中且位于第一交叠区域J1形成贯穿该绝缘层4的第一过孔O1,以及在第一导电图案层31a和第三导电图案层31c之间的多层绝缘层4中且位于第二交叠区域J2形成贯穿每层绝缘层4的第二过孔O2,第一导电图案层31a和第二导电图案层31b通过第一过孔O1耦接,第一导电图案层31a和第三导电图案层31c通过第二过孔O2耦接。
其中,S2、通过同一次构图工艺在第一导电图案层31a和第二导电图案层31b之间的绝缘层4中且位于第一交叠区域J1形成贯穿该绝缘层4的第一过孔O1,以及在第一导电图案层31a和第三导电图案层31c之间的多层绝缘层4中且位于第二交叠区域J2形成贯穿每层绝缘层4的第二过孔O2,可以发生在S14、在形成有第二导电图案层31b的衬底11上形成第二层绝缘层4之后,S15、在形成有第二层绝缘层4的衬底11上形成第一导电图案层31a之前。
由此可见,在制作该电连接图案3的情况下,可以将相关技术中通过两道绝缘层4中的打孔的工艺合成一道,从而可以降低制作成本。
在一些实施例中,在显示面板1具有显示区A,且显示区A包括第一显示区A1和第二显示区A2的情况下,在衬底11上形成多组电连接图案3,包括:
在衬底11上形成每层导电图案层31。如图3和图4所示,每组电连接图案3包括位于第一显示区A1和第二显示区A2的一根透明走线10,透明走线10是至少三层导电图案层31中的任意一层导电图案层31,每组电连接图案3中除透明走线10以外的其余导电图案层31位于第一显示区A1或第二显示区A2。
在这些实施例中,每组电连接图案3可以通过位于第一显示区A1的任意一层导电图案层31与第一发光器件13A的第一电极131耦接,通过位于第二显示区A2的任意一层导电图案层31与像素驱动电路100耦接。同样可以在两层以上的绝缘层4中设置贯穿每层绝缘层4的过孔(如图9中的(c)、图10中的(b)和(c)以及如图11中的(c)所示的过孔O4,如图9中的(a)和(b)所示,图10中的(a),以及图11中的(a)所示的过孔O3),实现电连接图案3分别与像素驱动电路100和第一发光器件13A的第一电极131耦接。当然,这里仅示出了在第二显示区A2设置用于连通电连接图案3与像素驱动电路100的过孔O4为贯穿两层以上的绝缘层4,在第一显示区A1设置用于连通电连接图案3与第一发光器件13A的第一电极131的过孔O3为贯穿一层绝缘层4的示例,本领域技术人员能够理解的是,同样也可以在第一显示区A1设置用于连通电连接图案3与第一发光器件13A的第一电极131的过孔O3,并使过孔O3贯穿两层以上的绝缘层4,以实现电连接图案3与第一发光器件13A的第一电极131耦接。
同时,如图4所示,在每组电连接图案3中,除透明走线10以外,其余导电图案层31只在第一显示区A1或第二显示区A2占用很少的空间,能够避免在第一显示区A1引入过多的透明走线10,并且,结合图3和图4,在至少三层导电图案层31中,除透明走线10以外的其余导电图案层31均位于第二显示区A2的情况下,还可以在透明走线10的层数较多的情况下,使位于第一显示区A1的每层透明走线10之间保持较大的间距。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。

Claims (9)

1.一种显示面板,其特征在于,包括:
衬底,以及
设置于所述衬底上的多组电连接图案;
每组电连接图案包括:相互耦接的至少三层导电图案层;
所述至少三层导电图案层包括:沿靠近所述衬底的方向依次设置的第一导电图案层、第二导电图案层和第三导电图案层,每两层相邻的导电图案层之间均设置有绝缘层;其中,所述第一导电图案层和所述第二导电图案层相邻,所述第二导电图案层和所述第三导电图案层相邻或不相邻;
所述第一导电图案层在所述衬底上的正投影和所述第二导电图案层在所述衬底上的正投影具有第一交叠区域,位于所述第一导电图案层和所述第二导电图案层之间的绝缘层在所述第一交叠区域设置有贯穿所述绝缘层的第一过孔,所述第二导电图案层和所述第一导电图案层通过所述第一过孔耦接;
所述第三导电图案层在所述衬底上的正投影和所述第一导电图案层在所述衬底上的正投影具有第二交叠区域,且位于所述第一导电图案层和所述第三导电图案层之间的每层导电图案层在所述第二交叠区域均无覆盖,位于所述第一导电图案层和所述第三导电图案层之间的多层绝缘层在所述第二交叠区域设置有贯穿每层绝缘层的第二过孔,所述第一导电图案层和所述第三导电图案层通过所述第二过孔耦接。
2.根据权利要求1所述的显示面板,其特征在于,
在所述第二导电图案层和所述第三导电图案层不相邻的情况下,所述至少三层导电图案层还包括第四导电图案层,所述第四导电图案层位于所述第二导电图案层和所述第三导电图案层之间,且所述第四导电图案层与所述至少三层导电图案层中除所述第四导电图案层以外的其余任意一个导电图案层耦接。
3.根据权利要求1或2所述的显示面板,其特征在于,
所述显示面板具有显示区,所述显示区包括第一显示区和第二显示区,所述第二显示区的光透过率大于所述第一显示区的光透过率;
所述显示面板还包括:设置于衬底上且位于所述第一显示区的多个发光器件,以及设置于衬底上且位于所述第二显示区的多个像素驱动电路;
每个发光器件通过一个所述电连接图案与一个所述像素驱动电路耦接;
每组电连接图案中的每层导电图案层均为透明导电层,每组电连接图案包括位于第一显示区和第二显示区的一根透明走线,所述透明走线是所述至少三层导电图案层中的任意一层导电图案层,每组电连接图案中除所述透明走线以外的其余导电图案层位于所述第一显示区或所述第二显示区。
4.根据权利要求3所述的显示面板,其特征在于,
每个发光器件沿远离衬底的方向依次包括:第一电极、发光层和第二电极;
每组电连接图案包括第五导电图案层,所述第五导电图案层是至少三层导电图案层中最远离所述衬底的导电图案层,每组电连接图案的第五导电图案层位于第一显示区,作为所述发光器件的第一电极,每组电连接图案通过位于所述第二显示区的任意一层导电图案层与所述像素驱动电路耦接,或者,每组电连接图案通过位于所述第一显示区的的任意一层导电图案层与所述发光器件的第一电极耦接,通过位于所述第二显示区的任意一层导电图案层与所述像素驱动电路耦接。
5.一种显示装置,其特征在于,包括:如权利要求1~4任一项所述的显示面板。
6.根据权利要求5所述的显示装置,其特征在于,
在所述显示面板具有显示区,所述显示区包括第一显示区和第二显示区的情况下;
所述显示装置还包括:感光元件;
所述感光元件设置在所述显示面板对应所述第二显示区,且背离所述显示面板的出光面的一侧,所述感光元件包括感光部,所述感光部朝向所述显示面板的出光面一侧。
7.根据权利要求6所述的显示装置,其特征在于,
所述显示面板在对应所述第一显示区的背面设置有开口,所述感光元件设置于所述开口中。
8.一种如权利要求1~4任一项所述的显示面板的制备方法,其特征在于,包括:
在所述衬底上形成多组电连接图案,包括:
在所述衬底上依次形成所述第三导电图案层、所述第二导电图案层和所述第一导电图案层,以及在所述衬底上形成位于每相邻的两层导电图案层之间的绝缘层,所述第二导电图案层在所述衬底上的正投影和所述第一导电图案层在所述衬底上的正投影之间具有第一交叠区域,所述第三导电图案层在所述衬底上的正投影和所述第一导电图案层在所述衬底上的正投影之间具有第二交叠区域,并使位于所述第三导电图案层和所述第一导电图案层之间的每层导电图案层在所述第二交叠区域无覆盖;
通过同一次构图工艺在所述第一导电图案层和所述第二导电图案层之间的绝缘层中且位于所述第一交叠区域形成贯穿所述绝缘层的第一过孔,以及在所述第一导电图案层和所述第三导电图案层之间的多层绝缘层中且位于所述第二交叠区域形成贯穿每层绝缘层的第二过孔,使所述第一导电图案层和所述第二导电图案层通过所述第一过孔耦接,以及使所述第一导电图案层和所述第三导电图案层通过所述第二过孔耦接。
9.根据权利要求8所述的显示面板的制备方法,其特征在于,
在所述显示面板具有显示区,且所述显示区包括第一显示区和第二显示区的情况下,所述在所述衬底上形成多组电连接图案,包括:
在衬底上形成每层导电图案层;
每组电连接图案包括位于第一显示区和第二显示区的一根透明走线,所述透明走线是所述至少三层导电图案层中的任意一层导电图案层,每组第一电连接图案中除所述透明走线以外的其余导电图案层位于所述第一显示区或所述第二显示区。
CN202110523452.8A 2021-05-13 2021-05-13 显示面板及其制备方法和显示装置 Active CN113270036B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202110523452.8A CN113270036B (zh) 2021-05-13 2021-05-13 显示面板及其制备方法和显示装置
US17/914,867 US20240224638A1 (en) 2021-05-13 2021-11-23 Display panel and method for manufacturing the same, and display apparatus
PCT/CN2021/132542 WO2022237119A1 (zh) 2021-05-13 2021-11-23 显示面板及其制备方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110523452.8A CN113270036B (zh) 2021-05-13 2021-05-13 显示面板及其制备方法和显示装置

Publications (2)

Publication Number Publication Date
CN113270036A true CN113270036A (zh) 2021-08-17
CN113270036B CN113270036B (zh) 2023-01-17

Family

ID=77230705

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110523452.8A Active CN113270036B (zh) 2021-05-13 2021-05-13 显示面板及其制备方法和显示装置

Country Status (3)

Country Link
US (1) US20240224638A1 (zh)
CN (1) CN113270036B (zh)
WO (1) WO2022237119A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114927060A (zh) * 2022-01-06 2022-08-19 友达光电股份有限公司 可拉伸显示面板
WO2022237119A1 (zh) * 2021-05-13 2022-11-17 京东方科技集团股份有限公司 显示面板及其制备方法和显示装置
WO2023216041A1 (zh) * 2022-05-07 2023-11-16 京东方科技集团股份有限公司 显示基板、显示面板和显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN210429820U (zh) * 2019-08-09 2020-04-28 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN111261684A (zh) * 2020-01-22 2020-06-09 Oppo广东移动通信有限公司 显示屏及电子设备
CN111403468A (zh) * 2020-03-31 2020-07-10 昆山国显光电有限公司 显示面板和显示装置
CN111477676A (zh) * 2020-06-08 2020-07-31 京东方科技集团股份有限公司 显示面板及其制作方法和显示装置
CN111769148A (zh) * 2020-06-30 2020-10-13 武汉天马微电子有限公司 显示面板和显示装置
WO2020228205A1 (zh) * 2019-05-16 2020-11-19 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN112151696A (zh) * 2020-09-28 2020-12-29 京东方科技集团股份有限公司 显示面板和显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150069386A (ko) * 2013-12-13 2015-06-23 삼성디스플레이 주식회사 표시 기판 및 표시 기판의 제조 방법
JP2020043249A (ja) * 2018-09-12 2020-03-19 大日本印刷株式会社 多層配線構造体、部品実装多層配線構造体、多層配線基板、および部品実装多層配線基板
CN109300951B (zh) * 2018-09-30 2020-09-08 上海天马微电子有限公司 显示面板及其制作方法以及电子设备
CN110632781B (zh) * 2019-10-30 2022-06-17 厦门天马微电子有限公司 显示面板、显示装置及显示面板制作方法
CN111725287A (zh) * 2020-06-30 2020-09-29 武汉天马微电子有限公司 显示面板、显示装置及显示面板的制作方法
CN113270036B (zh) * 2021-05-13 2023-01-17 京东方科技集团股份有限公司 显示面板及其制备方法和显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020228205A1 (zh) * 2019-05-16 2020-11-19 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN210429820U (zh) * 2019-08-09 2020-04-28 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN111261684A (zh) * 2020-01-22 2020-06-09 Oppo广东移动通信有限公司 显示屏及电子设备
CN111403468A (zh) * 2020-03-31 2020-07-10 昆山国显光电有限公司 显示面板和显示装置
CN111477676A (zh) * 2020-06-08 2020-07-31 京东方科技集团股份有限公司 显示面板及其制作方法和显示装置
CN111769148A (zh) * 2020-06-30 2020-10-13 武汉天马微电子有限公司 显示面板和显示装置
CN112151696A (zh) * 2020-09-28 2020-12-29 京东方科技集团股份有限公司 显示面板和显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022237119A1 (zh) * 2021-05-13 2022-11-17 京东方科技集团股份有限公司 显示面板及其制备方法和显示装置
CN114927060A (zh) * 2022-01-06 2022-08-19 友达光电股份有限公司 可拉伸显示面板
CN114927060B (zh) * 2022-01-06 2023-11-10 友达光电股份有限公司 可拉伸显示面板
WO2023216041A1 (zh) * 2022-05-07 2023-11-16 京东方科技集团股份有限公司 显示基板、显示面板和显示装置

Also Published As

Publication number Publication date
WO2022237119A1 (zh) 2022-11-17
CN113270036B (zh) 2023-01-17
US20240224638A1 (en) 2024-07-04

Similar Documents

Publication Publication Date Title
CN113270036B (zh) 显示面板及其制备方法和显示装置
US11844263B2 (en) Display panel having one display region surrounding another displayer region and display device having the same
CN109828418B (zh) 一种显示面板及显示装置
CN111430439B (zh) 一种显示面板及显示装置
CN113437232B (zh) 一种显示基板及其制作方法、显示装置
CN106468972B (zh) 一种触控基板及其制造方法、触控装置
US20170177105A1 (en) Bezel structure of touch screen and method for manufacturing the same, touch screen and display device
WO2021023175A1 (zh) 触控基板及其制造方法以及显示装置
WO2022057508A1 (zh) 显示基板及显示装置
CN109698160B (zh) 阵列基板及其制作方法、显示面板、显示装置
CN111653201B (zh) 一种显示面板以及显示装置
CN111984153B (zh) 一种显示面板以及显示装置
CN107146803A (zh) 有机el显示装置
CN109148485B (zh) 阵列基板及其制作方法和显示装置
US20220283688A1 (en) Touch substrate and manufacturing method thereof
CN113097283A (zh) 显示面板及其制作方法、显示装置
CN111863931B (zh) 显示面板及显示装置
CN105633099B (zh) 一种阵列基板、其制作方法及显示面板
CN112599712A (zh) 显示装置、显示面板及其制备方法
CN114975477A (zh) 显示面板、显示面板的制造方法以及显示装置
EP4050466A1 (en) Display panel and display device
CN112802866A (zh) 背光源制备方法,背光源及显示装置
US12002817B2 (en) Display substrate, method for manufacturing same, and display device
US9679924B2 (en) Array substrate and manufacturing method thereof, display device
CN110176444B (zh) 一种阵列基板及其形成方法以及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant