CN113223459A - 像素电路及其驱动方法、显示基板及显示装置 - Google Patents

像素电路及其驱动方法、显示基板及显示装置 Download PDF

Info

Publication number
CN113223459A
CN113223459A CN202110476792.XA CN202110476792A CN113223459A CN 113223459 A CN113223459 A CN 113223459A CN 202110476792 A CN202110476792 A CN 202110476792A CN 113223459 A CN113223459 A CN 113223459A
Authority
CN
China
Prior art keywords
light emitting
node
control
light
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110476792.XA
Other languages
English (en)
Other versions
CN113223459B (zh
Inventor
梁恒镇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110476792.XA priority Critical patent/CN113223459B/zh
Publication of CN113223459A publication Critical patent/CN113223459A/zh
Priority to US17/801,531 priority patent/US20240221573A1/en
Priority to PCT/CN2021/129786 priority patent/WO2022227485A1/zh
Application granted granted Critical
Publication of CN113223459B publication Critical patent/CN113223459B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种像素电路,用于驱动子像素的第一发光单元和第二发光单元发光。像素电路包括:输入电路、第一发光控制电路和第二发光控制电路。输入电路配置为在扫描信号线提供的扫描信号的控制下,向第一节点写入数据信号线提供的数据信号,并存储写入第一节点的数据信号。第一发光控制电路配置为在第一电源线提供的第一电源信号、第一节点以及发光控制信号线提供的发光控制信号的控制下,向第二节点提供驱动电流。第二发光控制电路,配置为在控制端的控制下,导通第二节点和第三节点。第二节点与第一发光单元的第一极耦接,第三节点与第二发光单元的第一极耦接。

Description

像素电路及其驱动方法、显示基板及显示装置
技术领域
本文涉及但不限于显示技术领域,尤指一种像素电路及其驱动方法、显示基板及显示装置。
背景技术
有机发光二极管(OLED,Organic Light Emitting Diode)为主动发光显示器件,具有自发光、广视角、高对比度、低耗电、极高反应速度等优点。随着显示技术的不断发展,以OLED为发光器件、由薄膜晶体管(TFT,Thin Film Transistor)进行信号控制的显示装置已成为目前显示领域的主流产品。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本公开实施例提供一种像素电路及其驱动方法、显示基板及显示装置。
一方面,本公开实施例提供一种像素电路,用于驱动子像素的第一发光单元和第二发光单元发光。所述像素电路包括:输入电路、第一发光控制电路和第二发光控制电路。所述输入电路,分别与数据信号线、扫描信号线、第一节点和第一电源线耦接,配置为在扫描信号线提供的扫描信号的控制下,向第一节点写入数据信号线提供的数据信号,并存储写入所述第一节点的数据信号。所述第一发光控制电路,分别与第一节点、第二节点、第一电源线和发光控制信号线耦接,配置为在所述第一电源线提供的第一电源信号、第一节点以及发光控制信号线提供的发光控制信号的控制下,向第二节点提供驱动电流;所述第二节点与第一发光单元的第一极耦接。所述第二发光控制电路,分别与控制端、第二节点和第三节点耦接,配置为在所述控制端的控制下,导通第二节点和第三节点;所述第三节点与第二发光单元的第一极耦接。所述第一发光单元的第二极和第二发光单元的第二极均与第二电源线耦接。
在一些示例性实施方式中,所述控制端与所述第一节点耦接。
在一些示例性实施方式中,所述输入电路包括:数据写入晶体管和存储电容。所述数据写入晶体管的控制极与扫描信号线耦接,所述数据写入晶体管的第一极与数据信号线耦接,所述数据写入晶体管的第二极与第一节点耦接;所述存储电容的第一端与第一电源线耦接,所述存储电容的第二端与第一节点耦接。
在一些示例性实施方式中,所述第一发光控制电路包括:驱动晶体管和第一发光控制晶体管。所述驱动晶体管的控制极与第一节点耦接,所述驱动晶体管的第一极与第一电源线耦接,所述驱动晶体管的第二极与所述第一发光控制晶体管的第一极耦接。所述第一发光控制晶体管的控制极与发光控制信号线耦接,所述第一发光控制晶体管的第二极与第二节点耦接。
在一些示例性实施方式中,所述第二发光控制电路,包括:第二发光控制晶体管。所述第二发光控制晶体管的控制极与所述控制端耦接,所述第二发光控制晶体管的第一极与第二节点耦接,所述第二发光控制晶体管的第二极与第三节点耦接。
在一些示例性实施方式中,所述输入电路包括:数据写入晶体管和存储电容;所述第一发光控制电路包括:驱动晶体管和第一发光控制晶体管;所述第二发光控制电路,包括:第二发光控制晶体管。所述数据写入晶体管的控制极与扫描信号线耦接,所述数据写入晶体管的第一极与数据信号线耦接,所述数据写入晶体管的第二极与第一节点耦接。所述存储电容的第一端与第一电源线耦接,所述存储电容的第二端与第一节点耦接。所述驱动晶体管的控制极与第一节点耦接,所述驱动晶体管的第一极与第一电源线耦接,所述驱动晶体管的第二极与所述第一发光控制晶体管的第一极耦接。所述第一发光控制晶体管的控制极与发光控制信号线耦接,所述第一发光控制晶体管的第二极与第二节点耦接。所述第二发光控制晶体管的控制极与第一节点耦接,所述第二发光控制晶体管的第一极与第二节点耦接,所述第二发光控制晶体管的第二极与第三节点耦接。
另一方面,本公开实施例提供一种像素电路的驱动方法,用于驱动如上所述的像素电路。所述驱动方法包括:在显示第一范围的灰阶时,在扫描信号线提供的扫描信号的控制下,输入电路向第一节点写入数据信号线提供的数据信号,并存储写入第一节点的数据信号;在第一电源线提供的第一电源信号、第一节点以及发光控制信号线提供的发光控制信号的控制下,第一发光控制电路向第二节点提供驱动电流,并在控制端的控制下,第二发光控制电路向第三节点提供驱动电流。在显示第二范围的灰阶时,在扫描信号线提供的扫描信号的控制下,输入电路向第一节点写入数据信号线提供的数据信号,并存储写入第一节点的数据信号;在第一电源线提供的第一电源信号、第一节点以及发光控制信号线提供的发光控制信号的控制下,第一发光控制电路向第二节点提供驱动电流,并在控制端的控制下,第二发光控制电路使第二节点和第三节点断开。其中,所述第一范围的灰阶大于第二范围的灰阶。
另一方面,本公开实施例提供一种显示基板,包括:设置在基底上的多个子像素。至少一个子像素包括:如上所述的像素电路、以及与所述像素电路耦接的第一发光单元和第二发光单元。
在一些示例性实施方式中,所述第一发光单元包括:第一阳极、第一阴极以及设置在所述第一阳极和第一阴极之间的第一有机发光层。所述第二发光单元包括:第二阳极、第二阴极以及设置在所述第二阳极和第二阴极之间的第二有机发光层。所述第一阳极和第二阳极相互隔离,所述第一阳极和第二阳极与所述像素电路耦接;所述第一有机发光层和第二有机发光层相互隔离,所述第一阴极和第二阴极为一体结构。
在一些示例性实施方式中,所述第一发光单元位于所述第二发光单元的一侧。
在一些示例性实施方式中,所述第一发光单元围绕在所述第二发光单元的周边。
在一些示例性实施方式中,所述第一发光单元包括第一发光部分和第二发光部分,所述第二发光单元位于所述第一发光部分和第二发光部分之间。
在一些示例性实施方式中,所述至少一个子像素至少包括绿色子像素。
另一方面,本公开实施例提供一种显示装置,包括如上所述的显示基板。
在阅读并理解了附图和详细描述后,可以明白其他方面。
附图说明
附图用来提供对本公开技术方案的进一步理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开的技术方案的限制。附图中一个或多个部件的形状和大小不反映真实比例,目的只是示意说明本公开内容。
图1为本公开至少一实施例的像素电路的结构示意图;
图2为本公开至少一实施例的像素电路的另一结构示意图;
图3为本公开至少一实施例的像素电路的输入电路的等效电路图;
图4为本公开至少一实施例的像素电路的第一发光控制电路的等效电路图;
图5为本公开至少一实施例的像素电路的第二发光控制电路的等效电路图;
图6为本公开至少一实施例的像素电路的等效电路图;
图7为图6提供的像素电路的工作时序图;
图8为本公开至少一实施例的显示基板的结构示意图;
图9为本公开至少一实施例的显示基板的局部平面结构示意图;
图10为本公开至少一实施例的显示基板的局部剖面结构示意图;
图11为本公开至少一实施例的显示基板的另一局部平面结构示意图;
图12为本公开至少一实施例的显示基板的另一局部平面结构示意图;
图13为本公开至少一实施例的显示基板的另一局部平面结构示意图;
图14为本公开至少一实施例的显示基板的另一局部平面结构示意图;
图15为本公开至少一实施例的显示基板的另一局部平面结构示意图;
图16为本公开至少一实施例的显示装置的示意图。
具体实施方式
下面将结合附图对本公开的实施例进行详细说明。实施方式可以以多个不同形式来实施。所属技术领域的普通技术人员可以很容易地理解一个事实,就是方式和内容可以在不脱离本公开的宗旨及其范围的条件下被变换为多种的形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。
在附图中,有时为了明确起见,夸大表示了一个或多个构成要素的大小、层的厚度或区域。因此,本公开的一个方式并不一定限定于该尺寸,附图中一个或多个部件的形状和大小不反映真实比例。此外,附图示意性地示出了理想的例子,本公开的一个方式不局限于附图所示的形状或数值等。
本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。本公开中的“多个”表示两个及以上的数量。
在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以根据情况理解上述术语在本公开中的含义。
在本说明书中,晶体管是指至少包括栅电极、漏电极以及源电极这三个端子的元件。晶体管在漏电极(漏电极端子、漏区域或漏极)与源电极(源电极端子、源区域或源极)之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,控制极可以为栅电极。第一极可以为漏电极、第二极可以为源电极,或者第一极可以为源电极、第二极可以为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换。
在本说明书中,“连接”、“耦接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的传输,就对其没有特别的限制。“具有某种电作用的元件”的例子不仅包括电极和布线,而且还包括晶体管等开关元件、电阻器、电感器、电容器、其它元件等。
在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,因此,也包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态,因此,也包括85°以上且95°以下的角度的状态。
本公开中的“约”,是指不严格限定界限,允许工艺和测量误差范围内的数值。
OLED发光器件包括:第一极、第二极以及设置在第一极和第二极之间的有机发光层。有机发光层在第一极和第二极的驱动下出射相应颜色的光线。显示基板的发光器件的有机发光层和像素电路的薄膜晶体管(TFT)的膜层均一性会影响显示均一性。在高灰阶显示时,由于发光器件的亮度高,人眼较难发现显示区别,然而,在低灰阶显示时,驱动电流较小,TFT和有机发光层的膜厚差异性会明显地影响显示效果,导致人眼观察到显示不均的情况,使得画面存在颗粒感,即低灰阶显示不均(mura)。
本公开至少一实施例提供一种像素电路及其驱动方法、显示基板及显示装置,通过对子像素进行分区显示控制,从而改善显示效果。
图1为本公开至少一实施例的像素电路的结构示意图。如图1所示,本示例性实施例的像素电路用于驱动子像素的第一发光单元和第二发光单元发光。本示例中,子像素的亮度是由第一发光单元和第二发光单元共同显示的结果。子像素的发光区域被划分为第一发光单元和第二发光单元两个部分。子像素的发光面积为第一发光单元的发光面积和第二发光单元的发光面积之和。例如,发光面积对应于像素定义层的开口的面积。
在本示例性实施方式中,如图1所示,像素电路包括:输入电路、第一发光控制电路和第二发光控制电路。输入电路,分别与数据信号线DL、扫描信号线GL、第一电源线PL1和第一节点N1耦接,配置为在扫描信号线GL提供的扫描信号的控制下,向第一节点N1写入数据信号线DL提供的数据信号,并存储写入第一节点N1的数据信号。第一发光控制电路,分别与第一节点N1、第二节点N2、第一电源线PL1和发光控制信号线EML耦接,配置为在第一电源线PL1提供的第一电源信号、第一节点N1以及发光控制信号线EML提供的发光控制信号的控制下,向第二节点N2提供驱动电流。第二节点N2与第一发光单元的第一极耦接。第二发光控制电路,分别与控制端CL、第二节点N2和第三节点N3耦接,配置为在控制端CL的控制下,导通第二节点N2和第三节点N3。第三节点N3与第二发光单元的第一极耦接。第一发光单元的第二极和第二发光单元的第二极均与第二电源线PL2耦接。
在本示例性实施方式中,如图1所示,第一节点N1与输入电路的输出端、以及第一发光控制电路的一个输入端耦接,第二节点N2与第一发光控制电路的输出端和第一发光单元的第一极耦接,第三节点N3与第二发光控制电路的输出端和第二发光单元的第一极耦接。第一节点N1与输入电路的输出端和第一发光控制电路的一个输入端等电位,第二节点N2与第一发光控制电路的输出端和第一发光单元的第一极等电位,第三节点N3与第二发光控制电路的输出端和第二发光单元的第一极等电位。在一些示例中,第一节点N1、第二节点N2和第三节点N3并非表示实际存在的部件,而是表示电路图中相关电路连接的汇合点。
在一些示例性实施方式中,一个子像素包括的第一发光单元和第二发光单元可以均为有机发光二极管(OLED)。第一发光单元的第一极和第二发光单元的第一极可以为阳极,第一发光单元的第二极和第二发光单元的第二极可以为阴极。第一发光单元的阳极与第二节点N2耦接,第一发光单元的阴极与第二电源线PL2耦接;第二发光单元的阳极与第三节点N3耦接,第二发光单元的阴极与第二电源线PL2耦接。第一发光单元的阴极和第二发光单元的阴极可以为一体结构。然而,本实施例对此并不限定。在一些示例中,子像素包括的第一发光单元和第二发光单元可以为量子点发光二极管(QLED,Quantum Dot LightEmitting Diode)、微发光二极管(Micro-LED,Micro Light Emitting Diode)、或者迷你二极管(Mini-LED)。
在一些示例性实施方式中,第一电源线PL1可以持续提供高电平信号,例如,第一电源线PL1提供第一电源信号VDD;第二电源线PL2可以持续提供低电平信号,例如,第二电源线PL2提供第二电源信号VSS。然而,本实施例对此并不限定。
本实施例提供的像素电路中,通过第一发光控制电路控制子像素的第一发光单元发光,通过第一发光控制电路和第二发光控制电路控制子像素的第二发光单元发光。本实施例的像素电路可以通过不同电压分别驱动子像素的第一发光单元和第二发光单元发光,以实现对子像素的分区驱动。在不同电压驱动下,子像素的发光面积不同。如此一来,可以在低灰阶显示时减小子像素的发光面积,从而实现驱动电流的提升,以改善低灰阶下的显示效果。
图2为本公开至少一实施例的像素电路的另一结构示意图。如图2所示,像素电路包括:输入电路、第一发光控制电路和第二发光控制电路。其中,控制端CL与第一节点N1耦接。在本示例中,第二发光控制电路分别与第一节点N1、第二节点N2和第三节点N3耦接,配置为在第一节点N1的控制下,导通第二节点N2和第三节点N3。本实施例通过将控制端CL与第一节点N1耦接,无需栅极驱动电路给控制端CL提供信号,可以简化栅极驱动电路的结构,节约布线,有利于显示装置的窄边框设计。
关于本实施例的像素电路的其余结构可以参照图1所述的像素电路的说明,故于此不再赘述。
图3为本公开至少一实施例的像素电路的输入电路的等效电路图。如图3所示,本示例性实施例的像素电路中的输入电路包括:数据写入晶体管M1和存储电容Cst。数据写入晶体管M1的控制极与扫描信号线GL耦接,数据写入晶体管M1的第一极与数据信号线DL耦接,数据写入晶体管M1的第二极与第一节点N1耦接。存储电容Cst的第一端与第一电源线PL1耦接,存储电容Cst的第二端与第一节点N1耦接。
图3示出了输入电路的示例性结构,本领域技术人员容易理解的是,输入电路的实现方式并不限于此,只要能够实现其功能即可。
图4为本公开至少一实施例的像素电路的第一发光控制电路的等效电路图。如图4所示,本示例性实施例的像素电路中的第一发光控制电路包括:驱动晶体管M2、第一发光控制晶体管M3。驱动晶体管M2的控制极与第一节点N1耦接,驱动晶体管M2的第一极与第一电源线PL1耦接,驱动晶体管M2的第二极与第一发光控制晶体管M3的第一极耦接。第一发光控制晶体管M3的控制极与发光控制信号线EML耦接,第一发光控制晶体管M3的第二极与第二节点N2耦接。第二节点N2与第一发光单元的第一极耦接。
图4示出了第一发光控制电路的示例性结构,本领域技术人员容易理解的是,第一发光控制电路的实现方式并不限于此,只要能够实现其功能即可。
图5为本公开至少一实施例的像素电路的第二发光控制电路的等效电路图。如图5所示,本示例性实施例的像素电路中的第二发光控制电路包括:第二发光控制晶体管M4。第二发光控制晶体管M4的控制极与第一节点N1耦接,第二发光控制晶体管M4的第一极与第二节点N2耦接,第二发光控制晶体管M4的第二极与第三节点N3耦接。第三节点N3与第二发光单元的第一极耦接。
图5示出了第二发光控制电路的示例性结构,本领域技术人员容易理解的是,第二发光控制电路的实现方式并不限于此,只要能够实现其功能即可。
图6为本公开至少一实施例的像素电路的等效电路图。在一些示例性实施方式中,如图6所示,本示例性实施例的像素电路中,输入电路包括:数据写入晶体管M1和存储电容Cst;第一发光控制电路包括:驱动晶体管M2和第一发光控制晶体管M3;第二发光控制电路包括:第二发光控制晶体管M4。
在一些示例性实施方式中,如图6所示,数据写入晶体管M1的控制极与扫描信号线GL耦接,数据写入晶体管M1的第一极与数据信号线DL耦接,数据写入晶体管M1的第二极与第一节点N1耦接。存储电容Cst的第一端与第一电源线PL1耦接,存储电容Cst的第二端与第一节点N1耦接。驱动晶体管M2的控制极与第一节点N1耦接,驱动晶体管M2的第一极与第一电源线PL1耦接,驱动晶体管M2的第二极与第一发光控制晶体管M3的第一极耦接。第一发光控制晶体管M3的控制极与发光控制信号线EML耦接,第一发光控制晶体管M3的第二极与第二节点N2耦接。第二发光控制晶体管M4的控制极与第一节点N1耦接,第二发光控制晶体管M4的第一极与第二节点N2耦接,第二发光控制晶体管M4的第二极与第三节点N3耦接。第一发光单元EL1的第一极与第二节点N2耦接,第一发光单元EL1的第二极与第二电源线PL2耦接。第二发光单元EL2的第一极与第三节点N3耦接,第二发光单元EL2的第二极与第二电源线PL2耦接。
下面通过图6提供的像素电路的工作过程进一步说明本实施例的方案。
以图6提供的像素电路中的数据写入晶体管M1、驱动晶体管M2、第一发光控制晶体管M3和第二发光控制晶体管M4均为P型薄膜晶体管为例进行说明。其中,P型晶体管在控制极为低电平时导通,在控制极为高电平时截止。在一些示例中,本实施例中的多个晶体管亦可以为N型晶体管。其中,N型晶体管在控制极为高电平时导通,在控制极为低电平时截止。像素电路中采用相同类型的晶体管可以简化工艺流程,减少显示基板的工艺难度,提高产品的良率。然而,本公开实施例对此并不限定。在一些示例中,本实施例中的多个晶体管中的一部分晶体管为P型晶体管,另一部分晶体管为N型晶体管。
在一些示例性实施方式中,像素电路中的数据写入晶体管M1、驱动晶体管M2、第一发光控制晶体管M3和第二发光控制晶体管M4可以采用低温多晶硅薄膜晶体管,或者可以采用氧化物薄膜晶体管,或者可以采用低温多晶硅薄膜晶体管和氧化物薄膜晶体管。低温多晶硅薄膜晶体管的有源层采用低温多晶硅(LTPS,Low Temperature Poly-Silicon),氧化物薄膜晶体管的有源层采用氧化物(Oxide)。低温多晶硅薄膜晶体管具有迁移率高、充电快等优点,氧化物薄膜晶体管具有漏电流低等优点。在一些示例性实施方式中,可以将低温多晶硅薄膜晶体管和氧化物薄膜晶体管集成在一个显示基板上,形成低温多晶氧化物(LTPO,Low Temperature Polycrystalline Oxide)显示基板,可以利用两者的优势,可以实现高分辨率(PPI,Pixel Per Inch),低频驱动,可以降低功耗,可以提高显示品质。
图7为图6提供的像素电路的工作时序图。如图6所示,本实施例中涉及的像素电路包括:4个晶体管(即数据写入晶体管M1、驱动晶体管M2、第一发光控制晶体管M3和第二发光控制晶体管M4)、1个电容单元(即存储电容Cst)、3个信号输入端(即扫描信号线GL、数据信号线DL和发光控制信号线EML)、2个电源端(即第一电源线PL1和第二电源线PL2)。其中,第一电源线PL1持续提供高电平信号,例如第一电源信号VDD;第二电源线PL2持续提供低电平信号,例如第二电源信号VSS。
在一帧时间段内,像素电路可以包括以下工作状态:数据写入阶段和发光阶段。
第一阶段S1,即数据写入阶段,如图7所示,扫描信号线GL提供的扫描信号SCAN为低电平,数据写入晶体管M1导通,发光控制信号线EML提供的发光控制信号EM为高电平,第一发光控制晶体管M3断开。数据写入晶体管M1导通,对存储电容Cst充电,以将数据信号线DL提供的数据信号DATA存储在存储电容Cst中。存储电容Cst存储的数据信号DATA可以控制驱动晶体管M2的导通程度。
第二阶段S2,即发光阶段,如图7所示,扫描信号线GL提供的扫描信号SCAN为高电平,数据写入晶体管M1断开,发光控制信号线EML提供的发光控制信号EM为低电平,第一发光控制晶体管M3导通。当第一节点N1的电压使驱动晶体管M2和第二发光控制晶体管M4均导通,驱动晶体管M2提供的驱动电流经过第一发光控制晶体管M3流入第一发光单元EL1,使第一发光单元EL1发光,同时经过第一发光控制晶体管M3和第二发光控制晶体管M4流入第二发光单元EL2,使第二发光单元EL2发光。当第一节点N1的电压仅使驱动晶体管M2导通,驱动晶体管M2提供的驱动电流经过第一发光控制晶体管M3流入第一发光单元EL1,使第一发光单元EL1发光;第二发光控制晶体管M4断开,第二发光单元EL2关闭。
在本示例中,驱动晶体管M2和第二发光控制晶体管M4的阈值电压相同。驱动晶体管M2的开启电压取决于(VN1-VDD),第二发光控制晶体管M4的开启电压取决于[VN1-(VDD-Vth(M2)-Vth(M3))]。其中,VN1表示第一节点N1的电压,VDD为第一电源线PL1提供的第一电源信号,Vth(M2)为驱动晶体管M2的阈值电压,Vth(M3)为第一发光控制晶体管M3的阈值电压。
在一些示例中,VN1-VDD>0V,则驱动晶体管M2断开,当VN1-VDD<0V,则驱动晶体管M2导通。当(VN1-VDD)为正值时,驱动晶体管M2完全关断;当(VN1-VDD)为负值,且绝对值越大时,驱动晶体管M2提供的驱动电流越大,使得子像素的亮度越高。
在一些示例中,阈值电压Vth约为0.2V至0.3V。由于[VN1-(VDD-Vth(M2)-Vth(M3))]大于(VN1-VDD),在第二发光控制晶体管M4断开时驱动晶体管M2会导通。例如,在发光阶段S2,当第一节点N1的电压大于(VDD-Vth(M2)-Vth(M3))且小于VDD,第二发光控制晶体管M4断开,驱动晶体管M2导通,则第一发光单元EL1继续发光,而第二发光单元EL2关闭,停止发光。在第二发光单元EL2关闭后,子像素的发光面积减少至第一发光单元EL1的发光面积,第一发光单元EL1的驱动电流得到提升,从而提高第一发光单元EL1的亮度。
本示例性实施方式中,将子像素的单个发光区域划分为两个发光区域(对应第一发光单元所在区域和第二发光单元所在区域),并采用不同电压驱动两个发光区域,使得不同电压驱动下,子像素的发光面积不同。本实施例通过关闭子像素的第二发光单元,维持子像素的第一发光单元发光,可以减小子像素的发光面积,提升第一发光单元的驱动电流,从而提高子像素的亮度。在实现相同显示灰阶时,子像素的部分发光面积发光的亮度大于子像素的整体发光面积发光的亮度,有利于减弱低灰阶下子像素之间的亮度差异,以改善低灰阶下的显示效果。
在一些示例性实施方式中,显示灰阶的亮度是按照设定要求,通过伽马(gamma)调试获得设定的数据电压,通过像素电路获得所需的驱动电流。以红色(R)子像素为例,红色子像素的驱动电压约为6.3V时,红色子像素对应显示1灰阶。以红色子像素包括第一发光单元和第二发光单元,且晶体管的阈值电压约为0.3V为例,第二发光单元在驱动电压约为5.7V时关闭,此时红色子像素可以显示11灰阶。通过关闭第二发光单元,减小子像素的发光面积,提升第一发光单元的驱动电流,从而提升子像素的亮度,改善低灰阶下的显示效果。
本公开至少一实施例还提供一种像素电路的驱动方法,用于驱动如上所述的像素电路。本实施例的驱动方法包括:在显示第一范围的灰阶时,在扫描信号线提供的扫描信号的控制下,输入电路向第一节点写入数据信号线提供的数据信号,并存储写入第一节点的数据信号;在第一电源线提供的第一电源信号、第一节点以及发光控制信号线提供的发光控制信号的控制下,第一发光控制电路向第二节点提供驱动电流,并在控制端的控制下,第二发光控制电路向第三节点提供驱动电流。在显示第二范围的灰阶时,在扫描信号线提供的扫描信号的控制下,输入电路向第一节点写入数据信号线提供的数据信号,并存储写入第一节点的数据信号;在第一电源线提供的第一电源信号、第一节点以及发光控制信号线提供的发光控制信号的控制下,第一发光控制电路向第二节点提供驱动电流,并在控制端的控制下,第二发光控制电路使第二节点和第三节点断开。其中,第一范围的灰阶大于第二范围的灰阶。在本示例中,在显示第一范围的灰阶时,第一发光单元和第二发光单元均发光,在显示第二范围的灰阶时,第一发光单元发光,且第二发光单元不发光。
在一些示例中,第一范围为高灰阶范围,第二范围为低灰阶范围。例如,第一范围可以为大于32灰阶,第二范围可以为小于或等于32灰阶。然而,本实施例对此并不限定。
本实施例提供的像素电路的控制方法用于前述实施例提供的像素电路中,其实现原理和效果类似,故在此不再赘述。
本公开至少一实施例还提供一种显示基板,包括:设置在基底上的多个子像素。至少一个子像素包括如前述实施例所述的像素电路、以及与像素电路耦接的第一发光单元和第二发光单元。关于像素电路的结构可以参照前述实施例的说明,故于此不再赘述。
在一些示例性实施方式中,第一发光单元包括:第一阳极、第一阴极以及设置在第一阳极和第一阴极之间的第一有机发光层。第二发光单元包括:第二阳极、第二阴极以及设置在第二阳极和第二阴极之间的第二有机发光层。第一阳极和第二阳极相互隔离,且第一阳极和第二阳极与像素电路耦接。第一有机发光层和第二有机发光层相互隔离,第一阴极和第二阴极为一体结构。本示例性实施方式中,利用像素电路采用不同电压驱动子像素的第一发光单元和第二发光单元。
在一些示例性实施方式中,第一发光单元位于第二发光单元的一侧。例如,子像素的发光区域被划分为对称的第一发光单元和第二发光单元。例如,第一发光单元和第二发光单元的发光面积之比可以约为1:1。然而,本实施例对此并不限定。
在一些示例性实施方式中,第一发光单元围绕在第二发光单元的周边。例如,子像素的发光区域按照中心和周边围绕方式进行划分。例如,第一发光单元和第二发光单元的发光面积之比可以约为2:1。然而,本实施例对此并不限定。
在一些示例性实施方式中,第一发光单元围绕在第二发光单元的周边。第一发光单元包括第一发光部分和第二发光部分,第二发光单元位于第一发光部分和第二发光部分之间。第一发光部分和第二发光部分可以耦接,并与像素电路耦接。
在一些示例性实施方式中,至少一个子像素至少包括绿色子像素。例如,可以仅对显示基板上的绿色子像素的发光区域进行分区,或者,可以对显示基板上的绿色子像素和红色子像素(或蓝色子像素)的发光区域均进行分区,或者,可以对显示基板上的所有子像素的发光区域均进行分区。然而,本实施例对此并不限定。
下面通过一些示例对本实施例的显示基板的结构进行举例说明。
图8为本公开至少一实施例的显示基板的结构示意图。在一些示例性实施方式中,如图8所示,显示基板可以包括像素阵列。像素阵列与数据信号驱动器、扫描信号驱动器和发光信号驱动器相连,数据信号驱动器、扫描信号驱动器和发光信号驱动器与时序控制器相连。像素阵列可以包括多个扫描信号线(例如,S1到Sm)、多个数据信号线(例如,D1到Dn)、多个发光控制信号线(例如,E1到Eo)和多个子像素Pxij。在一些示例中,时序控制器可以将适合于数据信号驱动器的规格的灰度值和控制信号提供到数据信号驱动器,可以将适合于扫描信号驱动器的规格的时钟信号、扫描起始信号等提供到扫描信号驱动器,可以将适合于发光信号驱动器的规格的时钟信号、发射停止信号等提供到发光信号驱动器。数据信号驱动器可以利用从时序控制器接收的灰度值和控制信号来产生将提供到数据信号线D1、D2、D3、……和Dn的数据信号。例如,数据信号驱动器可以利用时钟信号对灰度值进行采样,并且以像素行为单位将与灰度值对应的数据电压施加到数据信号线D1至Dn,n可以是自然数。扫描信号驱动器可以通过从时序控制器接收时钟信号、扫描起始信号等来产生将提供到扫描信号线S1、S2、S3、……和Sm的扫描信号。例如,扫描信号驱动器可以将具有导通电平脉冲的扫描信号顺序地提供到扫描信号线S1至Sm。例如,扫描信号驱动器可以被构造为移位寄存器的形式,并且可以以在时钟信号的控制下顺序地将以导通电平脉冲形式提供的扫描起始信号传输到下一级电路的方式产生扫描信号,m可以是自然数。发光信号驱动器可以通过从时序控制器接收时钟信号、发射停止信号等来产生将提供到发光控制信号线E1、E2、E3、……和Eo的发射信号。例如,发光信号驱动器可以将具有截止电平脉冲的发射信号顺序地提供到发光控制信号线E1至Eo。例如,发光信号驱动器可以被构造为移位寄存器的形式,并且可以以在时钟信号的控制下顺序地将以截止电平脉冲形式提供的发光停止信号传输到下一级电路的方式产生发光信号,o可以是自然数。像素阵列可以包括多个子像素Pxij。每个子像素Pxij可以连接到对应的数据信号线、对应的扫描信号线和对应的发光控制信号线,i和j可以是自然数。子像素Pxij可以指其中晶体管连接到第i扫描信号线且连接到第j数据信号线的子像素。
图9为本公开至少一实施例的显示基板的局部平面结构示意图。在一些示例性实施方式中,如图9所示,显示基板可以包括:出射第一颜色光线的第一子像素P1、出射第二颜色光线的第二子像素P2和出射第三颜色光线的第三子像素P3。在一些示例中,第一子像素P1可以包括第一像素电路、第一发光单元P11和第二发光单元P12,第二子像素P2可以包括第二像素电路和第二发光元件,第三子像素P3可以包括第三像素电路和第三发光元件。在一些示例中,第一像素电路可以为如图6所示的像素电路,向第一发光单元P11和第二发光单元P12输出驱动电流。第二像素电路可以为3T1C结构的像素电路,分别与扫描信号线、数据信号线和发光控制信号线耦接,配置为在扫描信号线和发光控制信号线的控制下,接收数据信号线传输的数据信号,向第二发光元件输出相应的驱动电流。第二发光元件配置为响应于第二像素电路输出的驱动电流发出相应亮度的光。第三像素电路可以为3T1C结构的像素电路,向第三发光元件输出相应的驱动电流,第三发光元件配置为响应第三像素电路输出的驱动电流发出相应亮度的光。然而,本实施例对此并不限定。例如,第二像素电路和第三像素电路可以包括其他数目的晶体管和电容器。
在一些示例性实施方式中,第一颜色光线可以为绿光,第二颜色光线可以为蓝光,第三颜色光线可以为红光。不同颜色子像素的发光效率不同。其中,蓝色子像素的发光效率小于红色子像素的发光效率,红色子像素的发光效率小于绿色子像素的发光效率。由于绿色子像素的发光效率最高,电流低,因此,在本示例中,可以仅对第一子像素P1(即绿色子像素)进行分区,形成两个发光单元(即第一发光单元P11和第二发光单元P12)并由上述实施例提供的像素电路通过不同电压进行驱动,以改善低灰阶下的显示效果。然而,本实施例对此并不限定。
在一些示例性实施方式中,如图9所示,像素阵列中的一个重复单元包括:在第二方向D2上排列的两个第一子像素P1、分设在所述两个第一子像素P1在第一方向D1上的两侧的第二子像素P2和第三子像素P3。一个重复单元中的第一子像素P1(例如,绿色子像素)和第三子像素P3(例如,红色子像素)构成一个像素单元,并借用与其相邻的另一重复单元中的第二子像素P2(例如,蓝色子像素)构成一个虚拟像素以进行显示。该重复单元中的第二子像素P2(例如,蓝色子像素)和另一个第一子像素P1(例如,绿色子像素)构成一个像素,并借用与其相邻的另一重复单元中的第三子像素(例如,红色子像素)构成一个虚拟像素以进行显示。在第二方向D2上,第二子像素P2和第三子像素P3间隔排布,在第三方向D3上,第二子像素P2和第一子像素P1间隔排布。其中,第一方向D1垂直于第二方向D2,第三方向D3与第一方向D1和第二方向D2均交叉。然而,本实施例对此并不限定。例如,一个像素单元包括三个子像素(例如,红色子像素、绿色子像素和蓝色子像素),三个子像素可以采用水平并列、竖直并列方式排列;一个像素单元包括四个子像素(例如,红色子像素、绿色子像素、蓝色子像素和白色子像素),四个子像素可以采用水平并列、竖直并列或正方形(Square)方式排列。
在一些示例中,第二子像素P2和第三子像素P3的形状可以是矩形状。第一子像素P1的第一发光单元P11和第二发光单元P12可以为矩形状。然而,本实施例对此并不限定。例如,第二子像素、第三子像素、第一发光单元和第二发光单元可以为其他形状,例如菱形、五边形或六边形。
在一些示例中,第一子像素P1的第一发光单元P11和第二发光单元P12关于平行于第三方向D3的轴线相互对称。第一发光单元P11和第二发光单元P12的发光面积之比可以约为1:1。在本示例中,第一发光单元P11和第二发光单元P12的发光面积可以指由像素定义层的开口暴露出的发光区域的面积。然而,本实施例对此并不限定。在本示例中,通过控制第一发光单元和第二发光单元的发光面积之比,可以调节第一发光单元的电流增加倍速。
图10为本公开至少一实施例的显示基板的局部剖面结构示意图。图10为图9中沿Q-Q方向的局部剖面示意图,仅示意了显示基板的第一子像素P1的局部剖面结构。在一些示例性实施方式中,如图10所示,在垂直于显示基板的平面上,显示基板可以包括设置在基底100上的驱动电路层102、设置在驱动电路层102远离基底100一侧的发光结构层103以及设置在发光结构层103远离基底100一侧的封装层104。在一些可能的实现方式中,显示基板可以包括其它膜层,如隔垫柱等,本公开在此不做限定。
在一些示例性实施方式中,基底100可以是柔性基底,或者可以是刚性基底。每个子像素的驱动电路层102可以包括构成像素电路的多个晶体管和存储电容,图10中的驱动电路层102仅示出第一晶体管210、第二晶体管211和一个存储电容212作为示例。例如,第一晶体管210可以为图6所示的像素电路中的第一发光控制晶体管M3,第二晶体管211可以为图6所示的像素电路中的第二发光控制晶体管M4,存储电容212可以为图6所示的像素电路中的存储电容Cst。
在一些示例中,发光结构层103可以至少包括:像素定义层304、第一发光单元和第二发光单元。第一发光单元包括:第一阳极301a、第一有机发光层302a和阴极303。第一阳极301a通过过孔与第一晶体管210的漏电极连接,第一有机发光层303a与第一阳极301a连接,阴极303与第一有机发光层303a连接,第一有机发光层303a在第一阳极301a和阴极303驱动下出射第一颜色光线。第二发光单元包括:第二阳极301b、第二有机发光层302b和阴极303。第二阳极301b通过过孔与第二晶体管211的漏电极连接,第二有机发光层303b与第二阳极301b连接,阴极303与第二有机发光层303b连接,第二有机发光层303b在第二阳极301b和阴极303驱动下出射第一颜色光线。在本示例中,第一发光单元和第二发光单元均出射绿光。第一发光单元和第二发光单元的发光区域为像素定义层304的开口对应区域。发光结构层103还可以包括:第二子像素P2的第二发光元件、第三子像素P3的第三发光元件。第二发光元件可以包括第一极、第二极和设置在第一极和第二极之间的有机发光层,第二发光元件的第一极与第二像素电路耦接;第三发光元件可以包括第一极、第二极和设置在第一极和第二极之间的有机发光层,第三发光元件的第一极与第三像素电路耦接。
在一些示例中,封装层104可以包括叠设的第一封装层401、第二封装层402和第三封装层403,第一封装层401和第三封装层403可以采用无机材料,第二封装层402可以采用有机材料,第二封装层402设置在第一封装层401和第三封装层403之间,可以保证外界水汽无法进入发光结构层103。
在一些示例中,有机发光层可以包括叠设的空穴注入层(HIL,Hole InjectionLayer)、空穴传输层(HTL,Hole Transport Layer)、电子阻挡层(EBL,Electron BlockLayer)、发光层(EML,Emitting Layer)、空穴阻挡层(HBL,Hole Block Layer)、电子传输层(ETL,Electron Transport Layer)和电子注入层(EIL,Electron Injection Layer)。在一些示例中,第一发光单元的第一有机发光层和第二发光单元的第二有机发光层相互隔离。然而,本实施例对此并不限定。例如,在一些示例中,所有子像素的空穴注入层可以是连接在一起的共通层,所有子像素的电子注入层可以是连接在一起的共通层,所有子像素的空穴传输层可以是连接在一起的共通层,所有子像素的电子传输层可以是连接在一起的共通层,所有子像素的空穴阻挡层可以是连接在一起的共通层,相邻子像素的发光层可以有少量的交叠,或者可以是隔离的,相邻子像素的电子阻挡层可以有少量的交叠,或者可以是隔离的。
本示例性实施方式提供的显示基板,将绿色子像素的发光区域划分为两个半区(即,第一发光单元对应的发光区域和第二发光单元对应的发光区域),并利用上述实施例提供的像素电路采用不同电压驱动绿色子像素的两个半区,从而在低灰阶下可以减小绿色子像素的发光面积,提升显示亮度,改善低灰阶下的显示效果。
本实施方式所示的结构(或方法)可以与其它实施方式所示的结构(或方法)适当地组合。
图11为本公开至少一实施例的显示基板的另一局部平面示意图。在一些示例性实施方式中,如图11所示,出射第一颜色光线的第一子像素P1包括第一像素电路、第一发光单元P11和第二发光单元P12。第一发光单元P11围绕在第二发光单元P12的周围。第一发光单元P11与第二发光单元P12的发光面积之比约为2:1。例如,第二发光单元P12可以为矩形状,第一发光单元P11可以为围绕第二发光单元P12且具有一个缺口的环状。在本示例中,通过将第一发光单元P11隔断,可以给精细金属掩模版(FMM,Fine Metal Mask)提供支撑,以满足工艺需求,便于制备有机发光层。然而,本实施例对此并不限定。
关于本实施例的显示基板的其余结构可以参照前述实施例的说明,故于此不再赘述。本实施方式所示的结构(或方法)可以与其它实施方式所示的结构(或方法)适当地组合。
图12为本公开至少一实施例的显示基板的另一局部平面示意图。在一些示例性实施方式中,如图12所示,出射第一颜色光线的第一子像素P1包括第一像素电路、第一发光单元P11和第二发光单元P12。第一发光单元P11围绕在第二发光单元P12的周围。第一发光单元P11与第二发光单元P12的发光面积之比约为2:1。例如,第二发光单元P12可以为矩形状。第一发光单元P11具有相互连接的第一发光部分P11a和第二发光部分P11b。例如,第一发光部分P11a和第二发光部分P11b的有机发光层可以连通。第一发光部分P11a和第二发光部分P11b可以关于平行于第一方向D1的轴线相互对称。然而,本实施例对此并不限定。本示例性实施方式中,通过将第一发光单元划分为对称的两个部分,可以在第二发光单元关闭时,提高第一子像素的显示亮度的均一性。
关于本实施例的显示基板的其余结构可以参照前述实施例的说明,故于此不再赘述。本实施方式所示的结构(或方法)可以与其它实施方式所示的结构(或方法)适当地组合。
图13为本公开至少一实施例的显示基板的另一局部平面示意图。在一些示例性实施方式中,如图13所示,出射第一颜色光线的第一子像素P1、出射第二颜色光线的第二子像素P2和出射第三颜色光线的第三子像素P3各自包括像素电路、以及与像素电路连接的第一发光单元和第二发光单元。关于像素电路的结构可以参照前述实施例提供的像素电路的说明,关于第一发光单元和第二发光单元的说明可以参照图9所示的相关说明,故于此不再赘述。本实施方式所示的结构(或方法)可以与其它实施方式所示的结构(或方法)适当地组合。
图14为本公开至少一实施例的显示基板的另一局部平面示意图。在一些示例性实施方式中,如图14所示,出射第一颜色光线的第一子像素P1、出射第二颜色光线的第二子像素P2和出射第三颜色光线的第三子像素P3各自包括像素电路、以及与像素电路连接的第一发光单元和第二发光单元。关于像素电路的结构可以参照前述实施例提供的像素电路的说明,关于第一发光单元和第二发光单元的说明可以参照图11所示的相关说明,故于此不再赘述。本实施方式所示的结构(或方法)可以与其它实施方式所示的结构(或方法)适当地组合。
图15为本公开至少一实施例的显示基板的另一局部平面示意图。在一些示例性实施方式中,如图15所示,出射第一颜色光线的第一子像素P1、出射第二颜色光线的第二子像素P2和出射第三颜色光线的第三子像素P3各自包括像素电路、以及与像素电路连接的第一发光单元和第二发光单元。关于像素电路的结构可以参照前述实施例提供的像素电路的说明,关于第一发光单元和第二发光单元的说明可以参照图12所示的相关说明,故于此不再赘述。本实施方式所示的结构(或方法)可以与其它实施方式所示的结构(或方法)适当地组合。
在图13至图15所示的显示基板中,每个子像素均被划分为两个发光单元,并通过像素电路提供不同电压进行驱动,以在低灰阶下减小子像素的发光面积,从而提高子像素的显示亮度,改善低灰阶下的显示效果。
图16为本公开至少一实施例的显示装置的示意图。如图16所示,本实施例提供一种显示装置91,包括前述实施例的显示基板910。在一些示例中,显示基板910可以为OLED显示基板、QLED显示基板、Micro-LED显示基板、或者Mini-LED显示基板。显示装置91可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框或导航仪等任何具有显示功能的产品或部件。然而,本实施例对此并不限定。
本公开中的附图只涉及本公开涉及到的结构,其他结构可参考通常设计。在不冲突的情况下,本公开的实施例即实施例中的特征可以相互组合以得到新的实施例。
本领域的普通技术人员应当理解,可以对本公开的技术方案进行修改或者等同替换,而不脱离本公开技术方案的精神和范围,均应涵盖在本公开的权利要求的范围当中。

Claims (14)

1.一种像素电路,其特征在于,用于驱动子像素的第一发光单元和第二发光单元发光,所述像素电路包括:输入电路、第一发光控制电路和第二发光控制电路;
所述输入电路,分别与数据信号线、扫描信号线、第一电源线和第一节点耦接,配置为在扫描信号线提供的扫描信号的控制下,向第一节点写入数据信号线提供的数据信号,并存储写入所述第一节点的数据信号;
所述第一发光控制电路,分别与第一电源线、发光控制信号线、第一节点和第二节点耦接,配置为在所述第一电源线提供的第一电源信号、第一节点以及发光控制信号线提供的发光控制信号的控制下,向第二节点提供驱动电流;所述第二节点与所述第一发光单元的第一极耦接;
所述第二发光控制电路,分别与控制端、第二节点和第三节点耦接,配置为在所述控制端的控制下,导通第二节点和第三节点;所述第三节点与所述第二发光单元的第一极耦接;
所述第一发光单元的第二极和第二发光单元的第二极均与第二电源线耦接。
2.根据权利要求1所述的像素电路,其特征在于,所述控制端与所述第一节点耦接。
3.根据权利要求1或2所述的像素电路,其特征在于,所述输入电路包括:数据写入晶体管和存储电容;
所述数据写入晶体管的控制极与扫描信号线耦接,所述数据写入晶体管的第一极与数据信号线耦接,所述数据写入晶体管的第二极与第一节点耦接;
所述存储电容的第一端与第一电源线耦接,所述存储电容的第二端与第一节点耦接。
4.根据权利要求1或2所述的像素电路,其特征在于,所述第一发光控制电路包括:驱动晶体管和第一发光控制晶体管;
所述驱动晶体管的控制极与第一节点耦接,所述驱动晶体管的第一极与第一电源线耦接,所述驱动晶体管的第二极与所述第一发光控制晶体管的第一极耦接;
所述第一发光控制晶体管的控制极与发光控制信号线耦接,所述第一发光控制晶体管的第二极与第二节点耦接。
5.根据权利要求1或2所述的像素电路,其特征在于,所述第二发光控制电路,包括:第二发光控制晶体管;
所述第二发光控制晶体管的控制极与所述控制端耦接,所述第二发光控制晶体管的第一极与第二节点耦接,所述第二发光控制晶体管的第二极与第三节点耦接。
6.根据权利要求2所述的像素电路,其特征在于,所述输入电路包括:数据写入晶体管和存储电容;所述第一发光控制电路包括:驱动晶体管和第一发光控制晶体管;所述第二发光控制电路,包括:第二发光控制晶体管;
所述数据写入晶体管的控制极与扫描信号线耦接,所述数据写入晶体管的第一极与数据信号线耦接,所述数据写入晶体管的第二极与第一节点耦接;
所述存储电容的第一端与第一电源线耦接,所述存储电容的第二端与第一节点耦接;
所述驱动晶体管的控制极与第一节点耦接,所述驱动晶体管的第一极与第一电源线耦接,所述驱动晶体管的第二极与所述第一发光控制晶体管的第一极耦接;
所述第一发光控制晶体管的控制极与发光控制信号线耦接,所述第一发光控制晶体管的第二极与第二节点耦接;
所述第二发光控制晶体管的控制极与第一节点耦接,所述第二发光控制晶体管的第一极与第二节点耦接,所述第二发光控制晶体管的第二极与第三节点耦接。
7.一种像素电路的驱动方法,其特征在于,用于驱动如权利要求1至6中任一项所述的像素电路,所述驱动方法包括:
在显示第一范围的灰阶时,在扫描信号线提供的扫描信号的控制下,输入电路向第一节点写入数据信号线提供的数据信号,并存储写入第一节点的数据信号;在第一电源线提供的第一电源信号、第一节点以及发光控制信号线提供的发光控制信号的控制下,第一发光控制电路向第二节点提供驱动电流,并在控制端的控制下,第二发光控制电路向第三节点提供驱动电流;
在显示第二范围的灰阶时,在扫描信号线提供的扫描信号的控制下,输入电路向第一节点写入数据信号线提供的数据信号,并存储写入第一节点的数据信号;在第一电源线提供的第一电源信号、第一节点以及发光控制信号线提供的发光控制信号的控制下,第一发光控制电路向第二节点提供驱动电流,并在控制端的控制下,第二发光控制电路使第二节点和第三节点断开;
其中,所述第一范围的灰阶大于第二范围的灰阶。
8.一种显示基板,其特征在于,包括:设置在基底上的多个子像素;
至少一个子像素包括:如权利要求1至6中任一项所述的像素电路、以及与所述像素电路耦接的第一发光单元和第二发光单元。
9.根据权利要求8所述的显示基板,其特征在于,所述第一发光单元包括:第一阳极、第一阴极以及设置在所述第一阳极和第一阴极之间的第一有机发光层;
所述第二发光单元包括:第二阳极、第二阴极以及设置在所述第二阳极和第二阴极之间的第二有机发光层;
所述第一阳极和第二阳极相互隔离,所述第一阳极和第二阳极与所述像素电路耦接;所述第一有机发光层和第二有机发光层相互隔离,所述第一阴极和第二阴极为一体结构。
10.根据权利要求8所述的显示基板,其特征在于,所述第一发光单元位于所述第二发光单元的一侧。
11.根据权利要求8所述的显示基板,其特征在于,所述第一发光单元围绕在所述第二发光单元的周边。
12.根据权利要求11所述的显示基板,其特征在于,所述第一发光单元包括第一发光部分和第二发光部分,所述第二发光单元位于所述第一发光部分和第二发光部分之间。
13.根据权利要求8至12中任一项所述的显示基板,其特征在于,所述至少一个子像素至少包括绿色子像素。
14.一种显示装置,其特征在于,包括如权利要求8至13中任一项所述的显示基板。
CN202110476792.XA 2021-04-29 2021-04-29 像素电路及其驱动方法、显示基板及显示装置 Active CN113223459B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202110476792.XA CN113223459B (zh) 2021-04-29 2021-04-29 像素电路及其驱动方法、显示基板及显示装置
US17/801,531 US20240221573A1 (en) 2021-04-29 2021-11-10 Pixel Circuit and Driving Method Thereof, Display Substrate, and Display Apparatus
PCT/CN2021/129786 WO2022227485A1 (zh) 2021-04-29 2021-11-10 像素电路及其驱动方法、显示基板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110476792.XA CN113223459B (zh) 2021-04-29 2021-04-29 像素电路及其驱动方法、显示基板及显示装置

Publications (2)

Publication Number Publication Date
CN113223459A true CN113223459A (zh) 2021-08-06
CN113223459B CN113223459B (zh) 2022-09-20

Family

ID=77090007

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110476792.XA Active CN113223459B (zh) 2021-04-29 2021-04-29 像素电路及其驱动方法、显示基板及显示装置

Country Status (3)

Country Link
US (1) US20240221573A1 (zh)
CN (1) CN113223459B (zh)
WO (1) WO2022227485A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022227485A1 (zh) * 2021-04-29 2022-11-03 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050258744A1 (en) * 2004-05-22 2005-11-24 Won-Kyu Kwak Organic electroluminescence display device
US20100013816A1 (en) * 2008-07-18 2010-01-21 Won-Kyu Kwak Pixel and organic light emitting display device using the same
US20110025659A1 (en) * 2009-07-29 2011-02-03 Won-Kyu Kwak Organic light emitting display device
US20140333686A1 (en) * 2013-05-13 2014-11-13 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same
CN107068063A (zh) * 2017-04-21 2017-08-18 京东方科技集团股份有限公司 显示装置、像素单元及其驱动方法
CN107256695A (zh) * 2017-07-31 2017-10-17 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、显示面板及显示装置
CN107644948A (zh) * 2017-10-10 2018-01-30 京东方科技集团股份有限公司 一种发光器件、像素电路、其控制方法及相应装置
CN108364607A (zh) * 2018-05-25 2018-08-03 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN111312158A (zh) * 2020-03-04 2020-06-19 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN111653242A (zh) * 2020-06-08 2020-09-11 昆山国显光电有限公司 显示面板、显示装置和显示面板的驱动方法
CN111696484A (zh) * 2020-07-10 2020-09-22 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、阵列基板及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101976544B (zh) * 2010-09-30 2012-11-14 友达光电股份有限公司 显示面板及显示电路
CN103000132B (zh) * 2012-12-13 2015-05-06 京东方科技集团股份有限公司 像素驱动电路及显示面板
CN107275360B (zh) * 2016-04-01 2020-10-16 乐金显示有限公司 有机发光显示装置
CN106782301B (zh) * 2016-12-12 2019-04-30 上海天马有机发光显示技术有限公司 一种阵列基板、显示面板及显示面板的驱动方法
KR20180098447A (ko) * 2017-02-24 2018-09-04 삼성디스플레이 주식회사 유기 발광 표시 장치
US10672338B2 (en) * 2017-03-24 2020-06-02 Apple Inc. Organic light-emitting diode display with external compensation and anode reset
CN109274792A (zh) * 2018-09-30 2019-01-25 联想(北京)有限公司 电子设备和显示方法
CN111986621B (zh) * 2020-08-06 2022-12-23 武汉华星光电半导体显示技术有限公司 Oled显示面板
CN113223459B (zh) * 2021-04-29 2022-09-20 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050258744A1 (en) * 2004-05-22 2005-11-24 Won-Kyu Kwak Organic electroluminescence display device
US20100013816A1 (en) * 2008-07-18 2010-01-21 Won-Kyu Kwak Pixel and organic light emitting display device using the same
US20110025659A1 (en) * 2009-07-29 2011-02-03 Won-Kyu Kwak Organic light emitting display device
US20140333686A1 (en) * 2013-05-13 2014-11-13 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same
CN107068063A (zh) * 2017-04-21 2017-08-18 京东方科技集团股份有限公司 显示装置、像素单元及其驱动方法
CN107256695A (zh) * 2017-07-31 2017-10-17 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、显示面板及显示装置
CN107644948A (zh) * 2017-10-10 2018-01-30 京东方科技集团股份有限公司 一种发光器件、像素电路、其控制方法及相应装置
US20190108790A1 (en) * 2017-10-10 2019-04-11 Boe Technology Group Co., Ltd. Light-emitting device, pixel circuit, method for controlling the pixel circuit, array substrate, and display device
CN108364607A (zh) * 2018-05-25 2018-08-03 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN111312158A (zh) * 2020-03-04 2020-06-19 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN111653242A (zh) * 2020-06-08 2020-09-11 昆山国显光电有限公司 显示面板、显示装置和显示面板的驱动方法
CN111696484A (zh) * 2020-07-10 2020-09-22 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、阵列基板及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022227485A1 (zh) * 2021-04-29 2022-11-03 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置

Also Published As

Publication number Publication date
WO2022227485A1 (zh) 2022-11-03
US20240221573A1 (en) 2024-07-04
CN113223459B (zh) 2022-09-20

Similar Documents

Publication Publication Date Title
WO2020078326A1 (zh) 阵列基板、驱动方法、有机发光显示面板及显示装置
KR100489272B1 (ko) 유기 전계발광소자 및 그의 구동방법
US7365714B2 (en) Data driving apparatus and method of driving organic electro luminescence display panel
CN109523956A (zh) 像素电路及其驱动方法、显示装置
WO2016050015A1 (zh) 有机电致发光显示器件、其驱动方法及显示装置
JP2019128447A (ja) 表示装置及び表示装置の駆動方法
CN113327556A (zh) 像素电路及其驱动方法、显示面板
CN113763874B (zh) 显示基板及显示装置
US11580897B2 (en) Pixel and display device including the same
US12027086B2 (en) Driving circuit and driving method of display panel, display panel, and display apparatus
CN112967680B (zh) 像素结构及其驱动方法、显示基板
CN115735244A (zh) 像素电路及驱动方法、显示基板及驱动方法、显示装置
US7315293B2 (en) Organic light-emitting diode display device
WO2024146546A1 (zh) 显示基板及其工作方法、显示装置
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
CN113223459B (zh) 像素电路及其驱动方法、显示基板及显示装置
WO2024088027A1 (zh) 显示基板及其驱动方法、显示装置
CN109410836A (zh) Oled像素驱动电路及显示面板
CN115472126A (zh) 像素电路及其驱动方法、显示基板和显示装置
WO2020253494A1 (zh) 像素电路、显示面板和显示装置
US20230169919A1 (en) Display apparatus and display panel thereof
CN114677957B (zh) 一种像素电路、其驱动方法及显示装置
WO2023216175A1 (zh) 显示基板及其驱动方法、显示装置
US20240296791A1 (en) Display Panel and Display Device
CN115641817A (zh) 一种显示装置及其工作方法、存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant