CN113112964A - 像素电路、像素驱动方法和显示装置 - Google Patents

像素电路、像素驱动方法和显示装置 Download PDF

Info

Publication number
CN113112964A
CN113112964A CN202110400417.7A CN202110400417A CN113112964A CN 113112964 A CN113112964 A CN 113112964A CN 202110400417 A CN202110400417 A CN 202110400417A CN 113112964 A CN113112964 A CN 113112964A
Authority
CN
China
Prior art keywords
nth
node
electrically connected
control
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110400417.7A
Other languages
English (en)
Other versions
CN113112964B (zh
Inventor
王丽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110400417.7A priority Critical patent/CN113112964B/zh
Publication of CN113112964A publication Critical patent/CN113112964A/zh
Priority to PCT/CN2021/129328 priority patent/WO2022217903A1/zh
Application granted granted Critical
Publication of CN113112964B publication Critical patent/CN113112964B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明提供一种像素电路、像素驱动方法和显示装置。像素电路包括储能电路、第一初始化电路、数据写入电路、补偿电路、发光元件和N个驱动支路,N为大于1的整数;储能电路的第一端与驱动节点电连接,储能电路的第二端与第一电压端电连接;第一初始化电路分别与复位控制端、初始电压端和所述驱动节点电连接,用于在复位控制信号的控制下,将初始电压写入驱动节点;补偿电路分别与扫描控制端、所述驱动节点和N个第二节点中的特定第二节点电连接,用于在扫描控制信号的控制下,控制驱动节点与所述特定第二节点之间连通。本发明能够在提升发光元件的发光电流的前提下,减少采用的晶体管的个数,节省版图空间。

Description

像素电路、像素驱动方法和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法和显示装置。
背景技术
在相关技术中,针对低PPI(pixels per inch,每英寸所拥有的像素数目)、低开口率的OLED(有机发光二极管)显示产品,在相同亮度下,需要子像素的发光电流极大(发光电流的电流值达到uA级别),所述发光电流是常规的子像素的发光电流的50-100倍,则需要采用多个像素驱动电路来驱动同一发光元件发光,以提升所述发光元件的发光电流。现有的提供大发光电流的像素电路采用的晶体管的数目多,不利于节省版图空间。
发明内容
本发明的主要目的在于提供一种像素电路、像素驱动方法和显示装置,能够在提供大的发光电流的同时,减少采用的晶体管的个数,利于节省版图空间。
为了达到上述目的,本发明实施例提供了一种像素电路,包括储能电路、第一初始化电路、数据写入电路、补偿电路、发光元件和N个驱动支路,N为大于1的整数;其中,所述N个驱动支路包括N个第一节点和N个第二节点;
所述储能电路的第一端与驱动节点电连接,所述储能电路的第二端与第一电压端电连接,所述储能电路用于储存电能;
所述第一初始化电路分别与复位控制端、初始电压端和所述驱动节点电连接,用于在所述复位控制端提供的复位控制信号的控制下,将初始电压端提供的初始电压写入所述驱动节点;
第n驱动支路包括第n驱动子电路和第n发光控制子电路;n为小于或等于N的正整数;
所述第n驱动子电路分别与所述驱动节点、第n个第一节点和第n个第二节点电连接,用于根据所述驱动节点的电位的控制下,控制产生由第n个第一节点流向第n个第二节点的第n驱动电流;
所述第n发光控制子电路分别与发光控制端、所述第一电压端、第n个第一节点、第n个第二节点和所述发光元件电连接,用于在所述发光控制端提供的发光控制信号的控制下,控制所述第一电压端与第n个第一节点之间连通,并控制第n个第二节点与所述发光元件之间连通;
所述补偿电路分别与所述扫描控制端、所述驱动节点和所述N个第二节点中的特定第二节点电连接,用于在所述扫描控制信号的控制下,控制所述驱动节点与所述特定第二节点之间连通;
所述数据写入电路分别与数据线、扫描控制端和第n个第一节点电连接,用于在扫描控制端提供的扫描控制信号的控制下,控制将数据线上的数据电压写入所述第n个第一节点。
可选的,本发明至少一实施例所述的像素电路还包括第二初始化电路;
所述第二初始化电路分别与所述扫描控制端、所述初始电压端和所述发光元件的第一极电连接,用于在所述扫描控制信号的控制下,控制将所述初始电压写入所述发光元件的第一极;
所述发光元件的第二极与第二电压端电连接。
可选的,所述数据写入电路包括N个数据写入子电路;
第n数据写入子电路分别与所述扫描控制端、第n数据线和第n个第一节点电连接,用于在所述扫描控制信号的控制下,控制将第n数据线上的第n数据电压写入所述第n个第一节点。
可选的,所述第n数据写入子电路包括第n个第三晶体管;
所述第n个第三晶体管的控制极与所述扫描控制端电连接,所述第n个第三晶体管的第一极与所述第n数据线电连接,所述第n个第三晶体管的第二极与所述第n个第一节点电连接。
可选的,所述第二初始化电路包括第一晶体管;
所述第一晶体管的控制极与所述扫描控制端电连接,所述第一晶体管的第一极与所述初始电压端电连接,所述第一晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述补偿电路包括第二晶体管;
所述第二晶体管的控制极与所述扫描控制端电连接,所述第二晶体管的第一极与所述驱动节点电连接,所述第二晶体管的第二极与所述特定第二节点电连接。
可选的,所述数据写入电路用于在扫描控制端提供的扫描控制信号的控制下,控制将同一数据线上的数据电压写入所有的第一节点。
可选的,所述补偿电路还与所述N个第二节点中的除了所述特定第二节点之外的至少一个第二节点电连接,还用于在所述扫描控制信号的控制下,控制所述驱动节点与所述至少一个第二节点之间连通。
可选的,所述储能电路包括存储电容,所述第一初始化电路包括第四晶体管,第n驱动子电路包括第n驱动晶体管,第n发光控制子电路包括第n个第五晶体管和第n个第六晶体管;
所述存储电容的第一端与驱动节点电连接,所述存储电容的第二端与第一电压端电连接;
所述第四晶体管的控制极与所述复位控制端电连接,所述第四晶体管的第一极与所述初始电压端电连接,所述第四晶体管的第二极与所述驱动节点电连接;
所述第n驱动晶体管的控制极与所述驱动节点电连接,所述第n驱动晶体管的第一极与所述第n个第一节点电连接,所述第n驱动晶体管的第二极与所述第n个第二节点电连接;
所述第n个第五晶体管的控制极与所述发光控制端电连接,所述第n个第五晶体管的第一极与所述第一电压端电连接,所述第n个第五晶体管的第二极与所述第n个第一节点电连接;
所述第n个第六晶体管的控制极与所述发光控制端电连接,所述第n个第六晶体管的第一极与所述第n个第二节点电连接,所述第n个第六晶体管的第二极与所述发光元件电连接。
本发明还提供了一种像素驱动方法,应用于上述的像素电路,驱动周期包括依次设置的初始化阶段、数据写入阶段和发光阶段;所述像素驱动方法包括:
在初始化阶段,第一初始化电路在复位控制信号的控制下,将初始电压写入驱动节点;
在数据写入阶段,数据写入电路在扫描控制信号的控制下,控制将数据电压写入第n个第一节点;补偿电路在所述扫描控制信号的控制下,控制所述驱动节点与特定第二节点之间连通;
在发光阶段,第n发光控制子电路在发光控制信号的控制下,控制第一电压端与第n个第一节点之间连通,并控制第n个第二节点与发光元件之间连通,第n驱动子电路在所述驱动节点的电位的控制下,产生由第n个第一节点流向第n个第二节点的第n驱动电流。
可选的,所述像素电路还包括第二初始化电路;
所述像素驱动方法还包括:在所述数据写入阶段,所述第二初始化电路在扫描控制信号的控制下,控制将所述初始电压写入所述发光元件的第一极。
本发明还提供了一种显示装置,包括上述的像素电路。
本发明实施例所述的像素电路、像素驱动方法和显示装置能够在提升发光元件的发光电流的前提下,减少采用的晶体管的个数,节省版图空间。
附图说明
图1是本发明至少一实施例所述的像素电路的结构图;
图2是本发明至少一实施例所述的像素电路的结构图;
图3是本发明至少一实施例所述的像素电路的电路图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
本发明实施例所述的像素电路包括储能电路、第一初始化电路、数据写入电路、补偿电路、发光元件和N个驱动支路,N为大于1的整数;其中,所述N个驱动支路包括N个第一节点和N个第二节点;
所述储能电路的第一端与驱动节点电连接,所述储能电路的第二端与第一电压端电连接,所述储能电路用于储存电能;
所述第一初始化电路分别与复位控制端、初始电压端和所述驱动节点电连接,用于在所述复位控制端提供的复位控制信号的控制下,将初始电压端提供的初始电压写入所述驱动节点;
第n驱动支路包括第n驱动子电路和第n发光控制子电路;n为小于或等于N的正整数;
所述第n驱动子电路分别与所述驱动节点、第n个第一节点和第n个第二节点电连接,用于在所述驱动节点的电位的控制下,控制产生由第n个第一节点流向第n个第二节点的第n驱动电流;
所述第n发光控制子电路分别与发光控制端、所述第一电压端、第n个第一节点、第n个第二节点和所述发光元件电连接,用于在所述发光控制端提供的发光控制信号的控制下,控制所述第一电压端与第n个第一节点之间连通,并控制第n个第二节点与所述发光元件之间连通;
所述补偿电路分别与所述扫描控制端、所述驱动节点和所述N个第二节点中的特定第二节点电连接,用于在所述扫描控制信号的控制下,控制所述驱动节点与所述特定第二节点之间连通;
所述数据写入电路分别与数据线、扫描控制端和第n个第一节点电连接,用于在扫描控制端提供的扫描控制信号的控制下,控制将数据线上的数据电压写入所述第n个第一节点。
本发明实施例所述的像素电路共用储能电路和第一初始化电路,以能够在提升发光元件的发光电流的前提下,减少采用的晶体管的个数,节省版图空间。
并且,在本发明至少一实施例所述的像素电路中,所述补偿电路可以仅包括一个补偿晶体管,以能进一步减少采用的晶体管的个数,并能在数据写入阶段对其中一驱动子电路包括的驱动晶体管的阈值电压进行补偿,并在所述数据写入阶段,所述数据写入电路提供至各第一节点的数据电压可以相等或近似相等(但不以此为限)。由于版图设计中,各驱动子电路包括的驱动晶体管的设置位置相对集中,TFT器件工艺波动相对较小,不同驱动晶体管的阈值电压之间的差异可以忽略;并且,多个驱动支路相互并联,可以抵消一部分各驱动晶体管的阈值电压差异。
在本发明至少一实施例中,所述特定第二节点指的可以是:从所述N个第二节点中选取的一个第二节点。
在本发明至少一实施例中,所述发光元件可以为有机发光二极管,但不以此为限。
在本发明至少一实施例中,所述第一电压端可以为高电压端,但不以此为限。
在相关技术中,针对低PPI、低开口率的OLED(有机发光二极管)显示产品,在相同亮度下,需要子像素的发光电流极大(发光电流的电流值达到uA级别),所述发光电流是常规的子像素的发光电流的50-100倍。基于此,需要采用多个驱动电路来驱动同一发光元件发光,以提升所述发光元件的发光电流,本发明实施例所述的像素电路采用N个驱动支路来驱动发光元件发光,并同时共用储能电路和第一初始化电路,以能在保证发光电流的同时减少采用的晶体管的个数。
可选的,所述数据写入电路包括N个数据写入子电路;
第n数据写入子电路分别与所述扫描控制端、第n数据线和第n个第一节点电连接,用于在所述扫描控制信号的控制下,控制将第n数据线上的第n数据电压写入所述第n个第一节点。
在本发明至少一实施例中,所述数据写入电路可以包括N个数据写入子电路,每个数据写入子电路可以与相应的数据线和相应的第一节点电连接,以分别为不同的驱动子电路提供相应的数据电压,不同的数据线可以接入不同的数据驱动器的数据通道,无驱动不足的问题。
如图1所示,本发明至少一实施例所述的像素电路包括储能电路11、第一初始化电路12、数据写入电路、发光元件10、补偿电路13、第一驱动支路、第二驱动支路、第三驱动支路和第四驱动支路;
所述数据写入电路包括第一数据写入子电路31、第二数据写入子电路32、第三数据写入子电路33和第四数据写入子电路34;
所述储能电路11的第一端与驱动节点A电连接,所述储能电路11的第二端与第一电压端V1电连接,所述储能电路11用于储存电能;
所述第一初始化电路12分别与复位控制端R1、初始电压端I1和所述驱动节点A电连接,用于在所述复位控制端R1提供的复位控制信号的控制下,将初始电压端I1提供的初始电压Vi写入所述驱动节点A;
第一驱动支路包括第一驱动子电路211和第一发光控制子电路212;
所述第一驱动子电路211分别与所述驱动节点A、第一个第一节点N11和第一个第二节点N12电连接,用于在所述驱动节点A的电位的控制下,控制产生由第一个第一节点N11流向第一个第二节点N12的第一驱动电流;
所述第一发光控制子电路212分别与发光控制端E1、所述第一电压端V1、第一个第一节点N11、第一个第二节点N12和发光元件10电连接,用于在所述发光控制端E1提供的发光控制信号的控制下,控制所述第一电压端V1与第一个第一节点N11之间连通,并控制第一个第二节点N12与所述发光元件10之间连通;
第一数据写入子电路31分别与扫描控制端G1、第一数据线D1和第一个第一节点N11电连接,用于在G1提供的扫描控制信号的控制下,控制将第一数据线D1上的第一数据电压写入所述第一个第一节点N11;
第二驱动支路包括第二驱动子电路221和第二发光控制子电路222;
所述第二驱动子电路221分别与所述驱动节点A、第二个第一节点N21和第二个第二节点N22电连接,用于在所述驱动节点A的电位的控制下,控制产生由第二个第一节点N21流向第二个第二节点N22的第二驱动电流;
所述第二发光控制子电路222分别与发光控制端E1、所述第一电压端V1、第二个第一节点N21、第二个第二节点N22和发光元件10电连接,用于在所述发光控制端E1提供的发光控制信号的控制下,控制所述第一电压端V1与第二个第一节点N21之间连通,并控制第二个第二节点N22与所述发光元件10之间连通;
第二数据写入子电路32分别与扫描控制端G1、第二数据线D2和第二个第一节点N21电连接,用于在G1提供的扫描控制信号的控制下,控制将第二数据线D2上的第二数据电压写入所述第二个第一节点N21;
第三驱动支路包括第三驱动子电路231和第三发光控制子电路232;
所述第三驱动子电路231分别与所述驱动节点A、第三个第一节点N31和第三个第二节点N32电连接,用于在所述驱动节点A的电位的控制下,控制产生由第三个第一节点N31流向第三个第二节点N32的第三驱动电流;
所述第三发光控制子电路232分别与发光控制端E1、所述第一电压端V1、第三个第一节点N31、第三个第二节点N32和发光元件10电连接,用于在所述发光控制端E1提供的发光控制信号的控制下,控制所述第一电压端V1与第三个第一节点N31之间连通,并控制第三个第二节点N32与所述发光元件10之间连通;
第三数据写入子电路33分别与扫描控制端G1、第三数据线D3和第三个第一节点N31电连接,用于在G1提供的扫描控制信号的控制下,控制将第三数据线D3上的第三数据电压写入所述第三个第一节点N31;
第四驱动支路包括第四驱动子电路241和第四发光控制子电路242;
所述第四驱动子电路241分别与所述驱动节点A、第四个第一节点N41和第四个第二节点N42电连接,用于在所述驱动节点A的电位的控制下,控制产生由第四个第一节点N41流向第四个第二节点N42的第四驱动电流;
所述第四发光控制子电路242分别与发光控制端E1、所述第一电压端V1、第四个第一节点N41、第四个第二节点N42和发光元件10电连接,用于在所述发光控制端E1提供的发光控制信号的控制下,控制所述第一电压端V1与第四个第一节点N41之间连通,并控制第四个第二节点N42与所述发光元件10之间连通;
第四数据写入子电路34分别与扫描控制端G1、第四数据线D4和第四个第一节点N31电连接,用于在G1提供的扫描控制信号的控制下,控制将第四数据线D4上的第四数据电压写入所述第四个第一节点N41;
所述补偿电路13分别与所述扫描控制端G1、所述驱动节点A和第一个第二节点N12电连接,用于在所述扫描控制信号的控制下,控制所述驱动节点A与所述第一个第二节点N12之间连通。
在本发明如图1所示的像素电路的至少一实施例中,所述特定第二节点为第一个第二节点N12,所述储能电路11、所述第一初始化电路12、第一数据写入子电路31、补偿电路13和第一驱动支路21组成基础像素驱动电路。
本发明如图1所示的像素电路的至少一实施例在工作时,驱动周期可以包括依次设置的初始化阶段、数据写入阶段和发光阶段;
在初始化阶段,所述第一初始化电路12在所述复位控制端R1提供的复位控制信号的控制下,将初始电压端I1提供的初始电压Vi写入所述驱动节点A,以对驱动节点A的电位进行初始化,以使得在所述数据写入阶段开始时,所述第一驱动子电路211能够在所述驱动节点A的电位的控制下,导通N11与N12之间的连接;
在数据写入阶段,补偿电路13在所述扫描控制信号的控制下,控制所述驱动节点A与所述第一个第二节点N12之间连通,第一数据写入子电路31在G1提供的扫描控制信号的控制下,控制将第一数据线D1上的第一数据电压写入所述第一个第一节点N11,第二数据写入子电路32在G1提供的扫描控制信号的控制下,控制将第二数据线D2上的第二数据电压写入所述第二个第一节点N21,第三数据写入子电路33在G1提供的扫描控制信号的控制下,控制将第三数据线D3上的第三数据电压写入所述第三个第一节点N31,第四数据写入子电路34在G1提供的扫描控制信号的控制下,控制将第四数据线D4上的第四数据电压写入所述第四个第一节点N41;其中,第一数据电压、第二数据电压、第三数据电压和第四数据电压可以相同;
在所述数据写入阶段开始时,所述第一驱动子电路211能够在所述驱动节点A的电位的控制下,导通N11与N12之间的连接,以通过第一数据电压Vd1为所述储能电路11充电,以提升所述驱动节点A的电位,直至所述驱动节点A的电位变为Vd1+Vth,所述第一驱动子电路211断开N11与N12之间的连接;其中,Vth为所述第一驱动子电路211包括的驱动晶体管的阈值电压;
在发光阶段,所述第一发光控制子电路212在所述发光控制端E1提供的发光控制信号的控制下,控制所述第一电压端V1与第一个第一节点N11之间连通,并控制第一个第二节点N12与所述发光元件10之间连通;所述第二发光控制子电路222在所述发光控制端E1提供的发光控制信号的控制下,控制所述第一电压端V1与第二个第一节点N21之间连通,并控制第二个第二节点N22与所述发光元件10之间连通;所述第三发光控制子电路232在所述发光控制端E1提供的发光控制信号的控制下,控制所述第一电压端V1与第三个第一节点N31之间连通,并控制第三个第二节点N32与所述发光元件10之间连通;所述第四发光控制子电路242在所述发光控制端E1提供的发光控制信号的控制下,控制所述第一电压端V1与第四个第一节点N41之间连通,并控制第四个第二节点N42与所述发光元件10之间连通;所述第一驱动子电路211在所述驱动节点A的电位的控制下,控制产生由第一个第一节点N11流向第一个第二节点N12的第一驱动电流;所述第二驱动子电路221在所述驱动节点A的电位的控制下,控制产生由第二个第一节点N21流向第二个第二节点N22的第二驱动电流;所述第三驱动子电路231在所述驱动节点A的电位的控制下,控制产生由第三个第一节点N31流向第三个第二节点N32的第三驱动电流;所述第四驱动子电路241在所述驱动节点A的电位的控制下,控制产生由第四个第一节点N41流向第四个第二节点N42的第四驱动电流;
在所述发光阶段,流过所述发光元件10的发光电流为所述第一驱动电流、所述第二驱动电流、所述第三驱动电流和所述第四驱动电流的和值。
在图1所示的至少一实施例中,以N等于4为例进行说明;在实际操作时,N可以为更大的正整数。例如,如果需要10uA的发光电流,则N可以大于等于20而小于等于25,但不以此为限。
可选的,本发明至少一实施例所述的像素电路还可以包括第二初始化电路;
所述第二初始化电路分别与所述扫描控制端、所述初始电压端和所述发光元件的第一极电连接,用于在所述扫描控制信号的控制下,控制将所述初始电压写入所述发光元件的第一极;
所述发光元件的第二极与第二电压端电连接。
本发明至少一实施例中,所述像素电路还可以包括第二初始化电路,在数据写入阶段,所述第二初始化电路可以在扫描控制信号的控制下,将初始电压写入发光元件的第一极,以清除所述发光元件的第一极残留的电荷。
在具体实施时,本发明至少一实施例所述的像素电路可以共用所述第二初始化电路,所述第二初始化电路可以仅包括一个对发光元件的第一极进行初始化的晶体管,以减少采用的晶体管的个数,简化电路,节省版图空间。
当所述发光元件为有机发光二极管时,所述发光元件的第一极可以为阳极,所述发光元件的第二极可以为阴极;所述第二电压端可以为低电压端或地端。
如图2所示,在图1所示的像素电路的至少一实施例的基础上,所述像素电路还包括第二初始化电路20;
所述第二初始化电路20分别与所述扫描控制端G1、所述初始电压端I1和所述发光元件10的第一极电连接,用于在所述扫描控制信号的控制下,控制将所述初始电压Vi写入所述发光元件10的第一极;
所述发光元件10的第二极与第二电压端V2电连接。
图2所示的像素电路的至少一实施例在工作时,在数据写入节点,第二初始化电路20控制将初始电压Vi写入发光元件10的第一极,以清除发光元件10的第一极残留的电荷,并控制所述发光元件10不发光。
可选的,所述第n数据写入子电路可以包括第n个第三晶体管;
所述第n个第三晶体管的控制极与所述扫描控制端电连接,所述第n个第三晶体管的第一极与所述第n数据线电连接,所述第n个第三晶体管的第二极与所述第n个第一节点电连接。可选的,所述第二初始化电路可以包括第一晶体管;
所述第一晶体管的控制极与所述扫描控制端电连接,所述第一晶体管的第一极与所述初始电压端电连接,所述第一晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述补偿电路包括第二晶体管;
所述第二晶体管的控制极与所述扫描控制端电连接,所述第二晶体管的第一极与所述驱动节点电连接,所述第二晶体管的第二极与所述特定第二节点电连接。
可选的,所述储能电路包括存储电容,所述第一初始化电路包括第四晶体管,第n驱动子电路包括第n驱动晶体管,第n发光控制子电路包括第n个第五晶体管和第n个第六晶体管;
所述存储电容的第一端与驱动节点电连接,所述存储电容的第二端与第一电压端电连接;
所述第四晶体管的控制极与所述复位控制端电连接,所述第四晶体管的第一极与所述初始电压端电连接,所述第四晶体管的第二极与所述驱动节点电连接;
所述第n驱动晶体管的控制极与所述驱动节点电连接,所述第n驱动晶体管的第一极与所述第n个第一节点电连接,所述第n驱动晶体管的第二极与所述第n个第二节点电连接;
所述第n个第五晶体管的控制极与所述发光控制端电连接,所述第n个第五晶体管的第一极与所述第一电压端电连接,所述第n个第五晶体管的第二极与所述第n个第一节点电连接;
所述第n个第六晶体管的控制极与所述发光控制端电连接,所述第n个第六晶体管的第一极与所述第n个第二节点电连接,所述第n个第六晶体管的第二极与所述发光元件电连接。
如图3所示,在图2所示的像素电路的实施例的基础上,所述储能电路11包括存储电容C1,所述第一初始化电路12包括第四晶体管T4,所述补偿电路13包括第二晶体管T2;所述第二初始化电路20包括第一晶体管T1;所述发光元件为有机发光二极管O1;
所述第一晶体管T1的栅极与所述扫描控制端G1电连接,所述第一晶体管T1的源极与所述初始电压端I1电连接,所述第一晶体管T1的漏极与所述有机发光二极管O1的阳极电连接;
所述第二晶体管T2的栅极与所述扫描控制端G1电连接,所述第二晶体管T2的源极与所述驱动节点A电连接,所述第二晶体管T2的漏极与所述第一个第二节点N12电连接;
所述存储电容C1的第一端与驱动节点A电连接,所述存储电容C1的第二端与高电压端电连接;所述高电压端用于提供高电压信号V01;
所述第四晶体管T4的栅极与所述复位控制端R1电连接,所述第四晶体管T4的源极与所述初始电压端I1电连接,所述第四晶体管T4的漏极与所述驱动节点A电连接;
所述第一数据写入子电路31包括第一个第三晶体管T13,所述第二数据写入子电路32包括第二个第三晶体管T23,所述第三数据写入子电路33包括第三个第三晶体管T33,所述第四数据写入子电路34包括第四个第三晶体管T43;
T13的栅极与所述扫描控制端G1电连接,T13的源极与所述第一数据线D1电连接,T13的漏极与所述第一个第一节点N11电连接;
T23的栅极与G1电连接,T23的源极与第二数据线D2电连接,T23的漏极与第二个第一节点N21电连接;
T33的栅极与G1电连接,T33的源极与第三数据线D3电连接,T33的漏极与第三个第一节点N31电连接;
T43的栅极与G1电连接,T43的源极与第四数据线D4电连接,T43的漏极与第四个第一节点N41电连接;
第一驱动子电路包括第一驱动晶体管T01,第一发光控制子电路包括第一个第五晶体管T15和第一个第六晶体管T16;
T01的栅极与驱动节点A电连接,T01的源极与第一个第一节点N11电连接,T01的漏极与第一个第二节点N12电连接;
T15的栅极与发光控制端E1电连接,T15的源极与所述高电压端电连接,T15的漏极与N11电连接;
T16的栅极与E1电连接,T16的源极与N12电连接,T16的漏极与O1的阳极电连接;O1的阴极与低电压端电连接,所述低电压端用于提供低电压信号V02;
第二驱动子电路包括第二驱动晶体管T02,第二发光控制子电路包括第二个第五晶体管T25和第二个第六晶体管T26;
T02的栅极与驱动节点A电连接,T02的源极与第二个第一节点N21电连接,T02的漏极与第二个第二节点N22电连接;
T25的栅极与E1电连接,T25的源极与所述高电压端电连接,T25的漏极与N21电连接;
T26的栅极与E1电连接,T26的源极与N22电连接,T26的漏极与O1的阳极电连接;
第三驱动子电路包括第三驱动晶体管T03,第三发光控制子电路包括第三个第五晶体管T35和第三个第六晶体管T36;
T03的栅极与驱动节点A电连接,T03的源极与第三个第一节点N31电连接,T03的漏极与第三个第二节点N32电连接;
T35的栅极与E1电连接,T35的源极与所述高电压端电连接,T35的漏极与N31电连接;
T36的栅极与E1电连接,T36的源极与N32电连接,T36的漏极与O1的阳极电连接;
第四驱动子电路包括第四驱动晶体管T04,第四发光控制子电路包括第四个第五晶体管T45和第四个第六晶体管T46;
T04的栅极与驱动节点A电连接,T04的源极与第四个第一节点N41电连接,T04的漏极与第四个第二节点N42电连接;
T45的栅极与E1电连接,T45的源极与所述高电压端电连接,T45的漏极与N41电连接;
T46的栅极与E1电连接,T46的源极与N32电连接,T46的漏极与O1的阳极电连接。
在图3所示的像素电路的至少一实施例中,所有的晶体管都为p型薄膜晶体管,但不以此为限。
在图3所示的像素电路的至少一实施例中,各驱动支路共用C1、T4和T1,并所述像素电路仅采用一个补偿晶体管T2,能够减少采用的晶体管的个数。
在本发明至少一实施例中,所述数据写入电路可以与同一数据线电连接,用于在扫描控制端提供的扫描控制信号的控制下,控制将同一数据线上的数据电压写入所有的第一节点,这样可以减少采用的数据线的个数。
可选的,当所述数据写入电路与同一数据线电连接时,所述补偿电路还可以与所述N个第二节点中的除了所述特定第二节点之外的至少一个第二节点电连接,还用于在所述扫描控制信号的控制下,控制所述驱动节点与所述至少一个第二节点之间连通。
本发明实施例所述的像素驱动方法应用于上述的像素电路,驱动周期包括依次设置的初始化阶段、数据写入阶段和发光阶段;所述像素驱动方法包括:
在初始化阶段,第一初始化电路在复位控制信号的控制下,将初始电压写入驱动节点;
在数据写入阶段,数据写入电路在扫描控制信号的控制下,控制将数据电压写入第n个第一节点;补偿电路在所述扫描控制信号的控制下,控制所述驱动节点与特定第二节点之间连通;
在发光阶段,第n发光控制子电路在发光控制信号的控制下,控制第一电压端与第n个第一节点之间连通,并控制第n个第二节点与发光元件之间连通,第n驱动子电路在所述驱动节点的电位的控制下,产生由第n个第一节点流向第n个第二节点的第n驱动电流。
可选的,所述像素电路还可以包括第二初始化电路;
所述像素驱动方法还可以包括:在所述数据写入阶段,所述第二初始化电路在扫描控制信号的控制下,控制将所述初始电压写入所述发光元件的第一极。
本发明实施例所述的显示装置包括上述的像素电路。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (12)

1.一种像素电路,其特征在于,包括储能电路、第一初始化电路、数据写入电路、补偿电路、发光元件和N个驱动支路,N为大于1的整数;其中,所述N个驱动支路包括N个第一节点和N个第二节点;
所述储能电路的第一端与驱动节点电连接,所述储能电路的第二端与第一电压端电连接,所述储能电路用于储存电能;
所述第一初始化电路分别与复位控制端、初始电压端和所述驱动节点电连接,用于在所述复位控制端提供的复位控制信号的控制下,将初始电压端提供的初始电压写入所述驱动节点;
第n驱动支路包括第n驱动子电路和第n发光控制子电路;n为小于或等于N的正整数;
所述第n驱动子电路分别与所述驱动节点、第n个第一节点和第n个第二节点电连接,用于根据所述驱动节点的电位的控制下,控制产生由第n个第一节点流向第n个第二节点的第n驱动电流;
所述第n发光控制子电路分别与发光控制端、所述第一电压端、第n个第一节点、第n个第二节点和所述发光元件电连接,用于在所述发光控制端提供的发光控制信号的控制下,控制所述第一电压端与第n个第一节点之间连通,并控制第n个第二节点与所述发光元件之间连通;
所述补偿电路分别与所述扫描控制端、所述驱动节点和所述N个第二节点中的特定第二节点电连接,用于在所述扫描控制信号的控制下,控制所述驱动节点与所述特定第二节点之间连通;
所述数据写入电路分别与数据线、扫描控制端和第n个第一节点电连接,用于在扫描控制端提供的扫描控制信号的控制下,控制将数据线上的数据电压写入所述第n个第一节点。
2.如权利要求1所述的像素电路,其特征在于,还包括第二初始化电路;
所述第二初始化电路分别与所述扫描控制端、所述初始电压端和所述发光元件的第一极电连接,用于在所述扫描控制信号的控制下,控制将所述初始电压写入所述发光元件的第一极;
所述发光元件的第二极与第二电压端电连接。
3.如权利要求1或2所述的像素电路,其特征在于,所述数据写入电路包括N个数据写入子电路;
第n数据写入子电路分别与所述扫描控制端、第n数据线和第n个第一节点电连接,用于在所述扫描控制信号的控制下,控制将第n数据线上的第n数据电压写入所述第n个第一节点。
4.如权利要求3所述的像素电路,其特征在于,所述第n数据写入子电路包括第n个第三晶体管;
所述第n个第三晶体管的控制极与所述扫描控制端电连接,所述第n个第三晶体管的第一极与所述第n数据线电连接,所述第n个第三晶体管的第二极与所述第n个第一节点电连接。
5.如权利要求2所述的像素电路,其特征在于,所述第二初始化电路包括第一晶体管;
所述第一晶体管的控制极与所述扫描控制端电连接,所述第一晶体管的第一极与所述初始电压端电连接,所述第一晶体管的第二极与所述发光元件的第一极电连接。
6.如权利要求1或2所述的像素电路,其特征在于,所述补偿电路包括第二晶体管;
所述第二晶体管的控制极与所述扫描控制端电连接,所述第二晶体管的第一极与所述驱动节点电连接,所述第二晶体管的第二极与所述特定第二节点电连接。
7.如权利要求1或2所述的像素电路,其特征在于,所述数据写入电路用于在扫描控制端提供的扫描控制信号的控制下,控制将同一数据线上的数据电压写入所有的第一节点。
8.如权利要求7所述的像素电路,其特征在于,所述补偿电路还与所述N个第二节点中的除了所述特定第二节点之外的至少一个第二节点电连接,还用于在所述扫描控制信号的控制下,控制所述驱动节点与所述至少一个第二节点之间连通。
9.如权利要求1或2所述的像素电路,其特征在于,所述储能电路包括存储电容,所述第一初始化电路包括第四晶体管,第n驱动子电路包括第n驱动晶体管,第n发光控制子电路包括第n个第五晶体管和第n个第六晶体管;
所述存储电容的第一端与驱动节点电连接,所述存储电容的第二端与第一电压端电连接;
所述第四晶体管的控制极与所述复位控制端电连接,所述第四晶体管的第一极与所述初始电压端电连接,所述第四晶体管的第二极与所述驱动节点电连接;
所述第n驱动晶体管的控制极与所述驱动节点电连接,所述第n驱动晶体管的第一极与所述第n个第一节点电连接,所述第n驱动晶体管的第二极与所述第n个第二节点电连接;
所述第n个第五晶体管的控制极与所述发光控制端电连接,所述第n个第五晶体管的第一极与所述第一电压端电连接,所述第n个第五晶体管的第二极与所述第n个第一节点电连接;
所述第n个第六晶体管的控制极与所述发光控制端电连接,所述第n个第六晶体管的第一极与所述第n个第二节点电连接,所述第n个第六晶体管的第二极与所述发光元件电连接。
10.一种像素驱动方法,其特征在于,应用于如权利要求1至9中任一权利要求所述的像素电路,驱动周期包括依次设置的初始化阶段、数据写入阶段和发光阶段;所述像素驱动方法包括:
在初始化阶段,第一初始化电路在复位控制信号的控制下,将初始电压写入驱动节点;
在数据写入阶段,数据写入电路在扫描控制信号的控制下,控制将数据电压写入第n个第一节点;补偿电路在所述扫描控制信号的控制下,控制所述驱动节点与特定第二节点之间连通;
在发光阶段,第n发光控制子电路在发光控制信号的控制下,控制第一电压端与第n个第一节点之间连通,并控制第n个第二节点与发光元件之间连通,第n驱动子电路在所述驱动节点的电位的控制下,产生由第n个第一节点流向第n个第二节点的第n驱动电流。
11.如权利要求10所述的像素驱动方法,其特征在于,所述像素电路还包括第二初始化电路;
所述像素驱动方法还包括:在所述数据写入阶段,所述第二初始化电路在扫描控制信号的控制下,控制将所述初始电压写入所述发光元件的第一极。
12.一种显示装置,其特征在于,包括如权利要求1至9中任一权利要求所述的像素电路。
CN202110400417.7A 2021-04-14 2021-04-14 像素电路、像素驱动方法和显示装置 Active CN113112964B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202110400417.7A CN113112964B (zh) 2021-04-14 2021-04-14 像素电路、像素驱动方法和显示装置
PCT/CN2021/129328 WO2022217903A1 (zh) 2021-04-14 2021-11-08 像素电路、像素驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110400417.7A CN113112964B (zh) 2021-04-14 2021-04-14 像素电路、像素驱动方法和显示装置

Publications (2)

Publication Number Publication Date
CN113112964A true CN113112964A (zh) 2021-07-13
CN113112964B CN113112964B (zh) 2022-08-09

Family

ID=76716780

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110400417.7A Active CN113112964B (zh) 2021-04-14 2021-04-14 像素电路、像素驱动方法和显示装置

Country Status (2)

Country Link
CN (1) CN113112964B (zh)
WO (1) WO2022217903A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113643663A (zh) * 2021-08-13 2021-11-12 京东方科技集团股份有限公司 一种像素驱动电路、显示面板及驱动方法
CN114927095A (zh) * 2022-05-25 2022-08-19 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板
WO2022217903A1 (zh) * 2021-04-14 2022-10-20 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1407629A (zh) * 2001-08-29 2003-04-02 株式会社半导体能源研究所 发光器件、发光器件驱动方法、元件衬底、以及电子设备
CN1742308A (zh) * 2003-01-24 2006-03-01 皇家飞利浦电子股份有限公司 有源矩阵电致发光显示装置
US20060145968A1 (en) * 2004-12-31 2006-07-06 Samsung Electronics Co., Ltd. Display device and driving method thereof
US20070164938A1 (en) * 2006-01-16 2007-07-19 Samsung Electronics Co., Ltd. Display device and driving method thereof
CN201177956Y (zh) * 2008-04-07 2009-01-07 上海广电光电子有限公司 一种改善有机发光器件寿命的像素电路
CN101903934A (zh) * 2008-02-08 2010-12-01 夏普株式会社 像素电路及显示装置
CN103489404A (zh) * 2013-09-30 2014-01-01 京东方科技集团股份有限公司 像素单元、像素电路及其驱动方法
CN104599634A (zh) * 2015-02-04 2015-05-06 友达光电股份有限公司 一种具有高开口率的主动矩阵有机发光显示器
CN105609047A (zh) * 2016-01-04 2016-05-25 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN107731163A (zh) * 2017-10-30 2018-02-23 合肥鑫晟光电科技有限公司 像素驱动电路及其驱动方法、显示装置
CN108538245A (zh) * 2018-05-30 2018-09-14 上海天马有机发光显示技术有限公司 一种显示面板的驱动方法、显示面板及显示装置
CN109410836A (zh) * 2018-12-05 2019-03-01 武汉华星光电半导体显示技术有限公司 Oled像素驱动电路及显示面板
CN109659350A (zh) * 2019-02-01 2019-04-19 武汉华星光电半导体显示技术有限公司 一种像素结构
CN110114885A (zh) * 2019-03-29 2019-08-09 京东方科技集团股份有限公司 显示基板及其制备方法、显示面板

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102514242B1 (ko) * 2018-06-20 2023-03-28 삼성전자주식회사 픽셀 및 이를 포함하는 유기전계발광 표시장치
CN112233621B (zh) * 2020-10-10 2022-10-18 Oppo广东移动通信有限公司 一种像素驱动电路、显示面板及电子设备
CN113112964B (zh) * 2021-04-14 2022-08-09 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1407629A (zh) * 2001-08-29 2003-04-02 株式会社半导体能源研究所 发光器件、发光器件驱动方法、元件衬底、以及电子设备
CN1742308A (zh) * 2003-01-24 2006-03-01 皇家飞利浦电子股份有限公司 有源矩阵电致发光显示装置
US20060097965A1 (en) * 2003-01-24 2006-05-11 Koninklijke Philips Electronics N.V. Active matrix electroluminescent display devices
US20060145968A1 (en) * 2004-12-31 2006-07-06 Samsung Electronics Co., Ltd. Display device and driving method thereof
US20070164938A1 (en) * 2006-01-16 2007-07-19 Samsung Electronics Co., Ltd. Display device and driving method thereof
CN101903934A (zh) * 2008-02-08 2010-12-01 夏普株式会社 像素电路及显示装置
CN201177956Y (zh) * 2008-04-07 2009-01-07 上海广电光电子有限公司 一种改善有机发光器件寿命的像素电路
CN103489404A (zh) * 2013-09-30 2014-01-01 京东方科技集团股份有限公司 像素单元、像素电路及其驱动方法
CN104599634A (zh) * 2015-02-04 2015-05-06 友达光电股份有限公司 一种具有高开口率的主动矩阵有机发光显示器
CN105609047A (zh) * 2016-01-04 2016-05-25 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN107731163A (zh) * 2017-10-30 2018-02-23 合肥鑫晟光电科技有限公司 像素驱动电路及其驱动方法、显示装置
CN108538245A (zh) * 2018-05-30 2018-09-14 上海天马有机发光显示技术有限公司 一种显示面板的驱动方法、显示面板及显示装置
CN109410836A (zh) * 2018-12-05 2019-03-01 武汉华星光电半导体显示技术有限公司 Oled像素驱动电路及显示面板
CN109659350A (zh) * 2019-02-01 2019-04-19 武汉华星光电半导体显示技术有限公司 一种像素结构
CN110114885A (zh) * 2019-03-29 2019-08-09 京东方科技集团股份有限公司 显示基板及其制备方法、显示面板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022217903A1 (zh) * 2021-04-14 2022-10-20 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN113643663A (zh) * 2021-08-13 2021-11-12 京东方科技集团股份有限公司 一种像素驱动电路、显示面板及驱动方法
CN114927095A (zh) * 2022-05-25 2022-08-19 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板

Also Published As

Publication number Publication date
CN113112964B (zh) 2022-08-09
WO2022217903A1 (zh) 2022-10-20

Similar Documents

Publication Publication Date Title
CN110648630B (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
CN109493795B (zh) 像素电路、像素驱动方法和显示装置
CN113112964B (zh) 像素电路、像素驱动方法和显示装置
CN109545145B (zh) 像素电路及其驱动方法、显示装置
CN109817165B (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN109509428B (zh) 像素驱动电路、像素驱动方法和显示装置
CN109119029B (zh) 像素电路及其驱动方法、显示装置和电子设备
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN111524486A (zh) 复位控制信号生成电路、方法、模组和显示装置
CN113744683B (zh) 像素电路、驱动方法和显示装置
CN107369410B (zh) 像素电路、驱动方法和显示装置
CN109712568B (zh) 一种像素驱动电路及其驱动方法、显示面板、显示装置
CN109712570B (zh) 一种像素驱动电路及其驱动方法、显示装置
CN113421528B (zh) 驱动电路、驱动方法和显示装置
CN113421514B (zh) 像素电路及其驱动方法、显示面板及显示装置
CN107945740B (zh) 像素电路的驱动方法
CN110189698B (zh) 像素电路及其驱动方法、显示装置
CN113990257B (zh) 像素电路、驱动方法和显示装置
CN114241978A (zh) 像素电路及其驱动方法和显示面板
CN109256088B (zh) 像素电路、显示面板、显示装置和像素驱动方法
CN210039590U (zh) 像素电路及显示器
WO2022226727A1 (zh) 像素电路、像素驱动方法和显示装置
CN110379372B (zh) 像素驱动单元、电路、方法、显示面板和显示装置
US20240212604A1 (en) Pixel circuit, pixel driving method and display apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant