CN112992042B - 一种发光驱动电路、方法及显示驱动电路 - Google Patents

一种发光驱动电路、方法及显示驱动电路 Download PDF

Info

Publication number
CN112992042B
CN112992042B CN202110226870.0A CN202110226870A CN112992042B CN 112992042 B CN112992042 B CN 112992042B CN 202110226870 A CN202110226870 A CN 202110226870A CN 112992042 B CN112992042 B CN 112992042B
Authority
CN
China
Prior art keywords
circuit
node
output
potential
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110226870.0A
Other languages
English (en)
Other versions
CN112992042A (zh
Inventor
李泠
苏悦
耿玓
卢年端
刘明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN202110226870.0A priority Critical patent/CN112992042B/zh
Publication of CN112992042A publication Critical patent/CN112992042A/zh
Application granted granted Critical
Publication of CN112992042B publication Critical patent/CN112992042B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开一种发光驱动电路、方法及显示驱动电路,涉及电路设计技术领域,用于提高发光驱动电路的输出稳定性。所述发光驱动电路包括:输入电路、第一电位控制电路、第二电位控制电路、第一输出电路及第二输出电路。输入电路的输出端、第一输出电路的控制端、第一电位控制电路的输出端、第二电位控制电路的控制端均电连接于第一节点。第二电位控制电路的输出端和第二输出电路的控制端均电连接于第二节点。第一电位控制电路用于补偿第一节点的电位。第二电位控制电路用于补偿第二节点的电位。所述方法用于驱动上述发光驱动电路输出发光驱动信号。所述显示驱动电路包括上述发光驱动电路。

Description

一种发光驱动电路、方法及显示驱动电路
技术领域
本发明涉及电路设计技术领域,尤其涉及一种发光驱动电路、方法及显示驱动电路。
背景技术
目前,窄边框显示及全面屏显示越来越受关注。基于薄膜晶体管的集成驱动电路技术,是窄边框显示及全面屏显示中较为关键的技术。其中,发光驱动电路直接控制像素电路的发光信号,因此,发光驱动电路需要有稳定的输出信号。
现有技术中的发光驱动电路很容易出现输出不稳定的情况,这会影响显示面板的发光稳定性及发光时间。
发明内容
本发明的目的在于提供一种发光驱动电路、方法及显示驱动电路,用于提高发光驱动电路的输出稳定性。
第一方面,本发明提供一种发光驱动电路,包括:输入电路、第一电位控制电路、第二电位控制电路、第一输出电路及第二输出电路。输入电路的输出端、第一输出电路的控制端、第一电位控制电路的输出端、第二电位控制电路的控制端均电连接于第一节点。第二电位控制电路的输出端和第二输出电路的控制端均电连接于第二节点。第一电位控制电路用于补偿第一节点的电位。第二电位控制电路用于补偿第二节点的电位。
当第一输出电路用于在第一节点的电位的控制下输出发光驱动信号时,第二输出电路用于在第二节点的电位的控制下处在关断状态;
当第二输出电路用于在第二节点的电位的控制下输出发光驱动信号时,第一输出电路用于在第一节点的定位的控制下处在关断状态。
与现有技术相比,本发明提供的发光驱动电路中,输入电路的输出端、第一输出电路的控制端、第一电位控制电路的输出端、第二电位控制电路的控制端均电连接于第一节点。第二电位控制电路的输出端和第二输出电路的控制端均电连接于第二节点。利用第一电位控制电路用于补偿第一节点的电位,利用第二电位控制电路用于补偿第二节点的电位。基于此,使第一输出电路在第一节点的电位的控制下输出发光驱动信号,第二输出电路在第二节点的电位的控制下处在关断状态。或,使第二输出电路在第二节点的电位的控制下输出发光驱动信号,第一输出电路用于在第一节点的定位的控制下处在关断状态。
由上述可知,在同一阶段,第一输出电路或第二输出电路处于导通状态,消除了现有技术中发光驱动电路中,出现输出悬空的问题,提高了发光驱动电路的输出稳定性。
第二方面,本发明还提供了一种显示驱动电路,包括第一方面所述的发光驱动电路。
与现有技术相比,本发明提供的显示驱动电路的有益效果与上述第一方面所述的发光驱动电路的有益效果相同,此处不做赘述。
第三方面,本发明还提供了一种发光电路的驱动方法,应用第一方面所述的电路。该发光电路的驱动方法包括:
利用第一电位控制电路用于补偿第一节点的电位,利用第二电位控制电路用于补偿第二节点的电位。
当第一输出电路在第一节点的电位的控制下输出发光驱动信号,第二输出电路在第二节点的电位的控制下处在关断状态。
当第二输出电路在第二节点的电位的控制下输出发光驱动信号,第一输出电路在第一节点的电位的控制下处在关断状态。
与现有技术相比,本发明提供的发光电路的驱动方法的有益效果与上述第一方面所述的发光驱动电路的有益效果相同,此处不做赘述。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1为现有技术中发光驱动电路的结构示意图及时序图;
图2为本发明实施例提供的发光驱动电路的结构示意图一及其时序图;
图3为本发明实施例提供的发光驱动电路的结构示意图二;
图4为本发明实施例提供的发光驱动电路的结构示意图三及其时序图。
具体实施方式
为了使本发明所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
需要说明的是,当元件被称为“固定于”或“设置于”另一个元件,它可以直接在另一个元件上或者间接在该另一个元件上。当一个元件被称为是“连接于”另一个元件,它可以是直接连接到另一个元件或间接连接至该另一个元件上。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。“若干”的含义是一个或一个以上,除非另有明确具体的限定。
在本发明的描述中,需要理解的是,术语“上”、“下”、“前”、“后”、“左”、“右”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
图1示例出了现有技术中发光驱动电路的结构示意图及时序图。参照图1中的a,现有技术中的发光驱动电路包括10个P型晶体管及3个电容。其中,第一晶体管T1至第八晶体管T8作为开关晶体管,第九晶体管T9及第十晶体管T10作为驱动晶体管。
参照图1中的a,第四晶体管T4作为输入晶体管,第四晶体管T4的第一极用于接入输入信号Input,第四晶体管T4的控制极用于接入时钟信号CK2,第四晶体管的第二极分别于第二晶体管T2的第二极、第三晶体管T3的控制极、第八晶体管T8的控制极、第九晶体管T9的控制极、第十晶体管T10的控制极及第三电容C3的第一极电连接。第三电容C3的第二极用于接入时钟信号CK1。
参照图1中的a,第一晶体管T1的第一极用于接入高电平信号VGH,第一晶体管T2的控制极与第六晶体管T6的控制极电连接,第一晶体管T1的第二极与第二晶体管T2的第一极电连接。第二晶体管T2的控制极用于接入时钟信号CK1。
参照图1中的a,第三晶体管T3的第一极用于接入时钟信号CK2,第三晶体管T3的第二极分别于第五晶体管T5的第二极、第二电容C2的第一极电连接。
参照图1中的a,第五晶体管T5的控制极用于接入时钟信号CK2,第五晶体管T5的第二极接入低电平信号VGL。
参照图1中的a,第六晶体管T6的第一极与第二电容C2的第二极及第七晶体管T7的第二极电连接,第六晶体管T6的第二极用于接入时钟信号CK1,并与第七晶体管T7的控制极电连接。第七晶体管T7的第一极与第八晶体管T8的第二极电连接。第八晶体管T8的第一极用于接入高电平信号VGH。
参照图1中的a,第九晶体管T9的第一极和第一电容C1的第一极均用于接入高电平信号VGH,第九晶体管T9的控制极及第一电容C1的第二极均与第八晶体管T8的第二极电连接,第九晶体管T9的第二极与第十晶体管T10的第二极电连接。第十晶体管T10的第二极用于接入低电平信号VGL。
参照图1中的b,现有技术中的发光驱动电路虽然也能够输出发光驱动信号,但是在阶段3时,现有技术中的发光驱动电路的输出端处于悬空状态。具体的,在该阶段,节点A和节点B均处在高电平状态,即驱动晶体管T9和驱动晶体管T10均处在关闭状态。当周围环境出现干扰时,该发光驱动电路的输出端容易出现输出不稳定的问题。
参照图1中的b,同时,在阶段7时,输入信号Input为低电平,第二输入信号CK2为低电平,第四晶体管T4导通,输入信号Input通过第四晶体管T4传输至A节点。但是,由于阈值损失,节点A的电平将高于输入信号input的低电平。此时,节点A的电压为VGL+|Vth|。节点A的电压只能使晶体管T10只能工作在饱和区,进一步地,由于阈值损失,发光驱动电路的输出电压也将高于节点A的电压。因此,发光驱动电的输出端在阶段7无法实现低电平VGL。这样会使显示电路中的发光控制晶体管处在非线性区,会影响整个显示电路的发光稳定性及发光时间,导致显示电路的发光时间减少。
针对上述问题,本发明实施例提供了一种发光驱动电路、方法及显示驱动电路,用于提高发光驱动电路的输出稳定性,同时能够保证显示驱动电路的发光时间更长。
图2示例出了本发明实施例提供的发光驱动电路的结构示意图一及时序图。参照图1中的a和图2中的a,本发明提供的发光驱动电路与现有技术相比,主要对电路结构进行了改进。
参照图2中的a,本发明提供的发光驱动电路包括:输入电路、第一电位控制电路、第二电位控制电路、第一输出电路及第二输出电路。
上述输入电路的输出端、第一输出电路的控制端、第一电位控制电路的输出端及第二电位控制电路的控制端均电连接于第一节点A。第一电位控制电路用于补偿第一节点A的电位。上述第二电位控制电路的输出端和第二输出电路的控制端均电连接于第二节点B。第二电位控制电路用于补偿第二节点B的电位。
基于上述电路结构,可以使第一输出电路在第一节点A的电位的控制下输出发光驱动信号,第二输出电路在第二节点B的电位的控制下处在关断状态。或,使第二输出电路在第二节点B的电位的控制下输出发光驱动信号,第一输出电路用于在第一节点A的定位的控制下处在关断状态。
由上述可知,在同一阶段,第一输出电路或第二输出电路处于导通状态,消除了现有技术中发光驱动电路中,出现输出悬空的问题,提高了发光驱动电路的输出稳定性。
参照图2中的a,上述输入电路可以包括第一开关电路。第一开关电路的输入端可以用于接入第一输入信号Input,第一开关电路的控制端可以用于接入第二输入信号,第一开关电路的输出端电连接于上述第一节点A。
参照图2中的a,上述第一电位控制电路可以包括第二开关电路及第一电容C1。第二开关电路的控制端可以电连接于上述第一节点A,第二开关电路的输入端可以用于接入第三输入信号,第二开关电路的输出端可以通过第一电容C1电连接于上述第一节点A。第二开关电路用于为第一节点A进行电荷补偿,以抑制第一输出电路对第一节点A的影响。
参照图2中的a,上述第二电位控制电路可以包括第一电路和第二电路。第一电路的输出端及第二电路的输出端均电连接于上述第二节点B。第一电路可以用于将第二节点B的电位嵌位至第一电平,第二电路可以用于将第二节点B的电位嵌位至第二电平。
在一种示例中,参照图2中的a,上述第一电路可以包括第三开关电路。第三开关电路的控制端可以电连接于上述第一节点A,第三开关电路的输入端可以用于接入第四输入信号,第三开关电路的输出端可以电连接于上述第二节点B。
在一种示例中,参照图2中的a,上述第二电路可以包括:第四开关电路、第五开关电路、第六开关电路及第七开关电路。其中,第四开关电路的控制端可以电连接于上述第一节点A,第四开关电路的输入端可以用于接入第四输入信号,第四开关电路的输出端分别与第五开关电路的输出端及述第六开关电路的控制端电连接。第五开关电路的控制端用于接入第三输入信号,第五开关电路的输入端和第六开关电路的输入端用于接入第五输入信号。第六开关电路的输出端与第七开关电路的输入端电连接。第七开关电路的控制端可以用于接入第二输入信号。第七开关电路的输出端可以电连接于上述第二节点B。
在一种可能的实现方式中,参照图2中的a,上述第四开关电路可以包括第十开关电路和第十一开关电路。其中,第十开关电路的控制端可以用于接入第二输入信号,第十开关电路的输入端可以用于接入第四输入信号,第十开关电路的输出端可以与第十一开关电路的输出端电连接。第十一开关电路的输出端与第五开关电路的输出端及第六开关电路的控制端电连接于第三节点C。
参照图2中的a,上述发光驱动电路还可以包括用于接入第四输入信号的第二电容C2。第二电容C2用于对上述第二节点B的电位进行补偿。第二电容C2可以与上述第七开关电路的输入端电连接于第四节点D。
图3示例出了本发明实施例提供的另一种发光驱动电路的结构示意图。参照图3,在一种可能的实现方式中,当第二电容C2与上述第七开关电路的输出端电连接于第二节点B时,上述发光驱动电路还可以包括第三电容C3。第三电容C3可以用于进一步对上述第二节点B的电位进行补偿。第三电容C3的第一极与第七开关电路的输入端电连接于第四节点D,第三电容C3的第二极与第七开关电路的控制端电连接。具体的,通过第三电容C3的耦合作用,可以使第二节点B达到更高的电位。同时,第二电容C2此时不再作为第四节点D的保持电容,而作为第二节点B的保持电容,可以使发光驱动电路的输出更加稳定。
参照图2中的a,上述第一输出电路可以包括第八开关电路及第四电容C4,第二输出电路可以包括第九开关电路。其中,第八开关电路的输入端可以用于接入第五输入信号,第八开关电路的输出端与第四电容C4的第一极电连接,第八开关电路的控制端与第四电容C4的第二极电连接于第一节点A。
第九开关电路的输入端可以用于接入第四输入信号,第九开关电路的输出端与第八开关电路的输出端电连接。
参照图2中的b,同一时刻,第三输入信号与第二输入信号的电位相反。例如:当第二输入信号处于高电平时,第三输入信号处于低电平。或,当第三输入信号处于高电平时,第二输入信号处于低电平。
需要说明的是,上述第一开关电路、第二开关电路、第三开关电路、第五开关电路、第六开关电路、第七开关电路、第八开关电路、第九开关电路、第十开关电路及第十一开关电路可以均为晶体管。应理解,该晶体管可以为P型晶体管,也可以为N型晶体管。晶体管的材料可以为低温多晶硅(英文全称:Low Temperature Poly-silicon,英文简称:LTPS),但不仅限于此。
上述第二输入信号CLK1和第三输入信号CLK2可以分别为两个时钟信号,第四输入信号VGL可以对应时钟信号的低电平,第五输入信号VGH可以对应时钟信号的高电平。
应理解,第一开关电路为第一晶体管T1、第二开关电路为第二晶体管T2、第三开关电路为第三晶体管T3、第五开关电路为第六晶体管T6、第六开关电路为第五晶体管T5、第七开关电路为第四晶体管T4、第八开关电路为第十晶体管T10、第九开关电路为第九晶体管T9、第十开关电路为第八晶体管T8、第十一开关电路为第七晶体管T7。
上述发光驱动电路的工作方式可以分为八个阶段,下面以N型晶体管为例进行描述。
参照图2,应理解,当上述第一开关电路、第二开关电路、第三开关电路、第五开关电路、第六开关电路、第七开关电路、第八开关电路、第九开关电路、第十开关电路及第十一开关电路均为N型晶体管时,上述第一电路为下拉电路,用于将第二节点B的电位嵌位至低电平,上述第二电路为上拉电路,用于将第二节点B的电位嵌位至高电平。同时,第四输入信号为VGL低电平,第五输入信号为VGH高电平。
第一阶段:第一输入信号Input、第二输入信号CLK1均为高电平,第三输入信号CLK2为低电平。第一晶体管T1导通,第一输入信号Input的高电平并通过第一晶体管T1传输至第一节点A,即第一节点A为高电平,从而使第十晶体管T10导通。此时,发光驱动电路的输出端输出高电平。第一节点A为高电平可以同时使第二晶体管T2、第三晶体管T3及第七晶体管T7导通。其中,第三晶体管T3导通,可以使第二节点B保持低电平。第七晶体管T7导通,可以使第三节点C通过第七晶体管T7和第八晶体管T8放电至低电平,以使第五晶体管T5关断,以切断第二节点B的上拉电路的静态通路。
第二阶段:第三输入信号CLK2为高电平,第二输入信号CLK1为低电平。此时,第一节点A维持高电平,第二晶体管T2保持导通,第三输入信号CLK2的上升沿通过第一电容C1耦合至第一节点A,因此第一节点A将上升至更高的电平,有效抑制第十晶体管T10的漏电流对发光驱动电路的影响,保证第十晶体管T10处于线性区,发光驱动电路的输出完全等于第五输入信号VGH。第三晶体管T3保持导通,第二节点B保持低电平,第二输入信号CLK1将第四晶体管T4关断,以切断第二节点B的上拉电路的静态通路。第三输入信号CLK2使第六晶体管T6导通,第三节点C升为高电平,使第五晶体管T5导通,从而使第四节点D也被升为高电平。
第三阶段:第一输入信号Input、第三输入信号CLK2均为低电平,第二输入信号CLK1为高电平。此时,第一晶体管T1导通,第一节点A降为低电平,第三晶体管T3、第七晶体管T7及第十晶体管T10关断,第四晶体管T4打开,使第四节点D的高电平传输至第二节点B,从而打开第九晶体管T9,发光驱动电路的输出变为低电平。
第四阶段:第三输入信号CLK2为高电平,第二输入信号CLK1为低电平。第一节点A保持低电平,第二晶体管T2关断,第三输入信号CLK2上升不会对第一节点A造成影响。第二节点B维持高电平,光驱动电路持续输出低电平。同时,第六晶体管T6导通,第三节点C恢复高电平,使第五晶体管T5导通,第四节点D恢复高电平。
第五阶段:第一输入信号Input、第二输入信号CLK1均为高电平,第三输入信号CLK2为低电平。此时,第一晶体管T1导通,第一节点A恢复高电平,从而使第十晶体管T10导通,光驱动电路输出高电平。同时,光驱动电路输出的高电平会通过第四电容C4的电容耦合作用,将第一节点A的电位进一步提高,使第十晶体管T10工作在线性区,从而使光驱动电路输出与第五输入信号VGH相等的电压。第一节点A为高电平同时把第二晶体管T2、第三晶体管T3及第七晶体管T7导通。其中,第三晶体管T3导通,使第二节点B变为低电平。第七晶体管T7导通,使第三节点C通过第七晶体管T7及第八晶体管T8放电至低电平,从而使第五晶体管T5关闭,以切断第二节点B的上拉电路的静态通路。
第六阶段:第三输入信号CLK2为高电平,第二输入信号CLK1为低电平。各个晶体管及各个节点之间的变化与第二阶段相同,在此不再赘述。
第七阶段:第三输入信号CLK2为低电平,第一输入信号Input、第二输入信号CLK1为高电平。各个晶体管及各个节点之间的变化与第一阶段相同,在此不再赘述。
第八阶段:第三输入信号CLK2为高电平,第二输入信号CLK1为低电平。各个晶体管及各个节点之间的变化与第二阶段相同,在此不再赘述。
由上述发光驱动电路的工作方式可知,第一节点A和第二节点B的电位完全相反,消除了现有技术中的悬空阶段,使电路输出更加稳定。同时,在第五阶段中,通过第四电容C4的耦合作用,可以解决现有技术中输出台阶的问题,使发光控制更准确,发光时间更稳定。再者,第二电位控制电路,即第二晶体管T2和第一电容C1能够有效的抑制第十晶体管T10的漏电流对发光驱动电路的影响,且保持了尽可能少的时钟信号控制线。仅用两个时钟信号即可完成稳定可靠的发光信号输出。易于实现高分辨率窄边框应用。
图4示例出了当上述晶体管均为P型晶体管时,本发明实施例提供的发光驱动电路的结构示意图。参照图4,当上述晶体管为P型晶体管时,第二输入信号将变为CLK2,第三输入信号将变为CLK1,第四输入信号将变为VGH,第五输入信号将变为VGL。此时,上述第一电路为上拉电路,用于将第二节点B的电位嵌位至高电平,上述第二电路为下拉电路,用于将第二节点B的电位嵌位至低电平。各个晶体管及各个节点之间的变化原理与当上述晶体管均为N型晶体管时相同,在此不再赘述。
本发明实施例还提供了一种显示驱动电路,可以包括上述发光驱动电路。
与现有技术相比,本发明实施例提供的显示驱动电路的有益效果与上述发光驱动电路的有益效果相同,此处不做赘述。
本发明实施例还提供了一种发光电路的驱动方法,应用上述电路。该发光电路的驱动方法包括:
利用第一电位控制电路用于补偿第一节点的电位,利用第二电位控制电路用于补偿第二节点的电位。
当第一输出电路在第一节点的电位的控制下输出发光驱动信号,第二输出电路在第二节点的电位的控制下处在关断状态。当第二输出电路在第二节点的电位的控制下输出发光驱动信号,第一输出电路在第一节点的电位的控制下处在关断状态。
与现有技术相比,本发明实施例提供的发光电路的驱动方法的有益效果与上述发光驱动电路的有益效果相同,此处不做赘述。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (6)

1.一种发光驱动电路,其特征在于,包括:输入电路、第一电位控制电路、第二电位控制电路、第一输出电路及第二输出电路;
所述输入电路的输出端、所述第一输出电路的控制端、所述第一电位控制电路的输出端、所述第二电位控制电路的控制端均电连接于第一节点;所述第二电位控制电路的输出端和所述第二输出电路的控制端均电连接于第二节点;所述第一电位控制电路用于补偿所述第一节点的电位;所述第二电位控制电路用于补偿所述第二节点的电位;
当所述第一输出电路用于在所述第一节点的电位的控制下输出发光驱动信号时,所述第二输出电路用于在所述第二节点的电位的控制下处在关断状态;
当所述第二输出电路用于在所述第二节点的电位的控制下输出发光驱动信号时,所述第一输出电路用于在所述第一节点的电位的控制下处在关断状态;
所述第一电位控制电路包括第二开关电路及第一电容;所述第二开关电路的控制端电连接于所述第一节点,所述第二开关电路的输入端用于接入第三输入信号,所述第二开关电路的输出端通过所述第一电容电连接于所述第一节点;
所述第二电位控制电路包括第一电路和第二电路;所述第一电路的输出端及所述第二电路的输出端均电连接于所述第二节点;所述第一电路用于将所述第二节点的电位嵌位至第一电平,所述第二电路用于将所述第二节点的电位嵌位至第二电平;
所述第一电路包括第三开关电路,所述第三开关电路的控制端电连接于所述第一节点,所述第三开关电路的输入端用于接入第四输入信号,所述第三开关电路的输出端电连接于所述第二节点;
所述第二电路包括:第四开关电路、第五开关电路、第六开关电路及第七开关电路;
所述第四开关电路的控制端电连接于所述第一节点,所述第四开关电路的输入端用于接入第四输入信号,所述第四开关电路的输出端分别与所述第五开关电路的输出端及所述第六开关电路的控制端电连接,所述第五开关电路的控制端用于接入所述第三输入信号;所述第五开关电路的输入端和所述第六开关电路的输入端用于接入第五输入信号,所述第六开关电路的输出端与所述第七开关电路的输入端电连接,所述第七开关电路的控制端用于接入第二输入信号;所述第七开关电路的输出端电连接于所述第二节点;
所述发光驱动电路还包括用于接入所述第四输入信号的第二电容,所述第二电容用于对所述第二节点的电位进行补偿;其中,
所述第二电容与所述第七开关电路的输入端电连接;或,
所述发光驱动电路还包括第三电容及用于接入所述第四输入信号的第二电容,所述第二电容与所述第七开关电路的输出端电连接,所述第三电容的第一极与所述第七开关电路的输入端电连接,所述第三电容的第二极与所述第七开关电路的控制端电连接。
2.根据权利要求1所述的发光驱动电路,其特征在于,所述输入电路包括第一开关电路,所述第一开关电路的输入端用于接入第一输入信号,所述第一开关电路的控制端用于接入第二输入信号,所述第一开关电路的输出端电连接于所述第一节点。
3.根据权利要求1所述的发光驱动电路,其特征在于,所述第一输出电路包括第八开关电路及第四电容,所述第二输出电路包括第九开关电路;
所述第八开关电路的输入端用于接入所述第五输入信号,所述第八开关电路的输出端与所述第四电容的第一极电连接,所述第八开关电路的控制端与所述第四电容的第二极电连接;
所述第九开关电路的输入端用于接入所述第四输入信号,所述第九开关电路的输出端与所述第八开关电路的输出端电连接。
4.根据权利要求1所述的发光驱动电路,其特征在于,同一时刻,所述第三输入信号与所述第二输入信号的电位相反;其中,
当所述第二输入信号处于高电平时,所述第三输入信号处于低电平;或,
当所述第三输入信号处于高电平时,所述第二输入信号处于低电平。
5.一种显示驱动电路,其特征在于,包括权利要求1~4任一项所述的发光驱动电路。
6.一种发光电路的驱动方法,其特征在于,应用权利要求1~4任一项所述的电路;所述发光电路的驱动方法包括:
利用第一电位控制电路用于补偿第一节点的电位,利用第二电位控制电路用于补偿第二节点的电位;
当所述第一输出电路在所述第一节点的电位的控制下输出发光驱动信号,所述第二输出电路在所述第二节点的电位的控制下处在关断状态;
当所述第二输出电路在所述第二节点的电位的控制下输出发光驱动信号,所述第一输出电路在所述第一节点的电位的控制下处在关断状态。
CN202110226870.0A 2021-03-01 2021-03-01 一种发光驱动电路、方法及显示驱动电路 Active CN112992042B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110226870.0A CN112992042B (zh) 2021-03-01 2021-03-01 一种发光驱动电路、方法及显示驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110226870.0A CN112992042B (zh) 2021-03-01 2021-03-01 一种发光驱动电路、方法及显示驱动电路

Publications (2)

Publication Number Publication Date
CN112992042A CN112992042A (zh) 2021-06-18
CN112992042B true CN112992042B (zh) 2022-12-06

Family

ID=76351884

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110226870.0A Active CN112992042B (zh) 2021-03-01 2021-03-01 一种发光驱动电路、方法及显示驱动电路

Country Status (1)

Country Link
CN (1) CN112992042B (zh)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101094286B1 (ko) * 2010-05-10 2011-12-19 삼성모바일디스플레이주식회사 발광 제어 구동부, 이를 이용한 발광 표시 장치, 및 발광 제어 신호 구동 방법
KR101972018B1 (ko) * 2012-11-14 2019-04-25 삼성디스플레이 주식회사 표시장치 및 표시장치를 위한 발광 구동 장치
CN103151013B (zh) * 2013-03-07 2015-11-25 昆山龙腾光电有限公司 栅极驱动电路
CN104599629B (zh) * 2014-12-16 2017-04-19 上海天马有机发光显示技术有限公司 一种驱动电路及发光控制电路、显示面板、显示装置
CN106991973B (zh) * 2017-05-19 2019-01-25 京东方科技集团股份有限公司 控制发光驱动电路及显示装置、驱动方法
CN107424649B (zh) * 2017-05-25 2020-09-18 上海天马有机发光显示技术有限公司 一种移位寄存器、其驱动方法、发光控制电路及显示装置
CN108538336B (zh) * 2018-04-19 2020-12-15 上海天马有机发光显示技术有限公司 发光移位寄存器及发光控制方法、驱动电路及显示装置
CN108806583B (zh) * 2018-07-05 2020-12-01 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、移位寄存器和显示装置
CN108898988B (zh) * 2018-08-23 2022-04-15 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、移位寄存器和显示装置
CN209265989U (zh) * 2018-12-06 2019-08-16 北京京东方技术开发有限公司 移位寄存器、发光控制电路、显示面板
CN110956919A (zh) * 2019-12-19 2020-04-03 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路和显示面板
CN210956110U (zh) * 2019-12-24 2020-07-07 北京京东方技术开发有限公司 一种显示装置
CN111554230A (zh) * 2020-05-19 2020-08-18 昆山国显光电有限公司 发光控制电路、发光控制驱动器和显示面板

Also Published As

Publication number Publication date
CN112992042A (zh) 2021-06-18

Similar Documents

Publication Publication Date Title
US10978114B2 (en) Shift register unit, gate driving circuit, display device and driving method to reduce noise
US10460652B2 (en) Scan driver circuit and liquid crystal display device having the circuit
US20190156778A1 (en) Shift register unit, gate driving circuit, and driving method
EP3531411A1 (en) Goa driver circuit and liquid crystal display device
CN109285504B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路
WO2018209937A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
US11263940B2 (en) Shift register unit, driving method thereof, gate drive circuit and display device
CN111754923B (zh) Goa电路以及显示面板
CN110120200B (zh) 显示装置
KR100705628B1 (ko) 액정표시장치의 구동회로
CN104809979A (zh) 一种反相器及驱动方法、goa单元、goa电路和显示装置
CN114945969B (zh) 移位寄存器单元、驱动方法、驱动电路和显示装置
CN114005400A (zh) 像素电路和显示面板
US20220254291A1 (en) Display panel and display device
CN111583850A (zh) 移位寄存器、发光控制电路和显示面板
CN108766377B (zh) 显示面板和显示装置
US20210264868A1 (en) Display panel, manufacturing method thereof, and display device
WO2017121196A1 (zh) 触控扫描电路及其驱动方法、触控驱动电路及触摸显示屏
WO2016019651A1 (zh) 可控电压源、移位寄存器及其单元和一种显示器
CN105244000A (zh) 一种goa单元、goa电路及显示装置
US7940238B2 (en) Liquid crystal display
CN109616041A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106448539B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN114882831A (zh) 一种显示面板的显示控制方法、显示模组及显示装置
CN112992042B (zh) 一种发光驱动电路、方法及显示驱动电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant