CN112948315A - 存储区域共享方法、存储介质及电子设备 - Google Patents

存储区域共享方法、存储介质及电子设备 Download PDF

Info

Publication number
CN112948315A
CN112948315A CN202110129774.4A CN202110129774A CN112948315A CN 112948315 A CN112948315 A CN 112948315A CN 202110129774 A CN202110129774 A CN 202110129774A CN 112948315 A CN112948315 A CN 112948315A
Authority
CN
China
Prior art keywords
chip
storage area
firmware
port
usb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110129774.4A
Other languages
English (en)
Inventor
马健
黄鑫
崔乙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Oppo Mobile Telecommunications Corp Ltd
Original Assignee
Guangdong Oppo Mobile Telecommunications Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Oppo Mobile Telecommunications Corp Ltd filed Critical Guangdong Oppo Mobile Telecommunications Corp Ltd
Priority to CN202110129774.4A priority Critical patent/CN112948315A/zh
Publication of CN112948315A publication Critical patent/CN112948315A/zh
Priority to PCT/CN2021/132269 priority patent/WO2022160893A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/167Interprocessor communication using a common memory, e.g. mailbox

Abstract

本申请实施例提供一种存储区域共享方法、存储介质及电子设备,所述存储区域共享方法应用于电子设备,所述电子设备包括第一芯片以及与所述第一芯片电连接的第二芯片,所述存储区域共享方法包括:在所述第一芯片上确定存储区域;控制所述第二芯片通过USB协议访问所述存储区域,以使所述第二芯片调度所述存储区域。本申请实施例提供的存储区域共享方法中,可以通过第二芯片调度第一芯片上的存储区域,实现对第一芯片的存储区域进行共享,因此可以节省第二芯片上的存储空间,从而可以节省芯片的整体物料,降低成本。

Description

存储区域共享方法、存储介质及电子设备
技术领域
本申请涉及芯片技术领域,特别涉及一种存储区域共享方法、存储介质及电子设备。
背景技术
当前,诸如CPE(Customer Premise Equipment,客户终端设备)等电子设备中,通常会设置多个芯片,例如设置双芯片。每个芯片都具有独立的存储空间。在多个芯片的运行过程中,每个芯片都只能调配自身的存储空间来存储数据,从而每个芯片都必须包括足够的存储空间来实现相应的功能。
发明内容
本申请实施例提供一种存储区域共享方法、存储介质及电子设备,可以实现两个芯片共享存储区域,从而节省芯片的整体物料,降低成本。
本申请实施例提供一种存储区域共享方法,应用于电子设备,所述电子设备包括第一芯片以及与所述第一芯片电连接的第二芯片,所述存储区域共享方法包括:
在所述第一芯片上确定存储区域;
控制所述第二芯片通过USB协议访问所述存储区域,以使所述第二芯片调度所述存储区域。
本申请实施例还提供一种存储介质,所述存储介质中存储有计算机程序,当所述计算机程序在计算机上运行时,使得所述计算机执行上述存储区域共享方法。
本申请实施例还提供一种电子设备,所述电子设备用于执行上述存储区域共享方法。
本申请实施例还提供一种电子设备,包括:
第一芯片,被配置为在所述第一芯片上确定存储区域;
第二芯片,与所述第一芯片电连接,所述第二芯片被配置为通过USB协议访问所述存储区域,以使所述第二芯片调度所述存储区域。
本申请实施例提供的存储区域共享方法,包括:在第一芯片上确定存储区域;控制第二芯片通过USB协议访问该存储区域,以使第二芯片调度该存储区域。所述存储区域共享方法中,可以通过第二芯片调度第一芯片上的存储区域,实现对第一芯片的存储区域进行共享,因此可以节省第二芯片上的存储空间,从而可以节省芯片的整体物料,降低成本。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的电子设备的第一种结构示意图。
图2为本申请实施例提供的电子设备的第二种结构示意图。
图3为本申请实施例提供的电子设备的第三种结构示意图。
图4为本申请实施例提供的存储区域共享方法的第一种流程示意图。
图5为本申请实施例提供的存储区域共享方法的应用场景示意图。
图6为本申请实施例提供的存储区域共享方法的第二种流程示意图。
图7为本申请实施例提供的存储区域共享方法的第三种流程示意图。
图8为本申请实施例提供的电子设备的第一芯片和第二芯片的第一种启动流程示意图。
图9为本申请实施例提供的电子设备的第一芯片和第二芯片的第二种启动流程示意图。
图10为本申请实施例提供的电子设备的第一芯片和第二芯片的交互示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有付出创造性劳动前提下所获得的所有其他实施例,都属于本申请的保护范围。
本申请实施例提供一种电子设备,该电子设备可以为CPE(Customer PremiseEquipment,客户终端设备)、智能手机、平板电脑、游戏设备、AR(Augmented Reality,增强现实)设备、笔记本电脑、桌面计算设备等。
参考图1,图1为本申请实施例提供的电子设备10的第一种结构示意图。
电子设备10包括第一芯片11和第二芯片12。第一芯片11与第二芯片12电连接,例如可以通过印刷线路电连接。第一芯片11、第二芯片12都可以集成有处理器和存储器,因此第一芯片11、第二芯片12都可以存储数据以及进行数据处理。
可以理解的,实际应用中,第一芯片11与第二芯片12的规格、配置、处理速度等方面可以是不同的,以使得第一芯片11、第二芯片12可以执行不同的功能。
参考图2,图2为本申请实施例提供的电子设备10的第二种结构示意图。
第一芯片11包括闪存(Flash Memory)111、存储器(Memory)112、总线(PeripheralComponent Interconnect Express,PCIE,高速串行计算机扩展总线标准)端口113、USB(Universal Serial Bus,通用串行总线)端口114以及通用输入输出(General PurposeInput Output,GPIO)端口115。闪存111、存储器112、总线端口113、USB端口114以及通用输入输出端口115可以通过总线电连接。
其中,闪存111用于供第二芯片12访问和调度。闪存111的存储空间大小可以根据需要进行设置。存储器112可以用于存储数据和程序。总线端口113、USB端口114、通用输入输出端口115都可以用于与第二芯片12进行通信。
此外,可以理解的,第一芯片11还可以包括处理器、调制解调模块等功能模块。第一芯片11的处理器可以用于运行程序、进行数据处理等,以及用于对第一芯片11进行监控和调度。调制解调模块可以用于对通信信号进行调制、解调。
第二芯片20包括存储器121、总线端口122、USB端口123、通用输入输出端口124以及通信端口125。存储器121、总线端口122、USB端口123、通用输入输出端口124以及通信端口125也可以通过总线电连接。
其中,存储器121可以用于存储数据和程序。总线端口122、USB端口123、通用输入输出端口124都可以用于与第一芯片11进行通信。例如,总线端口122可以与总线端口113通信连接,以实现第二芯片12与第一芯片11通过总线端口进行通信;USB端口123可以与USB端口114通信连接,以实现第二芯片12与第一芯片11通过USB端口进行通信;通用输入输出端口124可以与通用输入输出端口115通信连接,以实现第二芯片12与第一芯片11通过通用输入输出端口进行通信。通信端口125可以实现电子设备10与其他电子设备之间的通信。例如,通信端口125可以包括以太网端口和无线保真端口,相应的可以实现以太网通信和无线保真通信。
此外,可以理解的,第二芯片12也可以包括处理器。第二芯片12的处理器也可以用于运行程序、进行数据处理等,以及用于对第二芯片12进行监控和调度。
需要说明的是,本申请中,第二芯片12可以访问和调度第一芯片11的存储区域,因此可以实现对第一芯片11的存储区域的共享。因此,第一芯片11的存储器112的存储空间可以设置的较大,而第二芯片12的存储器121的存储空间可以设置的较小。例如,在一些实施例中,第一芯片11的存储器112的存储空间可以设置为512MB,第二芯片12的存储器121的存储空间可以设置为4MB。
参考图3,图3为本申请实施例提供的电子设备10的第三种结构示意图。
其中,第一芯片11的总线端口113可以被配置为总线客户端模式,也即总线客户端口113。第二芯片12的总线端口122可以被配置为总线主机端模式,也即总线主机端口122。总线客户端口113可以理解为第一总线端口,总线主机端口122可以理解为第二总线端口。总线主机端口122与总线客户端口113通信连接,以使得第二芯片12与第一芯片11可以通过总线进行通信。
在一些实施例中,第一芯片11的USB端口114包括端口A1和端口A2。端口A1可以被配置为DEBUG(消除故障)端口。端口A2可以被配置为USB客户端模式。
第二芯片12的USB端口123包括端口C1和端口C2。端口C1可以被配置为USB主机端模式。端口C2可以被配置为DEBUG端口或者外接端口。
其中,端口A2可以理解为第一USB端口,端口C1可以理解为第二USB端口。端口C1与端口A2通信连接,以使得第二芯片12可以通过端口C1访问第一芯片11上供第二芯片12访问和调度的存储区域。
在一些实施例中,第一芯片11的通用输入输出端口115包括端口B1、端口B2以及端口B3。其中,端口B1可以理解为第一通用输入输出端口。端口B1与第二芯片12通信连接,例如与第二芯片12的处理器通信连接,以使得第一芯片11可以向第二芯片12发送指令,例如发送中断指令。端口B2可以被配置为USB切换控制端口,用于发送USB功能切换控制指令。端口B3可以被配置为信号灯控制端口,用于发送信号灯控制指令。
第二芯片12的通用输入输出端口124包括端口D1、端口D2以及端口D3。其中,端口D1可以被配置为电源控制端口,用于发送电源控制指令。端口D2可以被配置为信号灯控制端口,用于发送信号灯控制指令。端口D3可以理解为第二通用输入输出端口。端口D3与第一芯片11通信连接,例如与第一芯片11的处理器通信连接,以使得第二芯片12可以向第一芯片11发送指令,例如发送中断指令。
本申请实施例还提供一种存储区域共享方法,该存储区域共享方法可以由上述电子设备10执行,该电子设备10包括第一芯片11以及与该第一芯片11电连接的第二芯片12。其中,电子设备10、第一芯片11、第二芯片12的具体结构和功能可以参考上文的描述。
参考图4,图4为本申请实施例提供的存储区域共享方法的第一种流程示意图。其中,该存储区域共享方法包括:
110,在第一芯片上确定存储区域;
120,控制第二芯片通过USB协议访问该存储区域,以使第二芯片调度该存储区域。
可以理解的,第一芯片具有存储空间。电子设备可以对第一芯片进行控制,以在第一芯片上确定存储区域,例如在第一芯片上规划存储区域。该存储区域的容量可以根据实际需要进行设置。该存储区域例如可以为Flash Memory(闪存)。其中,该第一芯片可以被配置为在该第一芯片上确定存储区域。
实际应用中,可以在第一芯片启动的同时对存储空间进行规划,以确定存储区域。或者,也可以在第一芯片启动后的运行过程中,当第二芯片需要共享第一芯片的存储空间时,再控制在第一芯片上确定存储区域。
在第一芯片上确定存储区域后,该存储区域可以模拟成USB存储区域,也即控制该存储区域可以通过USB协议进行访问。随后,电子设备可以控制第二芯片通过USB协议访问该存储区域,以使第二芯片调度该存储区域。例如,第二芯片12可以访问该存储区域中存储的数据,也可以将运算产生的数据存储到该存储区域中。其中,该第二芯片可以被配置为通过USB协议访问该存储区域,以使第二芯片调度该存储区域。
需要说明的是,第一芯片的存储区域模拟成USB存储区域时,可以先开启第一芯片内核的USB存储功能中的大容量存储器功能。随后,配置第一芯片为USB客户端模式,也即USB设备模式。然后,配置虚拟USB的承载文件,承载文件可以使第一芯片的文件通过大容量存储器功能共享给第二芯片访问。最后,将第一芯片设置为支持USB存储模式。至此,第一芯片的存储区域USB虚拟化完成。
为了实现第二芯片通过USB协议访问第一芯片的存储区域,可以修改第二芯片的u-boot,以使第二芯片支持加载USB控制器、支持对应的文件系统和加载方式。并且,开启第二芯片内核的内存文件系统功能(ramfs功能),并将kernel文件和dtb文件打包。至此,即可实现第二芯片通过USB协议访问第一芯片的存储区域。
例如,参考图5,图5为本申请实施例提供的存储区域共享方法的应用场景示意图。其中,电子设备控制在第一芯片11上确定存储区域111,并控制第二芯片12通过USB协议访问该存储区域111,以实现第二芯片12对该存储区域111的共享。
从而,可以通过第二芯片调度第一芯片上的存储区域,实现对第一芯片的存储区域进行共享。因此,可以节省第二芯片上的存储空间,例如第二芯片上可以不设置存储空间,或者只需要设置较小的存储空间即可。从而,可以节省芯片的整体物料,降低成本。
在一些实施例中,第一芯片上确定的存储区域为至少两个。从而,可以在第一芯片上规划多个存储区域供第二芯片调度,提高存储区域规划的灵活性。
可以理解的,在一些实施例中,第二芯片可以为至少两个,例如电子设备可以包括3个第二芯片。第一芯片上确定的存储区域的数量大于或等于第二芯片的数量,例如第一芯片上确定的存储区域的数量可以为6个。
电子设备控制第二芯片通过USB协议访问该存储区域,以使第二芯片调度该存储区域时,可以控制每一个第二芯片通过USB协议访问至少一个存储区域,以使每一个第二芯片调度第一芯片上的至少一个存储区域。因此,每一个第二芯片都可以被配置为通过USB协议访问第一芯片上的至少一个存储区域,以使每一个第二芯片调度至少一个该存储区域。
例如,第二芯片的数量可以为3个,第一芯片上确定的存储区域的数量可以为6个,电子设备可以控制每一个第二芯片通过USB协议访问第一芯片上的2个存储区域。
在一些实施例中,参考图6,图6为本申请实施例提供的存储区域共享方法的第二种流程示意图。其中,控制第二芯片通过USB协议访问该存储区域之前,还包括:
130,获取第二芯片的固件并将该固件存储到第一芯片的预设存储区域;
140,控制第二芯片从该预设存储区域加载该固件,以启动第二芯片。
可以理解的,第二芯片运行时需要固件的支持。因此,电子设备在控制第二芯片通过USB协议访问第一芯片的存储区域之前,还可以获取第二芯片的固件,例如通过第一芯片获取第二芯片的固件,并将该固件存储到第一芯片的预设存储区域。随后,电子设备控制第二芯片从该预设存储区域加载该部件,以启动第二芯片。
其中,该预设存储区域的地址可以根据协议进行约定,第一芯片、第二芯片都遵守该协议。从而,第二芯片可以根据该协议访问该预设存储区域,以从该预设存储区域加载该固件,并进行启动。
可以理解的,在获取第二芯片的固件之前,第二芯片的固件可以存储在电子设备的其他部位,例如存储在外部存储器中,或者存储在第一芯片的其他存储位置。第一芯片可以从外部存储器中获取第二芯片的固件,或者从第一芯片的其他存储位置获取第二芯片的固件。
在一些实施例中,第二芯片的固件也可以存储在第二芯片的存储空间中。此时,第二芯片在启动时,直接从自身的存储空间中加载固件即可。
还可以理解的,若第二芯片在共享第一芯片的存储区域之前已经启动并运行,那么第二芯片在通过USB协议访问第一芯片的存储区域之前,便不需要再次加载固件来启动了。
在一些实施例中,获取第二芯片的固件并将该固件存储到第一芯片的预设存储区域之前,还包括:将第一芯片上的该存储区域确定为预设存储区域。也即,第一芯片上规划的供第二芯片调度的存储区域可以直接作为该预设存储区域,用来存储第二芯片的固件。
在一些实施例中,参考图7,图7为本申请实施例提供的存储区域共享方法的第三种流程示意图。其中,控制第二芯片从该预设存储区域加载该固件,包括:
141,对该固件进行完整性校验;
142,若校验成功,则控制第二芯片从该预设存储区域加载该固件,以启动第二芯片;
143,若校验失败,则对该固件进行更新,并控制第二芯片加载更新后的固件,以启动第二芯片。
可以理解的,获取第二芯片的固件并将该固件存储到第一芯片的预设存储区域后,还可以对该固件进行完整性校验,以检测该固件是否损坏。例如,可以通过MD5(MessageDigest Algorithm,消息摘要算法)对该固件进行完整性校验。
若校验成功,表示该固件未被损坏。此时,电子设备控制第二芯片从该预设存储区域加载该固件,以启动第二芯片。可以理解的,校验成功后,第一芯片可以给第二芯片发送通知,例如可以通过GPIO(General Purpose Input Output,通用输入输出)信号通知第二芯片。第二芯片收到通知后,即可加载该固件并启动。
若校验失败,表示该固件被损坏。此时,电子设备控制对该固件进行更新,例如控制第一芯片对该固件进行更新。固件更新完成后,电子设备控制第二芯片加载更新后的固件,以启动第二芯片。可以理解的,固件更新完成后,第一芯片可以给第二芯片发送通知,例如可以通过GPIO信号通知第二芯片。第二芯片收到通知后,即可加载更新后的固件并启动。
可以理解的,第二芯片启动完成后,也可以给第一芯片发送通知,例如也可以通过GPIO信号通知第一芯片。
在一些实施例中,控制第二芯片通过USB协议访问第一芯片的存储区域,以使第二芯片调度该存储区域之后,还可以控制第一芯片运行第一保活程序。第一保活程序可以与第二芯片进行数据交互,从而获取第二芯片的状态。第一保活程序可以用于监测第二芯片的状态是否出现异常。例如,当监测到第二芯片的状态出现异常时,第一芯片可以通过通用输入输出端口向第二芯片发送中断指令,从而控制第二芯片重启。
可以理解的,控制第二芯片通过USB协议访问第一芯片的存储区域,以使第二芯片调度该存储区域之后,还可以控制第二芯片运行第二保活程序。第二保活程序可以与第一芯片进行数据交互,从而获取第一芯片的状态。第二保活程序可以用于监测第一芯片的状态是否出现异常。例如,当监测到第一芯片的状态出现异常时,第二芯片可以通过通用输入输出端口向第一芯片发送中断指令,从而控制第一芯片重启。
参考图8,图8为本申请实施例提供的电子设备的第一芯片和第二芯片的第一种启动流程示意图。
首先,第一芯片上电启动,随后第一芯片配置USB存储功能,例如开启第一芯片内核的USB存储功能中的大容量存储器功能、配置第一芯片为USB设备模式、配置虚拟USB的承载文件、将第一芯片设置为支持USB存储模式。配置完成后,可以拉起第二芯片电源,也即使第二芯片上电。随后,第一芯片开启保活功能,例如运行第一保活程序。第二芯片上电后,通过USB功能从第一芯片加载固件进行启动,直至第二芯片启动完成。随后,第二芯片开启保活功能,例如运行第二保活程序。至此,第一芯片、第二芯片均启动完成。
在一些实施例中,参考图9,图9为本申请实施例提供的电子设备的第一芯片和第二芯片的第二种启动流程示意图。
其中,第一芯片和第二芯片同时上电启动,也即第一芯片上电、第二芯片上电同时进行。随后,第一芯片配置USB存储功能,配置完成后开启保活功能,例如运行第一保活程序。第二芯片上电后,循环等待第一芯片USB存储功能配置完成。第一芯片USB存储功能配置完成后,第二芯片通过USB功能从第一芯片加载固件进行启动,直至第二芯片启动完成。随后,第二芯片开启保活功能,例如运行第二保活程序。至此,第一芯片、第二芯片均启动完成。
参考图10,图10为本申请实施例提供的电子设备的第一芯片和第二芯片的交互示意图。
其中,第一芯片启动后,准备固件,该固件即为第二芯片的启动固件。固件准备完成后,第一芯片通过GIPO发送通知给第二芯片,以通知第二芯片固件已经准备完成。第二芯片启动后,并在接收到第一芯片通过GPIO发送的通知后,通过USB通道加载固件,随后启动固件。可以理解的,第二芯片加载固件的过程中,可以进行USB扫描,第一芯片从闪存中读取固件镜像,随后第二芯片通过USB通道获取第一芯片读取的镜像并加载镜像文件。第二芯片启动固件完成后,可以向第一芯片发送启动完成通知,例如通过GPIO向第一芯片发送通知。可以理解的,第一芯片收到第二芯片发送的启动完成通知后,可以关闭第二芯片获取固件的通信通道,以节省资源。
在本申请的描述中,需要理解的是,诸如“第一”、“第二”等术语仅用于区分类似的对象,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。
具体实施时,本申请不受所描述的各个步骤的执行顺序的限制,在不产生冲突的情况下,某些步骤还可以采用其它顺序进行或者同时进行。
由上可知,本申请实施例提供的存储区域共享方法,包括:在第一芯片上确定存储区域;控制第二芯片通过USB协议访问该存储区域,以使第二芯片调度该存储区域。该存储区域共享方法中,可以通过第二芯片调度第一芯片上的存储区域,实现对第一芯片的存储区域进行共享,因此可以节省第二芯片上的存储空间,从而可以节省芯片的整体物料,降低成本。
本申请实施例还提供一种存储介质,所述存储介质中存储有计算机程序,当所述计算机程序在计算机上运行时,所述计算机执行上述任一实施例所述的存储区域共享方法。
需要说明的是,本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过计算机程序来指令相关的硬件来完成,计算机程序可以存储于计算机可读存储介质中,存储介质可以包括但不限于:只读存储器(ROM,Read Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁盘或光盘等。
以上对本申请实施例所提供的存储区域共享方法、存储介质及电子设备进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (15)

1.一种存储区域共享方法,应用于电子设备,其特征在于,所述电子设备包括第一芯片以及与所述第一芯片电连接的第二芯片,所述存储区域共享方法包括:
在所述第一芯片上确定存储区域;
控制所述第二芯片通过USB协议访问所述存储区域,以使所述第二芯片调度所述存储区域。
2.根据权利要求1所述的存储区域共享方法,其特征在于,所述控制所述第二芯片通过USB协议访问所述存储区域之前,还包括:
获取所述第二芯片的固件并将所述固件存储到所述第一芯片的预设存储区域;
控制所述第二芯片从所述预设存储区域加载所述固件,以启动所述第二芯片。
3.根据权利要求2所述的存储区域共享方法,其特征在于,所述控制所述第二芯片从所述预设存储区域加载所述固件,包括:
对所述固件进行完整性校验;
若校验成功,则控制所述第二芯片从所述预设存储区域加载所述固件;
若校验失败,则对所述固件进行更新,并控制所述第二芯片加载更新后的固件。
4.根据权利要求2或3所述的存储区域共享方法,其特征在于,所述获取所述第二芯片的固件并将所述固件存储到所述第一芯片的预设存储区域之前,还包括:
将所述第一芯片上的所述存储区域确定为所述预设存储区域。
5.根据权利要求1至3任一项所述的存储区域共享方法,其特征在于,所述存储区域为至少两个。
6.根据权利要求5所述的存储区域共享方法,其特征在于,所述第二芯片为至少两个,所述存储区域的数量大于或等于所述第二芯片的数量,所述控制所述第二芯片通过USB协议访问所述存储区域,以使所述第二芯片调度所述存储区域,包括:
控制每一所述第二芯片通过USB协议访问至少一个所述存储区域,以使每一所述第二芯片调度至少一个所述存储区域。
7.根据权利要求1至3任一项所述的存储区域共享方法,其特征在于,所述控制所述第二芯片通过USB协议访问所述存储区域,以使所述第二芯片调度所述存储区域之后,还包括:
控制所述第一芯片运行第一保活程序,所述第一保活程序用于监测所述第二芯片的状态是否出现异常。
8.根据权利要求1至3任一项所述的存储区域共享方法,其特征在于,所述控制所述第二芯片通过USB协议访问所述存储区域,以使所述第二芯片调度所述存储区域之后,还包括:
控制所述第二芯片运行第二保活程序,所述第二保活程序用于监测所述第一芯片的状态是否出现异常。
9.一种存储介质,其特征在于,所述存储介质中存储有计算机程序,当所述计算机程序在计算机上运行时,使得所述计算机执行权利要求1至8任一项所述的存储区域共享方法。
10.一种电子设备,其特征在于,所述电子设备用于执行权利要求1至8任一项所述的存储区域共享方法。
11.一种电子设备,其特征在于,包括:
第一芯片,被配置为在所述第一芯片上确定存储区域;
第二芯片,与所述第一芯片电连接,所述第二芯片被配置为通过USB协议访问所述存储区域,以使所述第二芯片调度所述存储区域。
12.根据权利要求11所述的电子设备,其特征在于:
所述存储区域为至少两个,所述第二芯片为至少两个,所述存储区域的数量大于或等于所述第二芯片的数量;
每一所述第二芯片均被配置为通过USB协议访问至少一个所述存储区域,以使每一所述第二芯片调度至少一个所述存储区域。
13.根据权利要求11或12所述的电子设备,其特征在于:
所述第一芯片包括第一USB端口,所述第一USB端口被配置为USB客户端模式;
所述第二芯片包括第二USB端口,所述第二USB端口被配置为USB主机端模式;
其中,所述第二USB端口与所述第一USB端口通信连接,以使所述第二芯片通过所述第二USB端口访问所述存储区域。
14.根据权利要求11或12所述的电子设备,其特征在于:
所述第一芯片包括第一总线端口,所述第一总线端口被配置为总线客户端模式;
所述第二芯片包括第二总线端口,所述第二总线端口被配置为总线主机端模式;
其中,所述第二总线端口与所述第一总线端口通信连接。
15.根据权利要求11或12所述的电子设备,其特征在于:
所述第一芯片包括第一通用输入输出端口,所述第一通用输入输出端口与所述第二芯片通信连接;
所述第二芯片包括第二通用输入输出端口,所述第二通用输入输出端口与所述第一芯片通信连接。
CN202110129774.4A 2021-01-29 2021-01-29 存储区域共享方法、存储介质及电子设备 Pending CN112948315A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202110129774.4A CN112948315A (zh) 2021-01-29 2021-01-29 存储区域共享方法、存储介质及电子设备
PCT/CN2021/132269 WO2022160893A1 (zh) 2021-01-29 2021-11-23 存储区域共享方法及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110129774.4A CN112948315A (zh) 2021-01-29 2021-01-29 存储区域共享方法、存储介质及电子设备

Publications (1)

Publication Number Publication Date
CN112948315A true CN112948315A (zh) 2021-06-11

Family

ID=76240139

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110129774.4A Pending CN112948315A (zh) 2021-01-29 2021-01-29 存储区域共享方法、存储介质及电子设备

Country Status (2)

Country Link
CN (1) CN112948315A (zh)
WO (1) WO2022160893A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022160893A1 (zh) * 2021-01-29 2022-08-04 Oppo广东移动通信有限公司 存储区域共享方法及电子设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140041044A1 (en) * 2012-08-01 2014-02-06 Research In Motion Limited Controlling access to a shared file
CN105956496A (zh) * 2016-06-21 2016-09-21 新昌县七星街道明盛模具厂 一种共享存储文件的安全保密方法
CN109101455A (zh) * 2018-08-01 2018-12-28 湖南国科微电子股份有限公司 共享存储系统与基于共享存储系统的待执行程序读写方法
CN109358982A (zh) * 2018-08-16 2019-02-19 成都华为技术有限公司 硬盘自愈装置、方法以及硬盘
CN111611180A (zh) * 2020-06-29 2020-09-01 中国人民解放军国防科技大学 一种支持多协议的动态共享缓冲区
CN112035393A (zh) * 2020-09-09 2020-12-04 杭州海康威视数字技术股份有限公司 一种节约双片上系统存储资源的方法、双片上系统

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108021518B (zh) * 2017-11-17 2019-11-29 华为技术有限公司 一种数据交互方法和计算设备
CN111475435A (zh) * 2020-03-13 2020-07-31 苏州浪潮智能科技有限公司 一种存储介质共享方法、装置及电子设备和存储介质
CN112948315A (zh) * 2021-01-29 2021-06-11 Oppo广东移动通信有限公司 存储区域共享方法、存储介质及电子设备

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140041044A1 (en) * 2012-08-01 2014-02-06 Research In Motion Limited Controlling access to a shared file
CN105956496A (zh) * 2016-06-21 2016-09-21 新昌县七星街道明盛模具厂 一种共享存储文件的安全保密方法
CN109101455A (zh) * 2018-08-01 2018-12-28 湖南国科微电子股份有限公司 共享存储系统与基于共享存储系统的待执行程序读写方法
CN109358982A (zh) * 2018-08-16 2019-02-19 成都华为技术有限公司 硬盘自愈装置、方法以及硬盘
CN111611180A (zh) * 2020-06-29 2020-09-01 中国人民解放军国防科技大学 一种支持多协议的动态共享缓冲区
CN112035393A (zh) * 2020-09-09 2020-12-04 杭州海康威视数字技术股份有限公司 一种节约双片上系统存储资源的方法、双片上系统

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022160893A1 (zh) * 2021-01-29 2022-08-04 Oppo广东移动通信有限公司 存储区域共享方法及电子设备

Also Published As

Publication number Publication date
WO2022160893A1 (zh) 2022-08-04

Similar Documents

Publication Publication Date Title
CN110134446B (zh) 启动pcie设备扫描的方法
US9182998B2 (en) Remote bios update in system having multiple computers
US20150081829A1 (en) Out-of-band replicating bios setting data across computers
WO2017185954A1 (zh) 一种实现usb设备管理的方法、主机和系统
CN115658160B (zh) 基于多核异构soc的多操作系统升级方法、装置及系统
US20160306634A1 (en) Electronic device
US10459742B2 (en) System and method for operating system initiated firmware update via UEFI applications
CN113553081A (zh) 一种基于zynq芯片的fpga加载方法
CN102253844B (zh) 一种启动处理器的方法和设备
CN110704365A (zh) 一种基于fpga的重构装置
CN111338698A (zh) 一种bios准确引导服务器启动的方法及系统
US11922176B2 (en) Containerized firmware services
CN112948315A (zh) 存储区域共享方法、存储介质及电子设备
US20160179626A1 (en) Computer system, adaptable hibernation control module and control method thereof
CN116450046A (zh) 云盘实现方法、装置、智能网卡、服务器及存储介质
CN109471665B (zh) 一种自动安装Windows操作系统的方法
RU2600101C1 (ru) Управляющий модуль узла и способ обновления встроенного программного обеспечения для этого управляющего модуля
CN114461142B (zh) 一种读写Flash数据的方法、系统、装置及介质
CN115129648A (zh) 车载监控板pcie总线转usb总线的方法及装置
CN114416148A (zh) 一种虚拟机管理程序热升级方法、装置及存储介质
CN117687703B (zh) 服务器的启动方法、装置、系统、存储介质和电子设备
CN116594953B (zh) 一种基于pcie互联的多核异构芯片、启动方法和系统
US11366673B1 (en) Managing transitioning of computing system to power-on state from standby-power state
EP4250105A1 (en) Communication method between virtual machines using mailboxes, system-on chip performing communication method, and in-vehicle infotainment system including same
US20240160427A1 (en) System and method of offloading and migrating management controller functionalities using containerized services and application thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination