CN111475435A - 一种存储介质共享方法、装置及电子设备和存储介质 - Google Patents

一种存储介质共享方法、装置及电子设备和存储介质 Download PDF

Info

Publication number
CN111475435A
CN111475435A CN202010176097.7A CN202010176097A CN111475435A CN 111475435 A CN111475435 A CN 111475435A CN 202010176097 A CN202010176097 A CN 202010176097A CN 111475435 A CN111475435 A CN 111475435A
Authority
CN
China
Prior art keywords
storage medium
signal line
target storage
switching
target
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010176097.7A
Other languages
English (en)
Inventor
王兴隆
宿燕鸣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202010176097.7A priority Critical patent/CN111475435A/zh
Publication of CN111475435A publication Critical patent/CN111475435A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/18Handling requests for interconnection or transfer for access to memory bus based on priority control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

本申请公开了一种存储介质共享方法、装置及一种电子设备和计算机可读存储介质,该方法包括:通过所述第一存储信号线访问所述目标存储介质;当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;若是,则将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。本申请提供的存储介质共享方法,将两个设备分别配置一个独立存储介质改进为两个设备共享一个目标存储介质,节省一个存储介质。由于第一设备和第二设备共享目标存储介质,目标存储介质中的信息将可以被第一设备和第二设备共享。

Description

一种存储介质共享方法、装置及电子设备和存储介质
技术领域
本申请涉及计算机技术领域,更具体地说,涉及一种存储介质共享方法、装置及一种电子设备和一种计算机可读存储介质。
背景技术
服务器、存储等计算机系统中一般会配备独立存储介质,主机CPU(中文全称:中央处理器,英文全称:central processing unit)和带外管理模块BMC(中文全称:基板管理控制器,英文全称:Baseboard Management Controller)都会用到独立存储介质,主机CPU用独立存储介质存储自检程序、压力程序实现系统自检、存储系统安装镜像用于免工具系统安装,带外管理模块利用独立存储介质来扩展存储空间用于存储备份镜像、故障诊断日志等。
由于主机CPU和BMC是两个独立的系统,所以业界普遍会为两个独立系统配置分别配置一个独立存储介质,这不仅会占用较大的主板空间、两个独立存储介质会造成很大的成本浪费。
因此,如何实现两个设备共享一个存储介质是本领域技术人员需要解决的技术问题。
发明内容
本申请的目的在于提供一种存储介质共享方法、装置及一种电子设备和一种计算机可读存储介质,实现了两个设备共享一个存储介质。
为实现上述目的,本申请提供了一种存储介质共享方法,应用于第一设备,所述第一设备通过LPC信号线连接第二设备,所述第一设备通过第一存储信号线连接目标存储介质,所述方法包括:
通过所述第一存储信号线访问所述目标存储介质;
当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;
若是,则将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。
其中,所述第二设备通过第二存储信号线连接目标存储介质,所述第一设备通过所述第一存储信号线连接IO扩展器,所述IO扩展器与所述目标存储介质相连;
将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质,包括:
利用所述IO扩展器将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述第二存储信号线访问所述目标存储介质。
其中,还包括:
确定所述目标存储介质的优先使用方;
若所述优先使用方为所述第一设备,则执行所述通过所述第一存储信号线访问所述目标存储介质的步骤;
若所述优先使用方为所述第二设备,则向所述第二设备发送切换请求,当通过所述LPC通道接收所述第二设备发送的切换命令时,利用所述IO扩展器将所述目标存储介质的访问信号切换至所述第一设备,以便通过所述第一存储信号线访问所述目标存储介质。
其中,向所述第二设备发送切换请求,包括:
通过GPIO接口向所述第二设备发送切换请求。
其中,所述第一设备与所述第二设备通过USB信号线连接;
将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质,包括:
将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述目标存储介质。
其中,还包括:
将所述目标存储介质划分为第一存储介质和第二存储介质;
相应的,所述通过所述第一存储信号线访问所述目标存储介质,包括:
通过所述第一存储信号线访问所述第一存储介质;
将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述目标存储介质,包括:
将所述第二存储介质的访问信号分配至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述第二存储介质。
其中,所述第一设备为主机CPU和带外管理模块BMC中的任一项,所述第二设备为所述主机CPU和所述带外管理模块BMC中的另一项。
为实现上述目的,本申请提供了一种存储介质共享装置,应用于第一设备,所述第一设备通过LPC信号线连接第二设备,所述第一设备通过第一存储信号线连接目标存储介质,所述装置包括:
访问模块,用于通过所述第一存储信号线访问所述目标存储介质;
判断模块,用于当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;若是,则启动切换模块的工作流程;
所述切换模块,用于将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。
为实现上述目的,本申请提供了一种电子设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上述存储介质共享方法的步骤。
为实现上述目的,本申请提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上述存储介质共享方法的步骤。
通过以上方案可知,本申请提供的一种存储介质共享方法,包括:通过所述第一存储信号线访问所述目标存储介质;当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;若是,则将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。
本申请提供的存储介质共享方法,将两个设备分别配置一个独立存储介质改进为两个设备共享一个目标存储介质,节省一个存储介质。由于第一设备和第二设备共享目标存储介质,目标存储介质中的信息将可以被第一设备和第二设备共享。本申请还公开了一种存储介质共享装置及一种电子设备和一种计算机可读存储介质,同样能实现上述技术效果。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性的,并不能限制本申请。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。附图是用来提供对本公开的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本公开,但并不构成对本公开的限制。在附图中:
图1为根据一示例性实施例示出的一种存储介质共享方法的流程图;
图2为根据一示例性实施例示出的另一种存储介质共享方法的流程图;
图3为根据一示例性实施例示出的一种存储介质共享系统的结构图;
图4为根据一示例性实施例示出的另一种存储介质共享系统的结构图;
图5为根据一示例性实施例示出的又一种存储介质共享方法的流程图;
图6为根据一示例性实施例示出的又一种存储介质共享系统的结构图;
图7为根据一示例性实施例示出的一种存储介质共享装置的结构图;
图8为根据一示例性实施例示出的一种电子设备的结构图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例公开了一种存储介质共享方法,实现了两个设备共享一个存储介质。
参见图1,根据一示例性实施例示出的一种存储介质共享方法的流程图,如图1所示,包括:
S101:通过所述第一存储信号线访问所述目标存储介质;
本实施例的执行主体为第一设备,第一设备通过LPC(Low pin count Bus)信号线连接第二设备,本实施例的目的在于实现第一设备与第二设备共享目标存储介质。在具体实施中,第一设备具有优先使用权,第一设备通过第一存储信号线连接目标存储介质,即通过第一存储信号线访问目标存储介质。
其中,第一设备可以为主机CPU和带外管理模块BMC中的任一项,第二设备为主机CPU和带外管理模块BMC中的另一项,当然也可以为其他设备,在此不进行具体限定。目标存储介质可以为SD(中文全称:安全数码卡,英文全称:Secure Digital card,是一种基于半导体快闪记忆器的新一代记忆设备)、TF(Trans-flash Card,是一种极细小的快闪存储器卡)、EMMC(Embedded Multi Media Card)等,在此不进行具体限定。
S102:当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;若是,则进入S103;
在本步骤中,若第二设备需要访问目标存储介质,第二设备通过LPC信号线向第一设备发送切换请求,第一设备判断满足切换条件时,判定第二设备具备目标存储介质的当前使用权,进入S103。此处不对具体的切换条件进行具体限定,可以基于具体的设备类型进行灵活设定。
S103:将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。
在本步骤中,当第二设备具备目标存储介质的当前使用权时,第一设备将目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。
作为一种可行的实施方式,所述第二设备通过第二存储信号线连接目标存储介质,所述第一设备通过所述第一存储信号线连接IO扩展器,所述IO扩展器与所述目标存储介质相连;本步骤包括:利用所述IO扩展器将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述第二存储信号线访问所述目标存储介质。
在具体实施中,目标存储介质的访问信号通过IO扩展器在第一设备和第二设备之间进行切换,选通切换信号在第一设备处。第二设备通过第二存储信号连接目标存储介质,当目标存储介质的访问信号切换至第二设备时,第二设备可以通过第二存储信号访问目标存储介质。
作为另一种可行的实施方式,所述第一设备与所述第二设备通过USB信号线连接;本步骤包括:将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述目标存储介质。
在具体实施中,目标存储介质的访问信号仅与第一设备连接,第一设备与第二设备通过USB信号线连接,通过该USB信号线为第二设备设计一个虚拟存储介质,即目标存储介质,第二设备将看到一个USB存储卡,第二设备通过第一设备访问目标存储介质。
其中,第一设备可以将整个目标存储介质挂载为USB存储介质,这种情形下同时只能由第一设备或第二设备一端访问USB存储介质,第一设备具有访问优先权,如果第二设备需要访问目标存储介质,要通过第一设备提供的通信接口询问第一设备,如果第一设备已经不再使用目标存储介质,则将整个目标存储介质存储挂载给第二设备。
当然,第一设备也可以将目标存储介质分为两个分区,其中一个分区为第一设备专用,另个分区为第二设备专用,第一设备将第二设备专用分区挂载给第二设备,这种情形下第一设备可以一直为第二设备挂载一个存储介质,第一设备和第二设备可以同时访问目标存储介质,而不用考虑冲突处理。
本申请实施例提供的存储介质共享方法,将两个设备分别配置一个独立存储介质改进为两个设备共享一个目标存储介质,节省一个存储介质。由于第一设备和第二设备共享目标存储介质,目标存储介质中的信息将可以被第一设备和第二设备共享。
本申请实施例公开了一种存储介质共享方法,相对于上一实施例,本实施例对技术方案作了进一步的说明和优化。具体的:
参见图2,根据一示例性实施例示出的另一种存储介质共享方法的流程图,如图2所示,包括:
S201:确定所述目标存储介质的优先使用方;
在本实施例中,目标存储介质的访问信号通过IO扩展器在第一设备和第二设备之间进行切换,若优先使用方为第一设备,选通切换信号在第一设备处,若优先使用方为第二设备,选通切换信号在第二设备处。
S202:若所述优先使用方为所述第一设备,则通过所述第一存储信号线访问所述目标存储介质;
S203:当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;若是,则将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。
S204:若所述优先使用方为所述第二设备,则向所述第二设备发送切换请求,当通过所述LPC通道接收所述第二设备发送的切换命令时,利用所述IO扩展器将所述目标存储介质的访问信号切换至所述第一设备,以便通过所述第一存储信号线访问所述目标存储介质。
优选的,向所述第二设备发送切换请求的步骤可以包括:通过GPIO接口向所述第二设备发送切换请求。
以第一设备为带外管理模块BMC、第二设备为主机CPU、目标存储介质为SD卡为例,目标存储介质的信号通过IO Expander在主机CPU和BMC间进行切换。例如,选通切换信号在BMC端,架构图如图3所示。由BMC来控制存储信号达到主机CPU或BMC,对存储介质的使用优先权有两种情形:一种是存储信号默认选通在BMC端,这种情况下BMC端有使用优先权,如果主机CPU要想访问SD卡,必须通过BMC提供的通信接口(如LPC通道发送IPMI命令)给BMC发指令,询问BMC是否可以切换到主机CPU端,BMC条件满足后将存储切换给主机CPU;第二种是存储信号默认选通在主机CPU端,CPU端有使用优先权,如果BMC想访问SD卡可以通过给主机CPU一个询问信号,如单独设计一个GPIO实现主机CPU与BMC通信(IPMI Server在BMC端,BMC没法主动给主机CPU发送IPMI命令,所以无法选择IPMI命令做信号切换),CPU收到该信号后,CPU通过BMC提供的通信接口(如IPMI命令)告知BMC是否可以切换,如果主机CPU仍然在使用则告知BMC无法切换,如果主机CPU已经不再使用则告知BMC可以进行信号切换,BMC收到后将存储信号切换到BMC端。
又如,选通切换信号在主机CPU端,架构图如图4所示。由主机CPU来控制存储信号达到主机CPU或BMC,对存储介质的使用优先权有两种情形:一种是存储信号默认选通在BMC端,这种情况下BMC端有使用优先权,如果主机CPU要想访问SD卡,必须通过BMC提供的通信接口(如LPC通道发送IPMI命令)给BMC发指令,询问BMC是否可以切换到主机CPU端,如果BMC在使用存储介质则不能将信号切换,命令返回告知主机CPU无法切换,如果BMC条件满足后将命令返回告知主机CPU可以进行切换,主机CPU控制选通信号切换给主机CPU;第二种是存储信号默认选通在主机CPU端,CPU端有使用优先权,如果BMC想访问SD卡可以通过给主机CPU一个信号,如单独设计一个GPIO实现主机CPU与BMC通信(IPMI Server在BMC端,BMC没法主动给主机CPU发送IPMI命令,所以无法选择IPMI命令做信号切换),CPU将决定是否将存储信号切换给BMC,如果主机CPU已经不再使用存储介质则直接将存储信号切换给BMC。
本申请实施例公开了一种存储介质共享方法,相对于第一个实施例,本实施例对技术方案作了进一步的说明和优化。具体的:
参见图5,根据一示例性实施例示出的又一种存储介质共享方法的流程图,如图5所示,包括:
S301:将所述目标存储介质划分为第一存储介质和第二存储介质;
S302:通过所述第一存储信号线访问所述第一存储介质;
S303:当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;若是,则进入S304;
S304:将所述第二存储介质的访问信号分配至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述第二存储介质。
在本实施例中,目标存储介质的访问信号仅与第一设备连接,被划分为第一存储介质和第二存储介质,第一设备通过第一存储信号线访问第一存储介质。第一设备与第二设备通过USB信号线连接,第一设备通过该USB信号线为第二设备设计一个虚拟存储介质,即第二存储介质,第二设备将看到一个USB存储卡,第二设备通过第一设备访问第二存储介质。
以第一设备为带外管理模块BMC、第二设备为主机CPU、目标存储介质为SD卡为例,架构图如图6所示。BMC设计驱动程序,将目标存储介质虚拟为USB存储介质挂接在与主机CPU相连的USB Hub上,主机CPU将看到一个USB存储卡。BMC将存储介质划分为两个分区,其中一个分区为BMC专用,另个分区给主机CPU专用,BMC将主机CPU专用分区挂载给主机CPU,这种情形下BMC可以一直为主机CPU挂载一个存储介质,BMC和主机CPU可以同时访问存储介质,而不用考虑冲突处理。
下面对本申请实施例提供的一种存储介质共享装置进行介绍,下文描述的一种存储介质共享装置与上文描述的一种存储介质共享方法可以相互参照。
参见图7,根据一示例性实施例示出的一种存储介质共享装置的结构图,如图7所示,包括:
访问模块701,用于通过所述第一存储信号线访问所述目标存储介质;
判断模块702,用于当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;若是,则启动切换模块703的工作流程;
所述切换模块703,用于将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。
本申请实施例提供的存储介质共享装置,将两个设备分别配置一个独立存储介质改进为两个设备共享一个目标存储介质,节省一个存储介质。由于第一设备和第二设备共享目标存储介质,目标存储介质中的信息将可以被第一设备和第二设备共享。
在上述实施例的基础上,作为一种优选实施方式,所述第二设备通过第二存储信号线连接目标存储介质,所述第一设备通过所述第一存储信号线连接IO扩展器,所述IO扩展器与所述目标存储介质相连;所述切换模块703具体为利用所述IO扩展器将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述第二存储信号线访问所述目标存储介质的模块。
在上述实施例的基础上,作为一种优选实施方式,还包括:
确定模块,用于确定所述目标存储介质的优先使用方;若所述优先使用方为所述第一设备,则启动所述访问模块701的工作流程;若所述优先使用方为所述第二设备,则启动发送模块的工作流程;
所述发送模块,用于向所述第二设备发送切换请求,当通过所述LPC通道接收所述第二设备发送的切换命令时,利用所述IO扩展器将所述目标存储介质的访问信号切换至所述第一设备,以便通过所述第一存储信号线访问所述目标存储介质。
在上述实施例的基础上,作为一种优选实施方式,所述发送模块包括:
发送单元,用于通过GPIO接口向所述第二设备发送切换请求;
切换单元,用于当通过所述LPC通道接收所述第二设备发送的切换命令时,利用所述IO扩展器将所述目标存储介质的访问信号切换至所述第一设备,以便通过所述第一存储信号线访问所述目标存储介质。
在上述实施例的基础上,作为一种优选实施方式,所述第一设备与所述第二设备通过USB信号线连接;所述切换模块703具体为将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述目标存储介质的模块。
在上述实施例的基础上,作为一种优选实施方式,还包括:
划分模块,用于将所述目标存储介质划分为第一存储介质和第二存储介质;
相应的,所述访问模块701具体为通过所述第一存储信号线访问所述第一存储介质的模块;
所述切换模块703具体为将所述第二存储介质的访问信号分配至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述第二存储介质的模块。
在上述实施例的基础上,作为一种优选实施方式,所述第一设备为主机CPU和带外管理模块BMC中的任一项,所述第二设备为所述主机CPU和所述带外管理模块BMC中的另一项。
关于上述实施例中的装置,其中各个模块执行操作的具体方式已经在有关该方法的实施例中进行了详细描述,此处将不做详细阐述说明。
本申请还提供了一种电子设备,参见图8,本申请实施例提供的一种电子设备800的结构图,如图8所示,可以包括处理器11和存储器12。该电子设备800还可以包括多媒体组件13,输入/输出(I/O)接口14,以及通信组件15中的一者或多者。
其中,处理器11用于控制该电子设备800的整体操作,以完成上述的存储介质共享方法中的全部或部分步骤。存储器12用于存储各种类型的数据以支持在该电子设备800的操作,这些数据例如可以包括用于在该电子设备800上操作的任何应用程序或方法的指令,以及应用程序相关的数据,例如联系人数据、收发的消息、图片、音频、视频等等。该存储器12可以由任何类型的易失性或非易失性存储设备或者它们的组合实现,例如静态随机存取存储器(Static Random Access Memory,简称SRAM),电可擦除可编程只读存储器(Electrically Erasable Programmable Read-Only Memory,简称EEPROM),可擦除可编程只读存储器(Erasable Programmable Read-Only Memory,简称EPROM),可编程只读存储器(Programmable Read-Only Memory,简称PROM),只读存储器(Read-Only Memory,简称ROM),磁存储器,快闪存储器,磁盘或光盘。多媒体组件13可以包括屏幕和音频组件。其中屏幕例如可以是触摸屏,音频组件用于输出和/或输入音频信号。例如,音频组件可以包括一个麦克风,麦克风用于接收外部音频信号。所接收的音频信号可以被进一步存储在存储器12或通过通信组件15发送。音频组件还包括至少一个扬声器,用于输出音频信号。I/O接口14为处理器11和其他接口模块之间提供接口,上述其他接口模块可以是键盘,鼠标,按钮等。这些按钮可以是虚拟按钮或者实体按钮。通信组件15用于该电子设备800与其他设备之间进行有线或无线通信。无线通信,例如Wi-Fi,蓝牙,近场通信(Near FieldCommunication,简称NFC),2G、3G或4G,或它们中的一种或几种的组合,因此相应的该通信组件15可以包括:Wi-Fi模块,蓝牙模块,NFC模块。
在一示例性实施例中,电子设备800可以被一个或多个应用专用集成电路(Application Specific Integrated Circuit,简称ASIC)、数字信号处理器(DigitalSignal Processor,简称DSP)、数字信号处理设备(Digital Signal Processing Device,简称DSPD)、可编程逻辑器件(Programmable Logic Device,简称PLD)、现场可编程门阵列(Field Programmable Gate Array,简称FPGA)、控制器、微控制器、微处理器或其他电子元件实现,用于执行上述的存储介质共享方法。
在另一示例性实施例中,还提供了一种包括程序指令的计算机可读存储介质,该程序指令被处理器执行时实现上述存储介质共享方法的步骤。例如,该计算机可读存储介质可以为上述包括程序指令的存储器12,上述程序指令可由电子设备800的处理器11执行以完成上述的存储介质共享方法。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (10)

1.一种存储介质共享方法,其特征在于,应用于第一设备,所述第一设备通过LPC信号线连接第二设备,所述第一设备通过第一存储信号线连接目标存储介质,所述方法包括:
通过所述第一存储信号线访问所述目标存储介质;
当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;
若是,则将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。
2.根据权利要求1所述存储介质共享方法,其特征在于,所述第二设备通过第二存储信号线连接目标存储介质,所述第一设备通过所述第一存储信号线连接IO扩展器,所述IO扩展器与所述目标存储介质相连;
将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质,包括:
利用所述IO扩展器将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述第二存储信号线访问所述目标存储介质。
3.根据权利要求2所述存储介质共享方法,其特征在于,还包括:
确定所述目标存储介质的优先使用方;
若所述优先使用方为所述第一设备,则执行所述通过所述第一存储信号线访问所述目标存储介质的步骤;
若所述优先使用方为所述第二设备,则向所述第二设备发送切换请求,当通过所述LPC通道接收所述第二设备发送的切换命令时,利用所述IO扩展器将所述目标存储介质的访问信号切换至所述第一设备,以便通过所述第一存储信号线访问所述目标存储介质。
4.根据权利要求3所述存储介质共享方法,其特征在于,向所述第二设备发送切换请求,包括:
通过GPIO接口向所述第二设备发送切换请求。
5.根据权利要求1所述存储介质共享方法,其特征在于,所述第一设备与所述第二设备通过USB信号线连接;
将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质,包括:
将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述目标存储介质。
6.根据权利要求5所述存储介质共享方法,其特征在于,还包括:
将所述目标存储介质划分为第一存储介质和第二存储介质;
相应的,所述通过所述第一存储信号线访问所述目标存储介质,包括:
通过所述第一存储信号线访问所述第一存储介质;
将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述目标存储介质,包括:
将所述第二存储介质的访问信号分配至所述第二设备,以便所述第二设备通过所述USB信号线和所述第一存储信号线访问所述第二存储介质。
7.根据权利要求1至6中任一项所述存储介质共享方法,其特征在于,所述第一设备为主机CPU和带外管理模块BMC中的任一项,所述第二设备为所述主机CPU和所述带外管理模块BMC中的另一项。
8.一种存储介质共享装置,其特征在于,应用于第一设备,所述第一设备通过LPC信号线连接第二设备,所述第一设备通过第一存储信号线连接目标存储介质,所述装置包括:
访问模块,用于通过所述第一存储信号线访问所述目标存储介质;
判断模块,用于当通过所述LPC通道接收所述第二设备发送的切换请求时,判断是否满足切换条件;若是,则启动切换模块的工作流程;
所述切换模块,用于将所述目标存储介质的访问信号切换至所述第二设备,以便所述第二设备访问所述目标存储介质。
9.一种电子设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至7任一项所述存储介质共享方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述存储介质共享方法的步骤。
CN202010176097.7A 2020-03-13 2020-03-13 一种存储介质共享方法、装置及电子设备和存储介质 Pending CN111475435A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010176097.7A CN111475435A (zh) 2020-03-13 2020-03-13 一种存储介质共享方法、装置及电子设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010176097.7A CN111475435A (zh) 2020-03-13 2020-03-13 一种存储介质共享方法、装置及电子设备和存储介质

Publications (1)

Publication Number Publication Date
CN111475435A true CN111475435A (zh) 2020-07-31

Family

ID=71747391

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010176097.7A Pending CN111475435A (zh) 2020-03-13 2020-03-13 一种存储介质共享方法、装置及电子设备和存储介质

Country Status (1)

Country Link
CN (1) CN111475435A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111930648A (zh) * 2020-08-07 2020-11-13 山东云海国创云计算装备产业创新中心有限公司 一种缓存配置方法、装置及电子设备和存储介质
WO2022160893A1 (zh) * 2021-01-29 2022-08-04 Oppo广东移动通信有限公司 存储区域共享方法及电子设备

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101180802A (zh) * 2005-03-25 2008-05-14 安太科技株式会社 共享内存分块的访问控制
US20090154980A1 (en) * 2007-12-13 2009-06-18 Coletrane Candice L Design structure for controlling shared access of a media tray
US20130019030A1 (en) * 2011-07-11 2013-01-17 Hung-Ju Huang High speed baseboard management controller and transmission method thereof
CN103150279A (zh) * 2013-04-02 2013-06-12 无锡江南计算技术研究所 一种主机与基板管理控制器共享设备的方法
US20140047224A1 (en) * 2012-08-07 2014-02-13 American Megatrends, Inc. Method of flashing bios using service processor and computer system using the same
US20140317206A1 (en) * 2013-04-17 2014-10-23 Apeiron Data Systems Switched direct attached shared storage architecture
US20200057736A1 (en) * 2018-08-15 2020-02-20 Inventec (Pudong) Technology Corporation Information sharing circuit and method for sharing memory state

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101180802A (zh) * 2005-03-25 2008-05-14 安太科技株式会社 共享内存分块的访问控制
US20090154980A1 (en) * 2007-12-13 2009-06-18 Coletrane Candice L Design structure for controlling shared access of a media tray
US20130019030A1 (en) * 2011-07-11 2013-01-17 Hung-Ju Huang High speed baseboard management controller and transmission method thereof
US20140047224A1 (en) * 2012-08-07 2014-02-13 American Megatrends, Inc. Method of flashing bios using service processor and computer system using the same
CN103150279A (zh) * 2013-04-02 2013-06-12 无锡江南计算技术研究所 一种主机与基板管理控制器共享设备的方法
US20140317206A1 (en) * 2013-04-17 2014-10-23 Apeiron Data Systems Switched direct attached shared storage architecture
US20200057736A1 (en) * 2018-08-15 2020-02-20 Inventec (Pudong) Technology Corporation Information sharing circuit and method for sharing memory state

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111930648A (zh) * 2020-08-07 2020-11-13 山东云海国创云计算装备产业创新中心有限公司 一种缓存配置方法、装置及电子设备和存储介质
CN111930648B (zh) * 2020-08-07 2023-01-10 山东云海国创云计算装备产业创新中心有限公司 一种缓存配置方法、装置及电子设备和存储介质
WO2022160893A1 (zh) * 2021-01-29 2022-08-04 Oppo广东移动通信有限公司 存储区域共享方法及电子设备

Similar Documents

Publication Publication Date Title
US11500744B2 (en) Method for primary-backup server switching, and control server
US10917291B2 (en) RAID configuration
KR20180097674A (ko) 메모리 리클레임 방법 및 장치
US20140129819A1 (en) Cloud cluster system and boot deployment method for the same
US8909910B2 (en) Computer system for selectively accessing bios by a baseboard management controller
CN110083399B (zh) 小程序运行方法、计算机设备及存储介质
EP3598301A1 (en) Cloud management platform, virtual machine management method, system thereof
WO2020259289A1 (zh) 资源分配方法和装置,电子设备及存储介质
JP2007233815A (ja) 情報処理システムおよび情報処理装置の割当管理方法
US9712382B2 (en) Retrieving console messages after device failure
CN104375857B (zh) 一种应用程序运行多个实例的方法、装置及终端设备
CN107835089B (zh) 管理资源的方法和装置
US20190227918A1 (en) Method for allocating memory resources, chip and non-transitory readable medium
CN111475435A (zh) 一种存储介质共享方法、装置及电子设备和存储介质
CN110753040B (zh) 一种请求处理的方法及装置
CN111488163B (zh) 一种固件更新方法、装置及电子设备和存储介质
US20190146851A1 (en) Method, device, and non-transitory computer readable storage medium for creating virtual machine
KR101618992B1 (ko) 가상 데스크탑 서비스 제공 시스템 및 그 제어방법과, 그 제어방법을 실행하기 위한 프로그램을 기록한 기록 매체와, 하드웨어와 결합되어 그 제어방법을 실행시키기 위하여 매체에 저장된 애플리케이션
CN113422791B (zh) 云服务配置方法和装置、电子设备以及计算机可读存储介质
US20140136777A1 (en) Method and system for configuring a storage array
JP5975003B2 (ja) 仮想化制御装置、仮想化システム、仮想化方法、および、仮想化制御プログラム。
CN111078407B (zh) 内存管理的方法、装置、存储介质及电子设备
CN110096366B (zh) 一种异构内存系统的配置方法、装置及服务器
CN108509223B (zh) 一种数据处理方法、装置、系统及存储介质
US10747567B2 (en) Cluster check services for computing clusters

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200731