RU2600101C1 - Управляющий модуль узла и способ обновления встроенного программного обеспечения для этого управляющего модуля - Google Patents

Управляющий модуль узла и способ обновления встроенного программного обеспечения для этого управляющего модуля Download PDF

Info

Publication number
RU2600101C1
RU2600101C1 RU2015118446/08A RU2015118446A RU2600101C1 RU 2600101 C1 RU2600101 C1 RU 2600101C1 RU 2015118446/08 A RU2015118446/08 A RU 2015118446/08A RU 2015118446 A RU2015118446 A RU 2015118446A RU 2600101 C1 RU2600101 C1 RU 2600101C1
Authority
RU
Russia
Prior art keywords
firmware
iud
storage device
update
channel
Prior art date
Application number
RU2015118446/08A
Other languages
English (en)
Inventor
СУ Юй-Хэн
ШЭНЬ Вэнь-Хуа
ХСУ Ших-Чиех
Original Assignee
ЭйАйСи ИНК.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ЭйАйСи ИНК. filed Critical ЭйАйСи ИНК.
Application granted granted Critical
Publication of RU2600101C1 publication Critical patent/RU2600101C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/61Installation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Mathematical Physics (AREA)
  • Stored Programmes (AREA)

Abstract

Изобретение относится к способу и узлу обновления встроенного программного обеспечения. Технический результат заключается в обеспечении загрузки контролера управления материнской платы после неудачного завершения исполнения процедуры обновления встроенного программного обеспечения контроллера управления материнской платы. Управляющий модуль содержит контроллер управления материнской платой, соединенный с контроллером управления стойкой, при этом узел расположен в стойке; первое запоминающее устройство, содержащее действующее встроенное программное обеспечение; и второе запоминающее устройство, содержащее выбираемое по умолчанию встроенное программное обеспечение. Контроллер управления материнской платой считывает выбираемое по умолчанию встроенное программное обеспечение для исполнения процедуры загрузки, если обновление действующего встроенного программного обеспечения завершилось неудачно. Контроллер управления материнской платой переключается для соединения с первым запоминающим устройством и повторно исполняет процедуру обновления встроенного программного обеспечения. 2 н. и 8 з.п. ф-лы, 5 ил.

Description

ПРЕДПОСЫЛКИ ИЗОБРЕТЕНИЯ
1. Область технического применения
Изобретение относится к узлу, в частности к управляющему модулю узла, и к способу обновления встроенного программного обеспечения для этого управляющего узла.
2. Описание предпосылок
В целом, каждый узел (такой как серверный узел), расположенный в стойке, соответственно, содержит контроллер управления материнской платой (BMC), и узлы, соответственно, используют контроллеры BMC для управления ими и их обслуживания.
Вышеупомянутый ВМС представляет собой своего рода систему на кристалле (SoC), включающую в себя запоминающие устройства и действующую посредством исполнения внутреннего встроенного программного обеспечения. Таким образом, BMC является таким же, как центральный процессор (CPU) узла, иногда нуждающийся в обновлении внутреннего встроенного программного обеспечения.
В обычном порядке ВМС обновляет внутреннее встроенное программное обеспечение автоматически и непосредственно при приеме обновляющего встроенного программного обеспечения. Однако если процедура обновления при обновлении внутреннего встроенного программного обеспечения посредством обновляющего встроенного программного обеспечения случайно прерывается в ходе исполнения (например, при аварийном отказе узла или при отключении питания стойки) или обновляющее встроенное программное обеспечение представляет собой неверный обновляющий файл для обновления внутреннего встроенного программного обеспечения, это может вызвать неудачное завершение процедуры обновления, и ВМС не сможет успешно перезагрузиться после процедуры обновления.
В документе TW201222413, озаглавленном «СИСТЕМА И СПОСОБ ДЛЯ ОБНОВЛЕНИЯ ВСТРОЕННОГО ПРОГРАММНОГО ОБЕСПЕЧЕНИЯ КОНТРОЛЛЕРА УПРАВЛЕНИЯ МАТЕРИНСКОЙ ПЛАТОЙ», раскрыта система для обновления встроенного программного обеспечения контроллера управления материнской платой (ВМС), при этом процессор ВМС соединен с ВМС через шину PCI/PCIE. Система получает адрес ВМС на шине PCI/PCIE в соответствии с информацией о конфигурации ВМС и запрашивает информацию о конфигурации области памяти встроенного программного обеспечения в запоминающем устройстве ВМС через шину PCI/PCIE. Затем система отображает область памяти встроенного программного обеспечения память процессора в соответствии с информацией о конфигурации области памяти встроенного программного обеспечения с целью выделения в памяти процессора области виртуальной памяти встроенного программного обеспечения для ВМС. В дополнение, с целью обновления встроенного программного обеспечения ВМС, система записывает подлежащие обновлению данные встроенного программного обеспечения ВМС в область виртуальной памяти встроенного программного обеспечения.
Согласно приведенным выше описаниям, если BMC не имеет какой-либо поддержки от операционной системы (OS) узла или системного интерфейса, он не может повторно обновить заново внутреннее встроенное программное обеспечение, обновление которого завершилось неудачно, и больше не будет нормально работать.
Таким образом, то, как спасти ВМС от неудачного завершения процедуры обновления, как нормально загрузить ВМС без какой-либо внешней поддержки и как повторно заново обновить неудачно обновившееся встроенное программное обеспечение, является значимым для исследования специалистами в данной области техники.
КРАТКОЕ ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Целью настоящего изобретения является создание управляющего модуля узла и способа обновления встроенного программного обеспечения для этого управляющего модуля, способного обеспечивать нормальную загрузку ВМС узла после неудачного завершения исполнения процедуры обновления и придавать ему способность повторно заново обновлять встроенное программное обеспечение, обновление которого завершилось неудачно.
Согласно вышеописанной цели, настоящее изобретение раскрывает управляющий модуль узла, содержащий контроллер управления материнской платой (BMC), первое запоминающее устройство и второе запоминающее устройство. Первое запоминающее устройство хранит в памяти действующее встроенное программное обеспечение, второе запоминающее устройство хранит в памяти выбираемое по умолчанию встроенное программное обеспечение. В ходе процедуры загрузки ВМС обычно соединяется с первым запоминающим устройством и считывает действующее встроенное программное обеспечение с целью загрузки. Если ВМС не может загрузиться посредством исполнения действующего встроенного программного обеспечения после неудачного завершения процедуры обновления встроенного программного обеспечения, исполняемой с целью обновления действующего встроенного программного обеспечения, он с целью загрузки переключается к соединению со вторым запоминающим устройством и считывает выбираемое по умолчанию встроенное программное обеспечение с целью замены действующего встроенного программного обеспечения. После успешной загрузки ВМС посредством указанного выбираемого по умолчанию встроенного программного обеспечения, он переключается обратно к соединению с первым запоминающим устройством и повторно заново обновляет действующее встроенное программное обеспечение.
В сравнении с известным уровнем техники, настоящее изобретение располагает вторым запоминающим устройством и использует для ВМС выбираемое по умолчанию встроенное программное обеспечение из второго запоминающего устройства, если ВМС неудачно завершило обновление действующего встроенного программного обеспечения из первого запоминающего устройства. Таким образом, ВМС может повторно обновлять действующее встроенное программное обеспечение, обновление которого раз за разом завершалось неудачно, после нормальной загрузки посредством выбираемого по умолчанию встроенного программного обеспечения до тех пор, пока процедура обновления действующего встроенного программного обеспечения не будет успешной.
Согласно техническому решению настоящего изобретения, решается проблема, заключающаяся в том, что ВМС не может нормально загрузиться после неудачного завершения обновления внутреннего встроенного программного обеспечения.
КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ
Фиг. 1 - схематическое изображение стойки по первому варианту осуществления согласно настоящему изобретению.
Фиг. 2 - схема соединений по первому варианту осуществления согласно настоящему изобретению.
Фиг. 3 - блок-схема управляющего модуля по первому варианту осуществления согласно настоящему изобретению.
Фиг.4 - блок-схема управляющего модуля по второму варианту осуществления согласно настоящему изобретению.
Фиг. 5 - схема последовательности операций обновления встроенного программного обеспечения по первому варианту осуществления согласно настоящему изобретению.
ПОДРОБНОЕ ОПИСАНИЕ ИЗОБРЕТЕНИЯ
В содействии с приложенными чертежами ниже описаны техническое содержание и подробное описание настоящего изобретения согласно одному из предпочтительных вариантов осуществления, не используемому для ограничения его исполняемого объема. Любые эквивалентные изменения и модификации, выполненные в соответствии с прилагаемой формулой изобретения, полностью охватываются формулой изобретения, заявленной настоящим изобретением.
Обращаясь к фиг. 1 и фиг. 2, фиг. 1 представляет собой схематическое изображение стойки по первому варианту осуществления согласно настоящему изобретению, а фиг. 2 представляет собой схему соединений по первому варианту осуществления согласно настоящему изобретению. Вариант осуществления изобретения по фиг. 1 раскрывает стойку 1, содержащую ряд разъемов для соответствующего расположения ряда узлов 2. Стойка 1 также содержит контроллер управления стойкой (RMC) 11, как показано на фиг. 2. Каждый узел из ряда узлов 2, соответственно, содержит управляющий модуль 20. RMC 11, соответственно, сообщается с управляющими модулями 20 так, чтобы управлять узлами 2, собирать информацию от узлов 2 и передавать данные, необходимые узлам 2, соответственно, через управляющие модули 20. В частности, узлы 2 в этом варианте осуществления изобретения представляют собой стандартные стоечные серверы или просто узлы из нескольких дисков (узлы JBOD), не ограничиваясь ими.
В этом варианте осуществления изобретения RMC 11 сообщается с рядом управляющих модулей 20 посредством физических или беспроводных каналов передачи данных, таких как шина интеллектуальной платформы управления (IPMB), универсальный асинхронный приемопередатчик (UART), межсхемный интерфейс интегральных схем (I2C), последовательный периферийный интерфейс (SPI) или локальная вычислительная сеть (LAN), но ими не ограничивается.
RMC 11 сообщается с управляющими модулями 20 всех узлов 2 в стойке 1, соответственно, посредством вышеупомянутого канала передачи данных. В частности, каждый управляющий модуль из ряда управляющих модулей 20, соответственно, содержит котроллер управления материнской платой (BMC) 21, как показано на фиг. 3, и RMC 11, главным образом, сообщается с контроллерами ВМС 21 узлов 2.
Как показано на фиг. 2, если управляющим модулям 20 необходимо обновить их встроенное программное обеспечение, RMC 11 заранее проводным или беспроводным образом принимает обновляющее встроенное программное обеспечение. Обновляющее встроенное программное обеспечение I1 здесь представляет собой образ обновленной версии внутреннего встроенного программного обеспечения, но этим не ограничивается.
В данном изобретении RMS 11 передает обновляющее встроенное программное обеспечение I1 в контроллеры ВМС 21 управляющих модулей 20, соответственно, по каналу передачи данных прямо и непосредственно после приема обновляющего встроенного программного обеспечения I1 так, чтобы вызывать исполнение каждым ВМС из ряда контроллеров ВМС 21 процедуры обновления встроенного программного обеспечения в соответствии с обновляющим встроенным программным обеспечением I1. Однако в других вариантах осуществления изобретения RMC 11 может следовать заданному графику и передавать обновляющее встроенное программное обеспечение I1 в контроллеры ВМС 21, соответственно, при достижении времени обновления, записанного в заданном расписании.
Фиг. 3 представляет собой блок-схему управляющего модуля по первому варианту осуществления согласно настоящему изобретению. Как показано на фиг. 3, управляющий модуль 20 в настоящем изобретении, главным образом, содержит ВМС 21, первое запоминающее устройство 20 и второе запоминающее устройство 23, при этом ВМС 21 по отдельности электрически соединен с первым запоминающим устройством 22 и вторым запоминающим устройством 23. Конкретнее, соединение между ВМС 21 и первым запоминающим устройством 22 является двунаправленным, а соединение между ВМС 21 и вторым запоминающим устройством 23 является однонаправленным (подробнее это описывается ниже).
ВМС 21 содержит блок 211 хранения данных, выполненный посредством памяти с произвольным доступом (RAM), памяти только для чтения (ROM) или флеш-памяти, но ими не ограниченный. Если ВМС 21 принимает обновляющее встроенное программное обеспечение I1, переданное из RMC 11, он временно сохраняет это принятое обновляющее встроенное программное обеспечение I1 в блоке 211 хранения данных до последующей процедуры обновления встроенного программного обеспечения.
Первое запоминающее устройство 22 представляет собой основное запоминающее устройство ВМС 21, и первое запоминающее устройство 22 записывает действующее встроенное программное обеспечение F1. В обычном состоянии ВМС 21 считывает действующее встроенное программное обеспечение F1 из первого запоминающего устройства 22 и исполняет это действующее встроенное программное обеспечение F1 с целью выполнения процедуры загрузки. В этом варианте осуществления изобретения при исполнении вышеупомянутой процедуры обновления встроенного программного обеспечения ВМС 21 обновляет действующее встроенное программное обеспечение из первого запоминающего устройства 22 посредством обновляющего встроенного программного обеспечения I1.
Второе запоминающее устройство 23 представляет собой дублирующее запоминающее устройство ВМС 21, и в этом втором запоминающем устройстве 23 записано выбираемое по умолчанию встроенное программное обеспечение F2. В этом варианте осуществления изобретения как первое запоминающее устройство 22, так и второе запоминающее устройство 23 представляют собой ROM.
Основной технической характерной особенностью настоящего изобретения является то, что в обычном состоянии ВМС 21 загружается только посредством считывания и исполнения действующего встроенного программного обеспечения F1 вместо загрузки посредством выбираемого по умолчанию встроенного программного обеспечения F2. Также ВМС 21 обновляет только действующее встроенное программное обеспечение F1, а не выбираемое по умолчанию встроенное программное обеспечение F2. Целью приведенной выше характерной особенности является сохранение полноты выбираемого по умолчанию встроенного программного обеспечения F2 и предотвращение повреждения выбираемого по умолчанию встроенного программного обеспечения F2 в ходе прерванной процедуры обновления и от того, чтобы оно не могло быть считано и использовано ВМС 21.
После включения ВМС 21 предустановлен для считывания действующего встроенного программного обеспечения F1 из первого запоминающего устройства 22 и исполняет процедуру загрузки посредством действующего встроенного программного обеспечения F1. Если необходима процедура обновления встроенного программного обеспечения, ВМС 21 записывает обновляющее встроенное программное обеспечение I1, временно хранящееся в блоке 211 хранения данных, в первое запоминающее устройство 22 и обновляет действующее встроенное программное обеспечение F1 посредством обновляющего встроенного программного обеспечения I1. В этом варианте осуществления изобретения, если процедура обновления встроенного программного обеспечения исполнена успешно, ВМС 21 не будет считывать и использовать второе запоминающее устройство 23.
Однако если процедура обновления встроенного программного обеспечения с целью обновления встроенного программного обеспечения F1 завершается неудачно (например, процедура обновления встроенного программного обеспечения прерывается до ее полного исполнения или в первом запоминающем устройстве 22 записано неверное встроенное программное обеспечение), ВМС 21 после сброса не может считывать действующее встроенное программное обеспечение F1 из первого запоминающего устройства 22. Иными словами, если процедура обновления встроенного программного обеспечения завершается неудачно, ВМС 21 больше не может успешно исполнять процедуру загрузки посредством действующего встроенного программного обеспечения F1.
В настоящем изобретении, если возникает вышеописанная ситуация, ВМС 21 переключает соединение с целью соединения с дублирующим вторым запоминающим устройством 23, считывает выбираемое по умолчанию встроенное программное обеспечение F2 из второго запоминающего устройства 23 и исполняет процедуру загрузки посредством выбираемого по умолчанию встроенного программного обеспечения F2. В этом варианте осуществления изобретения выбираемое по умолчанию встроенное программное обеспечение F2 до этого не принимает никаких процедур обновления и является абсолютно доступным для считывания и использования ВМС 21.
Если ВМС 21 загружается посредством второго запоминающего устройства 23, это указывает на то, что действующее встроенное программное обеспечение F1 из первого запоминающего устройства 22 отказало и не может быть считано. Таким образом, после того, как процедура загрузки была успешно исполнена, ВМС 21 затем переключает соединение обратно к первому запоминающему устройству 22 на основании состояния загрузки и исполняет процедуру обновления встроенного программного обеспечения действия обновления заново действующего встроенного программного обеспечения F1 из первого запоминающего устройства 22.
Если повторно исполненная процедура обновления встроенного программного обеспечения снова завершается неудачно, после сброса ВМС 21 по-прежнему может заново загружаться посредством выбираемого по умолчанию встроенного программного обеспечения F2 из второго запоминающего устройства 23, а затем обновлять действующее встроенное программное обеспечение F1 из первого запоминающего устройства после полной загрузки до тех пор, пока процедура обновления встроенного программного обеспечения не будет успешной, и действующее встроенное программное обеспечение F1 не будет обновлено.
Если повторно исполняемая процедура обновления встроенного программного обеспечения является успешной, то ВМС 21 после сброса переключает соединение обратно к первому запоминающему устройству 22, а затем исполняет процедуру загрузки посредством успешно обновленного действующего встроенного программного обеспечения F1.
Вообще говоря, если ВМС 21 загружается посредством второго запоминающего устройства 23, то допустимо только обновление первого запоминающего устройства 22. Также, если ВМС 21 загружается посредством второго запоминающего устройства 23, также допустимо только обновление второго запоминающего устройства 23. Для решения вышеизложенной проблемы и обеспечения обновления ВМС 21 первого запоминающего устройства 22 после загрузки посредством второго запоминающего устройства 23, управляющий модуль 20 в настоящем изобретении также содержит функцию переключения, выполненную с возможностью переключения соединения между ВМС 21 и запоминающими устройствами 22 и 23.
Фиг. 4 представляет собой блок-схему управляющего модуля по второму варианту осуществления согласно настоящему изобретению. В этом варианте осуществления изобретения управляющий модуль 20 также содержит аппаратный переключатель 24, ВМС 21 электрически соединен с первым запоминающим устройством 22 через аппаратный переключатель 24 и электрически соединен со вторым запоминающим устройством 23 через аппаратный переключатель 24. Конкретнее, аппаратный переключатель 24 содержит первый канал 241 считывания и первый канал 242 записи, которые электрически соединены с ВМС 21 и первым запоминающим устройством 22, а также содержит второй канал 243 считывания и второй канал 244 записи, которые электрически соединены со вторым запоминающим устройством 23.
При исполнении процедуры загрузки ВМС 21 считывает действующее встроенное программное обеспечение F1 из первого запоминающего устройства 22 через канал 241 считывания. При исполнении процедуры обновления встроенного программного обеспечения ВМС 21 записывает обновляющее встроенное программное обеспечение I1 в первое запоминающее устройство 22 с целью обновления действующего встроенного программного обеспечения F1 через первый канал 242 записи. Следует упомянуть, что первый канал 241 считывания и первый канал 242 записи могут быть объединены в единый двунаправленный канал передачи данных, но это не предназначено для ограничения объема настоящего изобретения.
В этом варианте осуществления изобретения управляющий модуль 20 выполнен с возможностью исполнения функции текущего контроля посредством аппаратного или программного обеспечения (не показано). При обнаружении того, что ВМС 21 не может загрузиться посредством действующего встроенного программного обеспечения F1 после сброса функцией текущего контроля, управляющий модуль 20 управляет переключением соединения ВМС 21 так, чтобы он мог считывать выбираемое по умолчанию встроенное программное обеспечение F2 из второго запоминающего устройства 23 через второй канал 243 считывания и исполнять процедуру загрузки посредством выбираемого по умолчанию встроенного программного обеспечения F2.
Как показано на фиг. 4, ВМС 21 выполнен с возможностью соединения одного контакта аппаратного переключателя 24 (такого как переключающий контакт) через интерфейс 3 ввода-вывода общего назначения (GPIO). После полной загрузки ВМС 21 посредством выбираемого по умолчанию встроенного программного обеспечения F2 из второго запоминающего устройства 23 ВМС 21 отправляет через интерфейс 3 GPIO управляющий сигнал аппаратному переключателю 24. Таким образом, аппаратный переключатель 24 в соответствии со вторым сигналом переключает второй канал 244 чтения из соединения со вторым запоминающим устройством 23 к соединению с первым запоминающим устройством 22.
Таким образом, ВМС 21 в настоящем изобретении не исполняет никаких действий по обновлению второго запоминающего устройства 23 через второй канал 244 записи, поэтому соединение между ВМС 21 и вторым запоминающим устройством 23 рассматривается как однонаправленное. Следует упомянуть, что второй канал 243 считывания и второй канал 244 записи также можно объединить в единый двунаправленный канал передачи данных, но это не предназначено для ограничения объема настоящего изобретения.
Как описано выше, при исполнении процедуры обновления встроенного программного обеспечения во втором запоминающем устройстве 23 ВМС 21 должен обновлять второе запоминающее устройство 23, но посредством переключения соединения второго канала 244 записи аппаратного переключателя 24, однако в ходе процедуры обновления встроенного программного обеспечения ВМС 21 фактически обновляет первое запоминающее устройство 22. Таким образом, настоящее изобретение преодолевает ограничение на известном уровне техники, заключающееся в том, что ВМС 21 может обновлять только то запоминающее устройство, которое до этого использовало для загрузки.
При условии технического решения настоящего изобретения, ВМС 21 может загружаться посредством выбираемого по умолчанию встроенного программного обеспечения F2 из второго запоминающего устройства 23 после того, как было неудачно завершено обновление действующего встроенного программного обеспечения F1 из первого запоминающего устройства 22, и, таким образом, решается проблема, заключающаяся в том, что ВМС 21 не может нормально загрузиться после неудачного завершения обновления встроенного программного обеспечения. Кроме того, независимо от того, загружается ВМС 21 посредством действующего встроенного программного обеспечения F1 из первого запоминающего устройства 22 или выбираемого по умолчанию встроенного программного обеспечения F2 из второго запоминающего устройства 23, в ходе процедуры обновления встроенного программного обеспечения он обновляет только первое запоминающее устройство 22, поэтому не будет возникать проблема того, что встроенное программное обеспечение как из первого запоминающего устройства 22, так и из второго запоминающего устройства 23 неудачно завершает обновление, и ВМС 21 больше не может загрузиться. Следует упомянуть, что описание настоящего изобретения выбирает, например, первое запоминающее устройство 22 и второе запоминающее устройство 23, но в других вариантах осуществления изобретения управляющий модуль может быть выполнен с возможностью установки более чем двух запоминающих устройств, то есть количество запоминающих устройств управляющего модуля 20 не ограничено двумя.
Фиг. 5 представляет собой схему последовательности операций обновления встроенного программного обеспечения по первому варианту осуществления согласно настоящему изобретению. Как показано на фиг. 5, если управляющий модуль 20 нуждается в обновлении его встроенного программного обеспечения, ВМС 21, в первую очередь, записывает обновляющее встроенное программное обеспечение 11, временно хранящееся в памяти блока 211 хранения данных, в первое запоминающее устройство 22 (этап S20) с целью обновления действующего встроенного программного обеспечения F1 первого запоминающего устройства 22. Конкретнее, ВМС 21 обновляет действующее программное обеспечение F1 первого запоминающего устройства 22 через канал 242 записи аппаратного переключателя 24.
После этапа S20, ВМС затем сбрасывается (этап S22).
После включения заново, ВМС 21 определяет, может ли он нормально считывать действующее встроенное программное обеспечение F1 из первого запоминающего устройства 22 (этап S24). В частности, ВМС 21 считывает первое запоминающее устройство 22 через первый канал 241 считывания аппаратного переключателя 24.
Если ВМС 21 успешно считывает первое запоминающее устройство 22, то ВМС 21 затем напрямую считывает действующее встроенное программное обеспечение F1 из первого запоминающего устройства 22 и завершает процедуру загрузки посредством исполнения действующего встроенного программного обеспечения F1 (этап S26). В этом варианте осуществления изобретения действующее встроенное программное обеспечение F1 успешно обновляется на вышеприведенном этапе S20.
Однако если ВМС 21 не может считать действующее встроенное программное обеспечение F1 из первого запоминающего устройства 22 на этапе S24, то это означает, что процедура обновления встроенного программного обеспечения с целью обновления действующего встроенного программного обеспечения F1 была завершена неудачно. В этом случае, ВМС 21 переключает соединение с целью соединения со вторым запоминающим устройством 23 (этап S28). В частности, ВМС 21 соединяется со вторым запоминающим устройством 23 через второй канал 243 считывания аппаратного переключателя 24.
После этапа S28, ВМС 21 снова сбрасывается (этап S30). После включения заново ВМС 21 считывает выбираемое по умолчанию встроенное программное обеспечение F2 из второго запоминающего устройства 23 через второй канал 243 считывания и завершает дублирующую процедуру загрузки посредством исполнения выбираемого по умолчанию встроенного программного обеспечения F2 (этап S32). В некоторых вариантах осуществления изобретения ВМС 21 может пропускать этап S30 и переключает соединение с целью считывания выбираемого по умолчанию встроенного программного обеспечения F2 из второго запоминающего устройства 23 прямо и непосредственно после неудачного завершения считывания из первого запоминающего устройства 22. Однако то, какой из вариантов осуществления изобретения применяется к ВМС 21, зависит от внутренних установок ВМС 21 и ими не ограничивается.
После завершения дублирующей процедуры загрузки посредством исполнения выбираемого по умолчанию встроенного программного обеспечения F2 ВМС 21 отправляет через интерфейс 3 GPIO управляющий сигнал в аппаратный переключатель 24 с целью переключения соединения обратно к первому запоминающему устройству 22 (этап S34). В частности, аппаратный переключатель 24 переключает второй канал 244 записи, соединенный со вторым запоминающим устройством 23, с целью соединения с первым запоминающим устройством 22 в соответствии с управляющим сигналом. После этапа S34 ВМС 21 возвращается на этап S20 и повторно исполняет процедуру обновления встроенного программного обеспечения с целью обновления действующего программного обеспечения F1 до тех пор, пока действующее программное обеспечение F1 не будет успешно обновлено (т.е. до тех пор, пока не будет исполнен этап S26).
Как будет ясно специалистам в данной области, в описанный вариант осуществления изобретения можно вносить различные изменения. Предполагается включение всех таких изменений, модификаций и эквивалентов, подпадающих под объем настоящего изобретения, определяемый сопроводительной формулой изобретения.

Claims (10)

1. Управляющий модуль (20) узла (2), содержащий:
контроллер управления материнской платой (BMC, 21), соединенный с контроллером управления стойкой (RMC, 11) стойки (1), при этом узел (2) расположен в стойке (1);
первое запоминающее устройство (22), электрически соединенное с ВМС (21), содержащее действующее встроенное программное обеспечение (F1), при этом ВМС (21) считывает это действующее программное обеспечение (F1) для исполнения процедуры загрузки и исполняет процедуру обновления встроенного программного обеспечения с целью обновления действующего программного обеспечения (F1); и
второе запоминающее устройство (23), электрически соединенное с ВМС (21), содержащее выбираемое по умолчанию встроенное программное обеспечение (F2), при этом ВМС (21) считывает это выбираемое по умолчанию встроенное программное обеспечение (F2) для исполнения процедуры загрузки, если обновление действующего встроенного программного обеспечения (F1) завершилось неудачно, и ВМС (21) не может загрузиться посредством действующего встроенного программного обеспечения (F1);
при этом ВМС (21) переключается для соединения с первым запоминающим устройством (22) и повторно исполняет процедуру обновления встроенного программного обеспечения с целью обновления действующего встроенного программного обеспечения (F1) после завершения процедуры загрузки посредством выбираемого по умолчанию встроенного программного обеспечения (F2).
2. Управляющий модуль (20) по п. 1, отличающийся тем, что как первое запоминающее устройство (22), так и второе запоминающее устройство (23) представляют собой ROM.
3. Управляющий модуль (20) по п. 2, отличающийся тем, что ВМС (21) содержит блок (211) хранения данных, временно хранящий в памяти обновляющее встроенное программное обеспечение (I1), и процедура обновления встроенного программного обеспечения заключается в записи обновляющего встроенного программного обеспечения (I1) в первое запоминающее устройство (22) с целью обновления действующего встроенного программного обеспечения (F1).
4. Управляющий модуль (20) по п. 2, отличающийся тем, что дополнительно содержит аппаратный переключатель (24), при этом аппаратный переключатель (24) содержит первый канал (241) считывания и первый канал (242) записи, соединенные с ВМС (21) и первым запоминающим устройством (22), и содержит второй канал (243) считывания и второй канал (244) записи, соединенные с ВМС (21) и со вторым запоминающим устройством (23), при этом ВМС (21) соединяется с переключающим контактом аппаратного переключателя (24) через интерфейс (3) GPIO.
5. Управляющий модуль (20) по п. 4, отличающийся тем, что ВМС (21) считывает действующее встроенное программное обеспечение (F1) с целью исполнения процедуры загрузки через первый канал (241) считывания, записывает обновляющее встроенное программное обеспечение (I1) в первое запоминающее устройство (22) с целью обновления действующего встроенного программного обеспечения (F1) через первый канал (242) записи после загрузки посредством действующего встроенного программного обеспечения (F1) и считывает выбираемое по умолчанию встроенное программное обеспечение (F2) для исполнения процедуры загрузки через второй канал (243) считывания, если ВМС (21) не может загрузиться посредством действующего встроенного программного обеспечения (F1).
6. Управляющий модуль (20) по п. 5, отличающийся тем, что ВМС (21) отправляет управляющий сигнал в аппаратный переключатель (24) через интерфейс (3) GPIO после загрузки посредством выбираемого по умолчанию встроенного программного обеспечения (F2), аппаратный переключатель (24) переключает второй канал (244) записи из соединения со вторым запоминающим устройством (23) к соединению с первым запоминающим устройством (22) в соответствии с управляющим сигналом, и ВМС (21) записывает обновляющее встроенное программное обеспечение (I1) в первое запоминающее устройство (22) с целью обновления действующего встроенного программного обеспечения (F1) через второй канал (244) записи.
7. Способ обновления встроенного программного обеспечения для управляющего модуля (20) по п. 1, включающий:
a) определение того, может ли ВМС (21) считывать действующее встроенное программное обеспечение (F1) из первого запоминающего устройства (22);
b) исполнение процедуры загрузки посредством действующего встроенного программного обеспечения (F1), если ВМС (21) может считывать действующее встроенное программное обеспечение (F1);
c) исполнение процедуры обновления встроенного программного обеспечения с целью обновления действующего встроенного программного обеспечения (F1) после этапа b);
d) исполнение процедуры загрузки посредством выбираемого по умолчанию встроенного программного обеспечения (F2) из второго запоминающего устройства (23), если ВМС (21) не может считывать действующее встроенное программное обеспечение (F1); и
e) переключение соединения ВМС (21) с целью соединения с первым запоминающим устройством (22) и исполнение процедуры обновления встроенного программного обеспечения с целью обновления действующего встроенного программного обеспечения (F1) при полной загрузке после этапа d).
8. Способ обновления встроенного программного обеспечения по п. 7, отличающийся тем, что дополнительно включает следующие этапы перед этапом а):
a01) запись обновляющего встроенного программного обеспечения (I1) в первое запоминающее устройство (22) с целью обновления действующего встроенного программного обеспечения (F1) посредством ВМС (21); и
a02) сброс ВМС (21).
9. Способ обновления встроенного программного обеспечения по п. 7, отличающийся тем, что управляющий модуль (20) дополнительно содержит аппаратный переключатель (24), при этом аппаратный переключатель (24) содержит первый канал (241) считывания и первый канал (242) записи, соединенные с ВМС (21) и первым запоминающим устройством (22), и содержит второй канал (243) считывания и второй канал (244) записи, соединенные с ВМС (21) и со вторым запоминающим устройством (23), при этом ВМС (21) электрически соединено с переключающим контактом аппаратного переключателя (24) через интерфейс (3) GPIO.
10. Способ обновления встроенного программного обеспечения по п. 9, отличающийся тем, что ВМС (21) на этапе а) считывает действующее встроенное программное обеспечение (F1) через первый канал (241) считывания; на этапе с) ВМС (21) записывает обновляющее встроенное программное обеспечение (I1) в первое запоминающее устройство (22) с целью обновления действующего встроенного программного обеспечения (F1) через первый канал (242) записи; на этапе е) ВМС (21) отправляет управляющий сигнал аппаратному переключателю (24) через интерфейс (3) GPIO, и аппаратный переключатель (24) переключает второй канал (244) записи из соединения со вторым запоминающим устройством (23) в соединение с первым запоминающим устройством (22) в соответствии с управляющим сигналом, и ВМС (21) записывает обновляющее встроенное программное обеспечение (I1) в первое запоминающее устройство (22) с целью повторного обновления действующего встроенного программного обеспечения (F1) через второй канал (244) записи.
RU2015118446/08A 2015-02-13 2015-05-18 Управляющий модуль узла и способ обновления встроенного программного обеспечения для этого управляющего модуля RU2600101C1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW104105023A TWI547873B (zh) 2015-02-13 2015-02-13 端點伺服器的控制模組及其韌體更新方法
TW104105023 2015-02-13

Publications (1)

Publication Number Publication Date
RU2600101C1 true RU2600101C1 (ru) 2016-10-20

Family

ID=57138741

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2015118446/08A RU2600101C1 (ru) 2015-02-13 2015-05-18 Управляющий модуль узла и способ обновления встроенного программного обеспечения для этого управляющего модуля

Country Status (2)

Country Link
RU (1) RU2600101C1 (ru)
TW (1) TWI547873B (ru)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI655582B (zh) * 2017-09-12 2019-04-01 神雲科技股份有限公司 具有雙韌體儲存空間之伺服器及其韌體更新方法
US11461085B2 (en) * 2019-03-06 2022-10-04 Quanta Computer Inc. Firmware upgrade method in multiple node storage system
TWI768769B (zh) * 2021-03-16 2022-06-21 英業達股份有限公司 單處理器系統之伺服器主機板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2377643C2 (ru) * 2004-04-28 2009-12-27 Фега Грисхабер Кг Способ для предоставления специфичной для конкретного прибора информации и соответствующая система
TW201222413A (en) * 2010-11-22 2012-06-01 Hon Hai Prec Ind Co Ltd System and method for updating firmware of a baseboard management controller

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201020779A (en) * 2008-11-18 2010-06-01 Inventec Corp System for auto-operating backup firmware and method thereof
CN102855146B (zh) * 2011-06-30 2016-05-11 鸿富锦精密工业(深圳)有限公司 固件更新系统及方法
TW201331841A (zh) * 2012-01-16 2013-08-01 Asmedia Technology Inc 電子裝置及其基本輸入輸出系統的更新裝置
CN104182375A (zh) * 2013-05-27 2014-12-03 鸿富锦精密工业(深圳)有限公司 机柜服务器开机配置系统及方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2377643C2 (ru) * 2004-04-28 2009-12-27 Фега Грисхабер Кг Способ для предоставления специфичной для конкретного прибора информации и соответствующая система
TW201222413A (en) * 2010-11-22 2012-06-01 Hon Hai Prec Ind Co Ltd System and method for updating firmware of a baseboard management controller

Also Published As

Publication number Publication date
TWI547873B (zh) 2016-09-01
TW201629757A (zh) 2016-08-16

Similar Documents

Publication Publication Date Title
US10860425B2 (en) Method for recovering basic input/output system image file of a computer system and the computer system
US9396054B2 (en) Securing crash dump files
US9507604B2 (en) Boot method and boot system
US20160306623A1 (en) Control module of node and firmware updating method for the control module
US20090094450A1 (en) Firmware image update and management
RU2602378C1 (ru) Стойка с множеством модулей управления стойкой и способ обновления встроенного программного обеспечения, используемого для стойки
US11314665B2 (en) Information processing system, information processing device, BIOS updating method for information processing device, and BIOS updating program for information processing device
US9141397B2 (en) Live initialization of a boot device
US20040153738A1 (en) Redundancy management method for BIOS, data processing apparatus and storage system for using same
US9459884B2 (en) Self-healing using an alternate boot partition
US20130117518A1 (en) System controller, information processing system and method of saving and restoring data in the information processing system
RU2600101C1 (ru) Управляющий модуль узла и способ обновления встроенного программного обеспечения для этого управляющего модуля
US11922176B2 (en) Containerized firmware services
CN113867807A (zh) 一种缩短服务器上电时间的方法、装置、设备和存储介质
JP2017078998A (ja) 情報処理装置およびログ管理方法、並びにコンピュータ・プログラム
CN109684153B (zh) 具有双韧体储存空间的服务器及其韧体更新方法
US11740969B2 (en) Detecting and recovering a corrupted non-volatile random-access memory
US20240103971A1 (en) Systems and methods for error recovery in rebootless firmware updates
US20190227865A1 (en) Information processing device and information processing method
TWI777664B (zh) 嵌入式系統的開機方法
US11487621B1 (en) Linking embedded controller with memory reference code and system bios shadowing
JP2021184222A (ja) 並列処理装置及びファームウェア更新プログラム
JP2011204266A (ja) 基本入出力プログラムの冗長管理方法及びデータ処理装置
WO2014045453A1 (ja) 環境変数保存方法、情報処理装置およびプログラム

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20200519