CN112838903B - 一种时钟同步方法、设备及存储介质 - Google Patents

一种时钟同步方法、设备及存储介质 Download PDF

Info

Publication number
CN112838903B
CN112838903B CN202011623931.9A CN202011623931A CN112838903B CN 112838903 B CN112838903 B CN 112838903B CN 202011623931 A CN202011623931 A CN 202011623931A CN 112838903 B CN112838903 B CN 112838903B
Authority
CN
China
Prior art keywords
timestamp
message
clock synchronization
port chip
equipment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011623931.9A
Other languages
English (en)
Other versions
CN112838903A (zh
Inventor
宋晓琴
邱文才
黄钧
田学红
林满院
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Daguangxin Technology Co ltd
Original Assignee
Guangdong Daguangxin Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Daguangxin Technology Co ltd filed Critical Guangdong Daguangxin Technology Co ltd
Priority to CN202011623931.9A priority Critical patent/CN112838903B/zh
Publication of CN112838903A publication Critical patent/CN112838903A/zh
Application granted granted Critical
Publication of CN112838903B publication Critical patent/CN112838903B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0682Clock or time synchronisation in a network by delay compensation, e.g. by compensation of propagation delay or variations thereof, by ranging

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种时钟同步方法、设备及存储介质。该方法应用于时钟同步网络中的主节点设备,包括端口芯片和设备处理器;该方法包括:通过端口芯片从节点设备发送时钟同步报文,并确定发送时钟同步报文的第一时间戳;设备处理器基于第一时间戳形成跟随报文,并通过端口芯片发送至从节点设备,其中,第一时间戳由端口芯片回传至设备处理器;通过端口芯片接收从节点设备发送的延时请求报文,并确定接收延时请求报文的第四时间戳;设备处理器将第四时间戳形成延迟请求响应报文,并通过端口芯片发送至从节点设备,同步从节点设备的设备时钟。本发明由端口芯片主动回传时间戳,实现在时钟同步操作中,减少设备处理器的中断次数和SPI通路,提高处理效率。

Description

一种时钟同步方法、设备及存储介质
技术领域
本发明实施例涉及信息处理技术,尤其涉及一种时钟同步方法、设备及存储介质。
背景技术
在使用1588协议进行设备的时钟同步时,是由主时钟设备发送时钟同步报文至从时钟设备,从时钟设备发送延迟请求报文至主时钟设备,主时钟设备再发送延迟请求响应报文至从时钟设备。
一般情况下,主时钟设备发送时钟同步报文时打第一时间戳,并将第一时间戳封装到跟随报文中发送给从时钟设备,从时钟设备接收时钟同步报文时打第二时间戳;从时钟设备发送延迟请求报文时打第三时间戳,主时钟设备接收延迟请求报文时打第四时间戳,并将第四时间戳封装到延迟请求响应报文中发送给从时钟设备,从时钟设备通过第一时间戳、第二时间戳、第三时间戳和第四时间戳计算主设备时钟和从设备时钟之间的时钟偏差,并进行校正。在此过程中,通常使用时钟设备中的Phy芯片或FPGA打时间戳,Phy芯片或FPGA打完时间戳后,会将时间戳存在Fifo存储器中并触发中断,CPU接收到中断后,通过SPI接口读取时间戳。第一时间戳、第二时间戳和第四时间戳都是通过报文传输至从时钟设备的CPU,而第三时间戳是由Phy芯片或FPGA确定的,需要由Phy芯片或FPGA触发中断后,CPU通过SPI接口读取。可以看出,为了获取第三时间戳,需要增加一个SPI通路,同时CPU实时处理第三时间戳中断,也影响CPU的使用效率。同理,主时钟设备在获取第一时间戳时也存在该问题。
发明内容
本发明提供一种时钟同步方法、设备及存储介质,以实现在时钟同步操作中,减少节点设备处理器的中断次数和SPI通路,提高设备处理效率。
第一方面,本发明实施例提供了一种时钟同步方法,应用于时钟同步网络中的主节点设备,所述主节点设备包括端口芯片和设备处理器;所述方法包括:
通过所述端口芯片从节点设备发送时钟同步报文,并确定发送所述时钟同步报文的第一时间戳;
所述设备处理器基于所述第一时间戳形成跟随报文,并通过所述端口芯片发送至所述从节点设备,其中,所述第一时间戳由所述端口芯片回传至所述设备处理器;
通过所述端口芯片接收所述从节点设备发送的延时请求报文,并确定接收所述延时请求报文的第四时间戳;
所述设备处理器将所述第四时间戳形成延迟请求响应报文,并通过所述端口芯片发送至所述从节点设备,同步所述从节点设备的设备时钟。
可选的,所述第一时间戳的回传步骤,包括:
所述端口芯片获取所述时钟同步报文的报文识别信息,结合所述第一时间戳形成第一时间戳回传报文,并将所述第一时间戳回传报文回传至所述设备处理器。
可选的,所述报文识别信息包括设备识别号、端口识别号和报文序列号。
第二方面,本发明实施例还提供了一种时钟同步方法,应用于时钟同步网络中的从节点设备,所述从节点设备包括端口芯片和设备处理器,所述方法包括:
通过所述端口芯片接收主节点设备发送的时钟同步报文和跟随报文,并确定接收所述时钟同步报文的第二时间戳;
通过所述端口芯片向所述主节点设备发送延迟请求报文,并确定发送所述延迟请求报文的第三时间戳,其中,所述第三时间戳由所述端口芯片回传至所述设备处理器;
通过所述端口芯片接收主节点设备返回的延迟请求响应报文;
所述设备处理器解析所述跟随报文和所述延迟请求响应报文,得到第一时间戳和第四时间戳,根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳得到时钟偏差值,并基于所述时钟偏差值同步设备时钟。
可选的,所述第三时间戳的回传步骤,包括:
所述端口芯片获取所述延迟请求报文的报文识别信息,结合所述第三时间戳形成第三时间戳回传报文,并将所述第三时间戳回传报文回传至所述设备处理器。
可选的,所述报文识别信息包括设备识别号、端口识别号和报文序列号。
可选的,所述端口芯片将所述第二时间戳填充至所述时钟同步报文中发送至所述设备处理器。
可选的,所述根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳得到时钟偏差值,包括:
将所述第二时间戳减去所述第一时间戳,得到第一时间差;
将所述第四时间戳减去所述第二时间戳,得到第二时间差;
确定所述第一时间差和所述第二时间差的时间差值,将所述时间差值的一半确定为时钟偏差值。
第三方面,本发明实施例还提供了一种计算机设备,包括:
一个或多个处理器;
存储器,用于存储一个或多个程序;
端口芯片,用于与外部设备进行信息交互;
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如本发明任意实施例所述的时钟同步方法。
第四方面,本发明实施例还提供了一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时用于执行如本发明任意实施例所述的时钟同步方法。
本发明应用于时钟同步网络中的主节点设备,主节点设备包括端口芯片和设备处理器;通过端口芯片从节点设备发送时钟同步报文,并确定发送时钟同步报文的第一时间戳;设备处理器基于第一时间戳形成跟随报文,并通过端口芯片发送至从节点设备,其中,第一时间戳由端口芯片回传至设备处理器;通过端口芯片接收从节点设备发送的延时请求报文,并确定接收延时请求报文的第四时间戳;设备处理器将第四时间戳形成延迟请求响应报文,并通过端口芯片发送至从节点设备,同步从节点设备的设备时钟。本发明由主节点设备的端口芯片主动回传时间戳至设备处理器,实现在时钟同步操作中,减少设备处理器的中断次数和SPI通路,提高处理效率。
附图说明
图1是本发明实施例一提供的一种时钟同步方法的流程图;
图2是本发明实施例二提供的一种时钟同步方法的流程图;
图3是本发明实施例二提供的一种时钟同步方法的原理示意图;
图4是本发明实施例三提供的一种计算机设备的结构框图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构,此外,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。
实施例一
图1为本发明实施例一提供的一种时钟同步方法的流程图,本实施例可应用于时钟同步网络中的主节点设备,主节点设备可以包括端口芯片和设备处理器。该方法可以由时钟同步装置来执行,该装置可以通过软件和/或硬件实现。
如图1所示,该方法具体包括如下步骤:
步骤110、通过端口芯片从节点设备发送时钟同步报文,并确定发送时钟同步报文的第一时间戳。
在时钟同步系统的同步过程中,主时钟周期性发布PTP时间同步及时间信息,从时钟端口接收主时钟端口发来的时间戳信息,系统根据此信息计算出主从线路时间延迟及主从时间差,并利用该时间差调整本地时间,从而使从设备时间保持与主设备时间一致的频率和相位。在本实施例中,可以将用于执行主时钟功能的设备称为主节点设备,将用于执行从时钟功能的设备称为从节点设备。端口芯片可以是物理接口收发芯片或可编程接口芯片,如Phy芯片或FPGA芯片。
具体的,在时钟同步系统的同步过程中,可以由主节点设备的设备处理器形成时钟同步报文,设备处理器将时钟同步报文传输给端口芯片,端口芯片打第一时间戳后将时钟同步报文发送至从节点设备。
步骤120、设备处理器基于第一时间戳形成跟随报文,并通过端口芯片发送至从节点设备,其中,第一时间戳由端口芯片回传至设备处理器。
具体的,主节点设备的端口芯片打第一时间戳后,可以将第一时间戳填充至回传报文中,回传至主节点设备的设备处理器,设备处理器解析回传报文后得到第一时间戳,根据第一时间戳形成跟随报文,传输至端口芯片,端口芯片将跟随报文发送至从节点设备。
可选的,第一时间戳的回传步骤,可以包括:
端口芯片获取时钟同步报文的报文识别信息,结合第一时间戳形成第一时间戳回传报文,并将第一时间戳回传报文回传至设备处理器。
进一步的,报文识别信息可以包括设备识别号、端口识别号和报文序列号。
步骤130、通过端口芯片接收从节点设备发送的延时请求报文,并确定接收延时请求报文的第四时间戳。
具体的,从节点设备在接收到主节点设备发送的时钟同步报文后,会向主节点设备返回延时请求报文,主节点设备通过端口芯片接收该延时请求报文,并在接收报文时打第四时间戳,将第四时间戳填充至延时请求报文中,传输至主节点设备的设备处理器。
步骤140、设备处理器将第四时间戳形成延迟请求响应报文,并通过端口芯片发送至从节点设备,同步从节点设备的设备时钟。
具体的,设备处理器可以解析延时请求报文,得到第四时间戳,并根据第四时间戳形成延迟请求响应报文,传输至端口芯片,端口芯片将延迟请求响应报文发送至从节点设备,使从节点设备根据时钟同步报文和延时请求报文的收发时间,计算出主节点设备和从节点设备之间存在的时钟偏差值,以调整从节点设备的时钟,使主节点设备和从节点设备的时钟同步。
示例性的,主节点设备的CPU形成Sync报文,CPU将Sync报文发送至主节点设备的Phy芯片或FPGA芯片,Phy芯片或FPGA芯片打时间戳T1,并将Sync报文发送至从节点设备。同时,主节点设备的Phy芯片或FPGA芯片将Sync报文的源MAC地址、sourcePortIdentify和sequenceId保存下来,结合时间戳T1,形成local_follow_up报文,并将local_follow_up报文回传至主节点设备的CPU。1588协议定义了follow_up报文的报文格式,local_follow_up报文可以与1588协议定义的follow_up格式一致,如下表所示。
表1 local_follow_up报文格式
Figure BDA0002876948260000071
Figure BDA0002876948260000081
从节点设备接收Sync报文后,向主节点设备发送delay-request报文。主节点设备的Phy芯片或FPGA芯片接收到delay-request报文时,打时间戳T4,并将时间戳T4填充到delay-request报文尾部带回到主节点设备的CPU。主节点设备的CPU解析处理delay-request报文得到时间戳T4,形成delay-response报文后,通过Phy芯片或FPGA芯片发送至从节点设备,以同步从节点设备的设备时钟。
本实施例的技术方案,应用于时钟同步网络中的主节点设备,主节点设备包括端口芯片和设备处理器;通过端口芯片从节点设备发送时钟同步报文,并确定发送时钟同步报文的第一时间戳;设备处理器基于第一时间戳形成跟随报文,并通过端口芯片发送至从节点设备,其中,第一时间戳由端口芯片回传至设备处理器;通过端口芯片接收从节点设备发送的延时请求报文,并确定接收延时请求报文的第四时间戳;设备处理器将第四时间戳形成延迟请求响应报文,并通过端口芯片发送至从节点设备,同步从节点设备的设备时钟。本发明由主节点设备的端口芯片主动回传时间戳至设备处理器,实现在时钟同步操作中,减少设备处理器的中断次数和SPI通路,提高处理效率。
实施例二
图2为本发明实施例二提供的一种时钟同步方法的流程图。本实施例可应用于时钟同步网络中的从节点设备,从节点设备可以包括端口芯片和设备处理器。该方法可以由时钟同步装置来执行,该装置可以通过软件和/或硬件实现。
如图2所示,该方法具体包括如下步骤:
步骤210、通过端口芯片接收主节点设备发送的时钟同步报文和跟随报文,并确定接收时钟同步报文的第二时间戳。
可选的,端口芯片将第二时间戳填充至时钟同步报文中发送至设备处理器。
其中,端口芯片可以是物理接口收发芯片或可编程接口芯片,如Phy芯片或FPGA芯片。
具体的,在时钟同步系统的同步过程中,可以由从节点设备的端口芯片接收主节点设备发送的时钟同步报文,在接收时钟同步报文时,打第二时间戳,并将第二时间戳填充至时钟同步报文中,传输至从节点设备的设备处理器。由于主节点设备发送时钟同步报文时打的第一时间戳是填充在跟随报文中的,因此从节点设备的端口芯片还需要接收主节点设备发送的跟随报文,并传送至从节点设备的设备处理器。
步骤220、通过端口芯片向主节点设备发送延迟请求报文,并确定发送延迟请求报文的第三时间戳,其中,第三时间戳由端口芯片回传至设备处理器。
具体的,从节点设备在接收到主节点设备发送的时钟同步报文后,会向主节点设备返回延时请求报文。延时请求报文可以由从节点设备的设备处理器形成,通过端口芯片向主节点设备发送,并在发送时打第三时间戳。同时,端口芯片可以将第三时间戳填充至回传报文中,回传至从节点设备的设备处理器。
可选的,第三时间戳的回传步骤,可以包括:
端口芯片获取延迟请求报文的报文识别信息,结合第三时间戳形成第三时间戳回传报文,并将第三时间戳回传报文回传至设备处理器。
进一步的,报文识别信息可以包括设备识别号、端口识别号和报文序列号。
步骤230、通过端口芯片接收主节点设备返回的延迟请求响应报文。
具体的,主节点设备在接收到从节点设备发送的延迟请求报文后,会将接收延迟请求报文的第四时间戳填充在延迟请求响应报文返回至从节点设备。从节点设备的端口芯片可以接收延迟请求响应报文,并传输至从节点设备的设备处理器。
步骤240、设备处理器解析跟随报文和延迟请求响应报文,得到第一时间戳和第四时间戳,根据第一时间戳、第二时间戳、第三时间戳和第四时间戳得到时钟偏差值,并基于时钟偏差值同步设备时钟。
具体的,从节点设备的设备处理器可以在接收到跟随报文和延迟请求响应报文后,解析报文,得到相应的第一时间戳和第四时间戳,结合填充在时钟同步报文中的第二时间戳,以及回传的第三时间戳,计算得到主节点设备和从节点设备之间存在的时钟偏差值,根据时钟偏差值调整从节点设备的设备时钟,使主节点设备和从节点设备的时钟同步。
可选的,根据第一时间戳、第二时间戳、第三时间戳和第四时间戳得到时钟偏差值,包括:
将第二时间戳减去第一时间戳,得到第一时间差;
将第四时间戳减去第二时间戳,得到第二时间差;
确定第一时间差和第二时间差的时间差值,将时间差值的一半确定为时钟偏差值。
示例性的,主节点设备向从节点设备发送Sync报文后,从节点设备的Phy芯片或FPGA芯片接收Sync报文,打时间戳T2,并将时间戳T2填充到Sync报文尾部带回到从节点设备的CPU。从节点设备的CPU形成delay-request报文,发送至从节点设备的Phy芯片或FPGA芯片,Phy芯片或FPGA芯片打时间戳T3,并将delay-request报文发送至主节点设备;同时,从节点设备的Phy芯片或FPGA芯片将delay-request报文的源MAC地址、sourcePortIdentify和sequenceId保存下来,结合时间戳T3,形成local_follow_up报文,并将local_follow_up报文回传至从节点设备的CPU。1588协议定义了follow_up报文的报文格式,local_follow_up报文可以与1588协议定义的follow_up格式一致。主节点设备接收delay-request报文时,打时间戳T4,并基于时间戳T4填充在delay-response报文中发送至从节点设备,从节点设备的Phy芯片或FPGA芯片接收delay-response报文,传输至从节点设备的CPU。从节点设备的CPU解析各报文,得到时间戳T1、T2、T3和T4。可以将Sync报文从主节点设备到从节点设备的传输时间记为Path-ms,将delay-request从从节点设备到主节点设备的传输时间记为Path-sm,将主节点设备和从节点设备之间的时钟偏差值记为offset,则T2–T1=Path-ms+offset,T4–T3=Path-sm-offset,在主节点设备和从节点设备的双向路径对称时,offset=(T2-T1–T4+T3)/2。根据时钟偏差值offset调整从节点设备的设备时钟即可使主节点设备和从节点设备的时钟同步。
图3是本发明实施例二提供的一种时钟同步方法的原理示意图。在一个时钟同步系统中,可以有一个主节点设备和若干个从节点设备,图3中以一个主节点设备和一个从节点设备为例,展示主节点设备和从节点设备之间信息的交互过程,相应的,主节点设备和其他从节点设备之间也可以是同样的交互流程。如图3所示,主节点设备的设备处理器形成时钟同步报文,传输给端口芯片,端口芯片打第一时间戳后将时钟同步报文发送至从节点设备。从节点设备的端口芯片接收时钟同步报文,在接收时打第二时间戳,并将第二时间戳填充至时钟同步报文中传输至从节点设备的设备处理器。主节点设备的端口芯片打第一时间戳后,获取时钟同步报文的报文识别信息,结合第一时间戳形成第一时间戳回传报文,回传至设备处理器,设备处理器解析回传报文后得到第一时间戳,根据第一时间戳形成跟随报文,传输至端口芯片,端口芯片将跟随报文发送至从节点设备。从节点设备的端口芯片接收跟随报文后传输至从节点设备的设备处理器。从节点设备的设备处理器形成延时请求报文,通过端口芯片向主节点设备发送并在发送时打第三时间戳,同时,端口芯片可以获取延迟请求报文的报文识别信息,结合第三时间戳形成第三时间戳回传报文,回传至从节点设备的设备处理器。主节点设备通过端口芯片接收延时请求报文,并在接收报文时打第四时间戳,将第四时间戳填充至延时请求报文中,传输至主节点设备的设备处理器。主节点设备的设备处理器可以解析延时请求报文,得到第四时间戳,并根据第四时间戳形成延迟请求响应报文,通过端口芯片发送至从节点设备。从节点设备的端口芯片可以接收延迟请求响应报文,并传输至从节点设备的设备处理器。从节点设备的设备处理器解析各报文,得到相应的第一时间戳、第二时间戳、第三时间戳和第四时间戳,计算得到时钟偏差值,并基于时钟偏差值同步设备时钟。
本实施例的技术方案,应用于时钟同步网络中的从节点设备,从节点设备包括端口芯片和设备处理器;通过端口芯片接收主节点设备发送的时钟同步报文和跟随报文,并确定接收时钟同步报文的第二时间戳;通过端口芯片向主节点设备发送延迟请求报文,并确定发送延迟请求报文的第三时间戳,其中,第三时间戳由端口芯片回传至设备处理器;通过端口芯片接收主节点设备返回的延迟请求响应报文;设备处理器解析跟随报文和延迟请求响应报文,得到第一时间戳和第四时间戳,根据第一时间戳、第二时间戳、第三时间戳和第四时间戳得到时钟偏差值,并基于时钟偏差值同步设备时钟。本发明由从节点设备的端口芯片主动回传时间戳至设备处理器,实现在时钟同步操作中,减少设备处理器的中断次数和SPI通路,提高处理效率。
实施例三
图4为本发明实施例三提供的一种计算机设备的结构框图,如图4所示,该计算机设备包括处理器310、存储器320和端口芯片330;计算机设备中处理器310的数量可以是一个或多个,图4中以一个处理器310为例;计算机设备中的处理器310、存储器320和端口芯片330可以通过总线或其他方式连接,图4中以通过总线连接为例。
存储器320作为一种计算机可读存储介质,可用于存储软件程序、计算机可执行程序以及模块,如本发明实施例中的时钟同步方法对应的程序指令/模块。处理器310通过运行存储在存储器320中的软件程序、指令以及模块,从而执行计算机设备的各种功能应用以及数据处理,即实现上述的时钟同步方法。
存储器320可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序;存储数据区可存储根据终端的使用所创建的数据等。此外,存储器320可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实例中,存储器320可进一步包括相对于处理器310远程设置的存储器,这些远程存储器可以通过网络连接至计算机设备。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
端口芯片330可以是物理接口收发芯片或可编程接口芯片,如Phy芯片或FPGA芯片。
实施例四
本发明实施例四还提供一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时可以用于执行一种时钟同步方法,该方法包括:
通过所述端口芯片从节点设备发送时钟同步报文,并确定发送所述时钟同步报文的第一时间戳;
所述设备处理器基于所述第一时间戳形成跟随报文,并通过所述端口芯片发送至所述从节点设备,其中,所述第一时间戳由所述端口芯片回传至所述设备处理器;
通过所述端口芯片接收所述从节点设备发送的延时请求报文,并确定接收所述延时请求报文的第四时间戳;
所述设备处理器将所述第四时间戳形成延迟请求响应报文,并通过所述端口芯片发送至所述从节点设备,同步所述从节点设备的设备时钟。
所述计算机可执行指令在由计算机处理器执行时还可以用于执行另一种时钟同步方法,该方法包括:
通过所述端口芯片接收主节点设备发送的时钟同步报文和跟随报文,并确定接收所述时钟同步报文的第二时间戳;
通过所述端口芯片向所述主节点设备发送延迟请求报文,并确定发送所述延迟请求报文的第三时间戳,其中,所述第三时间戳由所述端口芯片回传至所述设备处理器;
通过所述端口芯片接收主节点设备返回的延迟请求响应报文;
所述设备处理器解析所述跟随报文和所述延迟请求响应报文,得到第一时间戳和第四时间戳,根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳得到时钟偏差值,并基于所述时钟偏差值同步设备时钟。
当然,本发明实施例所提供的一种包含计算机可执行指令的存储介质,其计算机可执行指令不限于如上所述的方法操作,还可以执行本发明任意实施例所提供的时钟同步方法中的相关操作。
通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本发明可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、闪存(FLASH)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
值得注意的是,上述时钟同步装置的实施例中,所包括的各个单元和模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (8)

1.一种时钟同步方法,应用于时钟同步网络中的主节点设备,所述主节点设备包括端口芯片和设备处理器;
其特征在于,所述方法包括:
通过所述端口芯片从节点设备发送时钟同步报文,并确定发送所述时钟同步报文的第一时间戳;
所述设备处理器基于所述第一时间戳形成跟随报文,并通过所述端口芯片发送至所述从节点设备,其中,所述第一时间戳由所述端口芯片回传至所述设备处理器;
通过所述端口芯片接收所述从节点设备发送的延时请求报文,并确定接收所述延时请求报文的第四时间戳;
所述设备处理器将所述第四时间戳形成延迟请求响应报文,并通过所述端口芯片发送至所述从节点设备,同步所述从节点设备的设备时钟;
所述第一时间戳的回传步骤,包括:
所述端口芯片获取所述时钟同步报文的报文识别信息,结合所述第一时间戳形成第一时间戳回传报文,并将所述第一时间戳回传报文回传至所述设备处理器。
2.根据权利要求1所述的时钟同步方法,其特征在于,所述报文识别信息包括设备识别号、端口识别号和报文序列号。
3.一种时钟同步方法,应用于时钟同步网络中的从节点设备,所述从节点设备包括端口芯片和设备处理器;
其特征在于,所述方法包括:
通过所述端口芯片接收主节点设备发送的时钟同步报文和跟随报文,并确定接收所述时钟同步报文的第二时间戳;
通过所述端口芯片向所述主节点设备发送延迟请求报文,并确定发送所述延迟请求报文的第三时间戳,其中,所述第三时间戳由所述端口芯片回传至所述设备处理器;
通过所述端口芯片接收主节点设备返回的延迟请求响应报文;
所述设备处理器解析所述跟随报文和所述延迟请求响应报文,得到第一时间戳和第四时间戳,根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳得到时钟偏差值,并基于所述时钟偏差值同步设备时钟;
所述第三时间戳的回传步骤,包括:
所述端口芯片获取所述延迟请求报文的报文识别信息,结合所述第三时间戳形成第三时间戳回传报文,并将所述第三时间戳回传报文回传至所述设备处理器。
4.根据权利要求3所述的时钟同步方法,其特征在于,所述报文识别信息包括设备识别号、端口识别号和报文序列号。
5.根据权利要求3所述的时钟同步方法,其特征在于,所述端口芯片将所述第二时间戳填充至所述时钟同步报文中发送至所述设备处理器。
6.根据权利要求3所述的时钟同步方法,其特征在于,所述根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳得到时钟偏差值,包括:
将所述第二时间戳减去所述第一时间戳,得到第一时间差;
将所述第四时间戳减去所述第二时间戳,得到第二时间差;
确定所述第一时间差和所述第二时间差的时间差值,将所述时间差值的一半确定为时钟偏差值。
7.一种计算机设备,其特征在于,所述设备包括:
一个或多个处理器;
存储器,用于存储一个或多个程序;
端口芯片,用于与外部设备进行信息交互;
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如权利要求1-6中任一所述的时钟同步方法。
8.一种包含计算机可执行指令的存储介质,其特征在于,所述计算机可执行指令在由计算机处理器执行时用于执行如权利要求1-6中任一所述的时钟同步方法。
CN202011623931.9A 2020-12-31 2020-12-31 一种时钟同步方法、设备及存储介质 Active CN112838903B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011623931.9A CN112838903B (zh) 2020-12-31 2020-12-31 一种时钟同步方法、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011623931.9A CN112838903B (zh) 2020-12-31 2020-12-31 一种时钟同步方法、设备及存储介质

Publications (2)

Publication Number Publication Date
CN112838903A CN112838903A (zh) 2021-05-25
CN112838903B true CN112838903B (zh) 2022-08-26

Family

ID=75924336

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011623931.9A Active CN112838903B (zh) 2020-12-31 2020-12-31 一种时钟同步方法、设备及存储介质

Country Status (1)

Country Link
CN (1) CN112838903B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113704045B (zh) * 2021-07-12 2024-03-19 新华三半导体技术有限公司 一种时钟同步测试方法、系统及芯片
CN115733572A (zh) * 2021-08-31 2023-03-03 南宁富联富桂精密工业有限公司 基于精确时间协议的时钟同步方法、电子装置及存储介质
CN113726469A (zh) * 2021-09-18 2021-11-30 北京车和家信息技术有限公司 时间同步方法、装置、车用控制器及存储介质
CN114245411A (zh) * 2021-11-08 2022-03-25 深圳震有科技股份有限公司 报文延时时间的测试方法、装置、终端设备及存储介质
CN114448801B (zh) * 2021-12-23 2024-04-12 东莞市李群自动化技术有限公司 实时通道组创建的方法、网络拓扑、设备及存储介质
CN114584247A (zh) * 2022-03-04 2022-06-03 北京小马睿行科技有限公司 时间同步的方法、检测设备及系统
CN114745774B (zh) * 2022-03-16 2023-05-12 烽火通信科技股份有限公司 一种集中式时间同步方法、装置、设备及可读存储介质
CN117908354A (zh) * 2022-10-11 2024-04-19 比亚迪股份有限公司 时间同步系统、域控制器和车辆
CN117318866B (zh) * 2023-09-18 2024-08-20 深圳市航顺芯片技术研发有限公司 一种以太网远程校准系统时钟方法、装置、终端及计算机可读存储介质
CN118055449B (zh) * 2024-04-16 2024-07-30 深圳市康源智能有限公司 一种多路径的无线网络控制方法、装置和计算机设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102457371A (zh) * 2010-10-27 2012-05-16 华为技术有限公司 时间同步方法和相关设备及系统
CN103475461A (zh) * 2013-09-30 2013-12-25 武汉邮电科学研究院 一种1588时钟同步功能实现系统及方法
CN108599887A (zh) * 2018-04-24 2018-09-28 新华三技术有限公司 一种时差计算方法和转发设备
CN111385048A (zh) * 2018-12-29 2020-07-07 中兴通讯股份有限公司 一种时间同步方法及系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9820248B2 (en) * 2015-06-30 2017-11-14 Globalfoundries Inc. Network clock synchronization

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102457371A (zh) * 2010-10-27 2012-05-16 华为技术有限公司 时间同步方法和相关设备及系统
CN103475461A (zh) * 2013-09-30 2013-12-25 武汉邮电科学研究院 一种1588时钟同步功能实现系统及方法
CN108599887A (zh) * 2018-04-24 2018-09-28 新华三技术有限公司 一种时差计算方法和转发设备
CN111385048A (zh) * 2018-12-29 2020-07-07 中兴通讯股份有限公司 一种时间同步方法及系统

Also Published As

Publication number Publication date
CN112838903A (zh) 2021-05-25

Similar Documents

Publication Publication Date Title
CN112838903B (zh) 一种时钟同步方法、设备及存储介质
US10778359B2 (en) Time synchronization method, programmable logic device, single board and network element
EP3163786B1 (en) Clock synchronization method and apparatus
US8982897B2 (en) Data block output apparatus, communication system, data block output method, and communication method
CN101582733A (zh) 一种在sdh设备之间实现高精度时间同步的方法和系统
CN111726188B (zh) Airt-ros实时系统与非实时系统时钟同步方法及装置
CN106899370A (zh) 一种时钟链路切换方法、装置及基站
EP4407900A1 (en) Time synchronization apparatus, system, and method
CN103138887A (zh) 一种1588事件报文的处理方法及系统
WO2021082674A1 (zh) 时间同步的方法、通信设备和系统
CN102342051B (zh) 用于通过经由至少一个时间分发协议分开传输第一和第二数据来同步时钟的方法和相关的系统及模块
CN110266422B (zh) 中间时钟设备报文驻留时间处理方法、装置、设备及介质
WO2018041108A1 (zh) 确定时间同步报文的时钟时间的方法、装置和设备
CN107294633A (zh) 时间同步方法和装置
JP5891142B2 (ja) 通信システム
CN114071487B (zh) 一种接口时延测量方法、相关网络设备和存储介质
CN101420281B (zh) 用于在网络要素之间传送日内时间值的方法和装置
CN114338831B (zh) 一种网关通信方法、通信设备和存储介质
CN112312537B (zh) 时钟的同步方法和装置、存储介质、电子装置
CN102394740B (zh) 时间同步方法及装置
CN102983959B (zh) 在多个mac中实现ptp一步模式和两步模式的方法及装置
KR20100048124A (ko) 근거리 통신망에서의 시간 동기화 방법
US11343007B2 (en) Time synchronization method and device
WO2019104522A1 (en) Methods and devices for flexe network
KR20150016735A (ko) 중앙 집중 제어 평면을 이용한 네트워크 시각 동기 시스템

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 523000 Room 401 and 402, building 5, No. 24, industrial East Road, Songshanhu Park, Dongguan City, Guangdong Province

Applicant after: Guangdong daguangxin Technology Co.,Ltd.

Address before: 523808 the first, second and third floors of building 16, small and medium-sized science and technology enterprise Pioneer Park, North Industrial City, Songshanhu high tech Industrial Development Zone, Dongguan City, Guangdong Province

Applicant before: Guangdong Dapu Telecom Technology Co.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant