CN112615859A - Hdlc数据链路自适应接入方法、协议转换器及系统 - Google Patents

Hdlc数据链路自适应接入方法、协议转换器及系统 Download PDF

Info

Publication number
CN112615859A
CN112615859A CN202011494481.8A CN202011494481A CN112615859A CN 112615859 A CN112615859 A CN 112615859A CN 202011494481 A CN202011494481 A CN 202011494481A CN 112615859 A CN112615859 A CN 112615859A
Authority
CN
China
Prior art keywords
data
protocol converter
error rate
crc error
serial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011494481.8A
Other languages
English (en)
Inventor
刘志海
朱志强
刘云
刘国建
王建强
王炘
肖乐
钟鹏飞
范宇浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Civil Aviation Air Traffic Control Science & Technology Co ltd
Second Research Institute of CAAC
Original Assignee
Chengdu Civil Aviation Air Traffic Control Science & Technology Co ltd
Second Research Institute of CAAC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Civil Aviation Air Traffic Control Science & Technology Co ltd, Second Research Institute of CAAC filed Critical Chengdu Civil Aviation Air Traffic Control Science & Technology Co ltd
Priority to CN202011494481.8A priority Critical patent/CN112615859A/zh
Publication of CN112615859A publication Critical patent/CN112615859A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/08Protocols for interworking; Protocol conversion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Communication Control (AREA)

Abstract

本发明实施例公开了一种HDLC数据链路自适应接入方法、协议转换器及系统,方法包括:协议转换器采用下降沿采样方式接收串行数据;所述协议转换器对所述串行数据进行串并变换,得到并行数据;所述协议转换器计算所述并行数据的CRC错误率;所述协议转换器基于所述CRC错误率输出正确数据。实施本发明实施例,利用CRC错误率可保证协议转换器输出正确数据,可灵活适应于目前常用的两种HDLC数据链路方式,具有较强的实用意义,提高了数据接入的灵活性。

Description

HDLC数据链路自适应接入方法、协议转换器及系统
技术领域
本发明涉及通信技术领域,具体涉及一种HDLC数据链路自适应接入方法、协议转换器及系统。
背景技术
在自动化系统中,其数据接入方式往往是网络,由于其需要引接的数据类型较多,如雷达、电报、GPS、综合航迹、多点定位、ADS-B等等,不同的数据往往采用不同的数据传输方式,如同步串行HDCL、异步串口、网络等等。其中,雷达、综合航迹往往采用同步串行HDLC格式传输,因此需要协议转换器完成串行数据到网络数据的转换。系统结构框图如图1所示。
而不同的雷达数据或综合航迹由于其采用的传输设备不同,同步时钟与数据的对应关系也不同。主要的方式有两种:(1)同步时钟上升沿对齐数据;(2)同步时钟下降沿对齐数据。
当传输设备与协议转换器和前端传输设备不匹配时,往往导致数据传输错误,不同类型的链路数据同时进入协议转换器时,目前的设备是无法处理的。目前的处理方案有两种:
1、不同类型的链路数据进入不同的协议转换器,修改前端传输设备的输出方式,如将同步时钟上升沿对齐数据修改为下降沿对齐数据。
2、不同类型的链路数据进入不同的协议转换器,修改协议转换器的数据采样方式,如将上升沿采样修改为下降沿采样。
上述传统技术的缺点主要有:
(1)通过增加协议转换器的方式会导致成本增加;
(2)当前端设备仅提供一种链路输出方式时,只能通过修改后端协议转换器数据采样方式匹配,处理灵活性降低;
(3)目前的协议转换器仅提供一种数据采样方式,数据接入灵活性不高。
发明内容
本发明实施例的目的在于提供一种HDLC数据链路自适应接入方法、协议转换器及系统,以提高数据接入的灵活性。
为实现上述目的,第一方面,本发明实施例提供了一种HDLC数据链路自适应接入方法,包括:
协议转换器采用下降沿采样方式接收串行数据;
所述协议转换器对所述串行数据进行串并变换,得到并行数据;
所述协议转换器计算所述并行数据的CRC错误率;
所述协议转换器基于所述CRC错误率输出正确数据。
作为本申请一种具体的实施方式,所述协议转换器基于所述CRC错误率输出正确数据,具体包括:
若在预设时间段内,所述CRC错误率小于第一阈值,则输出正确数据。
进一步地,所述方法还包括:
若在预设时间段内,所述CRC错误率不小于第一阈值且大于第二阈值,则将采样时钟反相;
所述协议转换器采用上升沿采样方式再次接收串行数据;
所述协议转换器对再次接收的串行数据进行串并变换及CRC错误率计算;
若再次计算的CRC计算量小于所述第一阈值,则输出正确数据。
进一步地,所述方法还包括:
若在预设时间段内,所述CRC错误率不小于第一阈值且不大于第二阈值,则弹出提示窗口,提示用户进行链路检查。
第二方面,本发明实施例还提供了一种协议转换器,包括:
收单元,用于采用下降沿采样方式接收串行数据;
串并处理单元,用于对所述串行数据进行串并变换,得到并行数据;
计算单元,用于计算所述并行数据的CRC错误率;
输出单元,用于基于所述CRC错误率输出正确数据。
第三方面,本发明实施例还提供了一种数据接入系统,包括传输设备和协议转换器,所述传输设备分别连接外部数据源和协议转换器,所述协议转换器连接自动化系统。其中,该协议转换器如上述第二方面所述。
实施本发明实施例,利用CRC错误率可保证协议转换器输出正确数据,可灵活适应于目前常用的两种HDLC数据链路方式,具有较强的实用意义,提高了数据接入的灵活性。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。
图1是自动化系统结构框图;
图2是时钟上升沿同步数据示意图;
图3是时钟下降沿同步数据示意图;
图4是本发明实施例提供的HDLC数据链路自适应接入方法的流程图;
图5是本发明实施例提供的协议转换器的结构框图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
基于前述背景技术中提到的问题,本发明实施例方法的目的是采用相应的匹配算法自动识别前端链路方式,匹配其格式,能同时接入同步时钟上升沿对齐数据和同步时钟下降沿对齐数据的链路。
需要说明的是,协议转换器收到的HDCL数据链格式一般有如下两种:
(1)时钟上升沿同步数据,如图2所示;
(2)时钟下降沿同步数据,如图3所示。
当协议转换器接收到(1)中所述同步数据,则进行信号处理时需在时钟下降沿采样数据,若收到(2)中所述同步数据,则进行信号处理时需在时钟上升沿采样数据,如此,才能保证数据传输的准确性。
若要自适应接收不同类型链路的同步数据,可借助协议转换器的实时CRC错误率进行判断。因此,本发明实施例提供了一种HDLC数据链路自适应接入方法,具体流程如图4所示。在图4的流程中,协议转换器的各个通道相互独立,根据跟着的CRC错误率调整采样时钟相位。
结合图4,本发明的HDLC数据链路自适应接入方法包括:
(1)协议转换器采用默认的下降沿采样方式接收串行数据,对该串行数据进行串并转换,得到并行数据。
(2)协议转换器计算并行数据的CRC错误率。
(3)协议转换器基于所述CRC错误率输出正确数据。
其中,步骤(3)具体包括:
若在预设时间段(例如最近5秒)内,CRC错误率小于第一阈值(例如10%),则输出正确数据。
若在预设时间段(例如最近5秒)内,CRC错误率不大于第一阈值10%,则计算判断CRC错误率是否大于第二阈值95%。若大于95%,则表示协议转换器目前的采样方式与实际HDLC链路不符,将采样时钟反相,即由上升沿调整为下降沿。
待相位调整后,协议转换器采用上升沿采样方式再次接收串行数据,进行串并变换和CRC错误率计算。针对本次计算的CRC错误率,若小于第一阈值10%,则表示调整相位后,协议转换器的采样方式与实际HDLC链路相符,数据传输正确,此时刻正常输出数据。若再次接收的串行数据的CRC错误率不小于第一阈值10%,则提示链路可能存在干扰或者线路连接错误,比如数据地线未连接等。网页端便弹出提示窗口,提示用户进行相应的链路检查,排查问题。
此外,若第一次接收的串行数据的CRC错误率不小于第一阈值10%,同时不大于第二阈值95%,则提示链路可能存在干扰或者线路连接错误,比如数据地线未连接等。网页端便弹出提示窗口,提示用户进行相应的链路检查,排查问题。
通过以上所述方法,协议转换器的各个通道可独立接入不同HDLC链路格式的数据,根据链路格式,灵活匹配采样时钟,能够准确得地输数据,具有很好的应用价值。
此外,本发明实施例的方法主要有以下优点:
(1)可应用于协议转换器,可减少设备数量,节约成本。
(2)当前端传输方式无法改变时,无需修改协议转换器数据采样方式,灵活适配。
(3)方法灵活适应了目前常用的两种HDLC数据链路方式,具有较强的实用意义。
基于相同的发明构思,本发明实施例提供了一种数据接入系统,可参考图1。该数据接入系统包括传输设备和协议转换器,所述传输设备分别连接外部数据源和协议转换器,所述协议转换器连接自动化系统。
其中,如图5所示,该协议转换器包括:
接收单元10,用于采用下降沿采样方式接收串行数据;
串并处理单元11,用于对所述串行数据进行串并变换,得到并行数据;
计算单元12,用于计算所述并行数据的CRC错误率;
输出单元13,用于基于所述CRC错误率输出正确数据。
进一步地,输出单元13具体用于:
若在预设时间段内,所述CRC错误率小于第一阈值,则输出正确数据。
优选地,该协议转换器还包括相位调整单元14,用于若在预设时间段内,所述CRC错误率不小于第一阈值且大于第二阈值,则将采样时钟反相;
所述接收单元10还用于采用上升沿采样方式再次接收串行数据;
所述串并转换单元11还用于对再次接收的串行数据进行串并变换;
计算单元12还用于再次接收的串行数据进行CRC错误率计算;
所述输出单元13还用于若再次计算的CRC计算量小于所述第一阈值,则输出正确数据。
优选地,该协议转换器还包括提示单元15,用于若在预设时间段内,所述CRC错误率不小于第一阈值且不大于第二阈值,则提示用户进行链路检查。
需要说明的是,关于该数据接入系统及协议转换器更为具体的工作流程,请参考前述方法实施例部分,在此不再赘述。
实施本发明的数据接入系统及协议转换器,利用CRC错误率可保证协议转换器输出正确数据,可灵活适应于目前常用的两种HDLC数据链路方式,具有较强的实用意义,提高了数据接入的灵活性。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (9)

1.一种HDLC数据链路自适应接入方法,其特征在于,包括:
协议转换器采用下降沿采样方式接收串行数据;
所述协议转换器对所述串行数据进行串并变换,得到并行数据;
所述协议转换器计算所述并行数据的CRC错误率;
所述协议转换器基于所述CRC错误率输出正确数据。
2.如权利要求1所述的HDLC数据链路自适应接入方法,其特征在于,所述协议转换器基于所述CRC错误率输出正确数据,具体包括:
若在预设时间段内,所述CRC错误率小于第一阈值,则输出正确数据。
3.如权利要求2所述的HDLC数据链路自适应接入方法,其特征在于,所述方法还包括:
若在预设时间段内,所述CRC错误率不小于第一阈值且大于第二阈值,则将采样时钟反相;
所述协议转换器采用上升沿采样方式再次接收串行数据;
所述协议转换器对再次接收的串行数据进行串并变换及CRC错误率计算;
若再次计算的CRC计算量小于所述第一阈值,则输出正确数据。
4.如权利要求3所述的HDLC数据链路自适应接入方法,其特征在于,所述方法还包括:
若在预设时间段内,所述CRC错误率不小于第一阈值且不大于第二阈值,则弹出提示窗口,提示用户进行链路检查。
5.一种协议转换器,其特征在于,包括:
接收单元,用于采用下降沿采样方式接收串行数据;
串并处理单元,用于对所述串行数据进行串并变换,得到并行数据;
计算单元,用于计算所述并行数据的CRC错误率;
输出单元,用于基于所述CRC错误率输出正确数据。
6.如权利要求5所述的协议转换器,其特征在于,所述输出单元具体用于:
若在预设时间段内,所述CRC错误率小于第一阈值,则输出正确数据。
7.如权利要求6所述的协议转换器,其特征在于,所述协议转换器还包括相位调整单元,用于若在预设时间段内,所述CRC错误率不小于第一阈值且大于第二阈值,则将采样时钟反相;
所述接收单元还用于采用上升沿采样方式再次接收串行数据;
所述串并转换单元还用于对再次接收的串行数据进行串并变换;
计算单元还用于再次接收的串行数据进行CRC错误率计算;
所述输出单元还用于若再次计算的CRC计算量小于所述第一阈值,则输出正确数据。
8.如权利要求7所述的协议转换器,其特征在于,所述协议转换器还包括提示单元,用于若在预设时间段内,所述CRC错误率不小于第一阈值且不大于第二阈值,则提示用户进行链路检查。
9.一种数据接入系统,包括传输设备和协议转换器,所述传输设备分别连接外部数据源和协议转换器,所述协议转换器连接自动化系统,其特征在于,所述协议转换器如权利要求5-8任一项所述。
CN202011494481.8A 2020-12-17 2020-12-17 Hdlc数据链路自适应接入方法、协议转换器及系统 Pending CN112615859A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011494481.8A CN112615859A (zh) 2020-12-17 2020-12-17 Hdlc数据链路自适应接入方法、协议转换器及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011494481.8A CN112615859A (zh) 2020-12-17 2020-12-17 Hdlc数据链路自适应接入方法、协议转换器及系统

Publications (1)

Publication Number Publication Date
CN112615859A true CN112615859A (zh) 2021-04-06

Family

ID=75240522

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011494481.8A Pending CN112615859A (zh) 2020-12-17 2020-12-17 Hdlc数据链路自适应接入方法、协议转换器及系统

Country Status (1)

Country Link
CN (1) CN112615859A (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1540912A (zh) * 2003-04-23 2004-10-27 华为技术有限公司 调节采样时钟保障同步数据可靠接收的方法及其装置
CN1798017A (zh) * 2004-12-30 2006-07-05 中兴通讯股份有限公司 基于数据通信系统多时钟采样的方法
CN101808027A (zh) * 2010-03-31 2010-08-18 哈尔滨工业大学 适用于多种端口的数据接收存储转发装置
CN101895549A (zh) * 2010-07-21 2010-11-24 中国北车股份有限公司大连电力牵引研发中心 车辆通信网络数据转换网关及其转换方法
CN102347813A (zh) * 2011-09-26 2012-02-08 华为技术有限公司 一种选取采样时钟信号的方法和设备
CN102394719A (zh) * 2011-09-21 2012-03-28 浙江铭道通信技术有限公司 基于fpga的多通道hdlc数据处理方法
CN106681127A (zh) * 2016-12-22 2017-05-17 建荣半导体(深圳)有限公司 移位寄存器电路、相位差计算方法及时间数字转换器
CN107517094A (zh) * 2017-07-31 2017-12-26 安徽四创电子股份有限公司 基于fpga的s模式二次雷达情报服务器及其工作方法
CN111698271A (zh) * 2019-03-14 2020-09-22 中国科学院国家空间科学中心 一种hdlc协议ip核

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1540912A (zh) * 2003-04-23 2004-10-27 华为技术有限公司 调节采样时钟保障同步数据可靠接收的方法及其装置
CN1798017A (zh) * 2004-12-30 2006-07-05 中兴通讯股份有限公司 基于数据通信系统多时钟采样的方法
CN101808027A (zh) * 2010-03-31 2010-08-18 哈尔滨工业大学 适用于多种端口的数据接收存储转发装置
CN101895549A (zh) * 2010-07-21 2010-11-24 中国北车股份有限公司大连电力牵引研发中心 车辆通信网络数据转换网关及其转换方法
CN102394719A (zh) * 2011-09-21 2012-03-28 浙江铭道通信技术有限公司 基于fpga的多通道hdlc数据处理方法
CN102347813A (zh) * 2011-09-26 2012-02-08 华为技术有限公司 一种选取采样时钟信号的方法和设备
CN106681127A (zh) * 2016-12-22 2017-05-17 建荣半导体(深圳)有限公司 移位寄存器电路、相位差计算方法及时间数字转换器
CN107517094A (zh) * 2017-07-31 2017-12-26 安徽四创电子股份有限公司 基于fpga的s模式二次雷达情报服务器及其工作方法
CN111698271A (zh) * 2019-03-14 2020-09-22 中国科学院国家空间科学中心 一种hdlc协议ip核

Similar Documents

Publication Publication Date Title
US7890788B2 (en) Clock data recovery and synchronization in interconnected devices
US6317419B1 (en) Method and apparatus for training an echo canceler in a PCM modem context
WO2021008532A1 (zh) 有源天线单元时延对齐方法、装置及有源天线单元
SE9901335L (sv) Dataterminal för radiokommunikation
CN116155430A (zh) 一种光纤双向信号传输时延误差消除方法及时频系统
US6856256B2 (en) Method and system for detecting and digitally transmitting analog output measured quantities of a number of transducers
JPH0455014B2 (zh)
CN111478295B (zh) 一种适用于无线线路差动保护的数据同步方法及系统
CN112615859A (zh) Hdlc数据链路自适应接入方法、协议转换器及系统
US7636410B2 (en) Multiplex bus system with duty cycle correction
CN112702135B (zh) 信号处理方法、装置、系统、介质和电子设备
CN210442508U (zh) 空管雷达转换设备
CN111327553B (zh) 在lpwan网络中进行频率校正的方法和系统
RU50018U1 (ru) Мультиплексор передачи данных
CN117076372B (zh) 通信信号接收接口电路和通信方法
US20230379078A1 (en) Optical transmission apparatus and optical transmission method
CN109150350A (zh) 设备延时补偿方法、系统及存储介质
CN109379169B (zh) 一种抗突发大误码的码速调整装置
KR100442372B1 (ko) 데이터 전송 장치 및 방법
JPS596647A (ja) シリアルデ−タ伝送同期方式
JPS60145744A (ja) 二線式双方向バ−スト伝送制御方式
CN115603844A (zh) 一种改进的星载can总线时间同步网络及方法
CN117389183A (zh) 一种基于确定时隙的链式功率源控制方法和系统
KR0129203B1 (ko) 고속병렬 씨알씨 계산회로
US8543897B2 (en) Transmission apparatus and parity calculation method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20210406