CN112447692A - 具有驱动机制的发光二极管装置 - Google Patents

具有驱动机制的发光二极管装置 Download PDF

Info

Publication number
CN112447692A
CN112447692A CN202010679446.7A CN202010679446A CN112447692A CN 112447692 A CN112447692 A CN 112447692A CN 202010679446 A CN202010679446 A CN 202010679446A CN 112447692 A CN112447692 A CN 112447692A
Authority
CN
China
Prior art keywords
emitting diode
chip
pad
driving circuit
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010679446.7A
Other languages
English (en)
Inventor
谢政翰
黄国伦
郭俊廷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MY-SEMI Inc
MY Semi Inc
Original Assignee
MY-SEMI Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MY-SEMI Inc filed Critical MY-SEMI Inc
Publication of CN112447692A publication Critical patent/CN112447692A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/20Controlling the colour of the light
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05553Shape in top view being rectangular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08123Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting directly to at least two bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73207Bump and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73209Bump and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/141Analog devices
    • H01L2924/1426Driver

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Led Device Packages (AREA)
  • Led Devices (AREA)

Abstract

本发明公开一种具有驱动机制的发光二极管装置。第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片排列设置在驱动电路芯片上,分别配置以发射红光、绿光以及蓝光。第一发光二极管芯片的第一接点、第二发光二极管芯片的第一接点以及第三发光二极管芯片的第一接点以覆晶方式,分别直接电性接触驱动电路芯片的第一输出接点、第二输出接点、第三输出接点。第一发光二极管芯片的第二接点、第二发光二极管芯片的第二接点以及第三发光二极管芯片的第二接点直接电性接触驱动电路芯片的共接点。

Description

具有驱动机制的发光二极管装置
技术领域
本发明涉及发光装置,特别是涉及一种具有驱动机制的发光二极管装置。
背景技术
发光二极管(light-emitting diode,LED)是由半导材料制成的用以将电能转换为光能的发光组件。发光二极管在显示面芯片、汽车方向灯、装饰性照明装置等各个领域均得到了广泛的应用。然而,传统发光装置中的多个发光二极管芯片邻设于驱动电路,并打线连接位于同一平面上的驱动电路,如此配置方式占用很大的面积而使发光装置尺寸无法缩小,更造成发光二极管芯片的光线被邻设的驱动电路芯片遮蔽,影响多个发光二极管芯片的混光质量。
发明内容
本发明所要解决的技术问题在于,针对现有技术的不足提供一种具有驱动机制的发光二极管装置,包含第一发光二极管芯片、第二发光二极管芯片、第三发光二极管芯片以及驱动电路芯片。第一发光二极管芯片配置以发射红光。第二发光二极管芯片配置以发射绿光。第三发光二极管芯片配置以发射蓝光。驱动电路芯片直接电性接触第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片,配置以驱动第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片以分别发射红光、绿光、蓝光。第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片设置于驱动电路芯片上。第一发光二极管芯片的第一接点、第二发光二极管芯片的第一接点以及第三发光二极管芯片的第一接点以覆晶方式,分别直接电性接触驱动电路芯片的第一输出接点、第二输出接点、第三输出接点。第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片中的两者或三者的第二接点直接电性接触驱动电路芯片的共接点。
在一实施方式中,第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片加总的面积小于驱动电路芯片的面积。
在一实施方式中,第一发光二极管芯片、第二发光二极管芯片、第三发光二极管芯片与一封装层形成一发光二极管封装。
在一实施方式中,发光二极管封装的第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片所有的第二接点的共接点直接电性接触驱动电路芯片的共接点。
在一实施方式中,第一发光二极管芯片的第一接点、第二发光二极管芯片的第一接点以及第三发光二极管芯片的第一接点皆为阴极。第一发光二极管芯片的第二接点、第二发光二极管芯片的第二接点以及第三发光二极管芯片的第二接点皆为阳极。
在一实施方式中,第一发光二极管芯片的第一接点、第二发光二极管芯片的第一接点以及第三发光二极管芯片的第一接点皆为阳极。第一发光二极管芯片的第二接点、第二发光二极管芯片的第二接点以及第三发光二极管芯片的第二接点皆为阴极。
在一实施方式中,驱动电路芯片具有一电性接触垫、一串行数据输入垫以及一串行数据输出垫,电性接触垫接地,驱动电路芯片的共接点连接一输入电压源。串行数据输入垫接收一第一控制信号,串行数据输出垫输出第一控制信号,第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片依据第一控制信号发光。
在一实施方式中,驱动电路芯片的共接点、电性接触垫、串行数据输入垫以及串行数据输出垫中的任一者或多者,通过打线、硅穿孔或沿驱动电路芯片侧边生长的金属层,和外部导线连接。
在一实施方式中,驱动电路芯片具有一电性接触垫、一串行数据输入垫以及一串行数据输出垫,电性接触垫连接一输入电压源,驱动电路芯片的共接点接地。其中串行数据输入垫接收一第一控制信号。串行数据输出垫输出第一控制信号。第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片依据第一控制信号发光。
在一实施方式中,驱动电路芯片的共接点、电性接触垫、串行数据输入垫以及串行数据输出垫中的任一者或多者,通过打线、硅穿孔或沿驱动电路芯片侧边生长的金属层,和外部导线连接。
在一实施方式中,驱动电路芯片具有输入电源垫、接地垫、串行数据输入垫以及串行数据输出垫。输入电源垫连接一输入电压源。接地垫接地。驱动电路芯片的共接点连接输入电源垫。串行数据输入垫接收一第一控制信号,串行数据输出垫输出第一控制信号,第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片依据第一控制信号发光。
在一实施方式中,驱动电路芯片的共接点、输入电源垫、接地垫、串行数据输入垫以及串行数据输出垫中的任一者或多者,通过打线、硅穿孔或沿驱动电路芯片侧边生长的金属层,和外部导线连接。
在一实施方式中,驱动电路芯片具有输入电源垫、接地垫、串行数据输入垫以及串行数据输出垫。输入电源垫连接一输入电压源。接地垫接地。驱动电路芯片的共接点连接接地垫。串行数据输入垫接收一第一控制信号。串行数据输出垫输出第一控制信号。第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片依据第一控制信号发光。
在一实施方式中,驱动电路芯片的共接点、输入电源垫、接地垫、串行数据输入垫以及串行数据输出垫中的任一者或多者,通过打线、硅穿孔或沿驱动电路芯片侧边生长的金属层,和外部导线连接。
在一实施方式中,驱动电路芯片还具有一串行频率输入垫以及一串行频率输出垫。串行频率输入垫接收一第二控制信号。串行频率输出垫输出第二控制信号。第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片依据第一控制信号以及第二控制信号发光。
在一实施方式中,驱动电路芯片的串行频率输入垫、串行频率输出垫或两者,通过打线、硅穿孔或沿驱动电路芯片侧边生长的金属层,和外部导线连接。
另外,本发明另外提供一种具有驱动机制的发光二极管装置,包含发光二极管封装以及驱动电路芯片。发光二极管封装包含第一发光二极管芯片、第二发光二极管芯片、第三发光二极管芯片以及封装层。第一发光二极管芯片配置以发射红光。第二发光二极管芯片配置以发射绿光。第三发光二极管芯片配置以发射蓝光。驱动电路芯片直接电性接触第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片。驱动电路芯片配置以驱动第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片以分别发射红光、绿光、蓝光。其中第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片设置于驱动电路芯片上。第一发光二极管芯片的第一接点、第二发光二极管芯片的第一接点以及第三发光二极管芯片的第一接点以覆晶覆晶方式,分别直接电性接触驱动电路芯片的第一输出接点、第二输出接点、一第三输出接点。发光二极管封装的第一发光二极管芯片、第二发光二极管芯片以及第三发光二极管芯片所有的第二接点的共接点直接电性接触驱动电路芯片的共接点。
如上所述,本发明提供一种具有驱动机制的发光二极管装置,其将多个发光二极管芯片堆栈放置于驱动电路芯片上,并与驱动电路芯片直接电性接触,而不采用打线接合方式,以节省发光二极管装置的平面占用面积,能达到发光二极管装置的面积最小化,并且可防止驱动电路芯片遮挡发光二极管芯片发射的光,使混光质量优化。
为使能更进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与图式,然而所提供的图式仅用于提供参考与说明,并非用来对本发明加以限制。
附图说明
图1为本发明第一实施例的具有驱动机制的发光二极管装置的多个发光二极管芯片的示意图。
图2为本发明第一至第九实施例的具有驱动机制的发光二极管装置的驱动电路芯片的示意图。
图3为本发明第一实施例的具有驱动机制的发光二极管装置的多个发光二极管芯片设于驱动电路芯片上的示意图。
图4为本发明第二实施例的具有驱动机制的发光二极管装置的发光二极管芯片的阳极直接电性接触驱动电路芯片的共接点并且发光二极管芯片的阴极直接电性接触驱动电路芯片的输出端的示意图。
图5为本发明第三实施例的具有驱动机制的发光二极管装置的发光二极管芯片的阴极直接电性接触驱动电路芯片的共接点并且发光二极管芯片的阳极直接电性接触驱动电路芯片的输出端的示意图。
图6为本发明第四实施例的具有驱动机制的发光二极管装置的发光二极管封装设于驱动电路芯片上的示意图。
图7为本发明第五实施例的具有驱动机制的发光二极管装置的发光二极管封装的阳极的共接点直接电性接触驱动电路芯片的共接点并且发光二极管封装的阴极直接电性接触驱动电路芯片的输出端的示意图。
图8为本发明第六实施例的具有驱动机制的发光二极管装置的发光二极管封装的阴极的共接点直接电性接触驱动电路芯片的共接点并且发光二极管封装的阳极直接电性接触驱动电路芯片的输出端的示意图。
图9为本发明第七实施例的具有驱动机制的发光二极管装置的发光二极管封装设于驱动电路芯片上的示意图。
图10为本发明第八实施例的具有驱动机制的发光二极管装置的发光二极管封装的阳极的共接点直接电性接触驱动电路芯片的共接点并且发光二极管封装的阴极直接电性接触驱动电路芯片的输出端的示意图。
图11为本发明第九实施例的具有驱动机制的发光二极管装置的发光二极管封装的阴极的共接点直接电性接触驱动电路芯片的共接点并且发光二极管封装的阳极直接电性接触驱动电路芯片的输出端的示意图。
图12为本发明第十实施例的具有驱动机制的发光二极管装置的驱动电路芯片的示意图。
图13为本发明第十一实施例的具有驱动机制的发光二极管装置的驱动电路芯片的示意图。
图14为本发明第十二实施例的具有驱动机制的发光二极管装置的驱动电路芯片的示意图。
图15为本发明第十三实施例的具有驱动机制的发光二极管装置的驱动电路芯片的示意图。
具体实施方式
以下是通过特定的具体实施例来说明本发明的实施方式,本领域技术人员可由本说明书所公开的内容了解本发明的优点与效果。本发明可通过其他不同的具体实施例加以施行或应用,本说明书中的各项细节也可基于不同观点与应用,在不背离本发明的构思下进行各种修改与变更。另外,本发明的附图仅为简单示意说明,并非依实际尺寸的描绘,事先声明。以下的实施方式将进一步详细说明本发明的相关技术内容,但所公开的内容并非用以限制本发明的保护范围。另外,本文中所使用的术语“或”,应视实际情况可能包含相关联的列出项目中的任一个或者多个的组合。
[第一实施例]
请参阅图1至图3,其中图1为本发明第一实施例的具有驱动机制的发光二极管装置的多个发光二极管芯片的示意图;图2为本发明第一至第九实施例的具有驱动机制的发光二极管装置的驱动电路芯片的示意图;图3为本发明第一实施例的具有驱动机制的发光二极管装置的多个发光二极管芯片设于驱动电路芯片上的示意图。
本实施例的具有驱动机制的发光二极管装置可包含如图1所示的第一发光二极管芯片RLED、第二发光二极管芯片GLED以及第三发光二极管芯片BLED。第一发光二极管芯片RLED发射红光,第二发光二极管芯片GLED发射绿光,而第三发光二极管芯片BLED发射蓝光。
如图1所示,第一发光二极管芯片RLED具有第一接点RO1以及第二接点RO2。第二发光二极管芯片GLED具有第一接点GO1以及第二接点GO2。第三发光二极管芯片BLED具有第一接点BO1以及第二接点BO2。
如图2所示,本实施例的具有驱动机制的发光二极管装置还可包含驱动电路芯片DRV1。驱动电路芯片DRV1可具有第一输出接点OUT1、第二输出接点OUT2、第三输出接点OUT3以及共接点VCOM。
如图3所示,图1所示的第一发光二极管芯片RLED、第二发光二极管芯片GLED以及第三发光二极管芯片BLED排列设置在图2所示的驱动电路芯片DRV1上。第一发光二极管芯片RLED、第二发光二极管芯片GLED以及第三发光二极管芯片BLED加总的面积小于驱动电路芯片DRV1的面积。
第一发光二极管芯片RLED的第一接点RO1例如以覆晶方式直接电性接触驱动电路芯片DRV1的第一输出接点OUT1。第二发光二极管芯片GLED的第一接点GO1例如以覆晶方式直接电性接触驱动电路芯片DRV1的第二输出接点OUT2。第三发光二极管芯片BLED的第一接点BO1例如以覆晶方式直接电性接触驱动电路芯片DRV1的第三输出接点OUT3。
第一发光二极管芯片RLED的第二接点RO2、第二发光二极管芯片GLED的第二接点GO2以及第三发光二极管芯片BLED的第二接点BO2都直接电性接触驱动电路芯片DRV1的共接点VCOM。
驱动电路芯片DRV1的驱动电路配置以同步或异步地驱动第一发光二极管芯片RLED、第二发光二极管芯片GLED以及第三发光二极管芯片BLED分别发射红光、绿光以及蓝光。
[第二实施例]
请参阅图4,其为本发明第二实施例的具有驱动机制的发光二极管装置的发光二极管芯片的阳极直接电性接触驱动电路芯片的共接点并且发光二极管芯片的阴极直接电性接触驱动电路芯片的输出端的示意图。
如图4所示,第一发光二极管芯片RLED的阴极的第一接点RO1直接电性接触驱动电路芯片DRV1的第一输出接点OUT1。第二发光二极管芯片GLED的阴极的第一接点GO1直接电性接触驱动电路芯片DRV1的第二输出接点OUT2。第三发光二极管芯片BLED的阴极的第一接点BO1直接电性接触驱动电路芯片DRV1的第三输出接点OUT3。
第一发光二极管芯片RLED的阳极的第二接点RO2、第二发光二极管芯片GLED的阳极的第二接点GO2以及第三发光二极管芯片BLED的阳极的第二接点BO2中的两者或三者,直接电性接触驱动电路芯片DRV1的共接点VCOM。
[第三实施例]
请参阅图5,其为本发明第三实施例的具有驱动机制的发光二极管装置的发光二极管芯片的阴极直接电性接触驱动电路芯片的共接点并且发光二极管芯片的阳极直接电性接触驱动电路芯片的输出端的示意图。
如图5所示,第一发光二极管芯片RLED的阳极的第一接点RO1直接电性接触驱动电路芯片DRV1的第一输出接点OUT1。第二发光二极管芯片GLED的阳极的第一接点GO1直接电性接触驱动电路芯片DRV1的第二输出接点OUT2。第三发光二极管芯片BLED的阳极的第一接点BO1直接电性接触驱动电路芯片DRV1的第三输出接点OUT3。
第一发光二极管芯片RLED的阴极的第二接点RO2、第二发光二极管芯片GLED的阴极的第二接点GO2以及第三发光二极管芯片BLED的阴极的第二接点BO2中的两者或三者,直接电性接触驱动电路芯片DRV1的共接点VCOM。
[第四实施例]
请参阅图6,其为本发明第四实施例的具有驱动机制的发光二极管装置的发光二极管封装设于驱动电路芯片上的示意图。
本实施例的具有驱动机制的发光二极管装置可包含如图6所示的发光二极管封装LEDPG1。如图1所示的第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED可与一封装层形成如图6所示的发光二极管封装LEDPG1。
如图6所示,发光二极管封装LEDPG1具有第一接点RO1、GO1、BO1以及共接点COM。发光二极管封装LEDPG1可设于驱动电路芯片DRV1上,以形成本实施例的具有驱动机制的发光二极管装置。
发光二极管封装LEDPG1的第一接点RO1例如以覆晶方式直接电性接触驱动电路芯片DRV1的第一输出接点OUT1。发光二极管封装LEDPG1的第一接点GO1例如以覆晶方式直接电性接触驱动电路芯片DRV1的第一输出接点OUT2。发光二极管封装LEDPG1的第一接点BO1例如以覆晶方式直接电性接触驱动电路芯片DRV1的第一输出接点OUT3。发光二极管封装LEDPG1的共接点COM直接电性接触驱动电路芯片DRV1的共接点VCOM。
请参阅图7,其为本发明第五实施例的具有驱动机制的发光二极管装置的发光二极管封装的阳极的共接点直接电性接触驱动电路芯片的共接点并且发光二极管封装的阴极直接电性接触驱动电路芯片的输出端的示意图。
如图7所示,驱动电路芯片DRV1的共接点VCOM直接电性接触发光二极管封装LEDPG1中的第一发光二极管芯片RLED的阳极、第二发光二极管芯片GLED的阳极与第三发光二极管芯片BLED的阳极的共接点COM。
驱动电路芯片DRV1的第一输出接点OUT1直接电性接触发光二极管封装LEDPG1中的第一发光二极管芯片RLED的阴极的第一接点RO1。驱动电路芯片DRV1的第二输出接点OUT2直接电性接触发光二极管封装LEDPG1中的第二发光二极管芯片GLED的阴极的第一接点GO1。驱动电路芯片DRV1的第三输出接点OUT3直接电性接触第三发光二极管芯片BLED的阴极的第一接点BO1。
请参阅图8,其为本发明第六实施例的具有驱动机制的发光二极管装置的发光二极管封装的阴极的共接点直接电性接触驱动电路芯片的共接点并且发光二极管封装的阳极直接电性接触驱动电路芯片的输出端的示意图。
如图8所示,驱动电路芯片DRV1的第一输出接点OUT1直接电性接触发光二极管封装LEDPG1中的第一发光二极管芯片RLED的阳极的第一接点RO1。驱动电路芯片DRV1的第二输出接点OUT2直接电性接触第二发光二极管芯片GLED的阳极的第一接点GO1。驱动电路芯片DRV1的第三输出接点OUT3直接电性接触第三发光二极管芯片BLED的阳极的第一接点BO1。
驱动电路芯片DRV1的共接点VCOM直接电性接触发光二极管封装LEDPG1中的第一发光二极管芯片RLED的阴极、第二发光二极管芯片GLED的阴极与第三发光二极管芯片BLED的阴极的共接点COM。
请参阅图9,其为本发明第七实施例的具有驱动机制的发光二极管装置的发光二极管封装设于驱动电路芯片上的示意图。
本实施例的具有驱动机制的发光二极管装置可包含如图9所示的发光二极管封装LEDPG2。发光二极管封装LEDPG2可包含图1所示的第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED以及一封装层。如图9所示,发光二极管封装LEDPG2可具有第一接点RO1、GO1、BO1以及第二接点RO2、GO2、BO2。
如图9所示,发光二极管封装LEDPG2设于驱动电路芯片DRV1上,以形成本实施例的具有驱动机制的发光二极管装置。发光二极管封装LEDPG2的第一接点RO1直接电性接触驱动电路芯片DRV1的第一输出接点OUT1。发光二极管封装LEDPG2的第一接点GO1直接电性接触驱动电路芯片DRV1的第二输出接点OUT2。发光二极管封装LEDPG2的第一接点BO1直接电性接触驱动电路芯片DRV1的第三输出接点OUT3。发光二极管封装LEDPG2的第二接点RO2、GO2、BO2直接电性接触驱动电路芯片DRV1的共接点VCOM。
请参阅图10,其为本发明第八实施例的具有驱动机制的发光二极管装置的发光二极管封装的阳极的共接点直接电性接触驱动电路芯片的共接点并且发光二极管封装的阴极直接电性接触驱动电路芯片的输出端的示意图。
如图10所示,发光二极管封装LEDPG2具有第一接点RO1、GO1、BO1以及第二接点RO2、GO2、BO2。
发光二极管封装LEDPG2的第一发光二极管芯片RLED的阴极的第一接点RO1直接电性接触驱动电路芯片DRV1的第一输出接点OUT1。发光二极管封装LEDPG2的第二发光二极管芯片GLED的阴极的第一接点GO1直接电性接触驱动电路芯片DRV1的第二输出接点OUT2。发光二极管封装LEDPG2的第三发光二极管芯片BLED的阴极的第一接点BO1直接电性接触驱动电路芯片DRV1的第三输出接点OUT3。
发光二极管封装LEDPG2的第一发光二极管芯片RLED的阳极的第二接点RO2、第二发光二极管芯片GLED的阳极的第二接点GO2以及第三发光二极管芯片BLED的阳极的第二接点BO2直接电性接触驱动电路芯片DRV1的共接点VCOM。
请参阅图11,其为本发明第九实施例的具有驱动机制的发光二极管装置的发光二极管封装的阴极的共接点直接电性接触驱动电路芯片的共接点并且发光二极管封装的阳极直接电性接触驱动电路芯片的输出端的示意图。
如图11所示,发光二极管封装LEDPG2具有第一接点RO1、GO1、BO1以及第二接点RO2、GO2、BO2。
发光二极管封装LEDPG2的第一发光二极管芯片RLED的阳极的第一接点RO1直接电性接触驱动电路芯片DRV1的第一输出接点OUT1。发光二极管封装LEDPG2的第二发光二极管芯片GLED的阳极的第一接点GO1直接电性接触驱动电路芯片DRV1的第二输出接点OUT2。发光二极管封装LEDPG2的第三发光二极管芯片BLED的阳极的第一接点BO1直接电性接触驱动电路芯片DRV1的第三输出接点OUT3。
发光二极管封装LEDPG2的第一发光二极管芯片RLED的阴极的第二接点RO2、第二发光二极管芯片GLED的阴极的第二接点GO2以及第三发光二极管芯片BLED的阴极的第二接点BO2直接电性接触驱动电路芯片DRV1的共接点VCOM。
请参阅图12,其为本发明第十实施例的具有驱动机制的发光二极管装置的驱动电路芯片的示意图。
本实施例的具有驱动机制的发光二极管装置可包含如图12所示的驱动电路芯片DRV2,可替换上述的驱动电路芯片DRV1。上述的第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED或是发光二极管封装LEDPG1、LEDPG2可设于驱动电路芯片DRV2上,并直接电性接触驱动电路芯片DRV2。
相比于如图2所示的驱动电路芯片DRV1,如图12所示的驱动电路芯片DRV2除了具有第一输出接点OUT1、第二输出接点OUT2、第三输出接点OUT3以及共接点VCOM外,还可具有电性接触垫V2、串行数据输入垫CIP以及串行数据输出垫COP。
若驱动电路芯片DRV2的共接点VCOM连接输入电压源时,则驱动电路芯片DRV2的电性接触垫V2接地。反之,若驱动电路芯片DRV2的共接点VCOM接地时,则驱动电路芯片DRV2的电性接触垫V2连接输入电压源。
驱动电路芯片DRV2的共接点VCOM、电性接触垫V2、串行数据输入垫CIP以及串行数据输出垫COP,可通过打线、硅穿孔或沿驱动电路芯片DRV2侧边生长的金属层,和外部导线连接。
本实施例中的驱动电路芯片DRV2采用单线传输方式传输信号、数据。详言之,驱动电路芯片DRV2可通过串行数据输入垫CIP接收信号,并可通过串行数据输出垫COP输出信号,例如但不限于用以控制上述的第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED运作的第一控制信号。
请参阅图13,其为本发明第十一实施例的具有驱动机制的发光二极管装置的驱动电路芯片的示意图。
本实施例的具有驱动机制的发光二极管装置可包含如图13所示的驱动电路芯片DRV3,可替换上述的驱动电路芯片DRV1。上述的第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED或是发光二极管封装LEDPG1、LEDPG2可设于驱动电路芯片DRV3上,并直接电性接触驱动电路芯片DRV3。
相比于如图2所示的驱动电路芯片DRV1,如图13所示的驱动电路芯片DRV3除了具有第一输出接点OUT1、第二输出接点OUT2、第三输出接点OUT3以及共接点VCOM外,还可具有输入电源垫VDD、接地垫GND、串行数据输入垫CIP以及串行数据输出垫COP。
驱动电路芯片DRV3的输入电源垫VDD连接输入电压源。驱动电路芯片DRV3的接地垫GND接地。驱动电路芯片DRV3的共接点VCOM可直接电性接触输入电源垫VDD或接地垫GND。
驱动电路芯片DRV3的共接点VCOM、输入电源垫VDD、接地垫GND、串行数据输入垫CIP以及串行数据输出垫COP,可通过打线、硅穿孔或沿驱动电路芯片DRV3侧边生长的金属层,和外部导线连接。
本实施例中的驱动电路芯片DRV3采用单线传输方式传输信号、数据。详言之,驱动电路芯片DRV3可通过串行数据输入垫CIP接收信号,并可通过串行数据输出垫COP输出信号,例如但不限于用以控制上述第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED运作的第一控制信号。
请参阅图14,其为本发明第十二实施例的具有驱动机制的发光二极管装置的发驱动电路芯片的示意图。
本实施例的具有驱动机制的发光二极管装置可包含如图14所示的驱动电路芯片DRV4,可替换上述的驱动电路芯片DRV1。上述的第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED或是发光二极管封装LEDPG1、LEDPG2可设于驱动电路芯片DRV4上,并直接电性接触驱动电路芯片DRV4。
相比于如图2所示的驱动电路芯片DRV1,如图14所示的驱动电路芯片DRV4除了具有第一输出接点OUT1、第二输出接点OUT2、第三输出接点OUT3以及共接点VCOM外,还可具有电性接触垫V2、串行数据输入垫DI、串行频率输入垫CLKI、串行频率输出垫CLKO以及串行数据输出垫DO。
若驱动电路芯片DRV4的共接点VCOM连接输入电压源时,驱动电路芯片DRV4的电性接触垫V2接地。反之,若驱动电路芯片DRV4的共接点VCOM接地时,驱动电路芯片DRV4的电性接触垫V2则连接输入电压源。
驱动电路芯片DRV4的共接点VCOM、电性接触垫V2、串行数据输入垫DI、串行频率输入垫CLKI、串行频率输出垫CLKO以及串行数据输出垫DO,可通过打线、硅穿孔或沿驱动电路芯片DRV4侧边生长的金属层,和外部导线连接。
本实施例中的驱动电路芯片DRV4采用双线传输方式传输信号、数据。详言之,驱动电路芯片DRV4可通过串行数据输入垫DI接收第一控制信号、通过串行频率输入垫CLKI接收第二控制信号、通过串行数据输出垫DO输出第一控制信号、通过串行频率输出垫CLKO输出第二控制信号,以控制第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED依据第一控制信号以及第二控制信号运作。
请参阅图15,其为本发明第十三实施例的具有驱动机制的发光二极管装置的驱动电路芯片的示意图。
本实施例的具有驱动机制的发光二极管装置可包含如图15所示的驱动电路芯片DRV5,可替换上述的驱动电路芯片DRV1。上述的第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED或是发光二极管封装LEDPG1、LEDPG2可设于驱动电路芯片DRV5上,并直接电性接触驱动电路芯片DRV5。
相比于如图2所示的驱动电路芯片DRV1,如图15所示的驱动电路芯片DRV5除了具有第一输出接点OUT1、第二输出接点OUT2、第三输出接点OUT3以及共接点VCOM外,还可具有输入电源垫VDD、接地垫GND、串行数据输入垫DI、串行频率输入垫CLKI、串行频率输出垫CLKO以及串行数据输出垫DO。输入电源垫VDD连接输入电压源。接地垫GND接地。驱动电路芯片DRV5的共接点VCOM可连接输入电源垫VDD或接地垫GND。
驱动电路芯片DRV5的共接点VCOM、输入电源垫VDD、接地垫GND、串行数据输入垫DI、串行频率输入垫CLKI、串行频率输出垫CLKO以及串行数据输出垫DO,可通过打线、硅穿孔或沿驱动电路芯片DRV5侧边生长的金属层,和外部导线连接。
本实施例中的驱动电路芯片DRV5采用双线传输方式传输信号、数据。详言之,驱动电路芯片DRV5可通过串行数据输入垫DI接收第一控制信号、通过串行频率输入垫CLKI接收第二控制信号、通过串行数据输出垫DO输出第一控制信号、通过串行频率输出垫CLKO输出第二控制信号,以控制上述的第一发光二极管芯片RLED、第二发光二极管芯片GLED、第三发光二极管芯片BLED依据第一控制信号以及第二控制信号运作。
[实施例的有益效果]
本发明的其中一有益效果在于,本发明提供一种具有驱动机制的发光二极管装置,其将多个发光二极管芯片堆栈放置于驱动电路芯片上,并与驱动电路芯片直接电性接触,而不采用打线接合方式,以节省发光二极管装置的平面占用面积,能达到发光二极管装置的面积最小化,并且可防止驱动电路芯片遮挡发光二极管芯片发射的光,使混光质量优化。
以上所公开的内容仅为本发明的优选可行实施例,并非因此局限本发明的权利要求书范围,所以凡是运用本发明说明书及图式内容所做的等效技术变化,均包含于本发明的权利要求书范围内。

Claims (15)

1.一种具有驱动机制的发光二极管装置,其特征在于,所述具有驱动机制的发光二极管装置包含:
第一发光二极管芯片,配置以发射红光;
第二发光二极管芯片,配置以发射绿光;
第三发光二极管芯片,配置以发射蓝光;以及
驱动电路芯片,直接电性接触所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片,配置以驱动所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片以分别发射红光、绿光、蓝光;
其中所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片设置于所述驱动电路芯片上;
其中所述第一发光二极管芯片的第一接点、所述第二发光二极管芯片的第一接点以及所述第三发光二极管芯片的第一接点以覆晶方式,分别直接电性接触所述驱动电路芯片的第一输出接点、第二输出接点、第三输出接点;
其中所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片中的两者或三者的第二接点直接电性接触所述驱动电路芯片的共接点。
2.根据权利要求1所述的具有驱动机制的发光二极管装置,其特征在于,所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片加总的面积小于所述驱动电路芯片的面积。
3.根据权利要求1所述的具有驱动机制的发光二极管装置,其特征在于,所述第一发光二极管芯片的第一接点、所述第二发光二极管芯片的第一接点以及所述第三发光二极管芯片的第一接点皆为阴极;
其中所述第一发光二极管芯片的第二接点、所述第二发光二极管芯片的第二接点以及所述第三发光二极管芯片的第二接点皆为阳极。
4.根据权利要求1所述的具有驱动机制的发光二极管装置,其特征在于,所述第一发光二极管芯片的第一接点、所述第二发光二极管芯片的第一接点以及所述第三发光二极管芯片的第一接点皆为阳极;
其中所述第一发光二极管芯片的第二接点、所述第二发光二极管芯片的第二接点以及所述第三发光二极管芯片的第二接点皆为阴极。
5.根据权利要求1所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片具有电性接触垫、串行数据输入垫以及串行数据输出垫,所述电性接触垫接地,所述驱动电路芯片的共接点连接一输入电压源;
其中所述串行数据输入垫接收第一控制信号,所述串行数据输出垫输出所述第一控制信号,所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片依据所述第一控制信号发光。
6.根据权利要求5所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片的共接点、所述电性接触垫、所述串行数据输入垫以及所述串行数据输出垫中的任一者或多者,通过打线、硅穿孔或沿所述驱动电路芯片侧边生长的金属层,和外部导线连接。
7.根据权利要求1所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片具有电性接触垫、串行数据输入垫以及串行数据输出垫,所述电性接触垫连接输入电压源,所述驱动电路芯片的共接点接地;
其中所述串行数据输入垫接收第一控制信号,所述串行数据输出垫输出所述第一控制信号,所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片依据所述第一控制信号发光。
8.根据权利要求7所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片的共接点、所述电性接触垫、所述串行数据输入垫以及所述串行数据输出垫中的任一者或多者,通过打线、硅穿孔或沿所述驱动电路芯片侧边生长的金属层,和外部导线连接。
9.根据权利要求1所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片具有输入电源垫、接地垫、串行数据输入垫以及一串行数据输出垫,所述输入电源垫连接输入电压源,所述接地垫接地,所述驱动电路芯片的共接点连接所述输入电源垫;
其中所述串行数据输入垫接收第一控制信号,所述串行数据输出垫输出所述第一控制信号,所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片依据所述第一控制信号发光。
10.根据权利要求9所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片的共接点、所述输入电源垫、所述接地垫、所述串行数据输入垫以及所述串行数据输出垫中的任一者或多者,通过打线、硅穿孔或沿所述驱动电路芯片侧边生长的金属层,和外部导线连接。
11.根据权利要求1所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片具有输入电源垫、接地垫、串行数据输入垫以及串行数据输出垫,所述输入电源垫连接输入电压源,所述接地垫接地,所述驱动电路芯片的共接点连接所述接地垫;
其中所述串行数据输入垫接收一第一控制信号,所述串行数据输出垫输出所述第一控制信号,所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片依据所述第一控制信号发光。
12.根据权利要求11所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片的共接点、所述输入电源垫、所述接地垫、所述串行数据输入垫以及所述串行数据输出垫中的任一者或多者,通过打线、硅穿孔或沿所述驱动电路芯片侧边生长的金属层,和外部导线连接。
13.根据权利要求5至12中的任一项所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片还具有串行频率输入垫以及串行频率输出垫;
其中所述串行频率输入垫接收第二控制信号,所述串行频率输出垫输出所述第二控制信号,所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片依据所述第一控制信号以及所述第二控制信号发光。
14.根据权利要求13所述的具有驱动机制的发光二极管装置,其特征在于,所述驱动电路芯片的所述串行频率输入垫、所述串行频率输出垫或两者,通过打线、硅穿孔或沿所述驱动电路芯片侧边生长的金属层,和外部导线连接。
15.一种具有驱动机制的发光二极管装置,其特征在于,所述具有驱动机制的发光二极管装置包含:
发光二极管封装,包含第一发光二极管芯片、第二发光二极管芯片、第三发光二极管芯片以及封装层,所述第一发光二极管芯片配置以发射红光,所述第二发光二极管芯片配置以发射绿光,所述第三发光二极管芯片配置以发射蓝光;以及
驱动电路芯片,直接电性接触所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片,配置以驱动所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片以分别发射红光、绿光、蓝光;
其中所述第一发光二极管芯片、所述第二发光二极管芯片以及所述第三发光二极管芯片设置于所述驱动电路芯片上;
其中所述第一发光二极管芯片的第一接点、所述第二发光二极管芯片的第一接点以及所述第三发光二极管芯片的第一接点以覆晶方式,分别直接电性接触所述驱动电路芯片的第一输出接点、第二输出接点、第三输出接点;
其中所述第一发光二极管芯片的第二接点、所述第二发光二极管芯片的第二接点以及所述第三发光二极管芯片的第二接点的共接点直接电性接触所述驱动电路芯片的共接点。
CN202010679446.7A 2019-08-27 2020-07-15 具有驱动机制的发光二极管装置 Pending CN112447692A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201962891975P 2019-08-27 2019-08-27
US62/891,975 2019-08-27

Publications (1)

Publication Number Publication Date
CN112447692A true CN112447692A (zh) 2021-03-05

Family

ID=74680104

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010679446.7A Pending CN112447692A (zh) 2019-08-27 2020-07-15 具有驱动机制的发光二极管装置

Country Status (3)

Country Link
US (1) US11309298B2 (zh)
CN (1) CN112447692A (zh)
TW (1) TWI732621B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12002918B2 (en) * 2021-01-15 2024-06-04 Samsung Electronics Co., Ltd. Display module and display apparatus having the same
CN114001286B (zh) * 2021-11-05 2024-06-21 深圳市彩立德照明光电科技有限公司 一种实现led灯珠灯驱合一的封装结构

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007180187A (ja) * 2005-12-27 2007-07-12 Sanyo Electric Co Ltd 発光素子
JP3150992U (ja) * 2009-03-24 2009-06-04 黄顯榮 駆動機制を備えたフルカラーledのパッケージ構造
CN201910207U (zh) * 2010-11-22 2011-07-27 金建电子有限公司 一种高密度全彩led显示板
CN103000622A (zh) * 2012-12-11 2013-03-27 广东威创视讯科技股份有限公司 一种发光二极管的封装结构和封装方法
US20170069611A1 (en) * 2015-09-04 2017-03-09 Hong Kong Beida Jade Bird Display Limited Light-emitting diode display panel with micro lens array
CN107710424A (zh) * 2015-08-06 2018-02-16 林谊 Led像素点、发光组件、发光面板和显示屏

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5684523A (en) * 1990-11-15 1997-11-04 Ricoh Company, Ltd. Optical line printhead and an LED chip used therefor
US8642363B2 (en) * 2009-12-09 2014-02-04 Nano And Advanced Materials Institute Limited Monolithic full-color LED micro-display on an active matrix panel manufactured using flip-chip technology
US8610140B2 (en) * 2010-12-15 2013-12-17 Cree, Inc. Light emitting diode (LED) packages, systems, devices and related methods
US9515055B2 (en) * 2012-05-14 2016-12-06 Cree, Inc. Light emitting devices including multiple anodes and cathodes
US8928023B1 (en) * 2013-08-08 2015-01-06 Osram Sylvania Inc. Arrangement of solid state light sources and lamp using same
US10161786B2 (en) * 2014-06-25 2018-12-25 Lutron Ketra, Llc Emitter module for an LED illumination device
WO2016176625A1 (en) * 2015-04-30 2016-11-03 Cree, Inc. Solid state lighting components
JP2017157724A (ja) * 2016-03-02 2017-09-07 デクセリアルズ株式会社 表示装置及びその製造方法、並びに発光装置及びその製造方法
CN206098444U (zh) * 2016-07-22 2017-04-12 厦门市信达光电科技有限公司 一种多晶led封装支架及多晶led封装体
CN206505944U (zh) * 2016-11-30 2017-09-19 佛山市国星光电股份有限公司 一种固晶位灵活的led支架、led器件及led模组
JP6289718B1 (ja) * 2017-01-02 2018-03-07 ルーメンス カンパニー リミテッド Ledディスプレイ装置
CN206864496U (zh) * 2017-06-20 2018-01-09 佛山市蓝箭电子股份有限公司 一种led支架
CN207938606U (zh) * 2018-01-05 2018-10-02 福建天电光电有限公司 一种倒装rgb芯片的led封装结构
JP6959548B2 (ja) * 2018-10-04 2021-11-02 日亜化学工業株式会社 発光装置およびその製造方法
KR20200140436A (ko) * 2019-06-05 2020-12-16 삼성디스플레이 주식회사 백라이트 유닛, 이를 포함하는 표시 장치 및 그 제조 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007180187A (ja) * 2005-12-27 2007-07-12 Sanyo Electric Co Ltd 発光素子
JP3150992U (ja) * 2009-03-24 2009-06-04 黄顯榮 駆動機制を備えたフルカラーledのパッケージ構造
CN201910207U (zh) * 2010-11-22 2011-07-27 金建电子有限公司 一种高密度全彩led显示板
CN103000622A (zh) * 2012-12-11 2013-03-27 广东威创视讯科技股份有限公司 一种发光二极管的封装结构和封装方法
CN107710424A (zh) * 2015-08-06 2018-02-16 林谊 Led像素点、发光组件、发光面板和显示屏
US20170069611A1 (en) * 2015-09-04 2017-03-09 Hong Kong Beida Jade Bird Display Limited Light-emitting diode display panel with micro lens array

Also Published As

Publication number Publication date
TWI732621B (zh) 2021-07-01
US20210066270A1 (en) 2021-03-04
US11309298B2 (en) 2022-04-19
TW202109488A (zh) 2021-03-01

Similar Documents

Publication Publication Date Title
US8129917B2 (en) Light emitting device for AC operation
TWI610465B (zh) 發光二極體組件及製作方法
TWI395342B (zh) 發光模組及使用於其之構裝基板
US8860069B2 (en) Light-emitting device package having a molding member with a low profile, and method of manufacturing the same
US10874001B2 (en) Color temperature variable light emitting diode module, lighting device using the light emitting diode module and method for fabricating the light emitting diode module
US20110316420A1 (en) Led light source module
US20120248473A1 (en) Light emitting semiconductor structure
US8120289B2 (en) Optical electrical system in package for LED based lighting system
CN112447692A (zh) 具有驱动机制的发光二极管装置
CN114283740A (zh) 显示装置和用于显示装置的驱动器电路
US20020167015A1 (en) Semiconductor light emitting device
CN111987082B (zh) Led封装结构
JP2000349345A (ja) 半導体発光装置
US7816694B2 (en) Light emitting semiconductor device
US20070252167A1 (en) Surface mounting optoelectronic device
US8519420B2 (en) Light emitting diode package
US20160320042A1 (en) Modularized light-emitting device
US7053421B2 (en) Light-emitting diode
KR101602861B1 (ko) 발광 소자
CN114141937B (zh) 背光板及显示面板
KR101308552B1 (ko) 칩온보드 타입 발광 모듈 제조 방법
US10355185B2 (en) Light emitting diode array package having a plurality of power source signals without limiting resistor
TW202114252A (zh) 結合負載及電源之複合結構
CN116613268A (zh) 显示面板及其驱动方法、显示装置
CN118556288A (zh) 发光元件、显示基板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination