CN112419992A - 显示面板及其驱动方法、显示装置 - Google Patents
显示面板及其驱动方法、显示装置 Download PDFInfo
- Publication number
- CN112419992A CN112419992A CN202011354553.9A CN202011354553A CN112419992A CN 112419992 A CN112419992 A CN 112419992A CN 202011354553 A CN202011354553 A CN 202011354553A CN 112419992 A CN112419992 A CN 112419992A
- Authority
- CN
- China
- Prior art keywords
- data signal
- electrically connected
- type transistor
- switch unit
- same
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
Abstract
本发明实施例公开了一种显示面板及其驱动方法、显示装置,该显示面板中同一选通电路各开关单元的输入端与同一条信号源线电连接;同一选通电路中的各开关单元的输出端与各条数据信号线一一对应电连接;同一选通电路的各开关单元分时导通;每个开关单元包括一N型晶体管和一P型晶体管;同一开关单元的N型晶体管的第一极和P型晶体管的第一极与同一信号源线电连接,同一开关单元的N型晶体管的第二极和P型晶体管的第二极与同一数据信号线电连接;当数据信号的电压为正极性时,导通的开关单元中的P型晶体管导通、N型晶体管关闭;当数据信号的电压为负极性时,导通的开关单元中的N型晶体管导通、P型晶体管关闭。
Description
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种显示面板及其驱动方法、显示装置。
背景技术
随着显示技术的发展,对显示面板的显示效果的要求越来越高,使得对由驱动芯片提供至显示面板中各子像素的显示信号的准确性的要求越来越高。如何在确保由驱动芯片提供至显示面板中各子像素的显示信号具有较高的准确性的前提下,使显示面板具有较低的功耗成为当前亟待解决的问题。
发明内容
针对上述存在问题,本发明实施例提供一种显示面板及其驱动方法、显示装置,以在提高传输至各子像素的显示信号的准确性的前提下,降低显示面板的功耗。
第一方面,本发明实施例提供了一种显示面板,包括:显示区和非显示区;
所述显示区设置有多条数据信号线;
所述非显示区设置有多个选通电路和多条信号源线;每个所述选通电路包括K个开关单元;其中,K为大于或等于1的正整数;
同一所述选通电路各所述开关单元的输入端与同一条信号源线电连接;同一所述选通电路中的各所述开关单元的输出端与各条数据信号线一一对应电连接;同一所述选通电路的各所述开关单元分时导通,以将所述信号源线接收的数据信号通过导通的开关单元传输至对应的所述数据信号线;
其中,每个所述开关单元包括一N型晶体管和一P型晶体管;同一所述开关单元的N型晶体管的第一极和P型晶体管的第一极与同一所述信号源线电连接,同一所述开关单元的N型晶体管的第二极和P型晶体管的第二极与同一所述数据信号线电连接;当所述数据信号的电压为正极性时,导通的所述开关单元中的P型晶体管导通、N型晶体管关闭;当所述数据信号的电压为负极性时,导通的所述开关单元中的N型晶体管导通、P型晶体管关闭。
第二方面,本发明实施例还提供了一种显示面板的驱动方法,用于驱动上述显示面板,包括:
获取一帧显示画面的数据信号;
将所述数据信号提供至各所述信号源线,并根据所述数据信号控制同一所述选通电路中的各所述开关单元分时导通,以将所述数据信号通过导通的开关单元传输至对应的数据信号线;其中,当所述数据信号的电压为正极性时,控制导通的所述开关单元中的P型晶体管导通、N型晶体管关闭;当所述数据信号的电压为负极性时,控制导通的所述开关单元中的N型晶体管导通、P型晶体管关闭。
第三方面,本发明实施例还提供了一种显示装置,包括:上述显示面板。
本发明实施例提供的显示面板及其驱动方法、显示装置,通过根据信号源线接收的数据信号的电压的极性,控制相应的开关单元中的N型晶体管或P型晶体管导通,即在信号源线接收的数据信号的电压为正极性时,控制相应的开关单元中的P型晶体管导通、N型晶体管关闭,以能够使通过该开关单元传输至数据信号线上的正极性的数据信号具有较低的损耗;而在信号源线接收的数据信号的电压为负极性时,控制相应的开关单元中的N型晶体管导通、P型晶体管关闭,以能够使通过该开关单元传输至数据信号线上的负极性的数据信号具有较低的损耗;同时,由于根据信号源线接收的数据信号的电压的极性仅控制选通电路中一个开关单元中的一个晶体管导通,相较于控制开关单元中两个晶体管均导通的情况,能够降低选通电路的功耗,有利于降低显示面板的功耗。如此,本发明实施例在确保信号源线接收的数据信号通过相应的开关单元准确地传输至各条数据信号线的前提下,能够降低显示面板的功耗。
附图说明
图1是相关技术的一种显示面板的结构示意图;
图2是本发明实施例提供的一种显示面板的结构示意图;
图3是本发明实施例提供的又一种显示面板的结构示意图;
图4是本发明实施例提供的又一种显示面板的结构示意图;
图5是本发明实施例提供的一种显示面板的局部结构示意图;
图6是本发明实施例提供的又一种显示面板的局部结构示意图;
图7是本发明实施例提供的又一种显示面板的局部结构示意图;
图8是本发明实施例提供的又一种显示面板的局部结构示意图;
图9是本发明实施例提供的一种显示面板的驱动方法的流程图;
图10是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1是相关技术的一种显示面板的结构示意图。如图1所示,显示面板001包括显示区010和非显示区020,其显示区010中设置有数据信号线011,非显示区020中设置有多个传输门021和多条信号源线022,各传输门021的输入端与各条信号源线022一一对应电连接,各传输门021的输出端与各条数据信号线011一一对应电连接,各传输门021中的N型晶体管M1'的栅极与时钟信号线23电连接,各传输门021中P型晶体管M2'的栅极与时钟信号线24电连接。
在显示面板001的显示阶段,时钟信号线023传输的时钟信号CK控制各传输门021中的N型晶体管M1'导通,时钟信号线024传输的时钟信号XCK控制各传输门021中的P型晶体管M2'导通,以使信号源线022接收的数据信号通过传输门021中的N型晶体管M1'和P型晶体管M2'传输至相应的数据信号线011,以通过相应的数据信号线011写入至各子像素,控制各子像素进行显示。其中,信号源线022接收的数据信号的电压的极性可根据需要进行选择。当在显示面板001的显示阶段,控制各传输门021中的N型晶体管M1'和P型晶体管M2'同时导通时,能够最大限度地降低数据信号由信号源线022传输至数据信号线011的损耗,从而能够确保由各信号源线022传输至各数据信号线011上的数据信号的准确性。
但是,由于晶体管自身寄生电容的存在,使得每次控制晶体管导通时,需要对其内部的寄生电容充电至晶体管的阈值电压时,该晶体管才能导通,因此当控制传输门中的P型晶体管和N型晶体管同时导通时,每个传输门的总功耗Q为N型晶体管的功耗Q1和P型晶体管的功耗Q2的总和,即Q=Q1+Q2,Q1=C1*V2,Q2=C2*V'2,其中C1和C2分别为N型晶体管和P型晶体管的寄生电容,V为用于驱动N型晶体管的时钟信号CK的电压,V'为用于驱动P型晶体管的时钟信号XCK的电压。如此,为确保传输至数据信号线的数据信号的准确性,控制传输门中的P型晶体管和N型晶体管同时导通,会使传输门具有较大的功耗,从而不利于显示面板的低功耗。
为解决上述技术问题,本发明实施例提供一种显示面板,该显示面板包括显示区和非显示区;显示区设置有多条数据信号线;非显示区设置有多个选通电路和多条信号源线;每个选通电路包括K个开关单元;其中,K为大于或等于1的正整数;同一选通电路各开关单元的输入端与同一条信号源线电连接;同一选通电路中的各开关单元的输出端与各条数据信号线一一对应电连接;同一选通电路的各开关单元分时导通,以将信号源线接收的数据信号通过导通的开关单元传输至对应的数据信号线;其中,每个开关单元包括一N型晶体管和一P型晶体管;同一开关单元的N型晶体管的第一极和P型晶体管的第一极与同一信号源线电连接,同一开关单元的N型晶体管的第二极和P型晶体管的第二极与同一数据信号线电连接;当数据信号的电压为正极性时,导通的开关单元中的P型晶体管导通、N型晶体管关闭;当数据信号的电压为负极性时,导通的开关单元中的N型晶体管导通、P型晶体管关闭。
采用上述技术方案,一方面,通过设置选通电路,且每个选通电路可以包括一个或多个开关单元,并控制选通电路中的各开关单元分时导通,以将信号源线接收的数据信号通过导通的开关单元传输至对应的数据信号线,且在每个选通电路包括多个开关单元,每条信号源线与驱动芯片的一个信号输出引脚对应时,能够有利于减少驱动芯片的信号引脚的数量,从而能够降低成本;另一方面,通过根据信号源线所接收的数据信号的电压的极性,并在数据信号的电压为正极性时控制相应开关单元中的N型晶体管关闭、P型晶体管导通,以使正极性的数据信号能够通过导通的P型晶体管传输至相应的数据信号线,而在数据信号的电压为负极性时控制相应开关单元中的N型晶体管导通、P型晶体管关闭,以使负极性的数据信号能够通过导通的N型晶体管传输至相应的数据信号线,如此每次仅控制开关单元中的一个晶体管导通,且所导通的晶体管在传输数据信号时,能够对数据信号具有较低的损耗量,从而在确保传输至各条数据信号线的数据信号的准确性的前提下,能够降低选通电路的功耗,进而有利于提高显示面板的显示效果,降低显示面板的功耗。
以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
在本发明实施例中,显示面板可以为有机发光二极管显示面板或液晶显示面板,或者其它类型的显示面板,本发明实施例对此不作具体。鉴于有机发光二极管显示面板的数据信号的电压极性通常为确定的极性,本发明实施例均以显示面板为液晶显示面板为例对本发明实施例的技术方案进行示例性的说明。
图2是本发明实施例提供的一种显示面板的结构示意图。如图2所示,显示面板100的显示区101可以设置有阵列排布的多个子像素(图中未示出)、多条数据信号线10以及多条扫描信号线(图中未示出)。其中,位于同一列的子像素可共用数据信号线10,位于同一行的子像素可共用扫描信号线。通过扫描信号线传输的扫描信号能够选通相应行的子像素,以使数据信号线10所传输的数据信号能够写入该行的子像素中,从而能够使各子像素根据数据信号线传输的数据信号进行显示。
显示面板100的非显示区102中设置有多条信号源线30和多个选通电路20,每个选通电路20可以包括K个开关单元,且同一选通电路20的各开关单元的输入端与同一条信号源线30电连接,各开关单元的输出端与各条数据信号线10一一对应电连接。其中,K为大于或等于1的整数。示例性的,以K=2为例,即每个选通电路20可以包括两个开关单元21和22。各条信号源线30与用于驱动显示面板100中各子像素进行显示的驱动芯片的数据信号引脚一一对应电连接,以对应接收驱动芯片向显示面板100中的各子像素提供的数据信号。在显示面板100的显示阶段,可控制选通电路20中的开关单元21和22分时导通,以使信号源线30所接收的数据信号能够一一对应传输至各条数据信号线10,并通过各条数据信号线10写入至相应的子像素中;即在信号源线30接收的数据信号为写入至与开关单元21对应的数据信号线10电连接的子像素时,可控制选通电路20中的开关单元21导通,以使信号源线30所接收的数据信号能够通过导通的开关单元21传输至与开关单元21电连接的数据信号线10,并由该数据信号线10写入至对应的子像素中;而在信号源线30接收的数据信号为写入至与开关单元22对应的数据信号线10电连接的子像素时,可控制选通电路20中的开关单元22导通,以使信号源线30所接收的数据信号能够通过导通的开关单元22传输至与开关单元22电连接的数据信号线10,并由该数据信号线10写入对应的子像素中。如此,通过控制选通电路20中开关单元21和22分时导通,能够将信号源线30所接收的数据信号一一对应地写入各子像素中;同时,由于每条信号源线30通过选通电路20分别与两条数据信号线10,相较于一个信号源线30对应一条数据信号线10的情况,有利于减少信号源线30的数量,从而能够减小驱动芯片中数据信号引脚的数量,进而能够降低采用该驱动芯片进行驱动的显示面板100的成本。
继续参考图2,选通电路20中的每个开关单元21(22)可以包括一N型晶体管M11(M21)和一P型晶体管M12(M22),且同一开关单元21(22)的N型晶体管M11(M21)的第一极和P型晶体管M12(M22)的第一极与同一信号源线30电连接,同一开关单元21(22)的N型晶体管M11(M21)的第二极和P型晶体管M12(M22)的第二极与同一数据信号线10电连接。其中,当数据信号的电压为正极性时,导通的开关单元21(22)中的P型晶体管M12(M22)导通、N型晶体管M11(M21)关闭;当数据信号的电压为负极性时,导通的开关单元21(22)中的N型晶体管M11(M21)导通、P型晶体管M12(M22)关闭。示例性的,驱动芯片会根据显示面板100的显示需求提供相应极性的数据信号。其中,正极性的数据信号的电压V+可以为0V~5V,而负极性的数据信号的电压可以为-5V~0V。
由于N型晶体管导通条件为Vgs=Vg1-Vs1>Vth1,P型晶体管的导通条件为Vgs'=Vg2-Vs2<Vth2,其中Vg1、Vs1和Vth1分别为N型晶体管的栅极电压、源极电压和阈值电压,Vg2、Vs2和Vth2分别为P型晶体管的栅极电压、源极电压和阈值电压;因此,当N型晶体管的栅极电压Vg1为固定电压时,该N型晶体管的源极电压Vs1越小越有利于该N型晶体管导通,使得由N型晶体管的源极传输至其漏极的信号的损耗越小;相反,当P型晶体管的栅极电压Vg2为固定值时,该P型晶体管的源极电压Vs2越大越有利于该P型晶体管导通,使得由P型晶体管的源极传输至其漏极的信号的损耗越小。
在本发明实施例中,可示例性的将N型晶体管的第一极作为该N型晶体管的源极,N型晶体管的第二极作为该N型晶体管的漏极;同样的,P型晶体管的第一极作为该P型晶体管的源极,P型晶体管的第二极作为该P型晶体管的漏极。
继续参考图2,以选通电路20中的开关单元21导通为例。当信号源线20接收的数据信号的电压为负极性时,控制开关单元21中的N型晶体管M11导通,能够使该负极性的数据信号从信号源线30传输至数据信号线10时具有较小损耗;而当信号源线20接收的数据信号的电压为正极性时,控制导通的开关单元21中的P型晶体管M12导通,能够使该正极性的数据信号从信号源线30传输至数据信号线10时具有较小的损耗。如此,无论数据信号的电压为正极性还是负极性,都能够使传输至数据信号线10的数据信号具有较小的损耗,以提高传由信号源线30传输至数据信号线10的数据信号的准确性,从而使显示面板100中各子像素能够根据相应的数据信号进行准确显示,进而提高显示面板100的显示效果。
同时,由于根据信号源线30所接收的数据信号的极性,每次仅选择开关单元21中的一个晶体管进行导通,使得在开关单元21中的N型晶体管M11导通时,该选通电路20的功耗Q=C1*Vg1 2,而在开关单元21中的P型晶体管M12导通时,该选通电路20的功耗Q=C2*Vg2 2,相较于控制开关单元21中的N型晶体管和P型晶体管同时导通的情况,可使选通电路的功耗降低一半左右,从而能够在提高显示面板的显示效果的前提下,降低显示面板的功耗。
此外,当选通电路20中的开关单元22导通时,其技术原理与上述所述的选通电路20中的开关单元21的导通时的技术原理和有益效果类似,相同之处可参照上述对选通电路20中开关单元21导通时的技术原理和有益效果的描述,在此不再赘述。
可选的,当数据信号的电压为正极性时,导通的开关单元中的N型晶体管的栅极可以接收直流控制信号,并在该直流信号的控制线保持关闭的状态;以及当数据信号的电压为负极性时,导通的开关单元中的P型晶体管的栅极接收直流控制信号,并在该直流信号的控制线保持关闭的状态。如此,能够确保控制相应的晶体管关闭的信号对多路选通电路的功耗的贡献最少。
需要说明的是,图2仅为本发明实施例提供的示例性的附图,图2中示例性的示出了每个选通电路包括两个开关单元;而在本发明实施例中,每个选通电路可以包括一个开关单元或多个开关单元,本发明实施例对此不作具体限定。
示例性的,图3是本发明实施例提供的又一种显示面板的结构示意图。图3中与图2中相同之处,可参照上述对图2的描述,在此不再赘述,此处仅对图3中与图2中不同之处进行示例性的说明。如图3所示,每个选通电路20包括一个开关单元201。在信号源线30接收的数据信号的电压为正极性时,可以控制各选通电路20中开关单元201的P型晶体管M2导通,N型晶体管M1关闭;而在信号源线30接收的数据信号的电压为负极性时,可以控制各选通电路20中开关单元201的P型晶体管M2关闭,N型晶体管M1导通。如此,相较于控制开关单元中的N型晶体管和P型晶体管同时导通的情况,同样可以降低显示面板100的功耗,提高显示面板100的显示效果。
示例性的,图4是本发明实施例提供的又一种显示面板的结构示意图。图4中与图2中相同之处,可参照上述对图2的描述,在此不再赘述,此处仅对图4中与图2中不同之处进行示例性的说明。如图4所示,每个选通电路20包括三个开关单元21、22和23,通过控制同一选通电路20的各开关单元21、22和23分时导通,能够将信号源线30接收的数据信号一一对应地传输至各数据信号线10。每个开关单元21(22或23)包括一N型晶体管的M11(M21或M31)和一P型晶体管M12(M22或M32),同一选通电路20的各N型晶体管(M11、M21、M31)和各P型晶体管(M12、M22、M32)依据需要分时导通。如此,能够起到降低显示面板100的成本,提高显示面板100的显示效果,以及降低显示面板100的功耗。
综上,当每个选通电路包括至少两个开关单元,能够有利于减小用于驱动显示面板的驱动芯片中的数据信号引脚的数量,从而降低驱动芯片的成本,进而降低采用该驱动芯片进行驱动的显示面板的成本。
可选的,继续参考图4,显示面板100的显示区101还可设置有多个阵列排布的像素单元40,且每个像素单元40包括多个显示不同颜色的子像素(41、42、43),且位于同一列的显示同一颜色的子像素41(42、43)与同一数据信号线10电连接。此时,每个选通电路20可包括多个开关单元(21、22、23),且同一选通电路20的各开关单元(21、22和23)的输出端与同一像素单元40中各子像素(41、42和43)电连接的各条数据信号线10一一对应电连接。
示例性的,以每个像素单元40包括三个显示不同颜色的子像素为例,该三个显示不同颜色的子像可以分别为显示红色的子像素41、显示绿色的子像42和显示蓝色的子像素43。与同一像素单元中的子像素41、子像素42和子像素43对应的数据信号线10分别与同一选通电路20中的开关单元21、开关单元22和开关单元23电连接。如此,在各选通电路20中的开关单元21导通时,可向各显示红色的子像素41提供数据信号,在各选通电路20中的开关单元22导通时,可向各显示绿色的子像素42提供数据信号,各选通电路20中的开关单元23导通时,可向各显示蓝色的子像素43提供数据信号。
需要说明的是,图4仅为本发明实施例示例性的附图,图4中仅示例性的输出了每个像素单元包括三个子像素,而在本发明实施例中每个像素单元可以包括多个不同颜色的子像素,例如每个像素单元可以包显示红色的子像素、显示绿色的子像素、显示蓝色的子像素和显示白色的子像素等,本发明实施例对每个像素单元中所包含的子像素的数量不作具体限定。相应的,每个选通电路中开关单元的数量可与各像素单元中所包含的子像素的数量相当。同时,图4仅示例性的示出了每个像素单元的各子像素的排列的方式,而在本发明实施例中每个像素单元中各子像素还可以品字形排列或其它排列方式,本发明实施例对此也不做具体限定。
为便于描述,在没有特别说明的前提下,本发明实施例均以每个选通电路包括两个开关单元为例,对本发明实施例的技术方案进行示例性的说明。
可选的,图5是本发明实施例提供的一种显示面板的局部结构示意图。如图5所示,在显示面板的非显示区102中还可设置有多条时钟信号线50;同一选通电路20的各N型晶体管(M11、M21)的栅极分别与不同的时钟信号线(51、53)电连接,以及同一选通电路20的各P型晶体管(M12、M22)的栅极分别与不同的时钟信号线(52、54)电连接;其中,不同时钟信号线(51、52、53、54)传输不同的时钟控制信号(CK1、XCK1、CK2、XCK2)控制同一选通电路的各N型晶体管(M11、M21)和各P型晶体管(M12、M22)分时导通。
示例性的,当选通电路20包括两个开关单元21和22时,开关单元21的N型晶体管M11的栅极与时钟信号线51电连接,使得N型晶体管M11能够在时钟信号线51传输的时钟信号CK1的控制下导通或断开;开关单元21的P型晶体管M12的栅极与时钟信号线52电连接,使得P型晶体管M12在时钟信号线52传输的时钟信号XCK1的控制下导通或断开;开关单元22的N型晶体管M21的栅极与时钟信号线53电连接,使得N型晶体管M21能够在时钟信号线53传输的时钟信号CK2的控制下导通或断开;开关单元22的P型晶体管M22的栅极与时钟信号线54电连接,使得P型晶体管M22在时钟信号线54传输的时钟信号XCK2的控制下导通或断开。
如此,同一选通电路中的各N型晶体管和各P型晶体管能够单独进行控制,并根据信号源线所接收的数据信号对应的像素以及该数据信号的极性一一对应地控制相应的晶体管导通或关闭,以在确保由信号源线传输至数据信号线的数据信号的准确性的前提下,降低显示面板的功耗。
可选的,不同选通电路的各N型晶体管以及各P型晶体管与不同的时钟信号线电连接。
示例性的,图6是本发明实施例提供的又一种显示面板的局部结构示意图。如图6所示,显示面板的非显示区102设置有n个选通电路(2001、2002、…、200n),每个选通电路2001(2002、…、200n)包括两个开关单元21和22。其中,选通电路2001中各开关单元(21、22)的N型晶体管(M11、M21)和P型晶体管(M12、M22)可与时钟信号线组501中的各时钟信号线(511、512、513、514)电连接,即选通电路2001中开关单元21的N型晶体管M11的栅极与时钟信号线组501的时钟信号线511电连接,并在时钟信号线511传输的时钟信号CK11的控制下导通或断开;选通电路2001中开关单元21的P型晶体管M12的栅极与时钟信号线组501的时钟信号线512电连接,并在时钟信号线512传输的时钟信号XCK11的控制下导通或断开;选通电路2001中开关单元22的N型晶体管M21的栅极与时钟信号线组501的时钟信号线513电连接,并在时钟信号线513传输的时钟信号CK13的控制下导通或断开;选通电路2001中开关单元22的P型晶体管M22的栅极与时钟信号线组501的时钟信号线514电连接,并在时钟信号线514传输的时钟信号XCK12的控制下导通或断开。
选通电路2002中各开关单元(21、22)的N型晶体管和P型晶体管可与时钟信号线组502中的各时钟信号线(521、522、523、524)电连接,即选通电路2002中开关单元21的N型晶体管的栅极与时钟信号线组502的时钟信号线521电连接,并在时钟信号线521传输的时钟信号CK21的控制下导通或断开;选通电路2002中开关单元21的P型晶体管的栅极与时钟信号线组502的时钟信号线522电连接,并在时钟信号线522传输的时钟信号XCK21的控制下导通或断开;选通电路2002中开关单元22的N型晶体管的栅极与时钟信号线组502的时钟信号线523电连接,并在时钟信号线523传输的时钟信号CK22的控制下导通或断开;选通电路2002中开关单元22的P型晶体管的栅极与时钟信号线组502的时钟信号线524电连接,并在时钟信号线524传输的时钟信号XCK22的控制下导通或断开。
以此类推,选通电路200n中各开关单元(21、22)的N型晶体管和P型晶体管可与时钟信号线组50n中的各时钟信号线(5n1、5n2、5n3、5n4)电连接,即选通电路200n中开关单元21的N型晶体管的栅极与时钟信号线组50n的时钟信号线5n1电连接,并在时钟信号线5n1传输的时钟信号CKn1的控制下导通或断开;选通电路200n中开关单元21的P型晶体管的栅极与时钟信号线组50n的时钟信号线5n2电连接,并在时钟信号线5n2传输的时钟信号XCKn1的控制下导通或断开;选通电路200n中开关单元22的N型晶体管的栅极与时钟信号线组50n的时钟信号线5n3电连接,并在时钟信号线5n3传输的时钟信号CKn2的控制下导通或断开;选通电路200n中开关单元22的P型晶体管的栅极与时钟信号线组50n的时钟信号线5n4电连接,并在时钟信号线5n4传输的时钟信号XCKn2的控制下导通或断开。
如此,不同选通电路中各开关单元的N型晶体管和P型晶体管在不同时钟信号线组中各时钟信号线所传输的时钟信号的控制线导通或断开,以能够对各选通电路中的各N型晶体管和各P型晶体管单独控制,从而在根据信号源线所接收的数据信号对应的像素以及该数据信号的极性一一对应地控制相应的晶体管导通或关闭时,能够确保由信号源线传输至数据信号线的数据信号的准确性,并达到降低显示面板的功耗的目的。
可选的,各信号源线沿第一方向依次排列;其中,在一帧显示画面中,各信号源线接收的所述数据信号的极性保持不变。如此,在一帧显示画面中,当信号源线接收的数据信号的电压保持为正极性时,可控制与该信号源线电连接的各P型晶体管分时导通,而N型晶体管保持关闭,且采用直流信号控制各N型晶体管关闭,使得与各N型晶体管的栅极电连接的时钟信号线上传输的时钟信号在一帧显示画面中保持不变,从而能够最大限度地降低选通电路的功耗。相应的,当信号源线接收的数据信号的电压保持为负极性时,可控制与该信号源线电连接的各N型晶体管分时导通,而P型晶体管保持关闭,且采用直流信号控制各P型晶体管关闭,同样能够最大限度地降低选通电路的功耗。
可选的,同一信号源线在第N帧显示画面时接收的数据信号的电压的极性与第N+1帧显示画面时接收的数据信号的电压的极性相反。此时,在第N帧显示画面时,信号源线电连接的处于关闭状态的晶体管,会在第N+1帧显示画面时分时导通,以将相应的数据信号传输至对应的数据信号线。
可选的,在一帧显示画面中,任意相邻两个信号源线接收的数据信号的电压的极性相反。如此,能够使相邻两条数据信号线上所传输的数据信号之间的影响相互抵消,以防止相邻两条数据信号线上传输的数据信号之间的水平串绕,从而能够提高由各条数据信号线传输至各子像素的数据信号的准确性,进一步提高显示面板的显示效果。
在发明实施例中,当在一帧显示画面中,各条信号源线所接收的数据信号的极性保持不变,且相邻两条数据信号线的极性相反时,若每个选通电路包括多个开关单元,则同一选通电路中的各开关单元的输出端电连接的各条数据信号线应互不相邻。
示例性的,图7是本发明实施例提供的又一种显示面板的局部结构示意图。如图7所示,以每个选通电路(2001、2002、…、200n-1、200n)包括两个开关单元21和22为例,且同一选通电路2001(2002、…、200n-1、200n)的两个开关单元分别为第一开关单元21和第二开关单元22。若各条数据信号线(11、12、13、14、…、1s-3、1s-2、1s-1、1s)沿第一方向X依次排列,则在第一方向X上,同一选通电路中,与第一开关单元21的输出端电连接的数据信号线为第j条数据信号线,与第二开关单元22的输出端电连接的数据信号线为第j+2条数据信号线;其中,j为大于或等于1的正整数。例如,选通电路2001中,第一开关单元21的输出端与数据信号线11电连接,第二开关单元22的输出端与数据信号线13电连接;选通电路2002中,第一开关单元21的输出端与数据信号线12电连接,第二开关单元22的输出端与数据信号线14电连接;…;选通电路200n-1中,第一开关单元21的输出端与数据信号线1s-3电连接,第二开关单元22的输出端与数据信号线1s-1电连接;选通电路200n中,第一开关单元21的输出端与数据信号线1s-2电连接,第二开关单元22的输出端与数据信号线1s电连接。如此,在一帧显示画面中,确保各条信号源线30所接收的数据信号的极性保持不变的前提下,能够使相邻两条数据信号线(例如11和12)传输的数据信号的极性相反。
相应的,在一帧显示画面中,与所接收的数据信号的电压为正极性的信号源线电连接的选通电路为第一选通电路,与所接收的数据信号的电压为负极性的信号源线电连接的选通电路为第二选通电路;各第一选通电路中第i个开关单元的N型晶体管的栅极与同一时钟信号线电连接;各第一选通电路中第i个开关单元的P型晶体管的栅极与同一时钟信号线电连接;各第二选通电路中第i个开关单元的N型晶体管的栅极与同一时钟信号线电连接;各第二选通电路中第i个开关单元的P型晶体管的栅极与同一时钟信号线电连接;其中,1≤i≤K,且i为整数。
示例性的,继续参考图7,在第N帧显示换面中,若与所接收的数据信号的电压为正极性的信号源线电连接的第一选通电路为选通电路2001、…、200n-1,而与所接收的数据信号的电压为负极性的信号源线电连接的第二选通电路为选通电路2002、…、200n。此时,第一选通电路2001中第一开关单元21的N型晶体管的栅极、…、以及第一选通电路200n-1中的第一开关单元21的N型晶体管的栅极均与同一时钟信号线511电连接,且在该时钟信号线511所传输的时钟信号CK1的控制下导通或断开;第一选通电路2001中第一开关单元21的P型晶体管的栅极、…、以及第一选通电路200n-1中的第一开关单元21的P型晶体管的栅极均与同一时钟信号线512电连接,且在该时钟信号线512所传输的时钟信号XCK1的控制下导通或断开;第一选通电路2001中第二开关单元22的N型晶体管的栅极、…、以及第一选通电路200n-1中的第二开关单元22的N型晶体管的栅极均与同一时钟信号线513电连接,且在该时钟信号线513所传输的时钟信号CK2的控制下导通或断开;第一选通电路2001中第二开关单元22的P型晶体管的栅极、…、以及第一选通电路200n-1中的第二开关单元22的P型晶体管的栅极均与同一时钟信号线514电连接,且在该时钟信号线514所传输的时钟信号XCK2的控制下导通或断开。
相应的,第二选通电路2002中第一开关单元21的N型晶体管的栅极、…、以及第二选通电路200n中的第一开关单元21的N型晶体管的栅极均与同一时钟信号线521电连接,且在该时钟信号线521所传输的时钟信号CK3的控制下导通或断开;第二选通电路2002中第一开关单元21的P型晶体管的栅极、…、以及第二选通电路200n中的第一开关单元21的P型晶体管的栅极均与同一时钟信号线522电连接,且在该时钟信号线522所传输的时钟信号XCK3的控制下导通或断开;各第二选通电路2002中第二开关单元22的N型晶体管的栅极、…、以及第二选通电路200n中的第二开关单元22的N型晶体管的栅极均与同一时钟信号线523电连接,且在该时钟信号线523所传输的时钟信号CK4的控制下导通或断开;各第二选通电路2002中第二开关单元22的P型晶体管的栅极、…、以及第二选通电路200n中的第二开关单元22的P型晶体管的栅极均与同一时钟信号线524电连接,且在该时钟信号线524所传输的时钟信号XCK4的控制下导通或断开。
如此,能够使传输相同极性且同时导通的数据信号的各N型晶体管共用时钟信号线,以及传输相同极性的数据信号且同时导通的各P型晶体管共用时钟信号线,从而能够减少时钟信号线的数量,有利于减小显示面板的边框尺寸。
需要说明的是,图7仅为本发明实施例示例性的附图,图7中仅示例性的示出了每个选通电路包括两个开关单元,而在本发明实施例中每个选通电路可以包括一个或多个开关单元,在一帧显示画面中确保各信号源线所接收的数据信号的极性不变以及保证相邻两条数据信号线所传输的数据信号的极性相反的前提下,本发明实施例对同一选通电路中各开关单元与各条数据信号线的对应关系不作具体限定。
示例性的,图8是本发明实施例提供的又一种显示面板的局部结构示意图。如图8所示,显示面板的显示区102还设置有多个阵列排布的像素单元(41、42);每个像素单元41(42)包括沿第一方向依次排列的第一子像素411(421)、第二子像素412(422)和第三子像素413(423);位于同一列的第一子像素411(421)与同一数据信号线10电连接,位于同一列的第二子像素412(422)与同一数据信号线10电连接,以及位于同一列的第三子像素413(423)与同一数据信号线10电连接;每个选通电路2010(2020)包括三个开关单元,三个开关单元分别为第一开关单元21、第二开关单元22和第三开关单元23;相邻的两个选通电路分别为第一选通电路2010和第二选通电路2020;第一选通电路2010的第一开关单元21的输出端与位于奇数列的像素单元41的第一子像素411对应的一条数据信号线10电连接,第一选通电路2010的第二开关单元22的输出端与位于偶数列的像素单元42的第二子像素422对应的一条数据信号线10电连接,第一选通电路2010的第三开关单元23的输出端与位于奇数列的像素单元41的第三子像素413对应的一条数据信号线10电连接;第二选通电路2020的第一开关单元21的输出端与位于偶数列的像素单元42的第一子像素421对应的一条数据信号线10电连接,第二选通电路2020的第二开关单元22的输出端与位于奇数列的像素单元41的第二子像素412对应的一条数据信号线10电连接,第二选通电路2020的第三开关单元23的输出端与位于偶数列的像素单元42的第三子像素423对应的一条数据信号线10电连接。如此,同样可在一帧显示画面中,确保各条信号源线30所接收的数据信号的极性保持不变的前提下,能够使相邻两条数据信号线10传输的数据信号的极性相反。
相应的,各第一选通电路2010中第一开关单元21的N型晶体管的栅极均与同一时钟信号线511电连接,并在时钟信号线511传输的时钟信号CK1的控制下导通或断开;各第一选通电路2010中第一开关单元21的P型晶体管的栅极均与同一时钟信号线512电连接,并在时钟信号线512传输的时钟信号XCK1的控制下导通或断开;各第一选通电路2010中第二开关单元22的N型晶体管的栅极均与同一时钟信号线513电连接,并在时钟信号线513传输的时钟信号CK2的控制下导通或断开;各第一选通电路2010中第二开关单元22的P型晶体管的栅极均与同一时钟信号线514电连接,并在时钟信号线514传输的时钟信号XCK2的控制下导通或断开;各第一选通电路2010中第三开关单元23的N型晶体管的栅极均与同一时钟信号线515电连接,并在时钟信号线515传输的时钟信号CK3的控制下导通或断开;各第一选通电路2010中第三开关单元23的P型晶体管的栅极均与同一时钟信号线516电连接,并在时钟信号线516传输的时钟信号XCK3的控制下导通或断开。
同时,各第二选通电路2020中第一开关单元21的N型晶体管的栅极均与同一时钟信号线521电连接,并在时钟信号线521传输的时钟信号CK4的控制下导通或断开;各第二选通电路2020中第一开关单元21的P型晶体管的栅极均与同一时钟信号线522电连接,并在时钟信号线522传输的时钟信号XCK4的控制下导通或断开;各第二选通电路2020中第二开关单元22的N型晶体管的栅极均与同一时钟信号线523电连接,并在时钟信号线523传输的时钟信号CK5的控制下导通或断开;各第二选通电路2020中第二开关单元22的P型晶体管的栅极均与同一时钟信号线524电连接,并在时钟信号线524传输的时钟信号XCK5的控制下导通或断开;各第二选通电路2020中第三开关单元23的N型晶体管的栅极均与同一时钟信号线525电连接,并在时钟信号线525传输的时钟信号CK6的控制下导通或断开;各第二选通电路2020中第三开关单元23的P型晶体管的栅极均与同一时钟信号线526电连接,并在时钟信号线526传输的时钟信号XCK6的控制下导通或断开。
如此,同样能够使传输相同极性且同时导通的数据信号的各N型晶体管共用时钟信号线,以及传输相同极性的数据信号且同时导通的各P型晶体管共用时钟信号线,从而能够减少时钟信号线的数量,有利于减小显示面板的边框尺寸。
基于同一发明构思,本发明实施例还提供一种显示面板的驱动方法,该显示面板的驱动方法能够用于驱动本发明实施例提供的显示面板,该驱动方法可由用于驱动本发明实施例提供的驱动芯片执行。图9是本发明实施例提供的一种显示面板的驱动方法的流程图。如图9所示,该显示面板的驱动方法包括:
S110、获取一帧显示画面的数据信号;
S120、将数据信号提供至各信号源线,并根据数据信号控制同一选通电路中的各开关单元分时导通,以将数据信号通过导通的开关单元传输至对应的数据信号线;其中,当数据信号的电压为正极性时,控制导通的开关单元中的P型晶体管导通、N型晶体管关闭;当数据信号的电压为负极性时,控制导通的开关单元中的N型晶体管导通、P型晶体管关闭。
具体的,在显示面板显示一帧显示画面前,需要对该帧显示画面的数据信号进行处理,并确定出该帧显示画面的数据信号与显示面板中各像素的对应关系,以获知写入各像素的数据信号的电压的极性;在向像素写入数据信号时,可以根据该像素的数据信号的电压的极性,控制与该像素对应的数据信号线电连接的开关单元的N型晶体管和P型晶体管的导通与关闭。示例性的,当向该像素写入的数据信号的电压为正极性时,可控制与该像素对应的数据信号线电连接的开关单元的N型晶体管关闭、P型晶体管的导通;而当向该像素写入的数据信号的电压为负极性时,可控制与该像素对应的数据信号线电连接的开关单元的N型晶体管导通、P型晶体管的关闭。如此,能够准确地将各数据信号传输至各数据信号线的同时,降低选通电路的功耗,从而有利于提高显示面板的显示效果,降低显示面板的功耗。
基于同一发明构思,本发明实施例还提供一种显示装置,该显示装置包括本发明实施例提供的显示面板。因此,本发明实施例提供显示装置包括本发明实施例提供的显示面板的技术特征,以及具备本发明实施例提供的显示面板的有益效果,相同之处可参照上述对本发明实施例提供的显示面板的描述,在此不再赘述。
示例性的,图10是本发明实施例提供的一种显示装置的结构示意图。如图10所示,显示装置200包括本发明实施例提供的显示面板100,该显示面板100例如可以为液晶显示面板,该显示装置包括但不仅限于手机、平板电脑、电视和数码相机等。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (12)
1.一种显示面板,其特征在于,包括:显示区和非显示区;
所述显示区设置有多条数据信号线;
所述非显示区设置有多个选通电路和多条信号源线;每个所述选通电路包括K个开关单元;其中,K为大于或等于1的正整数;
同一所述选通电路各所述开关单元的输入端与同一条信号源线电连接;同一所述选通电路中的各所述开关单元的输出端与各条数据信号线一一对应电连接;同一所述选通电路的各所述开关单元分时导通,以将所述信号源线接收的数据信号通过导通的开关单元传输至对应的所述数据信号线;
其中,每个所述开关单元包括一N型晶体管和一P型晶体管;同一所述开关单元的N型晶体管的第一极和P型晶体管的第一极与同一所述信号源线电连接,同一所述开关单元的N型晶体管的第二极和P型晶体管的第二极与同一所述数据信号线电连接;当所述数据信号的电压为正极性时,导通的所述开关单元中的P型晶体管导通、N型晶体管关闭;当所述数据信号的电压为负极性时,导通的所述开关单元中的N型晶体管导通、P型晶体管关闭。
2.根据权利要求1所述的显示面板,其特征在于,所述非显示区还包括多条时钟信号线;
同一所述选通电路的各所述N型晶体管的栅极分别与不同的时钟信号线电连接,以及同一所述选通电路的各所述P型晶体管的栅极分别与不同的时钟信号线电连接;
其中,不同所述时钟信号线传输不同的时钟控制信号控制同一所述选通电路的各所述N型晶体管和各所述P型晶体管分时导通。
3.根据权利要求2所述的显示面板,其特征在于,不同所述选通电路的各所述N型晶体管以及各所述P型晶体管与不同的时钟信号线电连接。
4.根据权利要求2所述的显示面板,其特征在于,各所述信号源线沿第一方向依次排列;
其中,在一帧显示画面中,各所述信号源线接收的所述数据信号的极性保持不变。
5.根据权利要求4所述的显示面板,其特征在于,同一所述信号源线在第N帧显示画面时接收的所述数据信号的电压的极性与第N+1帧显示画面时接收的所述数据信号的电压的极性相反。
6.根据权利要求5所述的显示面板,其特征在于,
在一帧显示画面中,与所接收的数据信号的电压为正极性的所述信号源线电连接的所述选通电路为第一选通电路,与所接收的数据信号的电压为负极性的所述信号源线电连接的所述选通电路为第二选通电路;
各所述第一选通电路中第i个所述开关单元的N型晶体管的栅极与同一所述时钟信号线电连接;各所述第一选通电路中第i个所述开关单元的P型晶体管的栅极与同一所述时钟信号线电连接;
各所述第二选通电路中第i个所述开关单元的N型晶体管的栅极与同一所述时钟信号线电连接;各所述第二选通电路中第i个所述开关单元的P型晶体管的栅极与同一所述时钟信号线电连接;
其中,1≤i≤K,且i为整数。
7.根据权利要求4所述的显示面板,其特征在于,在一帧显示画面中,任意相邻两个所述数据信号线传输的数据信号的电压的极性相反。
8.根据权利要求1~7任一项所述的显示面板,其特征在于,当所述数据信号的电压为正极性时,导通的所述开关单元中的N型晶体管的栅极接收直流控制信号;以及当所述数据信号的电压为负极性时,导通的所述开关单元中的P型晶体管的栅极接收直流控制信号。
9.根据权利要求1~7任一项所述的显示面板,其特征在于,各条所述数据信号线沿第一方向依次排列;
每个所述选通电路包括两个所述开关单元,且同一所述选通电路的两个所述开关单元分别为第一开关单元和第二开关单元;
沿所述第一方向,同一所述选通电路中,与所述第一开关单元的输出端电连接的所述数据信号线为第j条数据信号线,与所述第二开关单元的输出端电连接的所述数据信号线为第j+2条数据信号线;其中,j为大于或等于1的正整数。
10.根据权利要求1~7任一项所述的显示面板,其特征在于,所述显示区还设置有多个阵列排布的像素单元;每个所述像素单元包括沿第一方向依次排列的第一子像素、第二子像素和第三子像素;位于同一列的所述第一子像素与同一所述数据信号线电连接,位于同一列的所述第二子像素与同一所述数据信号线电连接,以及位于同一列的所述第三子像素与同一所述数据信号线电连接;
每个所述选通电路包括三个所述开关单元,三个所述开关单元分别为第一开关单元、第二开关单元和第三开关单元;相邻的两个所述选通电路分别为第一选通电路和第二选通电路;
所述第一选通电路的第一开关单元的输出端与位于奇数列的所述像素单元的第一子像素对应的一条所述数据信号线电连接,所述第一选通电路的第二开关单元的输出端与位于偶数列的所述像素单元的第二子像素对应的一条所述数据信号线电连接,所述第一选通电路的第三开关单元的输出端与位于奇数列的所述像素单元的第三子像素对应的一条所述数据信号线电连接;
所述第二选通电路的第一开关单元的输出端与位于偶数列的所述像素单元的第一子像素对应的一条所述数据信号线电连接,所述第二选通电路的第二开关单元的输出端与位于奇数列的所述像素单元的第二子像素对应的一条所述数据信号线电连接,所述第二选通电路的第三开关单元的输出端与位于偶数列的所述像素单元的第三子像素对应的一条所述数据信号线电连接。
11.一种显示面板的驱动方法,用于驱动权利要求1~10任一项所述的显示面板,其特征在于,包括:
获取一帧显示画面的数据信号;
将所述数据信号提供至各所述信号源线,并根据所述数据信号控制同一所述选通电路中的各所述开关单元分时导通,以将所述数据信号通过导通的开关单元传输至对应的数据信号线;其中,当所述数据信号的电压为正极性时,控制导通的所述开关单元中的P型晶体管导通、N型晶体管关闭;当所述数据信号的电压为负极性时,控制导通的所述开关单元中的N型晶体管导通、P型晶体管关闭。
12.一种显示装置,其特征在于,包括:权利要求1~10任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011354553.9A CN112419992B (zh) | 2020-11-26 | 2020-11-26 | 显示面板及其驱动方法、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011354553.9A CN112419992B (zh) | 2020-11-26 | 2020-11-26 | 显示面板及其驱动方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112419992A true CN112419992A (zh) | 2021-02-26 |
CN112419992B CN112419992B (zh) | 2022-06-14 |
Family
ID=74843288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011354553.9A Active CN112419992B (zh) | 2020-11-26 | 2020-11-26 | 显示面板及其驱动方法、显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112419992B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114203128A (zh) * | 2021-12-17 | 2022-03-18 | 武汉京东方光电科技有限公司 | 一种显示面板驱动方法、电路及显示装置 |
Citations (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003066907A (ja) * | 2001-08-30 | 2003-03-05 | Oki Electric Ind Co Ltd | 表示装置、表示装置の駆動方法、及び表示装置の駆動回路 |
CN103226928A (zh) * | 2013-03-13 | 2013-07-31 | 友达光电股份有限公司 | 显示器及其中的信号传送方法 |
CN104916248A (zh) * | 2015-06-29 | 2015-09-16 | 上海天马微电子有限公司 | 数据信号转换电路、显示面板的驱动电路和显示装置 |
CN105719606A (zh) * | 2014-12-22 | 2016-06-29 | 乐金显示有限公司 | 选择电路和具有选择电路的显示装置 |
CN106383624A (zh) * | 2016-10-26 | 2017-02-08 | 厦门天马微电子有限公司 | 一种阵列基板、显示面板及其驱动方法和显示装置 |
CN106444192A (zh) * | 2016-11-09 | 2017-02-22 | 厦门天马微电子有限公司 | 阵列基板及其驱动方法、显示面板 |
US20170110041A1 (en) * | 2015-10-14 | 2017-04-20 | Innolux Corporation | Display panel |
CN206193729U (zh) * | 2016-11-02 | 2017-05-24 | 厦门天马微电子有限公司 | 触控显示面板和触控显示装置 |
CN108133693A (zh) * | 2018-01-03 | 2018-06-08 | 厦门天马微电子有限公司 | 显示面板、驱动方法及显示装置 |
CN108181770A (zh) * | 2018-02-11 | 2018-06-19 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
CN108198539A (zh) * | 2018-02-13 | 2018-06-22 | 厦门天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
CN109192115A (zh) * | 2018-09-12 | 2019-01-11 | 昆山龙腾光电有限公司 | 一种检测电路和液晶显示装置 |
CN109509429A (zh) * | 2019-01-21 | 2019-03-22 | Oppo广东移动通信有限公司 | 多路选择电路、显示设备及电子设备 |
CN109637414A (zh) * | 2018-12-28 | 2019-04-16 | 厦门天马微电子有限公司 | 一种显示面板驱动电路及其驱动方法、显示装置 |
CN110491328A (zh) * | 2019-09-02 | 2019-11-22 | 京东方科技集团股份有限公司 | 一种显示面板、显示装置和驱动方法 |
-
2020
- 2020-11-26 CN CN202011354553.9A patent/CN112419992B/zh active Active
Patent Citations (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003066907A (ja) * | 2001-08-30 | 2003-03-05 | Oki Electric Ind Co Ltd | 表示装置、表示装置の駆動方法、及び表示装置の駆動回路 |
CN103226928A (zh) * | 2013-03-13 | 2013-07-31 | 友达光电股份有限公司 | 显示器及其中的信号传送方法 |
CN105719606A (zh) * | 2014-12-22 | 2016-06-29 | 乐金显示有限公司 | 选择电路和具有选择电路的显示装置 |
CN104916248A (zh) * | 2015-06-29 | 2015-09-16 | 上海天马微电子有限公司 | 数据信号转换电路、显示面板的驱动电路和显示装置 |
US20170110041A1 (en) * | 2015-10-14 | 2017-04-20 | Innolux Corporation | Display panel |
CN106383624A (zh) * | 2016-10-26 | 2017-02-08 | 厦门天马微电子有限公司 | 一种阵列基板、显示面板及其驱动方法和显示装置 |
CN206193729U (zh) * | 2016-11-02 | 2017-05-24 | 厦门天马微电子有限公司 | 触控显示面板和触控显示装置 |
CN106444192A (zh) * | 2016-11-09 | 2017-02-22 | 厦门天马微电子有限公司 | 阵列基板及其驱动方法、显示面板 |
CN108133693A (zh) * | 2018-01-03 | 2018-06-08 | 厦门天马微电子有限公司 | 显示面板、驱动方法及显示装置 |
CN108181770A (zh) * | 2018-02-11 | 2018-06-19 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
CN108198539A (zh) * | 2018-02-13 | 2018-06-22 | 厦门天马微电子有限公司 | 显示面板及其驱动方法、显示装置 |
CN109192115A (zh) * | 2018-09-12 | 2019-01-11 | 昆山龙腾光电有限公司 | 一种检测电路和液晶显示装置 |
CN109637414A (zh) * | 2018-12-28 | 2019-04-16 | 厦门天马微电子有限公司 | 一种显示面板驱动电路及其驱动方法、显示装置 |
CN109509429A (zh) * | 2019-01-21 | 2019-03-22 | Oppo广东移动通信有限公司 | 多路选择电路、显示设备及电子设备 |
CN110491328A (zh) * | 2019-09-02 | 2019-11-22 | 京东方科技集团股份有限公司 | 一种显示面板、显示装置和驱动方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114203128A (zh) * | 2021-12-17 | 2022-03-18 | 武汉京东方光电科技有限公司 | 一种显示面板驱动方法、电路及显示装置 |
CN114203128B (zh) * | 2021-12-17 | 2022-11-15 | 武汉京东方光电科技有限公司 | 一种显示面板驱动方法、电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN112419992B (zh) | 2022-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11508298B2 (en) | Display panel and driving method thereof and display device | |
US11475831B2 (en) | Display panel, method of driving display panel, and display device | |
WO2020062103A1 (zh) | 一种栅极驱动电路及其控制方法、移动终端 | |
US7148870B2 (en) | Flat-panel display device | |
US9035936B2 (en) | Level shifter circuit, scanning circuit, display device and electronic equipment | |
WO2020206589A1 (zh) | 显示面板及其驱动方法、显示装置 | |
WO2020244342A1 (zh) | 显示面板、其驱动方法及显示装置 | |
US10971091B2 (en) | Array substrate, display panel and driving method thereof, and display device | |
US11282425B2 (en) | Source driving circuit and display panel | |
CN110288950B (zh) | 像素阵列、阵列基板及显示装置 | |
US11393425B2 (en) | Pixel circuit, display module and driving method thereof | |
JP2013106120A (ja) | バッファ回路、走査回路、表示装置、及び、電子機器 | |
US20220270530A1 (en) | Driving Circuit and Driving Method of Display Panel, Display Panel, and Display Apparatus | |
US9595233B2 (en) | Display device and driving method thereof | |
CN108766377B (zh) | 显示面板和显示装置 | |
CN111312192A (zh) | 驱动电路及液晶显示器 | |
WO2020192476A1 (zh) | 多路选择电路及驱动方法、多路选择单元、显示装置 | |
KR20010020935A (ko) | 표시 장치 및 상기 표시 장치의 구동 방법 | |
CN112419992B (zh) | 显示面板及其驱动方法、显示装置 | |
WO2018099236A1 (zh) | 显示组件、显示装置及显示控制方法 | |
US20230386403A1 (en) | Pixel driving circuit of a display panel, method for driving a display panel, and display device | |
KR20220060089A (ko) | 구동 회로 및 그것을 포함하는 표시 장치 | |
US20120162181A1 (en) | Display panel, pixel circuit and driving method of differential voltage driven device therein | |
WO2020093518A1 (zh) | 画素驱动电路、画素结构及显示装置 | |
CN111210751B (zh) | 一种显示驱动电路、显示屏及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |