CN112367099B - 时钟信号的处理方法、装置及电子设备 - Google Patents
时钟信号的处理方法、装置及电子设备 Download PDFInfo
- Publication number
- CN112367099B CN112367099B CN202011211158.5A CN202011211158A CN112367099B CN 112367099 B CN112367099 B CN 112367099B CN 202011211158 A CN202011211158 A CN 202011211158A CN 112367099 B CN112367099 B CN 112367099B
- Authority
- CN
- China
- Prior art keywords
- frequency value
- adjusting
- clock signal
- adjustment
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/713—Spread spectrum techniques using frequency hopping
- H04B1/7136—Arrangements for generation of hop frequencies, e.g. using a bank of frequency sources, using continuous tuning or using a transform
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0008—Synchronisation information channels, e.g. clock distribution lines
- H04L7/0012—Synchronisation information channels, e.g. clock distribution lines by comparing receiver clock with transmitter clock
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/713—Spread spectrum techniques using frequency hopping
- H04B1/7136—Arrangements for generation of hop frequencies, e.g. using a bank of frequency sources, using continuous tuning or using a transform
- H04B2001/71367—Arrangements for generation of hop frequencies, e.g. using a bank of frequency sources, using continuous tuning or using a transform using a transform
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本申请公开了一种时钟信号的处理方法、装置及电子设备,属于信息处理技术领域。包括:确定时钟信号的起始频率值;获取调整频率值;根据调整频率值,通过连续多次调整操作将时钟信号的频率由起始频率值调至目标频率值;其中,针对每次调整操作,调整后时钟信号的频率值和调整前的频率值的差值小于或等于调整频率值,本申请中,在调整时钟信号从起始频率值切换到目标频率值的过程通过多次连续的调整操作完成,同时确保每次调整操作调整后的频率值和调整前的频率值的差值小于或等于调整频率值,从而确保时钟信号进行的跳变是平滑过渡的状态,不会输出具有超出外接设备能够正常工作的频率的时钟信号,保证时钟信号在完成跳变的过程中外设工作正常。
Description
技术领域
本申请属于信息处理技术领域,具体涉及一种时钟信号的处理方法、装置及电子设备。
背景技术
锁相环(Phase-Locked Loop,PLL)是无线通信系统及其他众多应用中的重要模块,用于移动终端基带模块的时钟信号实现动态跳频。
由于移动终端基带模块的钟信号的高次谐波对终端射频信号会产生干扰,从而影响移动终端的灵敏度,因此,需要采用PLL模块将时钟信号进行升频或降频操作,使得PLL模块输出的时钟信号的频率避开射频信号的接收信道的频率,目前,通过直接修改PLL输出频率的寄存器,使得时钟信号在一定时间内从默认频率切换到目标频率,并将具有目标频率的时钟信号发送至终端的外接设备,以供外接设备利用具有目标频率的时钟信号进行数据信号的传输。
但是,在目前的方案中,时钟信号在从默认频率切换到目标频率的过程中,需要一定时间进行跳变,在该时间范围内PLL模块可能输出具有超出外接设备能够正常工作的频率的时钟信号,从而导致外设工作异常。
发明内容
本申请实施例提供一种时钟信号的处理方法、装置及电子设备,能够解决现有技术中时钟信号在从默认频率切换到目标频率的过程中,由于PLL模块可能输出具有超出外接设备能够正常工作的频率的时钟信号,从而导致外设工作异常的问题。
为了解决上述技术问题,本申请是这样实现的:
第一方面,本申请实施例提供了一种时钟信号的处理方法,该方法包括:
确定时钟信号的起始频率值;
获取调整频率值,所述调整频率值小于或等于预设值;
根据所述调整频率值,通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值;
其中,针对每次所述调整操作,调整后所述时钟信号的频率值和调整前的频率值的差值小于或等于所述调整频率值。
第二方面,本申请实施例提供了一种时钟信号的处理装置,该装置包括:
第一确定模块,用于确定时钟信号的起始频率值;
获取模块,用于获取调整频率值,所述调整频率值小于或等于预设值;
调整模块,用于根据所述调整频率值,通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值;
其中,针对每次所述调整操作,调整后所述时钟信号的频率值和调整前的频率值的差值小于或等于所述调整频率值。
第三方面,本申请实施例还提供了一种电子设备,该电子设备包括处理器,存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如第一方面所述的方法的步骤。
在本申请实施例中,确定时钟信号的起始频率值;获取调整频率值,调整频率值小于或等于预设值;根据调整频率值,通过连续多次调整操作将时钟信号的频率由起始频率值调至目标频率值;其中,针对每次调整操作,调整后时钟信号的频率值和调整前的频率值的差值小于或等于调整频率值,本申请中,在调整时钟信号从起始频率值切换到目标频率值的过程中,通过多次连续的调整操作完成,同时确保每次调整操作调整后的频率值和调整前的频率值的差值小于或等于调整频率值,从而使得多次调整操作中每次调整操作的调整差值均不超过预设值,确保在一定时间内时钟信号进行的跳变是平滑过渡的状态,不会输出具有超出外接设备能够正常工作的频率的时钟信号,保证时钟信号在完成跳变的过程中外设工作正常。
附图说明
图1是本申请实施例提供的一种时钟信号的处理方法的步骤流程图;
图2是本申请实施例提供的一种锁相环的示意图;
图3是本申请实施例提供的另一种时钟信号的处理方法的步骤流程图;
图4是本申请实施例提供的另一种时钟信号的处理方法的步骤流程图
图5是本申请实施例提供的一种时钟信号的处理装置的框图;
图6是本申请实施例提供的一种电子设备;
图7是本申请实施例提供的一种电子设备的硬件结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书以及权利要求中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。
下面结合附图,通过具体的实施例及其应用场景对本申请实施例提供的时钟信号的处理进行详细地说明。
图1是本申请实施例提供的一种时钟信号的处理方法的步骤流程图,如图1所示,该方法可以包括:
步骤101、确定时钟信号的起始频率值。
在该步骤中,在需要对时钟信号进行调整时,移动终端可以首先确定时钟信号的起始频率值。
具体的,由于移动终端本身的一些基带信号的高次谐波对终端的接收射频(RadioFrequency,RF)信号的造成干扰,使得接收机接收到的信号的信噪比变差,从而导致了灵敏度恶化,甚至会造成移动终端出现掉网、无线局域网无法连接等情况,严重影响了用户体验。
其中,移动终端的灵敏度是用来衡量终端的接收机的最小接收功率的一项射频指标,表示终端在接收到的信号的指标达到最低门限值时的最小接收功率,常见的终端自身的基带信号对射频的干扰体现为应用程序处理器(Application Processor,AP)侧基带模块的时钟信号的高次谐波的干扰,这些谐波落在了RF的接收信道的频率附近,导致信噪比变差,从而影响了灵敏度,为此,需要对时钟信号的频率值进行调整,使得时钟信号在默认频率的基础上进行升频或者降频的操作,其核心在于给模块提供时钟信号的PLL的输出频率能够变化。
图2是本申请实施例提供的一种锁相环的示意图,如图2所示,PLL包括鉴频鉴相器、电荷泵、压控振荡器和分频器,预分频信号与参考时钟Fref一并输入鉴频鉴相器,鉴频鉴相器对两信号进行鉴频及鉴相操作,产生的相位误差信号送入电荷泵,控制电荷泵内电流源与电流沉的开启状态,电荷泵输出的电流信号调节压控振荡器的振荡频率,该频率经分频器分频后得到分频信号,分频信号反馈到鉴频鉴相器继续与参考时钟Fref进行鉴频鉴相操作得出相位误差,最终锁相环路在分频信号与参考时钟Fref的相位误差为零时实现频率锁定,从而输出与频率控制字对应的稳定的时钟信号Fout。
在本申请实施例中,在利用PLL输出具有稳定的时钟信号的过程中,可以利用寄存器确定所述频率控制字,即利用寄存器确定PLL输出的时钟信号具有的频率值。具体工作时,可以先粗调、后精调,因此,可以设置两个寄存器,例如regA和regB,其中,寄存器regA实现粗调,regB实现细调,则输出的时钟信号的频率值Fout可以根据以下公式确定:
Fout=Fref×(regA+regB/2^24)
其中,Fref是PLL的参考时钟信号的频率值;
Fout是PLL的输出时钟信号的频率值;
regA是实现粗调的寄存器;
regB是实现细调的寄存器;
例如,regA的取值范围可以为0~255,对应8比特的二进制,范围为0~1111_1111;regB的取值范围可以为0~16777215,对应24比特的二进制,范围为0~1111_1111_1111_1111_1111_1111,因此,两个寄存器regA和regB之间是2^24进制的关系,即若regB的值为2^24时,regB的值清零,同时regA的值可以加1。
例如,在利用PLL得到具有起始频率值的时钟信号时,若Fref为26兆赫兹,寄存器regA对应的二进制文件可以为00101000,即regA的值为40,寄存器regB对应的二进制文件可以为000000000000000000000000,即regB的值为0,则根据上述公式可以计算得到Fout=26×(40+0/2^24)=1040兆赫兹,即可以利用PLL得到频率值为1040兆赫兹的时钟信号。
步骤102、获取调整频率值,所述调整频率值小于或等于预设值。
在该步骤中,在确定了时钟信号的起始频率值之后,可以获取调整频率值。
具体的,所述调整频率值可以是预先设置的小于或等于预设值的参数,参照图2,在PLL中还包括平滑过渡控制单元,用户可以通过该平滑过渡控制单元预先设置调整频率值,使得调整频率值小于或等于预设值,用户可以通过修改两个寄存器中细调寄存器regB的值,从而确定本次PLL输出的时钟信号的频率值,并使得本次PLL输出的时钟信号的频率值与前一次PLL输出的时钟信号的频率值的差值,即两次时钟信号的调整频率值小于或等于预设值。
例如,用户如果希望本次利用PLL输出的时钟信号的频率值,相对于起始频率值,调整的步进频率小于为100千赫兹,则可以通过设置寄存器的二进制文件,使得本次利用PLL输出的时钟信号的频率值,相对于前一次PLL输出的时钟信号的频率值的差值小于或等于100千赫兹,从而保证PLL两次输出的时钟信号的频率值的差值较小,即确保在一定时间内时钟信号发生的变化是平滑过渡的状态,在该时间段内不会输出具有超出外接设备能够正常工作的频率的时钟信号,保证时钟信号在完成跳变的过程中外设工作正常。
步骤103、根据所述调整频率值,通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值。
在该步骤中,在确定了时钟信号的起始频率值,以及调整频率值之后,可以通过多次连续的调整操作,即当前所述调整操作得到的调整后的频率值,作为下一次调整操作的调整前的频率值,调整所述时钟信号的起始频率值,将时钟信号的频率由起始频率值调至目标频率值,从而得到具有目标频率值的时钟信号,其中,针对每次所述调整操作,调整后时钟信号的频率值和调整前的频率值的差值小于或等于所述调整频率值。
例如,若时钟信号的起始频率值为1040兆赫兹,此时,需要将时钟信号的频率值通过多次调整操作,调整为目标频率值1041兆赫兹,并且希望每次调整操作调整后时钟信号的频率值和调整前的频率值的差值小于或等于所述调整频率值,若预先设置的预设值为100千赫兹,所述调整频率值可以是通过具有16比特二进制的regB寄存器输入的值。
具体的,PLL输出具有起始频率值1040兆赫兹的时钟信号时,对应的计算过程为:
Fout1=Fref×(regA1+regB1/2^24)
其中,寄存器regB对应的二进制文件可以为000000000000000000000000,即regB的值为0,则Fout1=Fref×regA1。
进一步的,regA对应的二进制文件可以为00101000,即regA的值为40,则Fout1=Fref×regA1=26×40=1040兆赫兹。
经过一次调整操作之后,PLL输出的时钟信号,对应的计算过程为:
Fout2=Fout1+△Fout=1040+Fref×regB2/2^24
其中,若预先设置的预设值为100千赫兹,即本次调整操作对应的调整频率值△Fout小于或等于100千赫兹,因此,可以限制仅对regB寄存器的0-14比特二进制进行修改,若此时regB寄存器对应的二进制文件为111111111111111,即regB的值为32767,则△Fout=Fref×regB2/2^24=26000×32767/2^24=50.8千赫兹,Fout2=Fout1+△Fout=1040.0508兆赫兹。
若终端所需的时钟信号的目标频率值为1041兆赫兹,则可以通过19次调整操作,使得每次调整操作对应的调整后的频率值和调整前的频率值的差值△Fout都等于50.8千赫兹,从而使得时钟信号的频率值由起始频率值1040兆赫兹,调整至1040.965兆赫兹,四舍五入之后可以确定最终得到1041兆赫兹的时钟信号,或者可以通过20次调整操作,使得每次调整操作对应的调整后的频率值和调整前的频率值的差值△Fout都等于50.8千赫兹,从而使得时钟信号的频率值由起始频率值1040兆赫兹,调整至1041.016兆赫兹,四舍五入之后可以确定最终得到1041兆赫兹的时钟信号。
需要说明的是,每次调整操作调整后的频率值和调整前的频率值的差值△Fout也可以不同,但需要保证每次调整操作对应的△Fout小于或等于调整频率值。
由此可见,用户可以通过设置寄存器的参数,从而确定每次调整时钟信号的频率值时的调整频率值,使得每次调整操作对应的调整后的频率值和调整前的频率值的差值△Fout均小于预先设定的预设值,从而保证针对每次调整操作,时钟信号的频率值的变化范围较小。
综上所述,本申请实施例提供的一种时钟信号的处理方法,包括:确定时钟信号的起始频率值;获取调整频率值,调整频率值小于或等于预设值;根据调整频率值,通过连续多次调整操作将时钟信号的频率由起始频率值调至目标频率值;其中,针对每次调整操作,调整后时钟信号的频率值和调整前的频率值的差值小于或等于调整频率值,本申请中,在调整时钟信号从起始频率值切换到目标频率值的过程中,通过多次连续的调整操作完成,同时确保每次调整操作调整后的频率值和调整前的频率值的差值小于或等于调整频率值,从而使得多次调整操作中每次调整操作的调整差值均不超过预设值,确保在一定时间内时钟信号进行的跳变是平滑过渡的状态,不会输出具有超出外接设备能够正常工作的频率的时钟信号,保证时钟信号在完成跳变的过程中外设工作正常。
图3是本申请实施例提供的另一种时钟信号的处理方法的步骤流程图,如图3所示,该方法可以包括:
步骤201、确定时钟信号的起始频率值。
该步骤具体可以参照上述步骤101,此处不再赘述。
步骤202、获取第二指令。
在该步骤中,在确定了时钟信号的起始频率值之后,可以获取第二指令。
其中,所述第二指令用于确定是否开始进行调整操作。
步骤203、在所述第二指令为开始信号处理指令的情况下,根据所述第二指令,获取所述调整频率值。
在该步骤中,若所述第二指令为开始信号处理指令,则开始进行针对具有所述起始频率值的时钟信号进行调整操作,首先获取调整操作对应的调整频率值。
具体的,参照图2,可以设置特定寄存器用于记载第二指令,例如,可以设置一个1比特的寄存器Hena,当该寄存器Hena对应的二进制文件为1时,对应的第二指令为开始信号处理指令,当该寄存器Hena对应的二进制文件为0时,对应的第二指令为停止信号处理指令,PLL通过平滑过渡控制单元获取寄存器Hena的值,判断是否开始进行调整操作。
可选的,所述获取所述调整频率值的步骤,具体可以包括:
子步骤2031、获取第一指令,所述第一指令中包含用于确定所述调整频率值的调整参数。
在该步骤中,可以通过获取第一指令,所述第一指令中包含用于确定所述调整频率值的调整参数,从而可以从第一指令中解析出调整参数,并根据调整参数确定调整频率值。
具体的,参照图2,可以设置特定寄存器用于记载第一指令,例如,可以设置一个10比特的寄存器Fstep,该寄存器Fstep中第0-8比特位用于记载所述调整参数,PLL通过平滑过渡控制单元获取寄存器Fstep中第0-8比特位的值,从而确定用于确定所述调整频率值的调整参数。
子步骤2032、从所述第一指令中解析出所述调整参数。
在该步骤中,在获取到第一指令之后,可以从第一指令中解析出所述调整参数。
例如,参照图2,若10比特的寄存器Fstep用于记载第一指令,并且,寄存器Fstep中第0-8比特位用于记载所述调整参数,则可以解析寄存器Fstep中第0-8比特位对应的二进制文件,并计算出寄存器Fstep中第0-8比特位中二进制文件对应的调整参数。
进一步的,若Fstep中第0-8比特位中二进制文件为111111111,则对应的调整参数为511。
子步骤2033、根据所述调整参数确定所述调整频率值。
在该步骤中,可以利用从所述第一指令中解析出所述调整参数计算得到调整频率值。
例如,若用户希望本次利用PLL输出的时钟信号的频率值,相对于起始频率值,调整的步进频率小于为1千赫兹,即可以预先设置预设值为1千赫兹,同时,可以设置寄存器Fstep,使得寄存器Fstep中第0-8比特位用于记载所述调整参数,若寄存器Fstep中第0-8比特位中二进制文件为111111111,寄存器Fstep对应的值最大,调整参数为511,则可以根据公式Fref×regB/2^24,计算得到调整频率值为26×511/2^24=0.79千赫兹,满足调整的步进频率小于预设调整频率1千赫兹,本次调整操作调整后的频率值和调整前的频率值的差值△Fout可以小于或等于0.79千赫兹,若本次调整操作将寄存器Fstep中第0-8比特位中每一位均设置为1,则本次调整操作调整后的频率值和调整前的频率值的差值△Fout等于0.79千赫兹。
步骤204、根据所述起始频率值、所述目标频率值和所述调整频率值,确定所述预设次数。
在该步骤中,可以根据所述起始频率值、所述目标频率值和所述调整频率值,确定使得时钟信号从起始频率值调整至目标频率值所需的预设次数。
可选的,可以使得每次所述调整操作的调整后时钟信号的频率值和调整前的频率值的差值相同。
具体的,可以设置每次调整操作调整后时钟信号的频率值和调整前的频率值的差值相同,即使得时钟信号通过多次调整操作从起始频率值调整至目标频率值的过程中,每次调整操作的步进相同,使得该过程是从起始频率值平滑调整值目标频率值的过程。
因此,可以在确定起始频率值、所述目标频率值和所述调整频率值之后,先确定使得时钟信号从起始频率值调整至目标频率值所需的预设次数,并且保证每次调整操作调整后的频率值和调整前的频率值的差值等于所述调整频率值。
例如,若时钟信号的起始频率值为1040兆赫兹,此时,需要将时钟信号的频率值通过多次调整操作,调整为目标频率值1041兆赫兹,并且希望每次调整操作调整后的频率值和调整前的频率值的差值等于调整频率值0.79千赫兹,则可以确定预设次数为(1041兆赫兹-1040兆赫兹)/0.79千赫兹=1266次。
步骤205、根据所述调整算法和所述调整频率值,通过连续多次所述调整操作将所述时钟信号的频率由所述起始频率值调至所述目标频率值。
在该步骤中,由于所述第一指令中还包括:调整算法,因此在获取到第一指令,并根据第一指令确定了调整频率值之后,进一步可以根据第一指令确定调整算法,进而可以根据所述调整算法和所述调整频率值进行所述调整操作。
具体的,参照图2,可以设置特定寄存器用于记载第一指令,例如,可以设置一个10比特的寄存器Fstep,该寄存器Fstep中第0-8比特位用于记载所述调整参数,该寄存器Fstep中第9比特位用于记载所述调整算法,则PLL通过平滑过渡控制单元获取寄存器Fstep中第9比特位的值,从而确定调整操作对应的调整算法。
例如,当寄存器Fstep中第9比特位的值为1时,对应的调整算法可以为升频算法,即本次调整操作是将调整前的频率值与调整频率值的和,作为本次调整操作调整后的频率值;当寄存器Fstep中第9比特位的值为0时,对应的调整算法可以为降频算法,即本次调整操作是将调整前的频率值与调整频率值的差值,作为本次调整操作调整后的频率值。从而可以使得用户可以自主控制调整操作的具体算法。
可选的,所述调整操作为在预设时间范围内调整所述时钟信号的频率值的操作。
具体的,参照图2,可以设置特定寄存器用于记载完成一次调整操作的时间,例如,可以设置一个2比特的寄存器Tstep,该寄存器Tstep的取值范围为1至3,进而可以根据寄存器Tstep的值和参考时钟的频率来确定完成一次调整操作的时间,具体可以根据以下公式确定完成一次调整操作的时间:
Tw=T/F
其中,F为参考时钟Fref的频率;
T为寄存器Tstep的值;
Tw为完成一次调整操作的时间。
在本申请实施例中,可以默认寄存器Tstep的值T为1,则默认情况下,时钟信号完成一次调整操作的时间为参考时钟的频率的倒数,即时钟信号完成一次调整操作的时间与参考时钟的周期相同,从而可以通过设置参考时钟的周期,来控制时钟信号完成一次调整操作的时间,使得时钟信号完成一次调整操作的时间不至于过大,避免在长时间内时钟信号的频率值处于不确定的状态,而导致的外设工作异常的问题。
步骤206、通过连续多次所述调整操作调整所述时钟信号的频率,在所述调整操作的次数等于所述预设次数的情况下,结束所述调整操作,得到具有所述目标频率值的时钟信号。
在该步骤中,在通过连续多次所述调整操作调整时钟信号的频率的过程中,可以实时检测所述调整操作的次数,从而在所述调整操作的次数等于所述预设次数的情况下,结束所述调整操作,从而得到具有所述目标频率值的时钟信号。
具体的,参照图2,可以设置特定寄存器用于记载所述调整操作的次数,例如,可以设置一个16比特的寄存器Cstep,该寄存器用于记载所述调整操作的次数,每次进行了降频或升频的调整操作之后,可以将寄存器Cstep的值加1,从而实现实时检测和记载所述调整操作的次数。
此外,还可以设置特定的寄存器用于记载所述预设次数,例如,可以设置一个16比特的寄存器Nstep,在上述步骤中确定了预设次数之后,将预设次数记载在所述寄存器Nstep中,从而在每一次进行了降频或升频的调整操作之后,将寄存器Cstep的值加1,确定了当前执行的调整操作的次数之后,可以对比寄存器Cstep和寄存器Nstep的值,若寄存器Cstep值与寄存器Nstep的值相同,则说明当前执行的调整操作的次数达到了预设次数,此时可以确定初始频率值根据预设次数的调整之后,达到了所述目标频率值,因此,结束所述调整操作,最终得到具有所述目标频率值的时钟信号。
综上所述,本申请实施例提供的一种时钟信号的处理方法,包括:确定时钟信号的起始频率值;获取调整频率值,调整频率值小于或等于预设值;根据调整频率值,通过连续多次调整操作将时钟信号的频率由起始频率值调至目标频率值;其中,针对每次调整操作,调整后时钟信号的频率值和调整前的频率值的差值小于或等于调整频率值,本申请中,在调整时钟信号从起始频率值切换到目标频率值的过程中,通过多次连续的调整操作完成,同时确保每次调整操作调整后的频率值和调整前的频率值的差值小于或等于调整频率值,从而使得多次调整操作中每次调整操作的调整差值均不超过预设值,确保在一定时间内时钟信号进行的跳变是平滑过渡的状态,不会输出具有超出外接设备能够正常工作的频率的时钟信号,保证时钟信号在完成跳变的过程中外设工作正常。
此外,可以使得每次所述调整操作的调整后时钟信号的频率值和调整前的频率值的差值相同,从而保证时钟信号通过多次调整操作从起始频率值调整至目标频率值的过程中,每次调整操作的步进相同,使得该过程是从起始频率值平滑调整值目标频率值的过程,进一步确保不会输出具有超出外接设备能够正常工作的频率的时钟信号,保证时钟信号在完成跳变的过程中外设工作正常。
图4是本申请实施例提供的另一种时钟信号的处理方法的步骤流程图,如图4所示,该方法可以包括:
步骤S01、输入Hena。
在该步骤中,客户可以通过设置一个1比特的寄存器Hena,输入寄存器Hena的值,使得PLL通过平滑过渡控制单元获取寄存器Hena的值,从而判断是否开始进行调整操作。
例如,当该寄存器Hena对应的二进制文件为1时,开始对时钟信号进行调整操作,当该寄存器Hena对应的二进制文件为0时,停止对时钟信号进行调整操作。
步骤S02、判断Hena是否等于1。
在该步骤中,在获取到Hena之后,平滑过渡控制单元可以解析寄存器Hena的值,并判断寄存器Hena的值是否等于1,若寄存器Hena的值等于1,则执行步骤S03,开始进行调整操作,若寄存器Hena的值不等于1,则技术调整操作。
步骤S03、输入Fstep,Tstep,Nstep。
在该步骤中,在确定开始进行调整操作之后,客户可以通过设置三个寄存器Fstep,Tstep,Nstep,分别输入寄存器Fstep,Tstep,Nstep的值,使得PLL通过平滑过渡控制单元获取寄存器Fstep,Tstep,Nstep的值,从而开始进行多次调整操作,使得具有起始频率值的时钟信号的频率值调整为目标频率值。
具体的,所述Fstep可以是一个10比特的寄存器,该寄存器Fstep中第0-8比特位用于确定本次调整操作的调整频率值,该寄存器Fstep中第0-8比特位对应的值可以记为Fstep[8:0],此外,该寄存器Fstep中第9比特位用于记载所述调整算法,则PLL通过平滑过渡控制单元获取寄存器Fstep中第9比特位的值,该寄存器Fstep中第0-8比特位对应的值可以记为Fstep[9],从而确定调整操作对应的调整算法,例如,当Fstep[9]为1时,对应的调整算法可以为升频算法,即本次调整操作是将调整前的频率值与调整频率值的和,作为本次调整操作调整后的频率值;当Fstep[9]为0时,对应的调整算法可以为降频算法,即本次调整操作是将调整前的频率值与调整频率值的差值,作为本次调整操作调整后的频率值。
所述Tstep可以是一个2比特的寄存器,该寄存器Tstep的取值范围为1-3,进而可以根据寄存器Tstep的值和参考时钟的频率来确定完成一次调整操作的时间。
所述Nstep可以是一个16比特的寄存器,该寄存器Nstep用于记载使得时钟信号从起始频率值调整至目标频率值所需的预设次数。
步骤S04、确定Fstep[9]的值。
在该步骤中,由于寄存器Fstep中第9比特位用于记载所述调整算法,因此,首先确定寄存器Fstep中第9比特位对应的值Fstep[9]。
具体的,当Fstep[9]为1时,对应的调整算法可以为升频算法,则执行步骤S05,当Fstep[9]为0时,对应的调整算法可以为降频算法,则执行步骤S10。
步骤S05、regB2=regB1+Fstep[8:0],Cstep=Cstep+1。
在该步骤中,由于Fstep[9]为1,对应的调整算法可以为升频算法,即本次调整操作是将调整前的频率值与调整频率值的和,作为本次调整操作调整后的频率值,因此,本次调整操作后细调寄存器的值regB2为调整操作前细调寄存器的值regB1与调整频率值Fstep[8:0]的和。
同时,在执行了一次升频的调整操作之后,将用于记载执行的调整操作的次数的寄存器Cstep的值加1。
其中,寄存器Cstep可以是一个16比特的寄存器,该寄存器用于记载所述调整操作的次数,每次进行了降频或升频的调整操作之后,可以将寄存器Cstep的值加1,从而实现实时检测和记载所述调整操作的次数。
步骤S06、判断regB2当前值是否溢出。
在该步骤中,由于用于计算输出的时钟信号的频率值Fout的公式Fout=Fref×(regA+regB/2^24)中,包含用于实现粗调的寄存器regA,以及用于实现细调的寄存器regB,两个寄存器regA和regB之间是2^24进制的关系,即在进行升频操作时,若regB的值为2^24时,regB的值清零,同时regA的值可以加1。
因此,在上述步骤中计算得到本次调整操作对应的regB2之后,可以进一步判断regB2是否溢出,若regB2的值大于2^24,则确定regB2溢出,执行步骤S07,否则重复执行步骤S06,直至regB2溢出。
步骤S07、判断regA1是否等于255。
在该步骤中,由于寄存器regA的取值范围可以为0~255,对应8比特的二进制,范围为0~1111_1111,因此,需要确定此时regA1的值是否已经达到该寄存器的上限255,若regA1的值等于255,则执行步骤S15,控制寄存器Hena的值为0,从而停止调整操作;若此时regA1的值没有达到该寄存器的上限255,则执行步骤S08。
步骤S08、regA2=regA1+1
Fout=Fref×(regA2+regB2/2^24)。
在该步骤中,由于regB2溢出,因此,寄存器regA的值需要在当前的值regA1的基础上加1,得到本次调整操作之后regA寄存器的值regA2,进而根据当前寄存器regA的值regA2和当前寄存器regB的值regB2,通过公式Fout=Fref×(regA2+regB2/2^24),确定本次调整操作之后输出的频率值Fout。
步骤S09、判断Cstep是否等于Nstep。
在该步骤中,对比寄存器Cstep和寄存器Nstep的值,若寄存器Cstep值与寄存器Nstep的值相同,则说明当前执行的调整操作的次数达到了预设次数,此时可以确定初始频率值根据预设次数的调整之后,达到了所述目标频率值,因此,执行步骤S15,控制寄存器Hena的值为0,从而停止调整操作,最终得到具有所述目标频率值的时钟信号。
若寄存器Cstep值与寄存器Nstep的值不同,则重复执行步骤S05,继续进行调整操作,直至当前执行的调整操作的次数达到了预设次数。
步骤S10、regB2=regB1+Fstep[8:0]Cstep=Cstep+1。
在该步骤中,由于Fstep[9]为0,对应的调整算法可以为降频算法,即本次调整操作是将调整前的频率值与调整频率值的差值,作为本次调整操作调整后的频率值,因此,本次调整操作后细调寄存器的值regB2为调整操作前细调寄存器的值regB1与调整频率值Fstep[8:0]的差值。
同时,在执行了一次将频的调整操作之后,将用于记载执行的调整操作的次数的寄存器Cstep的值加1。
其中,寄存器Cstep可以是一个16比特的寄存器,该寄存器用于记载所述调整操作的次数,每次进行了降频或升频的调整操作之后,可以将寄存器Cstep的值加1,从而实现实时检测和记载所述调整操作的次数。
步骤S11、判断regB1当前值是否小于Fstep[8:0]。
在该步骤中,由于用于计算输出的时钟信号的频率值Fout的公式Fout=Fref×(regA+regB/2^24)中,包含用于实现粗调的寄存器regA,以及用于实现细调的寄存器regB,两个寄存器regA和regB之间是2^24进制的关系,即在进行降频操作时,若regB1的值小于Fstep[8:0],则说明寄存器regB不足以完成本次调整操作,因此,执行步骤S12和S13,将寄存器regA的值在当前的值regA1的基础上减1得到regA2;若regB1的值大于或等于Fstep[8:0],则说明寄存器regB足以完成本次调整操作,因此,重复执行步骤S10,直至regB1的值小于Fstep[8:0]。
步骤S12、判断regA1是否等于0。
在该步骤中,由于寄存器regA的取值范围可以为0~255,对应8比特的二进制,范围为0~1111_1111,因此,需要确定此时regA1的值是否已经达到该寄存器的下限0,若regA1的值等于0,则执行步骤S15,控制寄存器Hena的值为0,从而停止调整操作;若此时regA1的值没有达到该寄存器的下限0,则执行步骤S13。
步骤S13、regA2=regA1-1
Fout=Fref×(regA2+regB2/2^24)。
在该步骤中,由于regB1的值小于Fstep[8:0],因此,寄存器regA的值需要在当前的值regA1的基础上减1,得到本次调整操作之后regA寄存器的值regA2,进而根据当前寄存器regA的值regA2和当前寄存器regB的值regB2,通过公式Fout=Fref×(regA2+regB2/2^24),确定本次调整操作之后输出的频率值Fout。
步骤S14、判断Cstep是否等于Nstep。
在该步骤中,对比寄存器Cstep和寄存器Nstep的值,若寄存器Cstep值与寄存器Nstep的值相同,则说明当前执行的调整操作的次数达到了预设次数,此时可以确定初始频率值根据预设次数的调整之后,达到了所述目标频率值,因此,执行步骤S15,控制寄存器Hena的值为0,从而停止调整操作,最终得到具有所述目标频率值的时钟信号。
步骤S15、将Hena置为0,停止调整操作。
在该步骤中,可以通过将Hena的值设置为0,从而控制停止调整操作。
需要说明的是,本申请实施例提供的时钟信号的处理方法,执行主体可以为时钟信号的处理装置,或者该时钟信号的处理装置中的用于执行时钟信号的处理方法的控制模块。本申请实施例中以时钟信号的处理装置执行时钟信号的处理方法为例,说明本申请实施例提供的时钟信号的处理装置。
图5是本申请实施例提供的一种时钟信号的处理装置的框图,如图5所示,该装置300包括:
第一确定模块301,用于确定时钟信号的起始频率值;
获取模块302,用于获取调整频率值,所述调整频率值小于或等于预设值;
调整模块303,用于根据所述调整频率值,通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值;
其中,针对每次所述调整操作,调整后所述时钟信号的频率值和调整前的频率值的差值小于或等于所述调整频率值。
可选的,所述获取模块302,包括:
获取子模块,用于获取第一指令,所述第一指令中包含用于确定所述调整频率值的调整参数;
解析子模块,用于从所述第一指令中解析出所述调整参数;
确定子模块,用于根据所述调整参数确定所述调整频率值。
可选的,所述第一指令中还包括:调整算法;
所述调整模块303,包括:
第一调整子模块,用于根据所述调整算法和所述调整频率值,通过连续多次所述调整操作将所述时钟信号的频率由所述起始频率值调至所述目标频率值。
可选的,每次所述调整操作的调整后时钟信号的频率值和调整前的频率值的差值相同。
可选的,得到具有所述目标频率值的时钟信号所需的调整操作的次数等于预设次数;
所述装置还包括:
第二确定模块,用于根据所述起始频率值、所述目标频率值和所述调整频率值,确定所述预设次数;
所述调整模块303,包括:
第二调整子模块,用于通过连续多次所述调整操作调整所述时钟信号的频率,在所述调整操作的次数等于所述预设次数的情况下,结束所述调整操作,得到具有所述目标频率值的时钟信号。
综上所述,本申请实施例提供的一种时钟信号的处理装置,包括:确定时钟信号的起始频率值;获取调整频率值,调整频率值小于或等于预设值;根据调整频率值,通过连续多次调整操作将时钟信号的频率由起始频率值调至目标频率值;其中,针对每次调整操作,调整后时钟信号的频率值和调整前的频率值的差值小于或等于调整频率值,本申请中,在调整时钟信号从起始频率值切换到目标频率值的过程中,通过多次连续的调整操作完成,同时确保每次调整操作调整后的频率值和调整前的频率值的差值小于或等于调整频率值,从而使得多次调整操作中每次调整操作的调整差值均不超过预设值,确保在一定时间内时钟信号进行的跳变是平滑过渡的状态,不会输出具有超出外接设备能够正常工作的频率的时钟信号,保证时钟信号在完成跳变的过程中外设工作正常。
本申请实施例中的时钟信号的处理装置可以是装置,也可以是终端中的部件、集成电路、或芯片。该装置可以是移动电子设备,也可以为非移动电子设备。示例性的,移动电子设备可以为手机、平板电脑、笔记本电脑、掌上电脑、车载电子设备、可穿戴设备、超级移动个人计算机(ultra-mobile personal computer,UMPC)、上网本或者个人数字助理(personal digital assistant,PDA)等,非移动电子设备可以为服务器、网络附属存储器(Network Attached Storage,NAS)、个人计算机(personal computer,PC)、电视机(television,TV)、柜员机或者自助机等,本申请实施例不作具体限定。
本申请实施例中的时钟信号的处理装置可以为具有操作系统的装置。该操作系统可以为安卓(Android)操作系统,可以为ios操作系统,还可以为其他可能的操作系统,本申请实施例不作具体限定。
本申请实施例提供的时钟信号的处理装置能够实现图1和图3的方法实施例实现的各个过程,为避免重复,这里不再赘述。
可选的,如图6所示,本申请实施例还提供一种电子设备400,包括处理器401,存储器402,存储在存储器402上并可在所述处理器401上运行的程序或指令,该程序或指令被处理器401执行时实现上述时钟信号的处理方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
需要说明的是,本申请实施例中的电子设备包括上述所述的移动电子设备和非移动电子设备。
图7为实现本申请实施例的一种电子设备的硬件结构示意图。
该电子设备500包括但不限于:射频单元501、网络模块502、音频输出单元503、输入单元504、传感器505、显示单元506、用户输入单元507、接口单元508、存储器509、以及处理器510等部件。
本领域技术人员可以理解,电子设备500还可以包括给各个部件供电的电源(比如电池),电源可以通过电源管理系统与处理器510逻辑相连,从而通过电源管理系统实现管理充电、放电、以及功耗管理等功能。图7中示出的电子设备结构并不构成对电子设备的限定,电子设备可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置,在此不再赘述。
其中,处理器510,用于确定时钟信号的起始频率值;
获取调整频率值,所述调整频率值小于或等于预设值;
根据所述调整频率值,通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值;
其中,针对每次所述调整操作,调整后所述时钟信号的频率值和调整前的频率值的差值小于或等于所述调整频率值。
本申请中,在调整时钟信号从起始频率值切换到目标频率值的过程中,通过多次连续的调整操作完成,同时确保每次调整操作调整后的频率值和调整前的频率值的差值小于或等于调整频率值,从而使得多次调整操作中每次调整操作的调整差值均不超过预设值,确保在一定时间内时钟信号进行的跳变是平滑过渡的状态,不会输出具有超出外接设备能够正常工作的频率的时钟信号,保证时钟信号在完成跳变的过程中外设工作正常。
可选的,处理器510,还用于获取第一指令,所述第一指令中包含用于确定所述调整频率值的调整参数;
从所述第一指令中解析出所述调整参数;
根据所述调整参数确定所述调整频率值。
可选的,处理器510,还用于根据所述调整算法和所述调整频率值,通过连续多次所述调整操作将所述时钟信号的频率由所述起始频率值调至所述目标频率值。
可选的,处理器510,还用于根据所述起始频率值、所述目标频率值和所述调整频率值,确定所述预设次数;
通过连续多次所述调整操作调整所述时钟信号的频率,在所述调整操作的次数等于所述预设次数的情况下,结束所述调整操作,得到具有所述目标频率值的时钟信号。
本申请中,在调整时钟信号从起始频率值切换到目标频率值的过程中,通过多次连续的调整操作完成,同时确保每次调整操作调整后的频率值和调整前的频率值的差值小于或等于调整频率值,从而使得多次调整操作中每次调整操作的调整差值均不超过预设值,确保在一定时间内时钟信号进行的跳变是平滑过渡的状态,不会输出具有超出外接设备能够正常工作的频率的时钟信号,保证时钟信号在完成跳变的过程中外设工作正常。
应理解的是,本申请实施例中,输入单元504可以包括图形处理器(GraphicsProcessing Unit,GPU)5041和麦克风5042,图形处理器5041对在视频捕获模式或图像捕获模式中由图像捕获装置(如摄像头)获得的静态图片或视频的图像数据进行处理。显示单元506可包括显示面板5061,可以采用液晶显示器、有机发光二极管等形式来配置显示面板5061。用户输入单元507包括触控面板5071以及其他输入设备5072。触控面板5071,也称为触摸屏。触控面板5071可包括触摸检测装置和触摸控制器两个部分。其他输入设备5072可以包括但不限于物理键盘、功能键(比如音量控制按键、开关按键等)、轨迹球、鼠标、操作杆,在此不再赘述。存储器509可用于存储软件程序以及各种数据,包括但不限于应用程序和操作系统。处理器510可集成应用处理器和调制解调处理器,其中,应用处理器主要处理操作系统、用户界面和应用程序等,调制解调处理器主要处理无线通信。可以理解的是,上述调制解调处理器也可以不集成到处理器510中。
本申请实施例还提供一种可读存储介质,所述可读存储介质上存储有程序或指令,该程序或指令被处理器执行时实现上述时钟信号的处理方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
其中,所述处理器为上述实施例中所述的电子设备中的处理器。所述可读存储介质,包括计算机可读存储介质,如计算机只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等。
本申请实施例另提供了一种芯片,所述芯片包括处理器和通信接口,所述通信接口和所述处理器耦合,所述处理器用于运行程序或指令,实现上述时钟信号的处理方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
应理解,本申请实施例提到的芯片还可以称为系统级芯片、系统芯片、芯片系统或片上系统芯片等。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。此外,需要指出的是,本申请实施方式中的方法和装置的范围不限按示出或讨论的顺序来执行功能,还可包括根据所涉及的功能按基本同时的方式或按相反的顺序来执行功能,例如,可以按不同于所描述的次序来执行所描述的方法,并且还可以添加、省去、或组合各种步骤。另外,参照某些示例所描述的特征可在其他示例中被组合。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端(可以是手机,计算机,服务器,空调器,或者网络设备等)执行本申请各个实施例所述的方法。
上面结合附图对本申请的实施例进行了描述,但是本申请并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本申请的启示下,在不脱离本申请宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本申请的保护之内。
Claims (11)
1.一种时钟信号的处理方法,其特征在于,所述方法包括:
确定时钟信号的起始频率值;
获取调整频率值,所述调整频率值小于或等于预设值;
根据所述调整频率值,通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值;
其中,针对每次所述调整操作,调整后所述时钟信号的频率值和调整前的频率值的差值小于或等于所述调整频率值;
完成一次所述调整操作的时间与参考时钟的周期相同;
其中,所述调整操作包括:
利用预设的寄存器确定锁相环输出的时钟信号具有的频率值;所述寄存器包括:第一寄存器和第二寄存器,所述第一寄存器用于粗调时钟信号频率,所述第二寄存器用于细调时钟信号频率,所述第一寄存器的调整顺序先于所述第二寄存器的调整顺序;所述第一寄存器的取值范围小于所述第二寄存器的取值范围。
2.根据权利要求1所述的方法,其特征在于,所述获取调整频率值的步骤,包括:
获取第一指令,所述第一指令中包含用于确定所述调整频率值的调整参数;
从所述第一指令中解析出所述调整参数;
根据所述调整参数确定所述调整频率值。
3.根据权利要求2所述的方法,其特征在于,所述第一指令中还包括:调整算法;
所述根据所述调整频率值,通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值的步骤,包括:
根据所述调整算法和所述调整频率值,通过连续多次所述调整操作将所述时钟信号的频率由所述起始频率值调至所述目标频率值。
4.根据权利要求1所述的方法,其特征在于,每次所述调整操作的调整后时钟信号的频率值和调整前的频率值的差值相同。
5.根据权利要求1所述的方法,其特征在于,得到具有所述目标频率值的时钟信号所需的调整操作的次数等于预设次数;
在所述根据所述调整频率值,通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值的步骤之前,所述方法还包括:
根据所述起始频率值、所述目标频率值和所述调整频率值,确定所述预设次数;
所述通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值的步骤,包括:
通过连续多次所述调整操作调整所述时钟信号的频率,在所述调整操作的次数等于所述预设次数的情况下,结束所述调整操作,得到具有所述目标频率值的时钟信号。
6.一种时钟信号的处理装置,其特征在于,所述装置包括:
第一确定模块,用于确定时钟信号的起始频率值;
获取模块,用于获取调整频率值,所述调整频率值小于或等于预设值;
调整模块,用于根据所述调整频率值,通过连续多次调整操作将所述时钟信号的频率由所述起始频率值调至目标频率值;
其中,针对每次所述调整操作,调整后所述时钟信号的频率值和调整前的频率值的差值小于或等于所述调整频率值;完成一次所述调整操作的时间与参考时钟的周期相同;
其中,所述调整模块还用于:
利用预设的寄存器确定锁相环输出的时钟信号具有的频率值;所述寄存器包括:第一寄存器和第二寄存器,所述第一寄存器用于粗调时钟信号频率,所述第二寄存器用于细调时钟信号频率,所述第一寄存器的调整顺序先于所述第二寄存器的调整顺序;所述第一寄存器的取值范围小于所述第二寄存器的取值范围。
7.根据权利要求6所述的装置,其特征在于,所述获取模块,包括:
获取子模块,用于获取第一指令,所述第一指令中包含用于确定所述调整频率值的调整参数;
解析子模块,用于从所述第一指令中解析出所述调整参数;
确定子模块,用于根据所述调整参数确定所述调整频率值。
8.根据权利要求7所述的装置,其特征在于,所述第一指令中还包括:调整算法;
所述调整模块,包括:
第一调整子模块,用于根据所述调整算法和所述调整频率值,通过连续多次所述调整操作将所述时钟信号的频率由所述起始频率值调至所述目标频率值。
9.根据权利要求6所述的装置,其特征在于,每次所述调整操作的调整后时钟信号的频率值和调整前的频率值的差值相同。
10.根据权利要求6所述的装置,其特征在于,得到具有所述目标频率值的时钟信号所需的调整操作的次数等于预设次数;
所述装置还包括:
第二确定模块,用于根据所述起始频率值、所述目标频率值和所述调整频率值,确定所述预设次数;
所述调整模块,包括:
第二调整子模块,用于通过连续多次所述调整操作调整所述时钟信号的频率,在所述调整操作的次数等于所述预设次数的情况下,结束所述调整操作,得到具有所述目标频率值的时钟信号。
11.一种电子设备,其特征在于,包括处理器,存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如权利要求1-5中任一项所述的时钟信号的处理方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011211158.5A CN112367099B (zh) | 2020-11-03 | 2020-11-03 | 时钟信号的处理方法、装置及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011211158.5A CN112367099B (zh) | 2020-11-03 | 2020-11-03 | 时钟信号的处理方法、装置及电子设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112367099A CN112367099A (zh) | 2021-02-12 |
CN112367099B true CN112367099B (zh) | 2022-09-16 |
Family
ID=74512729
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011211158.5A Active CN112367099B (zh) | 2020-11-03 | 2020-11-03 | 时钟信号的处理方法、装置及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112367099B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113757932B (zh) * | 2021-08-27 | 2022-12-13 | Tcl空调器(中山)有限公司 | 空调通讯故障处理方法、装置、计算机设备及存储介质 |
CN113708850B (zh) * | 2021-09-17 | 2023-07-04 | 上海闻泰电子科技有限公司 | 降低噪声的方法、装置、电子设备和介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102281062A (zh) * | 2010-06-12 | 2011-12-14 | 大唐移动通信设备有限公司 | 一种输出时钟信号的方法和设备 |
CN108400861A (zh) * | 2018-02-11 | 2018-08-14 | 京信通信系统(中国)有限公司 | 晶振初始频率调整方法和装置以及时钟同步系统 |
CN109586691A (zh) * | 2018-11-19 | 2019-04-05 | 珠海市杰理科技股份有限公司 | 时钟校准方法、装置、系统、存储介质及计算机设备 |
US10511315B1 (en) * | 2018-09-21 | 2019-12-17 | Silicon Laboratories Inc. | Adaptive jitter and spur adjustment for clock circuits |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100488054C (zh) * | 2005-11-15 | 2009-05-13 | 华为技术有限公司 | 一种时钟锁相环输出频率调整方法 |
US20150033062A1 (en) * | 2013-07-26 | 2015-01-29 | Mediatek Inc. | Apparatus and method for controlling controllable clock source to generate clock signal with frequency transition |
CN104052474B (zh) * | 2014-06-03 | 2017-03-15 | 华为技术有限公司 | 一种锁相环频率校正方法及系统 |
CN108880539B (zh) * | 2017-05-11 | 2022-01-11 | 杭州海康威视数字技术股份有限公司 | 时钟信号调整方法及装置、视频监控系统 |
CN108880700B (zh) * | 2018-05-31 | 2019-12-27 | Oppo(重庆)智能科技有限公司 | 时钟信号的频率跳变方法、频率跳变装置及移动终端 |
TWI675280B (zh) * | 2018-10-25 | 2019-10-21 | 新唐科技股份有限公司 | 時脈產生電路及其時脈調整方法 |
CN111384948A (zh) * | 2018-12-30 | 2020-07-07 | 炬芯(珠海)科技有限公司 | 锁相环输出信号的频率切换方法、电路及时钟产生装置 |
-
2020
- 2020-11-03 CN CN202011211158.5A patent/CN112367099B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102281062A (zh) * | 2010-06-12 | 2011-12-14 | 大唐移动通信设备有限公司 | 一种输出时钟信号的方法和设备 |
CN108400861A (zh) * | 2018-02-11 | 2018-08-14 | 京信通信系统(中国)有限公司 | 晶振初始频率调整方法和装置以及时钟同步系统 |
US10511315B1 (en) * | 2018-09-21 | 2019-12-17 | Silicon Laboratories Inc. | Adaptive jitter and spur adjustment for clock circuits |
CN109586691A (zh) * | 2018-11-19 | 2019-04-05 | 珠海市杰理科技股份有限公司 | 时钟校准方法、装置、系统、存储介质及计算机设备 |
Non-Patent Citations (1)
Title |
---|
"Frequency-hopping vernier clock generators for multiple clock domain SoCs";H. Kodama 等;《Proceedings of the IEEE 2004 Custom Integrated Circuits Conference (IEEE Cat. No.04CH37571)》;20041122;第91-94页 * |
Also Published As
Publication number | Publication date |
---|---|
CN112367099A (zh) | 2021-02-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112367099B (zh) | 时钟信号的处理方法、装置及电子设备 | |
US9742552B2 (en) | Phase locked loop, wireless communication apparatus and wireless communication method | |
US9424418B2 (en) | Information processing device and method for switching password input mode | |
US8509363B2 (en) | System and method for tuning a radio receiver | |
US10128881B2 (en) | Time to digital converter, radio communication device, and radio communication method | |
CN111866976B (zh) | 网络切换方法及装置 | |
CN112286338B (zh) | 芯片的控制方法、芯片的控制装置、电子设备及存储介质 | |
JPWO2016104464A1 (ja) | 位相デジタル変換器、位相差パルス生成器、無線通信装置および無線通信方法 | |
US20140213189A1 (en) | Apparatus and method for processing bluetooth data in portable terminal | |
CN112332931A (zh) | 规避蓝牙干扰方法及电子设备 | |
CN112135355B (zh) | 频段干扰处理方法、频段干扰处理装置和电子设备 | |
US20130097453A1 (en) | Apparatus and method for controlling cpu in portable terminal | |
CN112333763A (zh) | 网络选择方法、装置 | |
CN114422705A (zh) | 电子设备及其控制方法、装置 | |
CN112713629A (zh) | 充电方法、装置及电子设备 | |
WO2024001907A1 (zh) | 射频控制方法、装置及电子设备 | |
CN111970024A (zh) | 通信网络控制方法、装置和电子设备 | |
CN107147791B (zh) | 一种语音解锁的方法、装置及移动终端 | |
US20150220434A1 (en) | Electronic device and method for executing garbage collection | |
CN113242544B (zh) | 寻呼方法、装置及电子设备 | |
CN114217754A (zh) | 投屏控制方法、装置、电子设备及存储介质 | |
CN112350724A (zh) | 集成电路、电子设备、时钟频率输出控制方法和装置 | |
CN114337872B (zh) | 网络信号测量方法及装置 | |
CN113676271A (zh) | 切换天线的方法及装置 | |
CN104536966A (zh) | 数据上传方法、数据接收方法、客户端及服务器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |