CN112034656A - 阵列基板和显示装置 - Google Patents

阵列基板和显示装置 Download PDF

Info

Publication number
CN112034656A
CN112034656A CN202010955164.5A CN202010955164A CN112034656A CN 112034656 A CN112034656 A CN 112034656A CN 202010955164 A CN202010955164 A CN 202010955164A CN 112034656 A CN112034656 A CN 112034656A
Authority
CN
China
Prior art keywords
sub
pixel
lead
array substrate
pixel electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010955164.5A
Other languages
English (en)
Other versions
CN112034656B (zh
Inventor
万云海
邹志翔
陈川
桂学海
孙培华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010955164.5A priority Critical patent/CN112034656B/zh
Publication of CN112034656A publication Critical patent/CN112034656A/zh
Priority to US17/913,465 priority patent/US20230134406A1/en
Priority to PCT/CN2021/111923 priority patent/WO2022052722A1/zh
Application granted granted Critical
Publication of CN112034656B publication Critical patent/CN112034656B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/16Materials and properties conductive

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开提供了一种阵列基板和显示装置,属于显示技术领域。该阵列基板包括设于衬底基板上的多条扫描线、多条数据线和阵列设置的子像素,任意一个所述子像素包括像素电极和开关晶体管;其中,所述像素电极与所述开关晶体管的漏电极连接,所述开关晶体管的栅电极与一条所述扫描线连接,所述开关晶体管的源电极与一条所述数据线连接;所述子像素的开关晶体管的有源层位于所述子像素的像素电极和所述子像素连接的数据线之间。该阵列基板能够提高显示面板的透光率。

Description

阵列基板和显示装置
技术领域
本公开涉及显示技术领域,尤其涉及一种阵列基板和显示装置。
背景技术
液晶显示面板可以包括对盒设置的阵列基板和彩膜基板。相关技术中,参见图1,阵列基板可以包括阵列设置的子像素以及扫描线350和数据线360,其中,任意一个子像素包括像素电极310、开关晶体管320,开关晶体管具有漏电极330。像素电极310连接开关晶体管的漏电极330,数据线360与开关晶体管的源电极连接,扫描线350与开关晶体管320的栅电极连接,开关晶体管的源电极和漏电极的连线平行于扫描线350的延伸方向。
参见图1,对于任意一个子像素,漏电极330设于像素电极310和该子像素所连接的扫描线350之间,这导致像素电极310与扫描线350之间存在较大的避让空间A,使得像素电极310在列方向C上的尺寸减小。该避让空间A不仅仅包括漏电极330所占用的空间,而且包括与漏电极330在行方向B上相邻设置的部分空间,这使得该避让空间A的尺寸远大于漏电极330所占用的空间的尺寸。该避让空间A的存在制约了像素电极310的面积,降低了液晶显示面板的开口率,不利于提高液晶显示面板的透光率。
所述背景技术部分公开的上述信息仅用于加强对本公开的背景的理解,因此它可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种阵列基板和显示装置,提高显示面板的透光率。
为实现上述发明目的,本公开采用如下技术方案:
根据本公开的第一个方面,提供一种阵列基板,包括设于衬底基板上的多条扫描线、多条数据线和阵列设置的多个子像素,任意一个所述子像素包括像素电极和开关晶体管;其中,所述像素电极与所述开关晶体管的漏电极连接,所述开关晶体管的栅电极与一条所述扫描线连接,所述开关晶体管的源电极与一条所述数据线连接;
所述子像素的开关晶体管的有源层位于所述子像素的像素电极和所述子像素连接的数据线之间。
在本公开的一种示例性实施例中,所述数据线包括多个交替连接的第一导电引线和第二导电引线;
所述第二导电引线沿与所述扫描线交叉的方向延伸,所述第一导电引线在相邻的所述第二导电引线延伸的方向上向远离所述数据线所连接的所述子像素的像素电极的方向弯折成曲线或折线;
所述第一导电引线的第一端与所述第二导电引线的第一端连接,所述第一导电引线的第二端与下一行所述第二导电引线的第二端连接;所述第一导电引线与相邻且电连接的所述子像素的像素电极之间形成有避让区域,所述第二导电引线的第二端的延长线和所述有源层均位于所述避让区域。
在本公开的一种示例性实施例中,所述有源层的沟道方向与所述扫描线的延伸方向有设定夹角。
在本公开的一种示例性实施例中,所述有源层的沟道方向与所述扫描线的延伸方向垂直。
在本公开的一种示例性实施例中,所述子像素中的像素电极包括多个条形子电极,所述多个条形子电极与所述扫描线的夹角为非90度;在同一所述子像素中,所述有源层的沟道方向与所述像素电极的条形子电极的延伸方向一致。
在本公开的一种示例性实施例中,所述有源层的沟道方向与所述扫描线的延伸方向一致。
在本公开的一种示例性实施例中,所述第二导电引线为金属引线;
所述第一导电引线为金属引线或透明金属氧化物引线。
在本公开的一种示例性实施例中,所述第二导电引线与所述开关晶体管的漏电极同层设置且材料相同;
所述第一导电引线与所述像素电极、所述阵列基板的公共电极、所述阵列基板的公共电极线、所述开关晶体管的漏电极、所述扫描线中的一者同层设置且材料相同。
在本公开的一种示例性实施例中,所述子像素中的像素电极包括多个平行设置的条形子电极;
所述第一导电引线为折线,包括依次连接的连接引线段和第一条形引线段;所述连接引线段与所述第二导线引线连接且平行于所述扫描线,所述第一条形引线段与所述像素电极的条形子电极的延伸方向一致且电连接到下一行所述第二导电引线。
在本公开的一种示例性实施例中,所述像素电极具有一凸出部分,所述像素电极的凸出部分位于与所述像素电极相邻设置的所述第一条形引线段的延伸线上;
所述第一条形引线段的延伸方向与相邻设置的所述像素电极的条形子电极的延伸方向平行;所述第一导电引线与所述像素电极同层设置且材料相同。
在本公开的一种示例性实施例中,所述子像素中的像素电极包括多个条形子电极;
所述第二导电引线包括第二条形引线段,所述第二条形引线段的延伸方向与相邻设置的所述像素电极的条形子电极的延伸方向平行。
根据本公开的第二个方面,提供一种显示装置,包括上述的阵列基板。
本公开提供的阵列基板和显示装置中,子像素的漏电极设于像素电极和数据线之间,避免了将漏电极设于像素电极和扫描线之间,进而可以实现对相关技术中的避让空间的利用而增大像素电极的面积,有利于提高应用该阵列基板的显示面板的透光率。
附图说明
通过参照附图详细描述其示例实施方式,本公开的上述和其它特征及优点将变得更加明显。
图1是相关技术中阵列基板的俯视结构示意图。
图2是本公开实施方式的阵列基板的俯视结构示意图。
图3是本公开一种实施方式的阵列基板的俯视结构示意图。
图4是图3所示的阵列基板在DE位置的剖切结构示意图。
图5是本公开一种实施方式的阵列基板的俯视结构示意图。
图6是本公开一种实施方式的阵列基板的俯视结构示意图。
图7是图6所示的阵列基板在DE位置的剖切结构示意图。
图8是本公开一种实施方式的阵列基板的俯视结构示意图。
图9是图8所示的阵列基板在DE位置的剖切结构示意图。
图10是本公开一种实施方式的阵列基板的俯视结构示意图。
图11是图10所示的阵列基板在DE位置的剖切结构示意图。
图12是本公开一种实施方式的阵列基板的俯视结构示意图。
图13是图12所示的阵列基板在DE位置的剖切结构示意图。
图14是本公开一种实施方式的阵列基板的俯视结构示意图。
图15是本公开一种实施方式中开关晶体管的有源层的俯视结构示意图。
图16是本公开一种实施方式中显示装置的剖视结构示意图。
图中主要元件附图标记说明如下:
1、阵列基板;110、衬底基板;120、半导体层;130、栅极层;140、源漏金属层;150、像素电极层;160、公共电极层;161、避让开口;170、取向层;210、栅极绝缘层;220、层间电介质层;230、平坦化层;240、绝缘介质层;310、像素电极;311、条形子电极;312、镂空狭缝;313、避让缺口;314、凸出部分;320、开关晶体管;3201、开关晶体管的有源层;321、开关晶体管的源极接触区;322、开关晶体管的漏极接触区;323、开关晶体管的沟道区;3202、开关晶体管的栅电极;330、漏电极;340、公共电极;350、扫描线;360、数据线;361、第一导电引线;3611、第一条形引线段;3612、连接引线段;362、第二导电引线;3621、第二条形引线段;363、过孔;2、彩膜基板;21、黑矩阵层;3、液晶层;A、避让空间;B、行方向;C、列方向;D、避让区域。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本公开将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。
在图中,为了清晰,可能夸大了区域和层的厚度。在图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组元、材料等。在其它情况下,不详细示出或描述公知结构、材料或者操作以避免模糊本公开的主要技术创意。
当某结构与其它结构“连接”时,有可能是指某结构与其它结构是一体的,或者某结构与其它结构“直接”的连接,或者某结构与其它结构通过另外的结构“间接”的连接。当某结构与另一结构“电连接”时,有可能是指某结构与另一结构“直接的”电性连接,也可能是指某结构与另一结构通过可导电的其他结构“间接”的电性连接。用语“一个”用以表示存在一个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。用语“第一”和“第二”等仅作为标记使用,不是对其对象的数量限制。
本公开中的“同层设置”是指两个结构是由同一个材料层经过构图工艺形成的,故二者在在层叠关系上是处于同一个层之中的,但这并不表示二者与衬底基板间的距离必定相同。
本公开提供一种阵列基板,该阵列基板可以应用于液晶显示面板中。参见图2~图15,该阵列基板包括设于衬底基板110上的多条扫描线350、多条数据线360和阵列设置的多个子像素,任意一个子像素包括像素电极310和开关晶体管320;其中,像素电极310与开关晶体管320的漏电极330连接,开关晶体管320的栅电极3202与一条扫描线350连接,开关晶体管320的源电极与一条数据线360连接;子像素的开关晶体管320的有源层3201位于子像素的像素电极310和子像素连接的数据线360之间。
本公开提供的阵列基板中,子像素的开关晶体管320的有源层3201设于像素电极310和数据线360之间,避免了将开关晶体管320设于像素电极310和扫描线350之间,进而可以实现对相关技术中的避让空间A的利用而增大像素电极310的面积,有利于提高应用该阵列基板的显示面板的透光率。
下面,结合附图对本公开的阵列基板的结构、原理和效果做进一步的解释和说明。
本公开提供的阵列基板中,子像素的开关晶体管320的有源层3201在衬底基板110上的正投影,位于子像素的像素电极310在衬底基板110上的正投影和与子像素电连接的数据线360在衬底基板110上的正投影之间。
参见图2,本公开提供的阵列基板中,从垂直于衬底基板110的方向上观察,任意一个子像素的漏电极330位于该子像素的像素电极310和该子像素所连接的数据线360之间,而非设置于子像素的像素电极310与该子像素所连接的扫描线350之间,因此子像素的像素电极310与该子像素连接的扫描线350之间不必设置相关技术中的避让空间A,子像素的像素电极310可以覆盖相关技术中的避让空间A而增大像素电极310的面积。
进一步地,参见图2,从垂直于衬底基板110的方向上观察,漏电极330和有源层3201占用了原本用于设置数据线360的部分空间,使得数据线360需要通过弯折以避让漏电极330和有源层3201。因此,这会使得像素电极310具有一避让缺口313;由于相关技术中的避让空间A的尺寸远大于漏电极330和有源层3201的尺寸,因此本公开的像素电极310因占用相关技术中的避让空间A而增加的面积,大于因设置避让缺口313而损失的面积,使得像素电极310的面积相较于相关技术增大。
示例性地,参见图2,本公开提供的阵列基板中,像素电极310具有避让缺口313;在同一子像素中,避让缺口313位于像素电极310远离漏电极330和有源层3201的一侧,且位于像素电极310靠近该子像素所连接的扫描线350的一侧;与子像素相邻设置且远离子像素的漏电极330的第一导电引线361在衬底基板110上的正投影,至少部分位于子像素的避让缺口313在衬底基板110上的正投影内。换言之,像素电极310具有一凸出部分314,像素电极310的凸出部分314位于像素电极310远离所电连接的扫描线350的一侧且位于像素电极310远离所电连接的数据线360的一侧。本公开提供的阵列基板可以包括依次层叠的衬底基板110、驱动电路层和像素电极层150,其中,驱动电路层包括阵列基板的开关晶体管320和扫描线350;像素电极层150包括阵列基板的像素电极310。可以理解的是,像素电极310为透明电极。开关晶体管320可以为金属-氧化物-半导体场效应管(metal-oxide-semiconductorFET,简称MOS-FET)。进一步地,开关晶体管320为一薄膜晶体管。在膜层结构上,开关晶体管320可以为顶栅型开关晶体管320或者底栅型开关晶体管320,本公开对此不做限制。在开关晶体管320的半导体层120的材料上,开关晶体管320可以为非晶硅开关薄膜晶体管、低温多晶硅薄膜晶体管、氧化物薄膜晶体管或者有机半导体薄膜晶体管,本公开对此不做限制。在开关晶体管320的导通条件上,开关晶体管320可以为N型开关晶体管320或者P型开关晶体管320,本公开对此也不做限制。
可选地,参见图4、图9、图11和图13,驱动电路层可以包括层叠的栅极层130、栅极绝缘层210、半导体层120、层间电介质层220、源漏金属层140、平坦化层230等膜层。其中,各个膜层的位置关系可以根据开关晶体管320的膜层结构确定。举例而言,在本公开的一种实施方式中,驱动电路层可以包括依次层叠设置的半导体层120、栅极绝缘层210、栅极层130、层间电介质层220和源漏金属层140,如此所形成的开关晶体管320为顶栅型薄膜晶体管。再举例而言,在本公开的另一种实施方式中,驱动电路层可以包括依次层叠设置的栅极层130、栅极绝缘层210、有源层、层间电介质层220和源漏金属层140,如此所形成的开关晶体管320为底栅型薄膜晶体管。
在一些实施方式中,漏电极330位于阵列基板的源漏金属层140。
在一些实施方式中,扫描线350位于阵列基板的栅极层130。
在一些实施方式中,开关晶体管320为底栅型金属氧化物薄膜晶体管。
在一些实施方式中,参见图4、图9、图11和图13,阵列基板还可以包括公共电极层160,公共电极层160可以包括各个子像素的公共电极340,公共电极340可以为叉指电极、平板电极、狭缝电极或者其他形状的电极。公共电极层160可以设置于像素电极层150与驱动电路层之间,或者设置于像素电极层150远离驱动电路层的一侧。在本公开的一种实施方式中,参见图4、图9、图11和图13,公共电极层160设于像素电极层150与驱动电路层之间,公共电极层160与驱动电路层的源漏金属层140之间设置有平坦化层230,公共电极层160与像素电极层150之间设置有绝缘介质层240。在本公开的另一种实施方式中,参见图4、图9、图11和图13,公共电极层160中,公共电极340为平板电极,即公共电极340没有设置镂空结构,例如没有设置狭缝等。在本公开的另一种实施方式中,公共电极层160还包括公共电极线,相邻设置的公共电极340之间可以通过公共电极线相互连接。
可选地,公共电极340和像素电极310均为透明电极,其材料可以为透明金属氧化物。
可选地,任意一条数据线360可以包括交替设置且依次电连接的第一导电引线361和第二导电引线362,第一导电引线361与第二导电引线362同层设置或者通过过孔363电连接。图2为本公开提供的阵列基板的俯视图。在图2中,仅示出了像素电极310、开关晶体管320、漏电极330、扫描线350和数据线360。其中,在图2中,数据线360仅仅给出了其在衬底基板110上的正投影的位置,并未体现其在膜层上的结构。即,在图2中,数据线360既可以包括同层设置的第一导电引线361和第二导电引线362,也可以包括设于两个不同的膜层且通过过孔363连接的第一导电引线361和第二导电引线362。
可选地,阵列基板包括多行子像素;任意一条数据线360包括与各行子像素一一对应的导电引线组,其中,一个导电引线组包括相邻连接的一个第一导电引线361和一个第二导电引线362。如此,各个子像素与各个导电引线组一一对应设置,一个子像素与对应的导电引线组相邻设置且直接或者间接地电连接。换言之,一个子像素与对应的导电引线组相邻设置,且与对应的导电引线组所在的数据线360电连接。进一步地,第一导电引线361的第一端与第二导电引线362的第一端电连接,第一导电引线361的第二端与下一行第二导电引线362的第二端电连接,第二导电引线362的第二端与第一导电引线361的第二端电连接。在本公开的一种实施方式中,一个子像素的开关晶体管的源电极与对应的导电引线组的下一行的第二导电引线362电连接。
在本公开的一种实施方式中,参见图2,第二导电引线362沿与扫描线350交叉的方向延伸,第一导电引线361在相邻的第二导电引线362延伸的方向上向远离数据线360所连接的子像素的像素电极310的方向弯折成曲线或折线;第一导电引线361的第一端与第二导电引线362的第一端连接,第一导电引线361的第二端与下一行第二导电引线362的第二端连接;第一导电引线361与相邻且电连接的子像素的像素电极310之间形成有避让区域D,第二导电引线362的第二端的延长线和有源层3201均位于避让区域D。在一些实施方式中,第二导电引线362为金属引线;第一导电引线361为金属引线或透明金属氧化物引线。当然的,在其他实施方式中,第一导电引线361的材料还可以是重掺杂的半导体材料。进一步地,在一些实施方式中,第二导电引线362与开关晶体管320的漏电极330同层设置且材料相同;第一导电引线361与像素电极310、阵列基板的公共电极、阵列基板的公共电极线、开关晶体管310的漏电极330、扫描线350中的一者同层设置且材料相同。
可选地,参见图4、图9、图11和图13,第二导电引线362位于源漏金属层140,即第二导电引线362与漏电极330同层设置且材料相同,第二导电引线362为金属引线。进一步地,参见图3、图5、图6、图8、图10、图12、图14,第二导电引线362在衬底基板110上的正投影,与扫描线350在衬底基板110上的正投影交叠。换言之,数据线360可以包括多个依次交替连接的第一导电引线361和第二导电引线362;其中,第一导电引线361在衬底基板110上的正投影与扫描线350在衬底基板110上的正投影不交叠;且第二导电引线362在衬底基板110上的正投影,与扫描线350在衬底基板110上的正投影交叠。
可选地,参见图3、图5、图6、图8、图10、图12、图14,像素电极310包括多个平行设置的条形子电极311;与像素电极310相邻设置的第二导电引线362包括第二条形引线段3621,第二条形引线段3621的延伸方向与相邻设置的像素电极310的条形子电极311的延伸方向平行。如此,可以使得像素电极310的形状和数据线360的走向之间相互配合,进而减小因设置数据线360而损失的像素电极310的面积,提高像素电极310的面积。
条形子电极311的延伸方向与扫描线350的延伸方向相交,例如两者之间的夹角可以为75°~90°。相邻两行子像素的条形子电极311的延伸方向可以相同,也可以不相同。举例而言,在本公开的一种实施方式中,子像素中的像素电极310包括多个条形子电极311,多个条形子电极311与扫描线的夹角为非90度。示例性地,相邻两行子像素的条形子电极311的延伸方向相同,且与扫描线350的延伸方向相交成75°~85°的锐角。再举例而言,在本公开的另一种实施方式中,各个子像素的条形子电极311的延伸方向与扫描线350的延伸方向垂直。再举例而言,在本公开的另一种实施方式中,相邻两行子像素的条形子电极311的延伸方向相对于扫描线350的延伸方向对称,且均与扫描线350的延伸方向相交成75°~85°的锐角。
可选地,第一导电引线361为折线,包括依次连接的连接引线段3612和第一条形引线段3611;连接引线段3612与第二导线引线362连接且平行于扫描线350,第一条形引线段3611与像素电极的条形子电极311的延伸方向一致且电连接到下一行第二导电引线362。
可选地,第一导电引线361和第二导电引线362可以设于同一层,也可以设于不同层。相应的,数据线360可以仅设置于驱动电路层,也可以部分设于驱动电路层且部分设于像素电极层150,还可以部分设于驱动电路层且部分设于公共电极层160。在本公开的一种实施方式中,参见图3和图4,数据线360包括交替连接的第一导电引线361和第二导电引线362;第一导电引线361与像素电极310同层设置且材料相同,第二导电引线362与开关晶体管的漏电极330同层设置且材料相同;第一导电引线361和第二导电引线362通过过孔363电连接。换言之,阵列基板包括依次层叠于衬底基板110一侧的源漏金属层140和像素电极层150,其中,源漏金属层140包括第二导电引线362和漏电极330,像素电极层150包括像素电极310和第一导电引线361,第一导电引线361和第二导电引线362通过过孔363电连接。
可选地,在该实施方式中,参见图3和图4,像素电极310包括多个平行设置的条形子电极311;与像素电极310相邻设置的第一导电引线361包括第一条形引线段3611,第一条形引线段3611的延伸方向与相邻设置的像素电极310的条形子电极311的延伸方向平行。如此,通过调整第一条形引线段3611与相邻的像素电极310之间的距离,在显示面板的显示阶段,可以使得该第一条形引线段3611相当于另一个公共电极;像素电极310与相邻的第一条形引线段3611之间可以形成有电场且该电场的强度和分布与该像素电极310本身的电动势相关,进而可以使得该像素电极310与相邻的第一条形引线段3611之间区域的透光率与子像素本身的透光率相关。因此,该第一条形引线段3611与相邻的像素电极310之间的区域的透光率可以随着相邻的子像素的透光率的改变而相应改变,进而可以提高相邻子像素的总透光量,进而提高显示面板的显示亮度。不仅如此,位于同一数据线360上的不同第一条形引线段3611,可以分别与各自相邻的像素电极310配合而各自独立地改变各自周围的电场分布,使得第一条形引线段3611既可以用于增强子像素的出光强度,又可以避免显示面板所显示的画面出现明显的色偏。
进一步可选地,在该实施方式中,参见图3和图4,像素电极310包括交替设置的镂空狭缝312和条形子电极311;沿扫描线350的延伸方向,相邻设置的一个镂空狭缝312和一个条形子电极311的总尺寸为第三尺寸d3;沿扫描线350的延伸方向,第一条形引线段3611远离相邻的像素电极310的边缘与该像素电极310靠近第一条形引线段3611的边缘之间的尺寸为第四尺寸d4。第四尺寸d4等于第三尺寸d3的0.5~3倍。优选地,第四尺寸d4等于第三尺寸d3的0.8~1.2倍。
进一步可选地,在该实施方式中,第三尺寸d3为6~10微米,第四尺寸d4为6~10微米。
进一步可选地,在该实施方式中,第一条形引线段3611与相邻的像素电极310之间的距离,等于像素电极310的镂空狭缝312的宽度的0.5~3倍。优选地,第一条形引线段3611与相邻的像素电极310之间的距离,等于像素电极310的镂空狭缝312的宽度的0.8~1.2倍。
可选地,在该实施方式中,参见图4和图5(图5中未示出公共电极340),子像素还包括公共电极,沿行方向B相邻的两个子像素的公共电极之间具有避让开口161(图5中虚线位置);第一导电引线361在衬底基板110上的正投影,位于避让开口161在衬底基板110上的正投影内。如此,可以减弱公共电极340对第一导电引线361的耦合作用,使得显示面板在扫描阶段时,第一导电引线361引起的与相邻子像素的透光率不相关的漏光减弱,进而提高显示面板显示的画面的准确性,提高显示品质。
示例性地,子像素中的像素电极310包括多个平行设置的条形子电极311;第一导电引线361为折线,包括依次连接的连接引线段和第一条形引线段3611;连接引线段与第二导线引线362连接且平行于扫描线350,第一条形引线段3611与像素电极的条形子电极311的延伸方向一致且电连接到下一行第二导电引线362。像素电极310具有一凸出部分314,像素电极310的凸出部分314位于与像素电极310相邻设置的第一条形引线段3611的延伸线上;第一条形引线段3611的延伸方向与相邻设置的像素电极310的条形子电极311的延伸方向平行;第一导电引线361与像素电极310同层设置且材料相同。
在本公开的另一种实施方式中,参见图6和图7,子像素还包括公共电极340;数据线360包括交替连接的第一导电引线361和第二导电引线362;第一导电引线361与公共电极340同层设置且材料相同,第二导电引线362与开关晶体管的漏电极330同层设置且材料相同;第一导电引线361和第二导电引线362通过过孔363电连接。换言之,子像素还包括公共电极340;阵列基板包括依次层叠于衬底基板110一侧的源漏金属层140和公共电极层160,源漏金属层140包括漏电极330和第二导电引线362;公共电极层160包括公共电极340和第一导电引线361;第一导电引线361和第二导电引线362通过过孔363电连接。
在本公开的另一种实施方式中,参见图8和图9,数据线360与开关晶体管的漏电极330同层设置且材料相同。换言之,阵列基板包括设于衬底基板110一侧的源漏金属层140,源漏金属层140包括漏电极330、相互连接的第一导电引线361和第二导电引线362。
在本公开的另一种实施方式中,参见图10和图11,数据线360包括交替连接的第一导电引线361和第二导电引线362;第一导电引线361与扫描线350同层设置且材料相同,第二导电引线362与开关晶体管的漏电极330同层设置且材料相同;第一导电引线361和第二导电引线362通过过孔363电连接。换言之,阵列基板包括依次层叠于衬底基板110一侧的栅极层130和源漏金属层140,栅极层130包括扫描线350、开关晶体管的栅电极3202和第一导电引线361,源漏金属层140包括漏电极330和第二导电引线362;第一导电引线361和第二导电引线362通过过孔363电连接。
在本公开的另一种实施方式中,参见图12和图13,数据线360包括交替连接的第一导电引线361和第二导电引线362;第一导电引线361与开关晶体管的有源层3201同层设置,第二导电引线362与开关晶体管的漏电极330同层设置且材料相同;第一导电引线361和第二导电引线362通过过孔363电连接。换言之,阵列基板包括依次层叠于衬底基板110一侧的半导体层120和源漏金属层140,半导体层120包括开关晶体管的有源层3201和第一导电引线361,源漏金属层140包括漏电极330和第二导电引线362;第一导电引线361和第二导电引线362通过过孔363电连接。
可选地,在该实施方式中,第一导电引线361的材料可以为通过掺杂改性后的半导体材料,使得第一导电引线361具有良好的导电率。示例性地,参见图15,开关晶体管的有源层3201可以包括沟道区323和位于沟道区323两侧的源极接触区321和漏极接触区322,其中,沟道区323的材料为低温多晶硅半导体材料,源极接触区321和漏极接触区322的材料为掺杂的低温多晶硅。第一导电引线361的材料为掺杂的低温多晶硅。
可选地,参见图15,开关晶体管的有源层3201包括沿直线依次排列的源极接触区321、沟道区323和漏极接触区322。如此,该开关晶体管的有源层3201呈一字型直线设置,能够进一步减小开关晶体管320的所占用的面积,进而提高像素电极310的面积。其中,有源层3201的沟道方向为有源层3201的沟道区323延伸方向,亦即有源层3201的源极接触区321和漏极接触区322的连线方向。
在一些实施方式中,有源层3201的沟道方向与扫描线350的延伸方向一致。
在另一些实施方式中,有源层3201的沟道方向与扫描线350的延伸方向有设定夹角。
在本公开的一种实施方式中,源极接触区321位于沟道区323靠近该开关晶体管320所连接的扫描线350一侧,漏极接触区322位于该沟道区323远离该开关晶体管320所连接的扫描线350一侧。
可选地,像素电极310在衬底基板110上的正投影,与相连的扫描线350在衬底基板110上的正投影之间的间距为第一尺寸;开关晶体管的沟道区323的宽度为第二尺寸;第一尺寸不大于第二尺寸。其中,开关晶体管的沟道区323的宽度,指的是开关晶体管的沟道区323在平行于衬底基板110所在平面的平面内,且在垂直于开关晶体管的源极接触区321和漏极接触区322连线的方向上的尺寸。如此,子像素的像素电极310可以尽量靠近子像素连接的扫描线350,尽量占用相关技术中的避让空间A,进而提高像素电极310的面积。
可选的,参见图3、图5、图6、图8、图10、图12、图14,本公开提供的阵列基板中,子像素的开关晶体管320在衬底基板110上的正投影,位于子像素的像素电极310在衬底基板110上的正投影和与子像素电连接的数据线360在衬底基板110上的正投影之间。如此,从垂直于衬底基板110的法线方向观察,可以避免子像素的开关晶体管320设置于该子像素的像素电极310和扫描线350之间,进而避免在像素电极310与扫描线350之间形成避让开关晶体管320的空间,便于像素电极310的面积进一步增大。
在本公开的一种实施方式中,参见图3、图5、图6、图8、图10、图12,有源层3201的沟道方向与扫描线350的延伸方向与扫描线350的延伸方向垂直。换言之,开关晶体管的源极接触区321和漏极接触区322的连线的延伸方向,与扫描线350的延伸方向垂直。如此,可以使得开关晶体管320在扫描线350延伸方向的尺寸减小,进而可以减小像素电极310的避让缺口313,使得像素电极310在整体上更为规整。不仅如此,这也可以利于开关晶体管的栅电极3202与扫描线350之间呈直角设置,便于开关晶体管的栅电极3202的制备,可以提高开关晶体管的栅电极3202图案的准确性。
在另外本公开的一种实施方式中,参见图14,像素电极310包括多个平行设置的条形子电极311,多个条形子电极311与扫描线350的夹角为非90度;在同一子像素中,有源层3201的沟道方向与像素电极的条形子电极311的延伸方向一致。像素电极310包括多个平行设置的条形子电极311;同一子像素中,开关晶体管的源极接触区321和漏极接触区322的连线的延伸方向,与条形子电极311的延伸方向平行。如此,开关晶体管320的走向与像素电极310的边缘基本一致,能够更有效减小开关晶体管320所占用的空间,进而提高像素电极310的面积。
可选地,参见图4、图9、图11和图13,阵列基板在像素电极310远离衬底基板110的一侧还可以设置有取向层170。
本公开实施方式还提供一种显示装置,该显示装置包括上述阵列基板实施方式所描述的任意一种阵列基板。该显示装置可以为手机屏幕、手表屏幕、显示器或者其他类型的显示装置。由于该显示装置具有上述阵列基板实施方式所描述的任意一种阵列基板,因此具有相同的有益效果,本公开在此不再赘述。
可选的,参见图16,该显示装置包括对盒设置的彩膜基板2和上述阵列基板实施方式所描述的任意一种阵列基板1,以及包括设于彩膜基板2与阵列基板1之间的液晶层3。进一步地,该显示装置还包括位于所述阵列基板1远离彩膜基板2一侧的背光模组。
在本公开的一种实施方式中,彩膜基板2包括黑矩阵层21,黑矩阵层21在衬底基板110上的正投影,覆盖开关晶体管320和数据线360在衬底基板110上的正投影。如此,可以避免开关晶体管320和数据线360位置处透光而影响显示效果。
在本公开的另一种实施方式中,参见图3和图4,阵列基板1包括依次层叠于衬底基板110一侧的源漏金属层140和像素电极层150,其中,源漏金属层140包括第二导电引线362和漏电极330,像素电极层150包括像素电极310和第一导电引线361,第一导电引线361和第二导电引线362通过过孔363电连接。像素电极310包括多个平行设置的条形子电极311;与像素电极310相邻设置的第一导电引线361包括第一条形引线段3611,第一条形引线段3611的延伸方向与相邻设置的像素电极310的条形子电极311的延伸方向平行。
参见图16,彩膜基板2包括黑矩阵层21,黑矩阵层21在衬底基板110上的正投影,与第一条形引线段3611在衬底基板110上的正投影不交叠。如此,黑矩阵可以不遮挡第一条形引线段3611位置,进而可以使得第一条形引线段3611位置透光的光线出射至显示面板以外,进而提高显示面板的显示亮度。
应可理解的是,本公开不将其应用限制到本说明书提出的部件的详细结构和布置方式。本公开能够具有其他实施方式,并且能够以多种方式实现并且执行。前述变形形式和修改形式落在本公开的范围内。应可理解的是,本说明书公开和限定的本公开延伸到文中和/或附图中提到或明显的两个或两个以上单独特征的所有可替代组合。所有这些不同的组合构成本公开的多个可替代方面。本说明书的实施方式说明了已知用于实现本公开的最佳方式,并且将使本领域技术人员能够利用本公开。

Claims (12)

1.一种阵列基板,其特征在于,包括设于衬底基板上的多条扫描线、多条数据线和阵列设置的多个子像素,任意一个所述子像素包括像素电极和开关晶体管;其中,所述像素电极与所述开关晶体管的漏电极连接,所述开关晶体管的栅电极与一条所述扫描线连接,所述开关晶体管的源电极与一条所述数据线连接;
所述子像素的开关晶体管的有源层位于所述子像素的像素电极和所述子像素连接的数据线之间。
2.根据权利要求1所述的阵列基板,其特征在于,所述数据线包括多个交替连接的第一导电引线和第二导电引线;
所述第二导电引线沿与所述扫描线交叉的方向延伸,所述第一导电引线在相邻的所述第二导电引线延伸的方向上向远离所述数据线所连接的所述子像素的像素电极的方向弯折成曲线或折线;
所述第一导电引线的第一端与所述第二导电引线的第一端连接,所述第一导电引线的第二端与下一行所述第二导电引线的第二端连接;所述第一导电引线与相邻且电连接的所述子像素的像素电极之间形成有避让区域,所述第二导电引线的第二端的延长线和所述有源层均位于所述避让区域。
3.根据权利要求1所述的阵列基板,其特征在于,所述有源层的沟道方向与所述扫描线的延伸方向有设定夹角。
4.根据权利要求3所述的阵列基板,其特征在于,所述有源层的沟道方向与所述扫描线的延伸方向垂直。
5.根据权利要求3所述的阵列基板,其特征在于,所述子像素中的像素电极包括多个条形子电极,所述多个条形子电极与所述扫描线的夹角为非90度;在同一所述子像素中,所述有源层的沟道方向与所述像素电极的条形子电极的延伸方向一致。
6.根据权利要求1所述的阵列基板,其特征在于,所述有源层的沟道方向与所述扫描线的延伸方向一致。
7.根据权利要求2所述的阵列基板,其特征在于,所述第二导电引线为金属引线;
所述第一导电引线为金属引线或透明金属氧化物引线。
8.根据权利要求2所述的阵列基板,其特征在于,所述第二导电引线与所述开关晶体管的漏电极同层设置且材料相同;
所述第一导电引线与所述像素电极、所述阵列基板的公共电极、所述阵列基板的公共电极线、所述开关晶体管的漏电极、所述扫描线中的一者同层设置且材料相同。
9.根据权利要求2所述的阵列基板,其特征在于,所述子像素中的像素电极包括多个平行设置的条形子电极;
所述第一导电引线为折线,包括依次连接的连接引线段和第一条形引线段;所述连接引线段与所述第二导线引线连接且平行于所述扫描线,所述第一条形引线段与所述像素电极的条形子电极的延伸方向一致且电连接到下一行所述第二导电引线。
10.根据权利要求9所述的阵列基板,其特征在于,所述像素电极具有一凸出部分,所述像素电极的凸出部分位于与所述像素电极相邻设置的所述第一条形引线段的延伸线上;
所述第一条形引线段的延伸方向与相邻设置的所述像素电极的条形子电极的延伸方向平行;所述第一导电引线与所述像素电极同层设置且材料相同。
11.根据权利要求2所述的阵列基板,其特征在于,所述子像素中的像素电极包括多个条形子电极;
所述第二导电引线包括第二条形引线段,所述第二条形引线段的延伸方向与相邻设置的所述像素电极的条形子电极的延伸方向平行。
12.一种显示装置,其特征在于,包括权利要求1~11任意一项所述的阵列基板。
CN202010955164.5A 2020-09-11 2020-09-11 阵列基板和显示装置 Active CN112034656B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010955164.5A CN112034656B (zh) 2020-09-11 2020-09-11 阵列基板和显示装置
US17/913,465 US20230134406A1 (en) 2020-09-11 2021-08-11 Array substrate and display apparatus
PCT/CN2021/111923 WO2022052722A1 (zh) 2020-09-11 2021-08-11 阵列基板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010955164.5A CN112034656B (zh) 2020-09-11 2020-09-11 阵列基板和显示装置

Publications (2)

Publication Number Publication Date
CN112034656A true CN112034656A (zh) 2020-12-04
CN112034656B CN112034656B (zh) 2022-08-26

Family

ID=73588912

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010955164.5A Active CN112034656B (zh) 2020-09-11 2020-09-11 阵列基板和显示装置

Country Status (3)

Country Link
US (1) US20230134406A1 (zh)
CN (1) CN112034656B (zh)
WO (1) WO2022052722A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113555373A (zh) * 2021-07-12 2021-10-26 厦门天马微电子有限公司 一种显示面板及显示装置
CN114005855A (zh) * 2021-09-28 2022-02-01 惠科股份有限公司 阵列基板、显示面板及面板坏点修复方法
WO2022052722A1 (zh) * 2020-09-11 2022-03-17 京东方科技集团股份有限公司 阵列基板和显示装置
CN114815416A (zh) * 2021-01-27 2022-07-29 京东方科技集团股份有限公司 阵列基板和显示面板
CN114815417A (zh) * 2021-01-27 2022-07-29 京东方科技集团股份有限公司 阵列基板和显示面板

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000323715A (ja) * 1999-05-12 2000-11-24 Sony Corp 表示用薄膜半導体素子及び表示装置
KR20070028142A (ko) * 2005-09-07 2007-03-12 삼성전자주식회사 액정 표시 장치
CN101556417A (zh) * 2008-04-11 2009-10-14 北京京东方光电科技有限公司 Ffs型tft-lcd阵列基板结构及其制造方法
KR20100094220A (ko) * 2009-02-18 2010-08-26 삼성전자주식회사 박막 트랜지스터 표시판
CN101995700A (zh) * 2009-08-10 2011-03-30 北京京东方光电科技有限公司 液晶面板及其制造方法
CN104122694A (zh) * 2013-06-06 2014-10-29 深超光电(深圳)有限公司 液晶显示器的阵列基板及其制造方法
CN104637958A (zh) * 2015-03-11 2015-05-20 京东方科技集团股份有限公司 阵列基板及显示装置
CN105093762A (zh) * 2015-09-28 2015-11-25 京东方科技集团股份有限公司 阵列基板、制造方法以及相应的显示面板和电子装置
CN108490705A (zh) * 2018-04-13 2018-09-04 上海中航光电子有限公司 阵列基板、液晶显示面板与显示装置
US20200089066A1 (en) * 2018-09-17 2020-03-19 Chongqing Hkc Optoelectronics Technology Co., Ltd. Array substrate, display panel, and display device

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110076016A (ko) * 2009-12-29 2011-07-06 엘지디스플레이 주식회사 액정 표시 패널 및 그 제조 방법
CN203337963U (zh) * 2013-04-18 2013-12-11 合肥京东方光电科技有限公司 一种阵列基板以及液晶显示装置
KR102439350B1 (ko) * 2015-12-31 2022-09-02 엘지디스플레이 주식회사 터치스크린 내장형 표시장치 및 그 제조방법
CN110262146A (zh) * 2019-06-17 2019-09-20 深圳市华星光电技术有限公司 显示面板的十字线修复方法及显示面板
CN110308600A (zh) * 2019-06-29 2019-10-08 上海天马微电子有限公司 阵列基板、显示面板和显示装置
CN112034656B (zh) * 2020-09-11 2022-08-26 合肥鑫晟光电科技有限公司 阵列基板和显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000323715A (ja) * 1999-05-12 2000-11-24 Sony Corp 表示用薄膜半導体素子及び表示装置
KR20070028142A (ko) * 2005-09-07 2007-03-12 삼성전자주식회사 액정 표시 장치
CN101556417A (zh) * 2008-04-11 2009-10-14 北京京东方光电科技有限公司 Ffs型tft-lcd阵列基板结构及其制造方法
KR20100094220A (ko) * 2009-02-18 2010-08-26 삼성전자주식회사 박막 트랜지스터 표시판
CN101995700A (zh) * 2009-08-10 2011-03-30 北京京东方光电科技有限公司 液晶面板及其制造方法
CN104122694A (zh) * 2013-06-06 2014-10-29 深超光电(深圳)有限公司 液晶显示器的阵列基板及其制造方法
CN104637958A (zh) * 2015-03-11 2015-05-20 京东方科技集团股份有限公司 阵列基板及显示装置
CN105093762A (zh) * 2015-09-28 2015-11-25 京东方科技集团股份有限公司 阵列基板、制造方法以及相应的显示面板和电子装置
CN108490705A (zh) * 2018-04-13 2018-09-04 上海中航光电子有限公司 阵列基板、液晶显示面板与显示装置
US20200089066A1 (en) * 2018-09-17 2020-03-19 Chongqing Hkc Optoelectronics Technology Co., Ltd. Array substrate, display panel, and display device

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022052722A1 (zh) * 2020-09-11 2022-03-17 京东方科技集团股份有限公司 阵列基板和显示装置
CN114815416A (zh) * 2021-01-27 2022-07-29 京东方科技集团股份有限公司 阵列基板和显示面板
CN114815417A (zh) * 2021-01-27 2022-07-29 京东方科技集团股份有限公司 阵列基板和显示面板
CN114815416B (zh) * 2021-01-27 2023-10-03 京东方科技集团股份有限公司 阵列基板和显示面板
CN114815417B (zh) * 2021-01-27 2023-11-03 京东方科技集团股份有限公司 阵列基板和显示面板
CN113555373A (zh) * 2021-07-12 2021-10-26 厦门天马微电子有限公司 一种显示面板及显示装置
CN113555373B (zh) * 2021-07-12 2022-10-04 厦门天马微电子有限公司 一种显示面板及显示装置
CN114005855A (zh) * 2021-09-28 2022-02-01 惠科股份有限公司 阵列基板、显示面板及面板坏点修复方法

Also Published As

Publication number Publication date
CN112034656B (zh) 2022-08-26
WO2022052722A1 (zh) 2022-03-17
US20230134406A1 (en) 2023-05-04

Similar Documents

Publication Publication Date Title
CN112034656B (zh) 阵列基板和显示装置
US10431605B2 (en) Thin film transistor array panel and manufacturing method thereof
US10558095B2 (en) Liquid crystal display with reduced color mixing
US8203682B2 (en) Display substrate, method of manufacturing the same and display panel having the display substrate
KR102007833B1 (ko) 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판
US20090237342A1 (en) Liquid crystal display device
CN110581144B (zh) 薄膜晶体管组件、阵列基板和显示面板
US20150185576A1 (en) Active Device Substrate and Display Panel Using The Same
US7355665B2 (en) Thin film transistor array panel and liquid crystal display including the panel
EP2618209B1 (en) Active matrix substrate and electronic device comprising the same
KR102174136B1 (ko) 어레이 기판 및 이를 갖는 액정표시패널
CN103943626A (zh) 一种tft阵列基板、显示面板和显示装置
CN112859463A (zh) 一种显示面板及显示装置
CN101097374A (zh) 液晶显示器
US20100014014A1 (en) Liquid crystal display
US9285638B2 (en) Liquid crystal display
CN104122721A (zh) 像素结构
US5777703A (en) Active matrix type liquid crystal display apparatus with a projection part in the drain line
KR20110003723A (ko) 표시장치용 어레이 기판
KR102081604B1 (ko) 액정표시장치
KR102068962B1 (ko) 액정표시장치용 어레이 기판
CN114815417A (zh) 阵列基板和显示面板
KR102354376B1 (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR20220015475A (ko) 박막 트랜지스터 표시판 및 그 제조 방법
JP3618339B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant