CN111933195A - 灵敏放大器、存储器和灵敏放大器的控制方法 - Google Patents

灵敏放大器、存储器和灵敏放大器的控制方法 Download PDF

Info

Publication number
CN111933195A
CN111933195A CN202010902476.XA CN202010902476A CN111933195A CN 111933195 A CN111933195 A CN 111933195A CN 202010902476 A CN202010902476 A CN 202010902476A CN 111933195 A CN111933195 A CN 111933195A
Authority
CN
China
Prior art keywords
switch
sense amplifier
transistor
bit line
inverter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010902476.XA
Other languages
English (en)
Other versions
CN111933195B (zh
Inventor
蔺智挺
温光雷
何军
应战
李新
曹堪宇
卢文娟
彭春雨
吴秀龙
陈军宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anhui University
Changxin Memory Technologies Inc
Original Assignee
Anhui University
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anhui University, Changxin Memory Technologies Inc filed Critical Anhui University
Priority to CN202010902476.XA priority Critical patent/CN111933195B/zh
Publication of CN111933195A publication Critical patent/CN111933195A/zh
Priority to PCT/CN2020/139653 priority patent/WO2022048074A1/zh
Priority to US17/472,157 priority patent/US11929111B2/en
Application granted granted Critical
Publication of CN111933195B publication Critical patent/CN111933195B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/08Control thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/062Differential amplifiers of non-latching type, e.g. comparators, long-tailed pairs

Landscapes

  • Amplifiers (AREA)

Abstract

本公开提供了一种灵敏放大器、存储器和灵敏放大器的控制方法,涉及半导体存储器技术领域。灵敏放大器包括:放大模块;用于读取存储单元的数据;控制模块,与放大模块电连接;其中,在灵敏放大器的第一失调补偿阶段,控制模块用于将放大模块配置为包括第一反相器和第二反相器,第一反相器和第二反相器均为输入输出相连的反相器;在灵敏放大器的第二失调补偿阶段,控制模块用于将放大模块配置为包括电流镜结构。本公开可以实现灵敏放大器的失调补偿,进而提高半导体存储器的性能。

Description

灵敏放大器、存储器和灵敏放大器的控制方法
技术领域
本公开涉及半导体存储器技术领域,具体而言,涉及一种灵敏放大器、存储器和灵敏放大器的控制方法。
背景技术
随着手机、平板、个人计算机等电子设备的普及,半导体存储器技术也得到了快速的发展。例如DRAM(Dynamic Random Access Memory,动态随机存取存储器)、SRAM(StaticRandom-Access Memory,静态随机存取存储器)的存储器由于高密度、低功耗、低价格等优点,已广泛应用于各种电子设备中。
在DRAM中,不同存储单元阵列中的每一个位线都成对地连接到具有一个位线BL(读取位线)输入端和一个位线BLB(参考位线)输入端的灵敏放大器中。在读取操作(或刷新操作)中,灵敏放大器的作用就是读取位线BL和参考位线BLB之间的电压差,并放大两个位线间的电压差。
灵敏放大器中包括金属-氧化物半导体场效应晶体管(MOSFET),然而,在半导体技术中,由于工艺和温度的变化,理论上相同的两个MOSFET可能失配,即具有不同的特性,使灵敏放大器产生失调噪声,而失调噪声会严重影响半导体存储器的性能。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种灵敏放大器、存储器和灵敏放大器的控制方法,进而至少在一定程度上克服由于灵敏放大器中晶体管的失配而影响半导体存储器性能的问题。
根据本公开的第一方面,提供一种灵敏放大器,包括:放大模块;用于存储单元的数据;控制模块,与放大模块电连接;其中,在灵敏放大器的第一失调补偿阶段,控制模块用于将放大模块配置为包括第一反相器和第二反相器,第一反相器和第二反相器均为输入输出相连的反相器;在灵敏放大器的第二失调补偿阶段,控制模块用于将放大模块配置为包括电流镜结构。
可选地,放大模块包括:第一PMOS管;第二PMOS管;第一NMOS管,第一NMOS管的栅极与第一位线连接,第一NMOS管的漏极通过第一节点与第一PMOS管的漏极连接;第二NMOS管,第二NMOS管的栅极与第二位线连接,第二NMOS管的漏极通过第二节点与第二PMOS管的漏极连接;其中,在灵敏放大器的第一失调补偿阶段,第一PMOS管和第一NMOS管被配置为第一反相器,第二PMOS管和第二NMOS管被配置为第二反相器。
可选地,控制模块包括:第一开关,第一开关的第一端与第一节点连接,第一开关的第二端与第一PMOS管的栅极连接;第二开关,第二开关的第一端与第一PMOS管的栅极连接,第二开关的第二端与第二节点连接;第三开关,第三开关的第一端与第二PMOS管的栅极连接,第三开关的第二端与第一节点连接;第四开关,第四开关的第一端与第二节点连接,第四开关的第二端与第二PMOS管的栅极连接;第五开关,第五开关的第一端与第一位线连接,第五开关的第二端与第一节点连接;第六开关,第六开关的第一端与第二位线连接,第六开关的第二端与第二节点连接;其中,在灵敏放大器的第一失调补偿阶段,第一开关、第四开关、第五开关和第六开关闭合,第二开关和第三开关断开。
可选地,在灵敏放大器的第一失调补偿阶段,第一PMOS管和第二PMOS管的源极接收第一电压,第一NMOS管和第二NMOS管的源极接地。
可选地,在读取第一位线上存储单元中数据的情况下,在灵敏放大器的第二失调补偿阶段,第一开关、第三开关和第六开关闭合,第二开关、第四开关和第五开关断开;其中,在第一开关和第三开关闭合时,第一PMOS管和第二PMOS管被配置为第一电流镜结构。
可选地,在读取第二位线上存储单元中数据的情况下,在灵敏放大器的第二失调补偿阶段,第一开关、第三开关和第六开关断开,第二开关、第四开关和第五开关闭合;其中,在第二开关和第四开关闭合时,第一PMOS管和第二PMOS管被配置为第二电流镜结构。
可选地,在读取第一位线上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,控制模块用于将放大模块配置为第三反相器。
可选地,在读取第一位线上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,第二PMOS管和第二NMOS管被控制为处于截止区,第一PMOS管和第一NMOS管被配置为第三反相器。
可选地,在读取第二位线上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,控制模块用于将放大模块配置为第四反相器。
可选地,在读取第二位线上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,第一PMOS管和第一NMOS管被控制为处于截止区,第二PMOS管和第二NMOS管被配置为第四反相器。
可选地,控制模块还包括:第七开关,第七开关的第一端与第一位线连接,第七开关的第二端与第二节点连接;第八开关,第八开关的第一端与第二位线连接,第八开关的第二端与第一节点连接;其中,在灵敏放大器的第一失调补偿阶段和第二失调补偿阶段,第七开关和第八开关断开;在灵敏放大器的第一放大阶段,第一开关、第四开关、第五开关和第六开关断开,第二开关、第三开关、第七开关和第八开关闭合。
可选地,在读取第一位线上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,第一PMOS管的源极接收第一电压,第一NMOS管的源极接地,第二PMOS管的源极和第二NMOS管的源极接收第二电压;其中,第二电压小于第一电压。
可选地,在读取第二位线上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,第二PMOS管的源极接收第一电压,第二NMOS管的源极接地,第一PMOS管的源极和第一NMOS管的源极接收第二电压;其中,第二电压小于第一电压。
可选地,在灵敏放大器的第一放大阶段之后的第二放大阶段,控制模块用于将放大模块配置为交叉耦合放大结构。
可选地,在灵敏放大器的第二放大阶段,第一开关、第四开关、第五开关和第六开关断开,第二开关、第三开关、第七开关和第八开关闭合。
可选地,在灵敏放大器的第二放大阶段,第一PMOS管和第二PMOS管的源极接收第一电压,第一NMOS管和第二NMOS管的源极接地。
可选地,灵敏放大器还包括:预充模块,用于在灵敏放大器的第一失调补偿阶段之前的预充阶段,对第一位线和第二位线进行预充电。
根据本公开的第二方面,提供一种存储器,包括如上述任意一项的灵敏放大器。
根据本公开的第三方面,提供一种灵敏放大器的控制方法,灵敏放大器包括放大模块和控制模块,灵敏放大器的控制方法包括:在灵敏放大器的第一失调补偿阶段,控制模块将放大模块配置为包括第一反相器和第二反相器,第一反相器和第二反相器均为输入输出相连的反相器;在灵敏放大器的第二失调补偿阶段,控制模块将放大模块配置为包括电流镜结构。
在本公开的一些实施例所提供的技术方案中,通过控制模块的控制,在灵敏放大器的第一失调补偿阶段,将放大模块配置为包括第一反相器和第二反相器,第一反相器和第二反相器均为输入输出相连的反相器,并且在灵敏放大器的第二失调补偿阶段,将放大模块配置为包括电流镜结构。基于本公开的电路配置,可以调节灵敏放大器两边位线的电压,从而补偿由于失调噪声给灵敏放大器两边位线电压带来的影响,进而提高半导体存储器的性能。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1示意性示出了根据本公开的示例性实施方式的灵敏放大器的框图;
图2示意性示出了根据本公开的示例性实施方式的灵敏放大器的电路图;
图3示意性示出了根据本公开一实施例的灵敏放大器的具体配置方式的电路图;
图4示意性示出了根据本公开实施例的读取第一位线上存储单元中数据时灵敏放大器中所涉各控制信号的时序图;
图5示意性示出了根据本公开实施例的读取第一位线上存储单元中数据时在预充阶段灵敏放大器的电路图;
图6示意性示出了根据本公开实施例的读取第一位线上存储单元中数据时在第一失调补偿阶段灵敏放大器的电路图;
图7示意性示出了根据本公开实施例的读取第一位线上存储单元中数据时在第二失调补偿阶段灵敏放大器的电路图;
图8示意性示出了根据本公开实施例的读取第一位线上存储单元中数据时在第一放大阶段灵敏放大器的电路图;
图9示意性示出了根据本公开实施例的读取第一位线上存储单元中数据时在第二放大阶段灵敏放大器的电路图;
图10示意性示出了根据本公开实施例的读取第二位线上存储单元中数据时灵敏放大器中所涉各控制信号的时序图;
图11示意性示出了根据本公开实施例的读取第二位线上存储单元中数据时在预充阶段灵敏放大器的电路图;
图12示意性示出了根据本公开实施例的读取第二位线上存储单元中数据时在第一失调补偿阶段灵敏放大器的电路图;
图13示意性示出了根据本公开实施例的读取第二位线上存储单元中数据时在第二失调补偿阶段灵敏放大器的电路图;
图14示意性示出了根据本公开实施例的读取第二位线上存储单元中数据时在第一放大阶段灵敏放大器的电路图;
图15示意性示出了根据本公开实施例的读取第二位线上存储单元中数据时在第二放大阶段灵敏放大器的电路图;
图16示意性示出了根据本公开的示例性实施方式的灵敏放大器的控制方法的流程图。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本公开将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施方式中。在下面的描述中,提供许多具体细节从而给出对本公开的实施方式的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而省略所述特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知技术方案以避免喧宾夺主而使得本公开的各方面变得模糊。
此外,附图仅为本公开的示意性图解,并非一定是按比例绘制。图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。“第一”、“第二”、“第三”、“第四”、“第五”、“第六”、“第七”、“第八”的描述仅是为了区分,不应作为本公开的限制。
需要说明的是,本公开所说的术语“连接”,可以包括直接连接和间接连接。在直接连接中,端与端之间没有元器件,例如,开关A的第一端与开关B的第一端连接,可以是在开关A的第一端与开关B的第一端的连接线路上,只有连接线(如,金属线),而不存在其他元器件。在间接连接中,端与端之间可以存在其他元器件,例如,开关C的第一端与开关D的第一端连接,可以是在开关C的第一端与开关D的第一端的连接线路上,除连接线外,连接线上还存在至少一个其他元器件(如,开关E等)。
在灵敏放大器中,由于制程上的差异以及工作环境的影响,可能导致晶体管的尺寸、迁移率、阈值电压等存在差别,各晶体管的性能通常不可能完全相同,这就会造成灵敏放大器失调,相当于出现了失调噪声,严重影响存储器读取数据的正确性。
例如,灵敏放大器包括两个对称配置的NMOS管,理想状态下,希望这两个NMOS管的性能完全相同。然而,在实际中,这两个NMOS管的阈值电压可能不同,这就会出现电路失调的情况。此时若不采取任何措施,在从存储单元读取数据时,就有可能将原本存储的“1”读成“0”错误输出,或者将原本存储的“0”读成“1”错误输出。
鉴于此,本公开提供了一种新的灵敏放大器。
图1示意性示出了根据本公开的示例性实施方式的灵敏放大器的框图。如图1所示,灵敏放大器1可以包括放大模块11和控制模块12。
放大模块11可以用于读取第一位线或第二位线上存储单元的数据;
控制模块12与放大模块11电连接。
在灵敏放大器的第一失调补偿阶段,控制模块12用于将放大模块11配置为包括第一反相器和第二反相器,第一反相器和第二反相器均为输入输出相连的反相器。
在灵敏放大器的第二失调补偿阶段,控制模块12用于将放大模块11配置为包括电流镜结构。
基于本公开的电路配置,可以调节灵敏放大器两边位线的电压,从而补偿由于失调噪声给灵敏放大器两边位线电压带来的影响,进而提高半导体存储器的性能。
应当理解的是,本公开所述的失调噪声指的是放大模块11中至少两个晶体管(或元器件)之间的不一致而产生的电压差。在综合所有晶体管(或元器件)之间的电压差的情况下,失调噪声指代整个放大模块11的失调噪声。
放大模块11可以包括第一PMOS管(下面简称晶体管P1)、第二PMOS管(下面简称晶体管P2)、第一NMOS管(下面简称晶体管N1)、第二NMOS管(下面简称晶体管N2)。
在这种情况下,失调噪声可以是晶体管P1与晶体管P2的失调电压,也可以是晶体管N1与晶体管N2的失调电压,还可以是这二者综合后的失调电压,本公开对此不做限制。
图2示意性示出了根据本公开的示例性实施方式的灵敏放大器的电路图。
参考图2,晶体管P1的漏极与晶体管N1的漏极连接,晶体管P2的漏极与晶体管N2的漏极连接。另外,晶体管N1的栅极与第一位线BL连接,晶体管N2的栅极与第二位线BLB连接。
为了随后描述方便,可以在灵敏放大器中定义第一节点nL和第二节点nR。晶体管P1的漏极与晶体管N1的漏极连接于第一节点nL,晶体管P2的漏极与晶体管N2的漏极连接于第二节点nR。
本公开示例性实施方式的灵敏放大器的工作阶段可以至少被划分为:第一失调补偿阶段、第二失调补偿阶段、第一放大阶段和第二放大阶段。
在灵敏放大器的第一失调补偿阶段,晶体管P1和晶体管N1被配置为第一反相器,晶体管P2和晶体管N2被配置为第二反相器。
本公开示例性实施方式通过控制模块来实现上述配置。参考图2,控制模块可以包括第一开关(下面简称开关K1)、第二开关(下面简称开关K2)、第三开关(下面简称开关K3)、第四开关(下面简称开关K4)、第五开关(下面简称开关K5)和第六开关(下面简称开关K6)。
开关K1的第一端与第一节点nL连接,开关K1的第二端与晶体管P1的栅极连接;开关K2的第一端与晶体管P1的栅极连接,开关K2的第二端与第二节点nR连接;开关K3的第一端与晶体管P2的栅极连接,开关K3的第二端与第一节点nL连接;开关K4的第一端与第二节点nR连接,开关K4的第二端与晶体管P2的栅极连接;开关K5的第一端与第一位线BL连接,开关K5的第二端与第一节点nL连接;开关K6的第一端与第二位线BLB连接,开关K6的第二端与第二节点nR连接。
在灵敏放大器的第一失调补偿阶段,开关K1、开关K4、开关K5和开关K6闭合,开关K2和开关K3断开。
其中,本公开对开关K1、开关K2、开关K3、开关K4和开关K5的类型不做限制。例如,开关K1可以是PMOS管、NMOS管或CMOS传输门;开关K2可以是PMOS管、NMOS管或CMOS传输门;开关K3可以是PMOS管、NMOS管或CMOS传输门;开关K4可以是PMOS管、NMOS管或CMOS传输门;开关K5可以是PMOS管、NMOS管或CMOS传输门;开关K6可以是PMOS管、NMOS管或CMOS传输门。
在本公开的一些实施例中,开关K1可以包括控制端,用于响应第一控制信号(记为控制信号CONAZ)控制开关K1的开关状态;开关K2也可以包括控制端,用于响应控制信号CONAZ控制开关K2的开关状态。也就是说,开关K1与开关K2的控制端均可以接收控制信号CONAZ。然而,应当理解的是,开关K1与开关K2的控制信号也可以不同,这与开关K1和开关K2的类型有关,本公开对此不做限制。
开关K3可以包括控制端,用于响应第二控制信号(记为控制信号CONAZ1)控制开关K3的开关状态;开关K4也可以包括控制端,用于响应控制信号CONAZ1控制开关K4的开关状态。也就是说,开关K3与开关K4的控制端均可以接收控制信号CONAZ1。然而,应当理解的是,开关K3与开关K4的控制信号也可以不同,这与开关K3和开关K4的类型有关,本公开对此不做限制。
开关K5可以包括控制端,用于响应第三控制信号(记为控制信号CONCZ1)控制开关K5的开关状态;开关K6也可以包括控制端,用于响应第四控制信号(记为控制信号CONCZ)控制开关K6的开关状态。
此外,晶体管P1的源极可以接收第四控制信号(记为控制信号ACT1),晶体管P2的源极可以接收第五控制信号(记为控制信号ACT2),晶体管N1的源极可以接收第六控制信号(记为控制信号NLAT1),晶体管N2的源极可以接收第七控制信号(记为控制信号NLAT2)。
在灵敏放大器的第一失调补偿阶段,晶体管P1和晶体管P2的源极均接第一电压,其中,第一电压可以是电源电压VCC。也就是说,在此阶段,控制信号ACT1和控制信号ACT2均被配置为第一电压。
在此阶段,晶体管N1与晶体管N2的源极接地(GND),也就是说,控制信号NLAT1和控制信号NLAT2接收的电压是0。
在本公开的示例性实施方式中,可以基于行地址最低位来判断读取的是第一位线BL上存储单元的数据还是第二位线BLB上存储单元的数据。例如,行地址最低位A0低电平为偶地址,高电平为奇地址。可以规定经地址译码后的偶地址打开的是连接在第一位线BL上的存储单元,奇地址打开的是连接在第二位线BLB上的存储单元。需要注意的是,确定偶地址还是奇地址也不限定是通过行地址最低位A0来识别,也可以是通过行地址中其他位来识别,还可以是通过对行地址中至少一位进行特定关系的处理后得出的结果来识别,本公开对此不做限定,本领域内技术人员可根据需要自行设定。
在读取第一位线BL上存储单元中数据的情况下,在灵敏放大器的第二失调补偿阶段,开关K1、开关K3和开关K6闭合,开关K2、开关K4和开关K5断开。在这种情况下,鉴于开关K1和开关K3闭合,晶体管P1和晶体管P2被配置为第一电流镜结构。在第一电流镜结构中,晶体管P1被配置为二极管结构。
在读取第一位线BL上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,控制模块用于将放大模块配置为第三反相器。
在实现上,晶体管P2和晶体管N2可以被控制为处于截止区,晶体管P1和晶体管N1可以被配置为第三反相器。
在这种情况下,参考图2,本公开的灵敏放大器还可以包括第七开关(下面简称开关K7)和第八开关(下面简称开关K8),开关K7的第一端与第一位线BL连接,开关K7的第二端与第二节点nR连接;开关K8的第一端与第二位线BLB连接,开关K8的第二端与第一节点nL连接。
类似地,本公开对开关K7和开关K8的类型不做限制。例如,开关K7可以是PMOS管、NMOS管或CMOS传输门;开关K8可以是PMOS管、NMOS管或CMOS传输门。
在本公开的一些实施例中,开关K7可以包括控制端,用于响应第八控制信号(记为控制信号CONBZ)控制开关K7的开关状态;开关K8也可以包括控制端,用于响应控制信号CONBZ控制开关K8的开关状态。也就是说,开关K7与开关K8的控制端均可以接收控制信号CONBZ。然而,应当理解的是,开关K7与开关K8的控制信号也可以不同,这与开关K7与开关K8的类型有关,本公开对此不做限制。
在灵敏放大器的第一失调补偿阶段和第二失调补偿阶段,开关K7和开关K8断开;在灵敏放大器的第一放大阶段,开关K1、开关K4、开关K5和开关K6断开,开关K2、开关K3、开关K7和开关K8闭合。
在读取第一位线BL上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,晶体管P1的源极接收第一电压;晶体管N1的源极接地;晶体管P2和晶体管N2的源极接收第二电压,该第二电压使得晶体管P2和晶体管N2处于截止区,其中,第二电压小于第一电压。在一个实施例中,第二电压可以是VCC/2。
在读取第二位线BLB上存储单元中数据的情况下,在灵敏放大器的第二失调补偿阶段,开关K1、开关K3和开关K6断开,开关K2、开关K4和开关K5闭合。在这种情况下,鉴于开关K2和开关K4闭合,晶体管P1和晶体管P2被配置为第二电流镜结构。在第二电流镜结构中,晶体管P2被配置为二极管结构。
在读取第二位线BLB上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,控制模块用于将放大模块配置为第四反相器。
在实现上,晶体管P1和晶体管N1可以被控制为处于截止区,晶体管P2和晶体管N2可以被配置为第四反相器。
具体的,如上所述,结合配置开关K7和开关K8的方式来实现第一放大阶段的电路配置。
在读取第二位线BLB上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,晶体管P2的源极接收第一电压;晶体管N2的源极接地;晶体管P1和晶体管N1的源极接收上述第二电压。
在灵敏放大器的第一放大阶段之后的第二放大阶段,控制模块还用于将放大模块配置为交叉耦合放大结构。
具体的,在第二放大阶段,开关K1、开关K4、开关K5和开关K6断开,开关K2、开关K3、开关K7和开关K8闭合。并且,晶体管P1和晶体管P2的源极接收第一电压,即控制信号ACT1和控制信号ACT2为VCC。晶体管N1和晶体管N2的源极接地,即控制信号NLAT1和控制信号NLAT2为0。
另外,在一些实施例中,在第一失调补偿阶段之前,灵敏放大器的工作阶段还可以包括预充阶段,以对第一位线BL和第二位线BLB进行预充电。
在预充阶段,在一个实施例中,开关K1和开关K4闭合,开关K2、开关K3、开关K5、开关K6、开关K7和开关K8断开。另外,晶体管P1、晶体管P2、晶体管N1和晶体管N2的源极均接收第二电压。然而,应当理解的是,在预充阶段,开关K2、开关K3、开关K5、开关K6、开关K7、开关K8中的一个或多个可以处于闭合状态。而开关K1和开关K4也可以处于断开状态,本公开对此不做限制。
图3示意性示出了根据本公开一实施例的灵敏放大器的电路图。
在图3所示的实施例中,开关K1被配置为晶体管P3,响应控制信号CONAZ来控制开关状态;开关K2被配置为晶体管N3,响应控制信号CONAZ来控制开关状态;开关K3被配置为晶体管N4,响应控制信号CONAZ1来控制开关状态;开关K4被配置为晶体管P4,响应控制信号CONAZ1来控制开关状态;开关K5被配置为晶体管N5,响应控制信号CONCZ1来控制开关状态;开关K6被配置为晶体管N6,响应控制信号CONCZ来控制开关状态;开关K7被配置为晶体管N7,响应控制信号CONBZ来控制开关状态;开关K8被配置为晶体管N8,响应控制信号CONBZ来控制开关状态。
在包括预充模块的实施例中,预充模块可以包括晶体管N9、晶体管N10和晶体管N11。
晶体管N9、晶体管N10和晶体管N11的栅极均可以接收预充控制信号BLP。晶体管N9的源极与第二位线BLB连接,晶体管N9的漏极与第一位线BL连接;晶体管N10的源极与第一位线BL连接,晶体管N10的漏极与晶体管N11的源极连接,且连接于预充电压Veq,其中,预充电压Veq可以被配置为VCC/2;晶体管N11的漏极与第二位线BLB连接。
与第一位线BL对应的存储单元被配置为包括晶体管N12和电容C1,晶体管N12响应字线控制信号WL控制开关状态;与第二位线BLB对应的存储单元被配置为包括晶体管N13和电容C2,晶体管N13响应字线控制信号WLB控制开关状态。
下面将分别对读取第一位线BL上数据的过程和读取第二位线BLB上数据的过程进行说明。
图4示意性示出了根据本公开实施例的读取第一位线BL上存储单元中数据时灵敏放大器中所涉各控制信号的时序图。
下面将结合图4的时序图,对本公开实施例的读取第一位线BL上存储单元中数据时灵敏放大器的工作阶段进行说明。
图5针对读取第一位线BL上存储单元中数据时灵敏放大器的预充阶段,预充控制信号BLP、控制信号ACT1、控制信号ACT2、控制信号NLAT1、控制信号NLAT2的电压可以分别为VCC、Veq、Veq、Veq、Veq。对应的,晶体管N9,晶体管N10、晶体管N11导通(对应开关的闭合状态),在这种情况下,第一位线BL和第二位线BLB分别通过晶体管N10和晶体管N11连接至预充电压Veq,并通过晶体管N9彼此相连,从而第一位线BL和第二位线BLB被预充至Veq。
图6针对读取第一位线BL上存储单元中数据时灵敏放大器的第一失调补偿阶段。控制信号ACT1、控制信号NLAT1、控制信号ACT2、控制信号NLAT2、控制信号CONAZ、控制信号CONAZ1、控制信号CONCZ1、控制信号CONCZ、控制信号CONBZ的电压分别为VCC、0(接GND)、VCC、0、0、0、VCC、VCC、0。对应的,晶体管P3、晶体管P4、晶体管N5和晶体管N6导通,晶体管N3、晶体管N4、晶体管N7和晶体管N8关断(对应开关的断开状态)。
在这种情况下,晶体管P1和晶体管N1被配置为输入输出相连的第一反相器,晶体管P2和晶体管N2被配置为输入输出相连的第二反相器。由此,使位线两端电压可以稳定到反相器的翻转点。
图7针对读取第一位线BL上存储单元中数据时灵敏放大器的第二失调补偿阶段。控制信号ACT1、控制信号NLAT1、控制信号ACT2、控制信号NLAT2、控制信号CONAZ、控制信号CONAZ1、控制信号CONCZ1、控制信号CONCZ、控制信号CONBZ的电压分别为VCC、0、VCC、0、0、VCC、0、VCC、0。对应的,晶体管P3、晶体管N4和晶体管N6导通,晶体管N3、晶体管P4、晶体管N5、晶体管N7和晶体管N8关断。
在这种情况下,晶体管P1和晶体管P2形成第一电流镜结构,在第一电流镜结构中,晶体管P1被配置为二极管结构。由此,使得晶体管P1和晶体管N1形成的支路与晶体管P2和晶体管N2形成的支路上电流相等,从而实现第一位线BL与第二位线BLB上电压差的补偿。
图8针对读取第一位线BL上存储单元中数据时灵敏放大器的第一放大阶段,控制信号ACT1、控制信号NLAT1、控制信号ACT2、控制信号NLAT2、控制信号CONAZ、控制信号CONAZ1、控制信号CONCZ1、控制信号CONCZ、控制信号CONBZ的电压分别为VCC、0、Veq、Veq、VCC、VCC、0、0、VCC。对应的,晶体管N3、晶体管N4、晶体管N7和晶体管N8导通,晶体管P3、晶体管P4、晶体管N5、晶体管N6关断。
在这种情况下,晶体管P1与晶体管N1构成一个反相器,该反相器的输入端为第一位线BL,输出端为第二位线BLB。另外,鉴于控制信号ACT2、控制信号NLAT2的电压均为Veq(VCC/2),由此,晶体管P2和晶体管N2处于截止区,也就是说,晶体管P2和晶体管N2不工作。
在灵敏放大器针对第一位线BL的存储单元读0时,字线控制信号WL为高电平,第一位线BL的电压低于第二位线BLB的电压,即,由晶体管P1和晶体管N1组成的反相器的输入为低电平,由于反相器的作用,使得反相器输出端的电压在第一放大阶段不断升高,即第二位线BLB的电压不断升高。
在灵敏放大器针对第一位线BL的存储单元读1时,字线控制信号WL为高电平,第一位线BL的电压高于第二位线BLB的电压,即,由晶体管P1和晶体管N1组成的反相器的输入为高电平,由于反相器的作用,使得反相器输出端的电压在第一放大阶段不断降低,即第二位线BLB的电压不断降低。
因此,在本公开灵敏放大器的第一放大阶段,第一位线BL与第二位线BLB之间的电压差会大幅度增大,有助于对二者电压差进行进一步放大。
图9针对读取第一位线BL上存储单元中数据时灵敏放大器的第二放大阶段。与第一放大阶段的电路连接状态类似,区别在于,控制信号ACT2和控制信号NLAT2的电压分别被配置为VCC和0。
在灵敏放大器针对第一位线BL的存储单元读0时,第一位线BL上的电压低于第二位线BLB上的电压,此时,晶体管N2和晶体管N7导通,可以将第一位线BL上的电压通过晶体管N2放电至地。另外,晶体管P1导通,将第二位线BLB上的电压升高至VCC。
在灵敏放大器针对第一位线BL的存储单元读1时,第一位线BL上的电压高于第二位线BLB上的电压,此时,晶体管N1和晶体管N8导通,将第二位线BLB上的电压通过晶体管N1放电至地。另外,晶体管P2导通,将第一位线BL上的电压升高至VCC。
由此,通过这种交叉耦合放大结构,可以实现位线从存储单元中读取出来的小电压差放大至全摆幅(0或1)的目的。
需要注意的是,在第二失调补偿阶段与第一放大阶段之间还可以包括过渡阶段,在过渡阶段,字线处于打开状态,控制信号CONBZ处于低状态,晶体管N7和晶体管N8处于断开状态,有利于字线打开后,存储单元中的电荷充分分享至第一位线或第二位线。但也不限定于此,可根据需要自行设置。
图10示意性示出了根据本公开实施例的读取第二位线BLB上存储单元中数据时灵敏放大器中所涉各控制信号的时序图。
下面将结合图10的时序图,对本公开实施例的读取第二位线BLB上存储单元中数据时灵敏放大器的工作阶段进行说明。
图11针对读取第二位线BLB上存储单元中数据时灵敏放大器的预充阶段。预充过程与上面描述图5的过程相同,在此不再赘述。另外,需要说明的是,无论是读取第一位线BL还是读取第二位线BL,都可以不存在预充阶段。
图12针对读取第二位线BL上存储单元中数据时灵敏放大器的第一失调补偿阶段。与上述描述图6的过程相同,在此不再赘述。
图13针对读取第二位线BL上存储单元中数据时灵敏放大器的第二失调补偿阶段。控制信号ACT1、控制信号NLAT1、控制信号ACT2、控制信号NLAT2、控制信号CONAZ、控制信号CONAZ1、控制信号CONCZ1、控制信号CONCZ、控制信号CONBZ的电压分别为VCC、0、VCC、0、VCC、0、VCC、0、0。对应的,晶体管N3、晶体管P4和晶体管N5导通,晶体管P3、晶体管N4、晶体管N6、晶体管N7和晶体管N8关断。
在这种情况下,晶体管P1和晶体管P2形成第二电流镜结构,在第二电流镜结构中,晶体管P2被配置为二极管结构。由此,使得晶体管P1和晶体管N1形成的支路与晶体管P2和晶体管N2形成的支路上电流相等,从而实现第一位线BL与第二位线BLB上电压差的补偿。
图14针对读取第二位线BL上存储单元中数据时灵敏放大器的第一放大阶段,控制信号ACT1、控制信号NLAT1、控制信号ACT2、控制信号NLAT2、控制信号CONAZ、控制信号CONAZ1、控制信号CONCZ1、控制信号CONCZ、控制信号CONBZ的电压分别为Veq、Veq、VCC、0、VCC、VCC、0、0、VCC。对应的,晶体管N3、晶体管N4、晶体管N7和晶体管N8导通,晶体管P3、晶体管P4、晶体管N5、晶体管N6关断。
在这种情况下,晶体管P2与晶体管N2构成一个反相器,该反相器的输入端为第二位线BLB,输出端为第一位线BL。另外,鉴于控制信号ACT1、控制信号NLAT1的电压均为Veq(VCC/2),由此,晶体管P1和晶体管N1处于截止区,也就是说,晶体管P1和晶体管N1不工作。
在灵敏放大器针对第二位线BLB的存储单元读0时,字线控制信号WLB为高电平,第二位线BLB的电压低于第一位线BL的电压,即,由晶体管P2和晶体管N2组成的反相器的输入为低电平,由于反相器的作用,使得反相器输出端的电压在第一放大阶段不断升高,即第一位线BL的电压不断升高。
在灵敏放大器针对第二位线BLB的存储单元读1时,字线控制信号WLB为高电平,第二位线BLB的电压高于第一位线BL的电压,即,由晶体管P2和晶体管N2组成的反相器的输入为高电平,由于反相器的作用,使得反相器输出端的电压在第一放大阶段不断降低,即第一位线BL的电压不断降低。
因此,在本公开灵敏放大器的第一放大阶段,第一位线BL与第二位线BLB之间的电压差会大幅度增大,有助于对二者电压差进行进一步放大。
图15针对读取第二位线BL上存储单元中数据时灵敏放大器的第二放大阶段。图15的第二放大阶段与上面描述图9的过程相同,在此不再赘述。
需要注意的是,在第二失调补偿阶段与第一放大阶段之间还可以包括过渡阶段,在过渡阶段,字线处于打开状态,控制信号CONBZ处于低状态,晶体管N7和晶体管N8处于断开状态,有利于字线打开后,存储单元中的电荷充分分享至第一位线或第二位线。但也不限定于此,可根据需要自行设置。
进一步的,本公开还提供了一种灵敏放大器的控制方法。
图16示意性示出了根据本公开的示例性实施方式的灵敏放大器的控制方法的流程图。如上所述,灵敏放大器可以包括放大模块和控制模块。
参考图16,灵敏放大器的控制方法可以包括以下步骤:
S162.在灵敏放大器的第一失调补偿阶段,控制模块将放大模块配置为包括第一反相器和第二反相器,第一反相器和第二反相器均为输入输出相连的反相器;
S164.在灵敏放大器的第二失调补偿阶段,控制模块将放大模块配置为包括电流镜结构。
根据本公开的示例性实施例,在读取第一位线上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,利用控制模块将放大模块配置为第三反相器;在读取第二位线上存储单元中数据的情况下,在灵敏放大器的第一放大阶段,利用控制模块将放大模块配置为第四反相器。
根据本公开的示例性实施例,在灵敏放大器的第一放大阶段之后的第二放大阶段,利用控制模块将放大模块配置为交叉耦合放大结构。
在本公开的一些实施例中,灵敏放大器还可以包括预充阶段。然而,应当理解的是,预充阶段并非本公开所述方案所必须的。
这些阶段的细节在上面描述灵敏放大器的配置的过程中均已说明,在此不再赘述。
通过本公开示例性实施方式的灵敏放大器的控制方法,可以根据读取第一位线上数据与第二位线上数据的不同,来分别调节灵敏放大器两边位线的电压,从而补偿由于失调噪声给灵敏放大器两边位线电压带来的影响,进而提高半导体存储器的性能。
进一步的,本公开还提供了一种存储器,该存储器包括上述灵敏放大器。
本公开示例性实施方式的存储器由于较好地实现了失调补偿,读取错误率低,因此,存储器性能得到了较大幅度的提升。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。

Claims (19)

1.一种灵敏放大器,其特征在于,包括:
放大模块,用于读取存储单元的数据;
控制模块,与所述放大模块电连接;
其中,在所述灵敏放大器的第一失调补偿阶段,所述控制模块用于将所述放大模块配置为包括第一反相器和第二反相器,所述第一反相器和所述第二反相器均为输入输出相连的反相器;在所述灵敏放大器的第二失调补偿阶段,所述控制模块用于将所述放大模块配置为包括电流镜结构。
2.根据权利要求1所述的灵敏放大器,其特征在于,所述放大模块包括:
第一PMOS管;
第二PMOS管;
第一NMOS管,所述第一NMOS管的栅极与第一位线连接,所述第一NMOS管的漏极通过第一节点与所述第一PMOS管的漏极连接;
第二NMOS管,所述第二NMOS管的栅极与第二位线连接,所述第二NMOS管的漏极通过第二节点与所述第二PMOS管的漏极连接;
其中,在所述灵敏放大器的第一失调补偿阶段,所述第一PMOS管和所述第一NMOS管被配置为所述第一反相器,所述第二PMOS管和所述第二NMOS管被配置为所述第二反相器。
3.根据权利要求2所述的灵敏放大器,其特征在于,所述控制模块包括:
第一开关,所述第一开关的第一端与所述第一节点连接,所述第一开关的第二端与所述第一PMOS管的栅极连接;
第二开关,所述第二开关的第一端与所述第一PMOS管的栅极连接,所述第二开关的第二端与所述第二节点连接;
第三开关,所述第三开关的第一端与所述第二PMOS管的栅极连接,所述第三开关的第二端与所述第一节点连接;
第四开关,所述第四开关的第一端与所述第二节点连接,所述第四开关的第二端与所述第二PMOS管的栅极连接;
第五开关,所述第五开关的第一端与所述第一位线连接,所述第五开关的第二端与所述第一节点连接;
第六开关,所述第六开关的第一端与所述第二位线连接,所述第六开关的第二端与所述第二节点连接;
其中,在所述灵敏放大器的第一失调补偿阶段,所述第一开关、所述第四开关、所述第五开关和所述第六开关闭合,所述第二开关和所述第三开关断开。
4.根据权利要求3所述的灵敏放大器,其特征在于,在所述灵敏放大器的第一失调补偿阶段,所述第一PMOS管和所述第二PMOS管的源极接收第一电压,所述第一NMOS管和所述第二NMOS管的源极接地。
5.根据权利要求4所述的灵敏放大器,其特征在于,在读取所述第一位线上存储单元中数据的情况下,在所述灵敏放大器的第二失调补偿阶段,所述第一开关、所述第三开关和所述第六开关闭合,所述第二开关、所述第四开关和所述第五开关断开;
其中,在所述第一开关和所述第三开关闭合时,所述第一PMOS管和所述第二PMOS管被配置为第一电流镜结构。
6.根据权利要求4所述的灵敏放大器,其特征在于,在读取所述第二位线上存储单元中数据的情况下,在所述灵敏放大器的第二失调补偿阶段,所述第一开关、所述第三开关和所述第六开关断开,所述第二开关、所述第四开关和所述第五开关闭合;
其中,在所述第二开关和所述第四开关闭合时,所述第一PMOS管和所述第二PMOS管被配置为第二电流镜结构。
7.根据权利要求5所述的灵敏放大器,其特征在于,在读取所述第一位线上存储单元中数据的情况下,在所述灵敏放大器的第一放大阶段,所述控制模块用于将所述放大模块配置为第三反相器。
8.根据权利要求7所述的灵敏放大器,其特征在于,在读取所述第一位线上存储单元中数据的情况下,在所述灵敏放大器的第一放大阶段,所述第二PMOS管和所述第二NMOS管被控制为处于截止区,所述第一PMOS管和所述第一NMOS管被配置为第三反相器。
9.根据权利要求6所述的灵敏放大器,其特征在于,在读取所述第二位线上存储单元中数据的情况下,在所述灵敏放大器的第一放大阶段,所述控制模块用于将所述放大模块配置为第四反相器。
10.根据权利要求9所述的灵敏放大器,其特征在于,在读取所述第二位线上存储单元中数据的情况下,在所述灵敏放大器的第一放大阶段,所述第一PMOS管和所述第一NMOS管被控制为处于截止区,所述第二PMOS管和所述第二NMOS管被配置为第四反相器。
11.根据权利要求7至10中任一项所述的灵敏放大器,其特征在于,所述控制模块还包括:
第七开关,所述第七开关的第一端与所述第一位线连接,所述第七开关的第二端与所述第二节点连接;
第八开关,所述第八开关的第一端与所述第二位线连接,所述第八开关的第二端与所述第一节点连接;
其中,在所述灵敏放大器的第一失调补偿阶段和第二失调补偿阶段,所述第七开关和所述第八开关断开;在所述灵敏放大器的第一放大阶段,所述第一开关、所述第四开关、所述第五开关和所述第六开关断开,所述第二开关、所述第三开关、所述第七开关和所述第八开关闭合。
12.根据权利要求8所述的灵敏放大器,其特征在于,在读取所述第一位线上存储单元中数据的情况下,在所述灵敏放大器的第一放大阶段,所述第一PMOS管的源极接收所述第一电压,所述第一NMOS管的源极接地,所述第二PMOS管的源极和所述第二NMOS管的源极接收第二电压;
其中,所述第二电压小于所述第一电压。
13.根据权利要求10所述的灵敏放大器,其特征在于,在读取所述第二位线上存储单元中数据的情况下,在所述灵敏放大器的第一放大阶段,所述第二PMOS管的源极接收所述第一电压,所述第二NMOS管的源极接地,所述第一PMOS管的源极和所述第一NMOS管的源极接收第二电压;
其中,所述第二电压小于所述第一电压。
14.根据权利要求11所述的灵敏放大器,其特征在于,在所述灵敏放大器的第一放大阶段之后的第二放大阶段,所述控制模块用于将所述放大模块配置为交叉耦合放大结构。
15.根据权利要求14所述的灵敏放大器,其特征在于,在所述灵敏放大器的第二放大阶段,所述第一开关、所述第四开关、所述第五开关和所述第六开关断开,所述第二开关、所述第三开关、所述第七开关和所述第八开关闭合。
16.根据权利要求15所述的灵敏放大器,其特征在于,在所述灵敏放大器的第二放大阶段,所述第一PMOS管和所述第二PMOS管的源极接收所述第一电压,所述第一NMOS管和所述第二NMOS管的源极接地。
17.根据权利要求16所述的灵敏放大器,其特征在于,所述灵敏放大器还包括:
预充模块,用于在所述灵敏放大器的第一失调补偿阶段之前的预充阶段,对所述第一位线和所述第二位线进行预充电。
18.一种存储器,其特征在于,包括如权利要求1至17中任一项所述的灵敏放大器。
19.一种灵敏放大器的控制方法,其特征在于,所述灵敏放大器包括放大模块和控制模块,所述灵敏放大器的控制方法包括:
在所述灵敏放大器的第一失调补偿阶段,所述控制模块将所述放大模块配置为包括第一反相器和第二反相器,所述第一反相器和所述第二反相器均为输入输出相连的反相器;
在所述灵敏放大器的第二失调补偿阶段,所述控制模块将所述放大模块配置为包括电流镜结构。
CN202010902476.XA 2020-09-01 2020-09-01 灵敏放大器、存储器和灵敏放大器的控制方法 Active CN111933195B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010902476.XA CN111933195B (zh) 2020-09-01 2020-09-01 灵敏放大器、存储器和灵敏放大器的控制方法
PCT/CN2020/139653 WO2022048074A1 (zh) 2020-09-01 2020-12-25 灵敏放大器、存储器和灵敏放大器的控制方法
US17/472,157 US11929111B2 (en) 2020-09-01 2021-09-10 Sense amplifier, memory and method for controlling sense amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010902476.XA CN111933195B (zh) 2020-09-01 2020-09-01 灵敏放大器、存储器和灵敏放大器的控制方法

Publications (2)

Publication Number Publication Date
CN111933195A true CN111933195A (zh) 2020-11-13
CN111933195B CN111933195B (zh) 2022-11-01

Family

ID=73310002

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010902476.XA Active CN111933195B (zh) 2020-09-01 2020-09-01 灵敏放大器、存储器和灵敏放大器的控制方法

Country Status (2)

Country Link
CN (1) CN111933195B (zh)
WO (1) WO2022048074A1 (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112992202A (zh) * 2021-03-24 2021-06-18 长鑫存储技术有限公司 灵敏放大器、存储器以及控制方法
CN113470705A (zh) * 2020-03-30 2021-10-01 长鑫存储技术有限公司 灵敏放大器、存储器和数据读出方法
WO2022048074A1 (zh) * 2020-09-01 2022-03-10 安徽大学 灵敏放大器、存储器和灵敏放大器的控制方法
WO2022170720A1 (zh) * 2021-02-10 2022-08-18 长鑫存储技术有限公司 灵敏放大器及其控制方法
US11862285B2 (en) 2020-09-01 2024-01-02 Anhui University Sense amplifier, memory and control method of sense amplifier
US11887655B2 (en) 2020-08-13 2024-01-30 Anhui University Sense amplifier, memory, and method for controlling sense amplifier by configuring structures using switches
WO2024031815A1 (zh) * 2022-08-10 2024-02-15 长鑫存储技术有限公司 灵敏放大器、控制方法及半导体存储器
US11929111B2 (en) 2020-09-01 2024-03-12 Anhui University Sense amplifier, memory and method for controlling sense amplifier
WO2024124719A1 (zh) * 2022-12-13 2024-06-20 长鑫存储技术有限公司 灵敏放大器、控制器和控制方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116434794B (zh) * 2023-04-18 2023-09-29 安徽大学 基于下交叉耦合的自适应关断型sram灵敏放大器电路、模块

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5537066A (en) * 1993-08-09 1996-07-16 Fujitsu Limited Flip-flop type amplifier circuit
US20060044903A1 (en) * 2004-08-31 2006-03-02 Micron Technology, Inc. Switched capacitor DRAM sense amplifier with immunity to mismatch and offsets
US20070024325A1 (en) * 2005-08-01 2007-02-01 Chung-Kuang Chen Sense amplifier with input offset compensation
CN102385900A (zh) * 2011-08-31 2012-03-21 上海宏力半导体制造有限公司 存储器和灵敏放大器
CN102420005A (zh) * 2011-11-30 2012-04-18 中国科学院微电子研究所 一种电流模灵敏放大器及具有该灵敏放大器的存储器
EP2442311A1 (en) * 2010-10-13 2012-04-18 Taiwan Semiconductor Manufacturing Company, Ltd. Offset compensation for sense amplifiers
CN102592650A (zh) * 2012-02-17 2012-07-18 安徽大学 一种高速低功耗自关断位线灵敏放大器
US20150016183A1 (en) * 2013-07-12 2015-01-15 Nvidia Corporation Sense amplifier with transistor threshold compensation
CN105895139A (zh) * 2016-03-30 2016-08-24 上海华虹宏力半导体制造有限公司 灵敏放大器
CN106486143A (zh) * 2015-08-26 2017-03-08 中芯国际集成电路制造(上海)有限公司 灵敏放大器
US9698765B1 (en) * 2016-02-22 2017-07-04 Stmicroelectronics S.R.L. Dynamic sense amplifier with offset compensation
CN108231100A (zh) * 2018-03-26 2018-06-29 安徽大学 失调电压自适应数字校准型灵敏放大器
CN108492840A (zh) * 2018-03-12 2018-09-04 武汉新芯集成电路制造有限公司 灵敏放大器
CN210575115U (zh) * 2019-11-28 2020-05-19 长鑫存储技术有限公司 灵敏放大器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111933195B (zh) * 2020-09-01 2022-11-01 安徽大学 灵敏放大器、存储器和灵敏放大器的控制方法

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5537066A (en) * 1993-08-09 1996-07-16 Fujitsu Limited Flip-flop type amplifier circuit
US20060044903A1 (en) * 2004-08-31 2006-03-02 Micron Technology, Inc. Switched capacitor DRAM sense amplifier with immunity to mismatch and offsets
US20070024325A1 (en) * 2005-08-01 2007-02-01 Chung-Kuang Chen Sense amplifier with input offset compensation
EP2442311A1 (en) * 2010-10-13 2012-04-18 Taiwan Semiconductor Manufacturing Company, Ltd. Offset compensation for sense amplifiers
CN102385900A (zh) * 2011-08-31 2012-03-21 上海宏力半导体制造有限公司 存储器和灵敏放大器
CN102420005A (zh) * 2011-11-30 2012-04-18 中国科学院微电子研究所 一种电流模灵敏放大器及具有该灵敏放大器的存储器
CN102592650A (zh) * 2012-02-17 2012-07-18 安徽大学 一种高速低功耗自关断位线灵敏放大器
US20150016183A1 (en) * 2013-07-12 2015-01-15 Nvidia Corporation Sense amplifier with transistor threshold compensation
CN106486143A (zh) * 2015-08-26 2017-03-08 中芯国际集成电路制造(上海)有限公司 灵敏放大器
US9698765B1 (en) * 2016-02-22 2017-07-04 Stmicroelectronics S.R.L. Dynamic sense amplifier with offset compensation
CN105895139A (zh) * 2016-03-30 2016-08-24 上海华虹宏力半导体制造有限公司 灵敏放大器
CN108492840A (zh) * 2018-03-12 2018-09-04 武汉新芯集成电路制造有限公司 灵敏放大器
CN108231100A (zh) * 2018-03-26 2018-06-29 安徽大学 失调电压自适应数字校准型灵敏放大器
CN210575115U (zh) * 2019-11-28 2020-05-19 长鑫存储技术有限公司 灵敏放大器

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
A. GRANDE等: ""Charge Sensitive Amplifier With Offset-Compensated V-to-I Converter for the Mini-SDD-Based DSSC Detector"", 《IEEE TRANSACTIONS ON NUCLEAR SCIENCE》 *
INYONG KWON等: ""Experimental Validation of Charge-Sensitive Amplifier Configuration that Compensates for Detector Capacitance"", 《IEEE TRANSACTIONS ON NUCLEAR SCIENCE》 *
叶亚东等: ""一种优化低电压SRAM灵敏放大器时序的4T双复制位线延迟技术"", 《微电子学与计算机》 *
方雅祺: ""SRAM存算架构下多行读取的电流镜补偿电路设计"", 《中国优秀硕士学位论文全文数据库•信息科技辑》 *

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113470705A (zh) * 2020-03-30 2021-10-01 长鑫存储技术有限公司 灵敏放大器、存储器和数据读出方法
CN113470705B (zh) * 2020-03-30 2024-05-14 长鑫存储技术有限公司 灵敏放大器、存储器和数据读出方法
US11887655B2 (en) 2020-08-13 2024-01-30 Anhui University Sense amplifier, memory, and method for controlling sense amplifier by configuring structures using switches
WO2022048074A1 (zh) * 2020-09-01 2022-03-10 安徽大学 灵敏放大器、存储器和灵敏放大器的控制方法
US11862285B2 (en) 2020-09-01 2024-01-02 Anhui University Sense amplifier, memory and control method of sense amplifier
US11929111B2 (en) 2020-09-01 2024-03-12 Anhui University Sense amplifier, memory and method for controlling sense amplifier
WO2022170720A1 (zh) * 2021-02-10 2022-08-18 长鑫存储技术有限公司 灵敏放大器及其控制方法
US11854606B2 (en) 2021-02-10 2023-12-26 Changxin Memory Technologies, Inc. Sense amplifier and method for controlling the same
CN112992202A (zh) * 2021-03-24 2021-06-18 长鑫存储技术有限公司 灵敏放大器、存储器以及控制方法
CN112992202B (zh) * 2021-03-24 2022-08-05 长鑫存储技术有限公司 灵敏放大器、存储器以及控制方法
WO2024031815A1 (zh) * 2022-08-10 2024-02-15 长鑫存储技术有限公司 灵敏放大器、控制方法及半导体存储器
WO2024124719A1 (zh) * 2022-12-13 2024-06-20 长鑫存储技术有限公司 灵敏放大器、控制器和控制方法

Also Published As

Publication number Publication date
CN111933195B (zh) 2022-11-01
WO2022048074A1 (zh) 2022-03-10

Similar Documents

Publication Publication Date Title
CN111933195B (zh) 灵敏放大器、存储器和灵敏放大器的控制方法
CN111863055B (zh) 灵敏放大器、存储器和灵敏放大器的控制方法
CN111863052B (zh) 灵敏放大器、存储器和灵敏放大器的控制方法
CN111863053B (zh) 灵敏放大器、存储器和灵敏放大器的控制方法
CN111863054B (zh) 灵敏放大器、存储器和灵敏放大器的控制方法
US5694369A (en) Semiconductor memory device
US4973864A (en) Sense circuit for use in semiconductor memory
CN111933194B (zh) 灵敏放大器、存储器和灵敏放大器的控制方法
US11862284B2 (en) Sense amplifier, memory and data readout method
US11869624B2 (en) Sense amplifier, memory and method for controlling sense amplifier
WO2022021773A1 (zh) 灵敏放大器、存储器和灵敏放大器的控制方法
US11929111B2 (en) Sense amplifier, memory and method for controlling sense amplifier
US11862285B2 (en) Sense amplifier, memory and control method of sense amplifier
US5305272A (en) Sense amplifier circuit
CN211788182U (zh) 灵敏放大器和存储器
US20020003734A1 (en) Semiconductor memory device having sense amplifier and method for driving sense amplifier
US5646892A (en) Data reading circuit
US11887655B2 (en) Sense amplifier, memory, and method for controlling sense amplifier by configuring structures using switches
JPH11162176A (ja) 半導体記憶装置
US6765830B2 (en) Memory device with SRAM interface and DRAM cells
US8659964B2 (en) Bipolar primary sense amplifier
KR19990066630A (ko) 반도체 메모리의 센스앰프 제어방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant