CN111898334B - 用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备 - Google Patents
用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备 Download PDFInfo
- Publication number
- CN111898334B CN111898334B CN202010773501.9A CN202010773501A CN111898334B CN 111898334 B CN111898334 B CN 111898334B CN 202010773501 A CN202010773501 A CN 202010773501A CN 111898334 B CN111898334 B CN 111898334B
- Authority
- CN
- China
- Prior art keywords
- type
- threshold
- transistor
- standard cell
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000013461 design Methods 0.000 title claims abstract description 24
- 238000012545 processing Methods 0.000 title claims abstract description 19
- 239000004065 semiconductor Substances 0.000 claims abstract description 17
- 230000000630 rising effect Effects 0.000 claims description 13
- 238000005065 mining Methods 0.000 claims description 3
- 238000000034 method Methods 0.000 description 21
- 230000008569 process Effects 0.000 description 11
- 238000010586 diagram Methods 0.000 description 7
- 230000001960 triggered effect Effects 0.000 description 7
- 230000005540 biological transmission Effects 0.000 description 6
- 230000008859 change Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/327—Logic synthesis; Behaviour synthesis, e.g. mapping logic, HDL to netlist, high-level language to RTL or netlist
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
- H01L27/0922—Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- General Engineering & Computer Science (AREA)
- Geometry (AREA)
- Evolutionary Computation (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Hardware Redundancy (AREA)
Abstract
本公开涉及用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备。提供有一种用于系统级芯片设计的标准单元,包括多个半导体器件并且用于实现基础逻辑功能。所述标准单元包括:第一阈值类型的第一晶体管;以及第二阈值类型的第二晶体管,所述第二阈值类型与所述第一阈值类型不同;其中,第一阈值类型的阈值范围与第二阈值类型的阈值范围不同。
Description
技术领域
本公开总体而言涉及用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备,更具体而言,涉及用于采用混合阈值技术的标准单元及应用其的数据处理单元、运算芯片和计算设备。
背景技术
当前,多阈值电压设计正逐渐成为数字电路物理设计中重要的设计手段。但是,现有的多阈值设计通常是在单元级别进行,即,一个单元内部的器件采用同一阈值。以常用的标准单元库为例,其通常是以器件阈值来分类,即,在一个标准单元库内用到的标准单元都属于同一阈值类型,例如,RVT(普通阈值)库中的各个标准单元都只采用RVT阈值类型的器件,LVT(低阈值)库中的各个标准单元都只采用LVT阈值类型的器件。
因此,存在对于改进的标准单元的需求。
发明内容
根据本公开的第一方面,提供有一种用于系统级芯片设计的标准单元,包括多个半导体器件并且用于实现基础逻辑功能,其特征在于,所述多个半导体器件包括:第一阈值类型的第一晶体管;以及第二阈值类型的第二晶体管;其中,第一阈值类型的阈值范围与第二阈值类型的阈值范围不同。
优选地,其中,通过选择第一阈值类型和第二阈值类型,使得所述标准单元的上升延迟时间和下降延迟时间平衡。
优选地,所述多个半导体器件还包括:第三阈值类型的第三晶体管,其中,第三阈值类型的阈值范围与第一阈值类型和第二阈值类型的阈值范围均不相同,以及其中,通过选择第一阈值类型、第二阈值类型和第三阈值类型,使得所述标准单元的上升延迟时间和下降延迟时间平衡。
优选地,其中,第一阈值类型、第二阈值类型或第三阈值类型选自以下:普通阈值RVT类型,低阈值LVT类型,超低阈值SLVT类型,高阈值HVT类型。
优选地,其中,第一晶体管是n型晶体管,并且第二晶体管是p型晶体管;或者其中,第一晶体管是p型晶体管,并且第二晶体管是n型晶体管。
优选地,其中,第一晶体管和第二晶体管都是n型晶体管或者都是p型晶体管。
优选地,其中,所述标准单元是反相器,所述第一晶体管是低阈值LVT类型的p型晶体管,所述第二晶体管是超低阈值SLVT类型的n型晶体管,所述第一晶体管和所述第二晶体管的栅极连接到所述标准单元的输入端,所述第一晶体管和所述第二晶体管的漏极连接到所述标准单元的输出端。
根据本公开的第二方面,提供有一种数据处理单元,其包括至少一个如前所述的标准单元。
根据本公开的第三方面,提供有一种运算芯片,其包括至少一个如前所述的数据处理单元。
根据本公开的第四方面,提供有一种计算设备,所述计算设备用于执行挖掘虚拟数字货币的算法,并且包括:至少一个如前所述的运算芯片;控制芯片;电源模块;散热器;其中,所述控制芯片与所述至少一个运算芯片耦接并用于控制所述至少一个运算芯片的操作,其中,所述电源模块用于向所述至少一个运算芯片、所述控制芯片和/或所述散热器提供电力,以及其中,所述散热器用于给所述至少一个运算芯片、所述控制芯片和/或所述电源模块散热。
通过以下参照附图对本公开的示例性实施例的详细描述,本公开的其它特征及其优点将会变得清楚。
附图说明
构成说明书的一部分的附图描述了本公开的实施例,并且连同说明书一起用于解释本公开的原理。
参照附图,根据下面的详细描述,可以更加清楚地理解本公开,其中:
图1示例性地示出了根据本公开的实施例的标准单元的示意图;
图2示例性地示出了根据本公开的一个具体实施例的用作反相器的标准单元的示意图;
图3示例性地示出了根据本公开的一个具体实施例的用作动态边沿触发寄存器的标准单元的示意图;以及
图4示例性地示出了根据本公开的实施例的数据处理单元、运算芯片和计算设备的示意图。
注意,在以下说明的实施方式中,有时在不同的附图之间共同使用同一附图标记来表示相同部分或具有相同功能的部分,而省略其重复说明。在本说明书中,使用相似的标号和字母表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
为了便于理解,在附图等中所示的各结构的位置、尺寸及范围等有时不表示实际的位置、尺寸及范围等。因此,所公开的发明并不限于附图等所公开的位置、尺寸及范围等。此外,附图不必按比例绘制,一些特征可能被放大以示出具体组件的细节。
具体实施方式
下面将参照附图来详细描述本公开的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本公开的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本公开及其应用或使用的任何限制。也就是说,本文中的结构及方法是以示例性的方式示出,来说明本公开中的结构和方法的不同实施例。然而,本领域技术人员将会理解,它们仅仅说明可以用来实施的本公开的示例性方式,而不是穷尽的方式。此外,附图不必按比例绘制,一些特征可能被放大以示出具体组件的细节。
另外,对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为授权说明书的一部分。
在这里示出和讨论的所有示例中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它示例可以具有不同的值。
标准单元是现代系统级芯片(SOC)设计的基础,它可以把一些基础逻辑功能按照例如高度相等、宽度可变等一些原则设计成可拼接的单元,以方便后续通过设计自动化(EDA)工具实现复杂的系统。标准单元的上升延迟时间与下降延迟时间的平衡是衡量标准单元的性能的一项重要指标,其对于时钟网络优化以及减少毛刺(glitch)功耗都起着重要作用。在很多情况下,实现上升延迟时间与下降延迟时间的平衡可以意味着使得上升延迟时间与下降延迟时间基本相同。
在标准单元的电路设计中,通常都会将各个晶体管的沟道长度设置为最小特征尺寸,以获得最好的性能。以传统的平面CMOS(互补金属氧化物半导体,ComplementaryMetal-Oxide-Semiconductor)工艺为例,在沟道长度固定的前提下,为了获得上升延迟时间与下降延迟时间的较好的平衡,一般是通过调节PMOS(P型金属氧化物半导体,P-typeMetal-Oxide-Semiconductor)晶体管与NMOS(N型金属氧化物半导体,N-type Metal-Oxide-Semiconductor)晶体管的沟道宽度来实现。但是,对沟道宽度的这种调整会导致晶体管的尺寸和功耗增加,从而导致标准单元的尺寸和功耗增加。此外,对沟道宽度的调整在很多情况下并不适用。例如,在FinFET(鳍式场效应晶体管,Fin Field-EffectTransistor)工艺中,可调节的参数是晶体管的Fin(鳍)的个数,因此通常只有几个固定的整数值可选。特别是在一些高密度的标准单元库中,Fin的个数完全固定不可调整,这使得上升延迟时间与下降延迟时间的平衡的优化非常困难。
为了解决上述问题,本发明提出了采用混合阈值技术的数字标准单元,其中可以采用不同阈值类型的晶体管,从而使得能够在各种情况下实现对标准单元的上升延迟时间与下降延迟时间的平衡的调节。现有的标准单元库是可复用IP库中最基本的一种,其可以由Foundry(半导体制造厂家)或第三方IP供应商提供。Foundry或第三方IP供应商一般只提供针对特定工艺的初级标准单元库,这种初级标准单元库中的标准单元针对众多客户的通用需求而设计,采用单一阈值类型。在此基础上,客户可以自行设计或改进标准单元,作为对初级标准单元库的补充,只要客户自行设计或改进的标准单元符合Foundry的设计规则,就可由Foundry来生产。基于此,本发明提出的采用混合阈值技术的标准单元可以由用户自行设计并通过Foundry来生产。由于在Foundry提供的初级标准单元库中,一般一个库内的标准单元只用到一种阈值类型的器件,因此可以区分普通阈值RVT库、低阈值LVT库、超低阈值SVLT库等。与此不同,本发明提出的采用混合阈值技术的标准单元会在一个标准单元中采用不同阈值类型的器件,因此并不属于现有的以阈值类型区分的库,而是可以根据其它标准分类成相应的标准单元库。
以现有的某一FinFET工艺的标准单元设计为例,其中提供普通阈值RVT类型、低阈值LVT类型、超低阈值SVLT类型等不同阈值类型的器件。由于设计规则的限制,高密度的标准单元设计中器件的Fin的个数固定为2。在通常的标准单元设计中,对于简单的反相器电路,NMOS和PMOS晶体管会同时使用此工艺中的超低阈值SLVT类型的器件,而本发明提出,可对NMOS晶体管用超低阈值SLVT类型的器件,而对PMOS晶体管采用低阈值LVT类型的器件,从而实现上升延迟时间与下降延迟时间的平衡。以下将详细描述根据本公开的具体实施例。
图1示例性地示出了根据本公开的实施例的用于系统级芯片设计的标准单元100的示意图,该标准单元100包括多个半导体器件并且用于实现基础逻辑功能。如图1所示,标准单元100的多个半导体器件包括:第一阈值类型的第一晶体管110以及第二阈值类型的第二晶体管120。其中,第一阈值类型的阈值范围与第二阈值类型的阈值范围不同。
在根据本公开的实施例中,不同的阈值类型可以由不同的沟道掺杂浓度来实现。例如,在标准单元100中,第一阈值类型的晶体管110的沟道可以具有第一掺杂浓度,第二阈值类型的晶体管120的沟道可以具有与第一掺杂浓度不同的第二掺杂浓度。沟道掺杂浓度对于晶体管阈值而言是决定性的因素,由不同的沟道掺杂浓度实现的不同的阈值类型例如可以包括普通阈值RVT(Regular Vt)类型、低阈值LVT(Low Vt)类型、超低阈值SLVT(Superlow Vt)类型和/或高阈值HVT(High Vt)类型等等。在标准单元100中,第一阈值类型或第二阈值类型可以选自普通阈值RVT类型、低阈值LVT类型、超低阈值SLVT类型和/或高阈值HVT类型等等。本领域技术人员将理解,虽然在上文中描述了某几种现有的阈值类型,但根据本公开的实施例不限于此,而是可以采用更多的阈值类型,只要采用该阈值类型有助于实现标准单元的上升延迟时间与下降延迟时间的平衡即可。
在根据本公开的实施例中,第一晶体管110和第二晶体管120可以是以任意工艺制造的任意类型的晶体管,包括但不限于MOS晶体管,并且优选地可以是FinFET晶体管。
在根据本公开的实施例的标准单元100中,通过选择第一阈值类型和第二阈值类型,使得标准单元100的上升延迟时间和下降延迟时间平衡。
在根据本公开的实施例中,上升延迟时间是指,在标准单元的输入端的信号稳定之后,标准单元的输出端的信号变化至其规定上限所需的延迟时间。因此,上升延迟时间可以包括从标准单元的输入端到输出端的路径延迟时间和输出端的信号由低翻转至高的时间。类似地,在根据本公开的实施例中,下降延迟时间是指,在标准单元的输入端的信号稳定之后,标准单元的输出端的信号变化至其规定下限所需的延迟时间。因此,下降延迟时间可以包括从标准单元的输入端到输出端的路径延迟时间和输出端的信号由高翻转至低的时间。
在根据本公开的实施例的标准单元100中,针对不同的半导体工艺以及不同的标准单元电路类型,可以采用不同的阈值类型组合。例如,可以对不同掺杂类型的晶体管采用不同的阈值类型,也可以对相同掺杂类型的晶体管采用不同的阈值类型。具体而言,在根据本公开的一些实施例中,图1所示的标准单元100中的第一晶体管110是p型晶体管,而第二晶体管120是n型晶体管;在根据本公开的又一些实施例中,图1所示的标准单元100中的第一晶体管110是n型晶体管,而第二晶体管120是p型晶体管;在根据本公开的另一些实施例中,图1所示的标准单元100中的第一晶体管110和第二晶体管120都是p型晶体管;以及,在根据本公开的再一些实施例中,图1所示的标准单元100中的第一晶体管110和第二晶体管120都是n型晶体管。
在采用CMOS工艺的标准单元中,NMOS晶体管通常用于信号的下拉(pull down),即,当输出信号由高翻转至低时,NMOS晶体管起作用;而PMOS晶体管通常用于信号的上拉(pull up),即,当输出信号由低翻转至高时,PMOS晶体管起作用。为了实现CMOS标准单元的上升延迟时间与下降延迟时间的平衡,如果半导体工艺和/或标准单元的结构决定了在NMOS晶体管和PMOS晶体管采用同一阈值类型的情况下,NMOS晶体管路径较慢而PMOS晶体管路径较快,则根据本公开的实施例的CMOS标准单元可以将较低阈值的NMOS晶体管与较高阈值的PMOS晶体管组合使用,使得NMOS路径变快并且PMOS路径变慢,从而实现NMOS晶体管路径和PMOS晶体管路径的速度的平衡,进行实现上升延迟时间与下降延迟时间的平衡。反之,如果半导体工艺或标准单元的结构决定了在NMOS晶体管和PMOS晶体管采用同一阈值类型的情况下,NMOS晶体管路径较快而PMOS晶体管路径较慢,则可以将较高阈值的NMOS晶体管与较低阈值的PMOS晶体管组合使用,使得NMOS路径变慢并且PMOS路径变快,从而实现上升延迟时间与下降延迟时间的平衡。
例如,在根据本公开的一些实施例中,标准单元100可以是反相器,其中第一晶体管110和第二晶体管120的栅极连接到标准单元100的输入端,并且第一晶体管110和第二晶体管120的漏极连接到标准单元100的输出端。假设该反相器采用的半导体工艺和标准单元结构决定了在NMOS晶体管和PMOS晶体管采用同一阈值类型的情况下,NMOS晶体管路径较快而PMOS晶体管路径较慢,则在该反相器中,第一晶体管110采用超低阈值SLVT类型的p型晶体管,第二晶体管120采用低阈值LVT类型的n型晶体管,即,实现了较低阈值的PMOS晶体管与较高阈值的NMOS晶体管的组合,使得PMOS路径变快并且NMOS路径变慢,从而实现了标准单元100的上升延迟时间与下降延迟时间的平衡。
在根据本公开的实施例中,标准单元100还可以包括:第三阈值类型的第三晶体管。第三阈值类型的阈值范围与第一阈值类型和第二阈值类型的阈值范围均不相同。在优选的实施例中,可以通过选择第一阈值类型、第二阈值类型和第三阈值类型,使得标准单元100的上升延迟时间和下降延迟时间平衡。在一些实施例中,不同的阈值类型可以通过晶体管的不同的沟道掺杂浓度来实现,例如,第一阈值类型的晶体管的沟道具有第一掺杂浓度,第二阈值类型的晶体管的沟道具有第二掺杂浓度,第三阈值类型的晶体管的沟道具有第三掺杂浓度,并且第一掺杂浓度、第二掺杂浓度和第三掺杂浓度各不相同。由不同的沟道掺杂浓度实现的不同的阈值类型例如可以包括普通阈值RVT(Regular Vt)类型、低阈值LVT(LowVt)类型、超低阈值SLVT(Super low Vt)类型和/或高阈值HVT(High Vt)类型等等。在标准单元100中,第一阈值类型、第二阈值类型或第三阈值类型可以选自普通阈值RVT类型、低阈值LVT类型、超低阈值SLVT类型和/或高阈值HVT类型等等。本领域技术人员将理解,虽然在上文中描述了某几种现有的阈值类型,但根据本公开的实施例不限于此,而是可以采用更多的阈值类型,只要采用该阈值类型有助于实现标准单元的上升延迟时间与下降延迟时间的平衡即可。
注意,虽然根据本公开的实施例仅示出了包括两种不同阈值类型的晶体管和包括三种不同阈值类型的晶体管的标准单元,但本领域技术人员将理解,根据本公开的实施例的标准单元可以包括任意多种不同阈值类型的任意多个晶体管。
图2示例性地示出了根据本公开的一个具体实施例的用作反相器的标准单元200的电路图,该标准单元200是图1所示的标准单元100的一个具体示例,因此前述关于标准单元100的描述也可以至少部分地适用于此。参考图2,用作反相器的标准单元200可以包括:第一阈值类型的第一晶体管M1,以及第二阈值类型的第二晶体管M2。在该反相器中,第一晶体管M1和第二晶体管M2的栅极连接到标准单元200的输入端I,第一晶体管M1和第二晶体管M2的漏极连接到标准单元200的输出端O,第一晶体管M1的源极连接到电源VDD,并且第二晶体管M2的源极连接到地GND。其中,第一晶体管M1采用低阈值LVT类型的p型晶体管;第二晶体管M2采用超低阈值SLVT类型的n型晶体管,以使得该反相器的上升延迟时间和下降延迟时间达到平衡。
在现有的用作反相器的标准单元中,通常会为反相器的两个晶体管选择相同的阈值类型,即单一阈值类型设计,但是这会导致上升延迟时间和下降延迟时间的不平衡。原因在于,就超低阈值SLVT类型的器件而言,用于信号的上拉的PMOS晶体管的阈值比用于信号的下拉的NMOS晶体管的阈值要低。如果采用通常的单一阈值类型设计,会使得反相器的上升延迟时间明显小于下降延迟时间,造成标准单元的上升延迟时间与下降延迟时间的平衡较差。同时,由于标准单元的最高运行速度是由最慢路径决定的,较快的PMOS路径并未带来性能的提升,但却带来了动态功耗与漏电增加的代价。
与此不同,在根据本公开的实施例的用作反相器的标准单元200中,用于信号的上拉的第一晶体管M1选用低阈值LVT类型的p型晶体管,用于信号的下拉的第二晶体管M2选用超低阈值SLVT类型的n型晶体管,从而使得用作反相器的标准单元200的上升延迟时间与下降延迟时间趋于平衡,同时不增加器件个数或尺寸,并且可以降低动态功耗与漏电。即,根据本公开的实施例的采用混合阈值技术的标准单元能够在不增加器件尺寸和个数的前提下实现上升延迟时间与下降延迟时间的平衡,并降低动态功耗和漏电,从而提供性能更为优越的标准单元。
图3示例性地示出了作为根据本公开的一个具体实施例的用作动态边沿触发寄存器的标准单元300的电路图,该标准单元300是图1所示的标准单元100的一个具体示例,因此前述关于标准单元100的描述也可以至少部分地适用于此。参考图3,该标准单元300用作动态边沿触发寄存器,其包括依次串联连接在输入端D和输出端Q之间的传输门302、反相器304、传输门306和反相器308。在用作动态边沿触发寄存器的该标准单元300中,包括:第一阈值类型的第一晶体管M1′和M1″,其中第一阈值类型选择为低阈值LVT类型;第二阈值类型的第二晶体管M2′和M2″,其中第二阈值类型选择为超低阈值SLVT类型;以及,第三阈值类型的第三晶体管M3、M4、M3′和M4′,其中第三阈值类型选择为普通阈值RVT类型。在传输门302中,p型的第三晶体管M3的栅极连接到时钟信号CLKP,n型的第三晶体管M4的栅极连接到时钟信号CLKN;与此相反在传输门306中,p型的第三晶体管M3′的栅极连接到时钟信号CLKN,n型的第三晶体管M4′的栅极连接到时钟信号CLKP,其中,时钟信号CLKN和CLKP是互为反相的时钟信号。
参考图3,在用作动态边沿触发寄存器的该标准单元300中,反相器304和308采用图2中所示的反相器的结构,即,用于信号的上拉的第一晶体管M1′和M1″选用低阈值LVT类型的p型晶体管,用于信号的下拉的第二晶体管M2′和M2″选用超低阈值SLVT类型的n型晶体管,从而使得反相器304和308各自的上升延迟时间与下降延迟时间达到平衡。
继续参考图3,由于传输门302和306并不涉及信号的上拉或下拉,因此在传输门中的p型晶体管和n型晶体管可以采用同一阈值类型。具体而言,在用作动态边沿触发寄存器的该标准单元300中,传输门302由普通阈值RVT类型的p型的第三晶体管M3和n型的第三晶体管M4组成,传输门306由普通阈值RVT类型的p型的第三晶体管M3′和n型的第三晶体管M4′组成。并且,通过为传输门302和306中的p型晶体管和n型晶体管都选择普通阈值RVT类型,能够在不影响延迟时间的平衡的同时增强传输门302和306的驱动能力。
在根据本公开的实施例的用作动态边沿触发寄存器的标准单元300中,通过合理地采用混合阈值设计,能够在不增加器件尺寸和个数的前提下,实现上升延迟时间与下降延迟时间的平衡、降低动态功耗和漏电并增强驱动能力,从而提供性能更为优越的标准单元。
图4示例性地示出了根据本公开的实施例的数据处理单元、运算芯片和计算设备的示意图。
根据本公开的实施例,还提供一种数据处理单元402。参考图4,该数据处理单元402包括至少一个如前文中所述的标准单元100。在一些实施例中,该数据处理单元402可以同时包括如本申请的图1中所示的采用混合阈值技术的标准单元100和传统的采用单一阈值类型的标准单元。数据处理单元402可以用于实现较为简单的数据处理功能,例如其可以是加法器、乘法器等等。本领域技术人员将理解,虽然图4中所示的数据处理单元402是计算设备400的一部分,但该数据处理单元402也可以作为独立的部件单独使用。
根据本公开的实施例,还提供一种运算芯片404。参考图4,该运算芯片404包括至少一个如前文中所述的数据处理单元402。运算芯片404可以用于实现较为复杂的运算功能,例如可以实现某种算法(诸如散列算法)。本领域技术人员将理解,虽然图4中所示的运算芯片404是计算设备400的一部分,但运算芯片404也可以作为独立的部件单独使用。
根据本公开的实施例,还提供一种计算设备400,其可以用于执行挖掘虚拟数字货币的算法。参考图4,该计算设备400可以包括:至少一个如前文中所述的运算芯片404;控制芯片406;电源模块408;以及散热器410。其中,控制芯片406与至少一个运算芯片404耦接;电源模块408可用于向至少一个运算芯片404、控制芯片406和/或散热器410提供电力;散热器410可用于给至少一个运算芯片404、控制芯片406和/或电源模块408散热。在优选的实施例中,计算设备400例如可以用于执行挖掘比特币的散列算法。
在说明书及权利要求中的词语″前″、″后″、″顶″、″底″、″之上″、″之下″等,如果存在的话,用于描述性的目的而并不一定用于描述不变的相对位置。应当理解,这样使用的词语在适当的情况下是可互换的,使得在此所描述的本公开的实施例,例如,能够在与在此所示出的或另外描述的那些取向不同的其它取向上操作。
如在此所使用的,词语″示例性的″意指″用作示例、实例或说明″,而不是作为将被精确复制的″模型″。在此示例性描述的任意实现方式并不一定要被解释为比其它实现方式优选的或有利的。而且,本公开不受在技术领域、背景技术、发明内容或具体实施方式中所给出的任何所表述的或所暗示的理论所限定。
如在此所使用的,词语″基本″意指包含由设计或制造的缺陷、器件或元件的容差、环境影响和/或其它因素所致的任意微小的变化。词语″基本″还允许由寄生效应、噪声以及可能存在于实际的实现方式中的其它实际考虑因素所致的与完美的或理想的情形之间的差异。
另外,本文的描述可能提及了被″连接″或″耦接″在一起的元件或节点或特征。如在此所使用的,除非另外明确说明,″连接″意指一个元件/节点/特征与另一种元件/节点/特征在电学上、机械上、逻辑上或以其它方式直接地连接(或者直接通信)。类似地,除非另外明确说明,″耦接″意指一个元件/节点/特征可以与另一元件/节点/特征以直接的或间接的方式在机械上、电学上、逻辑上或以其它方式连结以允许相互作用,即使这两个特征可能并没有直接连接也是如此。也就是说,″耦接″意图包含元件或其它特征的直接连结和间接连结,包括利用一个或多个中间元件的连接。
另外,仅仅为了参考的目的,还可以在本文中使用″第一″、″第二″等类似术语,并且因而并非意图限定。例如,除非上下文明确指出,否则涉及结构或元件的词语″第-″、″第二″和其它此类数字词语并没有暗示顺序或次序。
还应理解,″包括/包含″一词在本文中使用时,说明存在所指出的特征、整体、步骤、操作、单元和/或组件,但是并不排除存在或增加一个或多个其它特征、整体、步骤、操作、单元和/或组件以及/或者它们的组合。
在本公开中,术语″提供″从广义上用于涵盖获得对象的所有方式,因此″提供某对象″包括但不限于″购买″、″制备/制造″、″布置/设置″、″安装/装配″、和/或″订购″对象等。
本领域技术人员应当意识到,在上述操作之间的边界仅仅是说明性的。多个操作可以结合成单个操作,单个操作可以分布于附加的操作中,并且操作可以在时间上至少部分重叠地执行。而且,另选的实施例可以包括特定操作的多个实例,并且在其它各种实施例中可以改变操作顺序。但是,其它的修改、变化和替换同样是可能的。因此,本说明书和附图应当被看作是说明性的,而非限制性的。
虽然已经通过示例对本公开的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上示例仅是为了进行说明,而不是为了限制本公开的范围。在此公开的各实施例可以任意组合,而不脱离本公开的精神和范围。本领域的技术人员还应理解,可以对实施例进行多种修改而不脱离本公开的范围和精神。本公开的范围由所附权利要求来限定。
Claims (9)
1.一种用于系统级芯片设计的标准单元,包括多个半导体器件并且用于实现基础逻辑功能,其特征在于,所述多个半导体器件包括:
第一阈值类型的第一晶体管;以及
第二阈值类型的第二晶体管,其中,第二晶体管具有与第一晶体管相同的阈值类型时,第二晶体管的第二路径速度慢于第一晶体管的第一路径速度;
其中,第一阈值类型的阈值被选择为高于第二阈值类型的阈值,以平衡所述第一晶体管的第一路径速度和所述第二晶体管的第二路径速度,使得所述标准单元的上升延迟时间和下降延迟时间平衡。
2.根据权利要求1所述的标准单元,其特征在于,所述多个半导体器件还包括:
第三阈值类型的第三晶体管,
其中,第三阈值类型的阈值范围与第一阈值类型和第二阈值类型的阈值范围均不相同,以及
其中,通过选择第一阈值类型、第二阈值类型和第三阈值类型,使得所述标准单元的上升延迟时间和下降延迟时间平衡。
3.根据权利要求1或2 所述的标准单元,其特征在于,其中,第一阈值类型、第二阈值类型或第三阈值类型选自以下:普通阈值RVT类型,低阈值LVT类型,超低阈值SLVT类型,高阈值HVT类型。
4.根据权利要求1所述的标准单元,其特征在于,
其中,第一晶体管是n型晶体管,并且第二晶体管是p型晶体管;或者
其中,第一晶体管是p型晶体管,并且第二晶体管是n型晶体管。
5.根据权利要求1所述的标准单元,其特征在于,其中,第一晶体管和第二晶体管都是n型晶体管或者都是p型晶体管。
6.根据权利要求1所述的标准单元,其特征在于,其中,所述标准单元是反相器,所述第一晶体管是低阈值LVT类型的p型晶体管,所述第二晶体管是超低阈值SLVT类型的n型晶体管,所述第一晶体管和所述第二晶体管的栅极连接到所述标准单元的输入端,所述第一晶体管和所述第二晶体管的漏极连接到所述标准单元的输出端。
7.一种数据处理单元,其特征在于,包括至少一个根据权利要求1至6中任意一项所述的标准单元。
8.一种运算芯片,其特征在于,包括至少一个根据权利要求7所述的数据处理单元。
9.一种计算设备,其特征在于,所述计算设备用于执行挖掘虚拟数字货币的算法,并且包括:
至少一个根据权利要求8所述的运算芯片;
控制芯片;
电源模块;
散热器;
其中,所述控制芯片与所述至少一个运算芯片耦接并用于控制所述至少一个运算芯片的操作,
其中,所述电源模块用于向所述至少一个运算芯片、所述控制芯片和/或所述散热器提供电力,以及
其中,所述散热器用于给所述至少一个运算芯片、所述控制芯片和/或所述电源模块散热。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010773501.9A CN111898334B (zh) | 2020-08-04 | 2020-08-04 | 用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备 |
US17/997,319 US11768988B2 (en) | 2020-08-04 | 2021-06-08 | Standard unit for system on chip design, and data processing unit, operation chip and computing apparatus using same |
CA3177015A CA3177015C (en) | 2020-08-04 | 2021-06-08 | Standard unit for system on chip design, and data processing unit, operation chip and computing apparatus using same |
TW110120774A TWI773367B (zh) | 2020-08-04 | 2021-06-08 | 用於系統級晶片設計的標準單元及應用其的數據處理單元、運算晶片和計算設備 |
PCT/CN2021/098910 WO2022028088A1 (zh) | 2020-08-04 | 2021-06-08 | 用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010773501.9A CN111898334B (zh) | 2020-08-04 | 2020-08-04 | 用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111898334A CN111898334A (zh) | 2020-11-06 |
CN111898334B true CN111898334B (zh) | 2022-02-01 |
Family
ID=73183349
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010773501.9A Active CN111898334B (zh) | 2020-08-04 | 2020-08-04 | 用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11768988B2 (zh) |
CN (1) | CN111898334B (zh) |
CA (1) | CA3177015C (zh) |
TW (1) | TWI773367B (zh) |
WO (1) | WO2022028088A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111898334B (zh) * | 2020-08-04 | 2022-02-01 | 深圳比特微电子科技有限公司 | 用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备 |
CN112507648B (zh) * | 2020-11-30 | 2022-01-04 | 深圳比特微电子科技有限公司 | 版图设计的方法和集成电路、运算芯片和计算设备 |
CN116629178B (zh) * | 2023-07-24 | 2023-10-31 | 合肥晶合集成电路股份有限公司 | 逻辑电路设计装置及逻辑电路设计方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103106291A (zh) * | 2011-11-15 | 2013-05-15 | 中国科学院微电子研究所 | 基于Multi-Vt技术的低功耗FPGA及配套的EDA设计方法 |
CN103930998A (zh) * | 2011-10-27 | 2014-07-16 | 国际商业机器公司 | 薄体mosfet的阈值电压调节 |
CN104124954A (zh) * | 2013-04-25 | 2014-10-29 | 财团法人工业技术研究院 | 电平转换电路及其操作方法 |
CN107464810A (zh) * | 2016-06-02 | 2017-12-12 | 马维尔国际贸易有限公司 | 用于对准晶体管的阈值电压的集成电路制造工艺 |
CN110311655A (zh) * | 2019-06-27 | 2019-10-08 | 北京嘉楠捷思信息技术有限公司 | 免保持动态d触发器、数据处理单元、芯片、算力板及计算设备 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0653843A3 (en) * | 1993-11-17 | 1996-05-01 | Hewlett Packard Co | CMOS circuits with adaptive voltage threshold. |
JP2006114833A (ja) | 2004-10-18 | 2006-04-27 | Toshiba Corp | 半導体集積回路及びその設計方法 |
US7893723B2 (en) * | 2007-12-29 | 2011-02-22 | Texas Instruments Incorporated | Minimizing leakage in logic designs |
US8627252B2 (en) * | 2008-09-18 | 2014-01-07 | Oracle America, Inc. | Method for selectively implementing low threshold voltage transistors in digital logic designs |
CN101651829A (zh) * | 2009-06-29 | 2010-02-17 | 北京中星微电子有限公司 | 一种环路滤波的方法、装置及一种移动多媒体终端芯片 |
US8957398B2 (en) * | 2010-12-22 | 2015-02-17 | Easic Corporation | Via-configurable high-performance logic block involving transistor chains |
FR3000295B1 (fr) * | 2012-12-26 | 2015-02-27 | Commissariat Energie Atomique | Circuit integre comprenant une cellule d'arbre d'horloge |
FR3000296B1 (fr) * | 2012-12-26 | 2015-02-27 | Commissariat Energie Atomique | Circuit integre comprenant une cellule d'arbre d'horloge |
US20140266290A1 (en) * | 2013-03-14 | 2014-09-18 | Bhavin Odedara | Process detection circuit |
CN103532542B (zh) | 2013-10-15 | 2016-08-31 | 上海交通大学 | 一种用于时钟树的反相器电路 |
US9842184B2 (en) * | 2015-09-11 | 2017-12-12 | Globalfoundries Inc. | Method, apparatus and system for using hybrid library track design for SOI technology |
US9923527B2 (en) * | 2016-05-06 | 2018-03-20 | Globalfoundries Inc. | Method, apparatus and system for back gate biasing for FD-SOI devices |
US10079597B1 (en) * | 2017-03-15 | 2018-09-18 | Globalfoundries Inc. | Circuit tuning scheme for FDSOI |
CN107403052B (zh) * | 2017-08-03 | 2019-11-01 | 电子科技大学 | 一种适用于近阈值和亚阈值的低漏电标准单元的设计方法 |
WO2020106339A2 (en) * | 2018-08-20 | 2020-05-28 | Cryptography Research, Inc. | All-digital camouflage circuit |
US11018071B2 (en) * | 2018-09-25 | 2021-05-25 | Qualcomm Incorporated | Initiation of one or more processors in an integrated circuit |
US10734978B2 (en) * | 2018-12-28 | 2020-08-04 | Texas Instruments Incorporated | Enhanced immunity latched logic state retention |
CN111898334B (zh) * | 2020-08-04 | 2022-02-01 | 深圳比特微电子科技有限公司 | 用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备 |
-
2020
- 2020-08-04 CN CN202010773501.9A patent/CN111898334B/zh active Active
-
2021
- 2021-06-08 US US17/997,319 patent/US11768988B2/en active Active
- 2021-06-08 CA CA3177015A patent/CA3177015C/en active Active
- 2021-06-08 TW TW110120774A patent/TWI773367B/zh active
- 2021-06-08 WO PCT/CN2021/098910 patent/WO2022028088A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103930998A (zh) * | 2011-10-27 | 2014-07-16 | 国际商业机器公司 | 薄体mosfet的阈值电压调节 |
CN103106291A (zh) * | 2011-11-15 | 2013-05-15 | 中国科学院微电子研究所 | 基于Multi-Vt技术的低功耗FPGA及配套的EDA设计方法 |
CN104124954A (zh) * | 2013-04-25 | 2014-10-29 | 财团法人工业技术研究院 | 电平转换电路及其操作方法 |
CN107464810A (zh) * | 2016-06-02 | 2017-12-12 | 马维尔国际贸易有限公司 | 用于对准晶体管的阈值电压的集成电路制造工艺 |
CN110311655A (zh) * | 2019-06-27 | 2019-10-08 | 北京嘉楠捷思信息技术有限公司 | 免保持动态d触发器、数据处理单元、芯片、算力板及计算设备 |
Non-Patent Citations (1)
Title |
---|
高压 IGBT 串联均压控制电路阈值电压设计方法;于华龙 等;《中国电机工程学报》;20160305;第36卷(第5期);1357-1365 * |
Also Published As
Publication number | Publication date |
---|---|
CA3177015A1 (en) | 2022-02-10 |
US20230195987A1 (en) | 2023-06-22 |
WO2022028088A1 (zh) | 2022-02-10 |
TW202139050A (zh) | 2021-10-16 |
CA3177015C (en) | 2024-02-06 |
TWI773367B (zh) | 2022-08-01 |
US11768988B2 (en) | 2023-09-26 |
CN111898334A (zh) | 2020-11-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111898334B (zh) | 用于系统级芯片设计的标准单元及应用其的数据处理单元、运算芯片和计算设备 | |
Annaratone | Digital CMOS circuit design | |
US7782110B1 (en) | Systems and methods for integrated circuits comprising multiple body bias domains | |
JP2005503668A (ja) | プログラマブルデバイスの一部にウェルバイアスを選択的にかけるための構造および方法 | |
Dhar et al. | Design of an energy efficient, high speed, low power full subtractor using GDI technique | |
US20120105123A1 (en) | Fine-grained Clock Skew Tuning in an Integrated Circuit | |
Pradeep et al. | Design and development of high performance MOS current mode logic (MCML) processor for fast and power efficient computing | |
US6993737B1 (en) | Leakage power optimization for integrated circuits | |
CN114070272A (zh) | 延迟控制装置和可调延迟装置 | |
US11190186B2 (en) | Clock gating cell with low power and integrated circuit including the same | |
US7088138B2 (en) | Symmetric and non-stacked XOR circuit | |
Jilagam et al. | Skew and power reduction using tunable clock buffers and inverters | |
Kumar et al. | DESIGN OF HIGH SPEED AND LOW POWER SIX TRANSISTOR FULL ADDER USING TWO TRANSISTOR XOR GATE | |
Sharma et al. | A Low Leakage Input Dependent ONOFIC Approach for CMOS Logic Circuits | |
Veendrick | CMOS Circuit, Layout and Library Design | |
VG et al. | Implementation and Comparative Analysis of Low Power Multiplexers Using Dynamic Logic Styles | |
Sahu et al. | Design of Low-Power Dynamic Threshold MOSFET (DTMOS) Push–Pull Inverter | |
Imai et al. | Novel delay elements for bundled-data transfer circuits based on two-phase handshaking protocols | |
WO2021259476A1 (en) | Method of designing a datapath in a semiconductor component, and semiconductor component having a datapath | |
US7635992B1 (en) | Configurable tapered delay chain with multiple sizes of delay elements | |
Kuroda | High-speed, low-power emitter coupled logic circuits | |
Vardhan et al. | Design and Implementation of Low Power NAND Gate Based Combinational Circuits Using FinFET Technique | |
JM Veendrick et al. | CMOS Circuits | |
Bijwar | Design and Analysis of High Speed Low Power Hybrid Adder Using Transmission Gates | |
KR20240055850A (ko) | 누설 허용 논리 게이트들의 구현 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |