CN111786679B - 用于压缩数字信号的系统和方法 - Google Patents

用于压缩数字信号的系统和方法 Download PDF

Info

Publication number
CN111786679B
CN111786679B CN202010717587.3A CN202010717587A CN111786679B CN 111786679 B CN111786679 B CN 111786679B CN 202010717587 A CN202010717587 A CN 202010717587A CN 111786679 B CN111786679 B CN 111786679B
Authority
CN
China
Prior art keywords
digital signal
digital
uncompressed
compressed
compressed digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010717587.3A
Other languages
English (en)
Other versions
CN111786679A (zh
Inventor
布莱恩·帕克·切斯尼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
American Sirui Logic Co ltd
Original Assignee
American Sirui Logic Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by American Sirui Logic Co ltd filed Critical American Sirui Logic Co ltd
Publication of CN111786679A publication Critical patent/CN111786679A/zh
Application granted granted Critical
Publication of CN111786679B publication Critical patent/CN111786679B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
    • G10L19/00Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis
    • G10L19/02Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis using spectral analysis, e.g. transform vocoders or subband vocoders
    • G10L19/032Quantisation or dequantisation of spectral components
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/412Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
    • H03M3/422Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
    • H03M3/424Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a multiple bit one
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
    • G10L19/00Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis
    • G10L19/005Correction of errors induced by the transmission channel, if related to the coding algorithm
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
    • G10L19/00Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis
    • G10L19/04Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis using predictive techniques
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
    • G10L25/00Speech or voice analysis techniques not restricted to a single one of groups G10L15/00 - G10L21/00
    • G10L25/78Detection of presence or absence of voice signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/412Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
    • H03M3/422Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
    • H03M3/424Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a multiple bit one
    • H03M3/428Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a multiple bit one with lower resolution, e.g. single bit, feedback
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/466Multiplexed conversion systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/466Multiplexed conversion systems
    • H03M3/468Interleaved, i.e. using multiple converters or converter parts for one channel, e.g. using Hadamard codes, pi-delta-sigma converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computational Linguistics (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Audiology, Speech & Language Pathology (AREA)
  • Human Computer Interaction (AREA)
  • Acoustics & Sound (AREA)
  • Multimedia (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

一种系统可以包括德尔塔‑西格玛模数转换器和数字压缩电路。德尔塔‑西格玛模数转换器可以包括环路滤波器,其具有环路滤波器输入,配置为接收输入信号并且响应于输入信号产生中间信号,多位量化器,配置为将中间信号量化成未压缩数字输出信号,以及反馈数模转换器,其具有反馈输出,配置为响应于未压缩数字输出信号产生反馈输出信号以便于在环路滤波器输入将输入信号与反馈输出信号组合。数字压缩电路可以配置为接收未压缩数字输出信号并且将未压缩数字输出信号压缩成已压缩数字输出信号,其比未压缩数字输出信号具有更少的量化电平。

Description

用于压缩数字信号的系统和方法
本申请是分案申请,其母案申请为中国国家申请号201580045272.6,“用于压缩数字信号的系统和方法”,申请日2015年06月23日。
技术领域
本发明总体上涉及音频系统,并且更具体地涉及压缩在音频系统中的数字信号。
背景技术
麦克风普遍存在于由个人使用的许多设备中,包括计算机、平板电脑、智能手机、以及许多其他消费设备。总体而言,麦克风是电声变换器,其响应于由声音事件在麦克风上导致的麦克风一部分(例如膜片或其他结构)的偏转而产生电信号。
在数字麦克风系统中,麦克风变换器的模拟输出信号可以由模数转换器处理来将模拟输出信号转换成数字输出信号,其可以在总线上发送给数字音频处理器用于进一步处理。通过在总线上发送数字信号而不是模拟信号,音频信号可以更不易受噪声影响。
为了充分地再现具有足够质量的音频信号,数字输出信号可以具有多个量化电平,多个量化电平会需要大数量的数字位,以便每个量化电平由对应数字代码表示。可能不期望发送具有许多位和/或具有在数字总线、特别是串行数字总线上改变频率的位的数字代码,由于通信吞吐量会随着在数字代码中的位数量增加而下降。
发明内容
根据本发明的教导,可以减少或消除与数字信号的通信相关的某些缺点和问题。
根据本发明的实施例,一种系统可以包括德尔塔-西格玛模数转换器和数字压缩电路。德尔塔-西格玛模数转换器可以包括环路滤波器,其具有环路滤波器输入,配置为接收输入信号并且响应于输入信号产生中间信号,多位量化器,配置为将中间信号量化成未压缩数字输出信号,以及反馈数模转换器,其具有反馈输出,配置为响应于未压缩数字输出信号产生反馈输出信号以便于在环路滤波器输入将输入信号与反馈输出信号组合。数字压缩电路可以配置为接收未压缩数字输出信号并且将未压缩数字输出信号压缩成已压缩数字输出信号,其比未压缩数字输出信号具有更少的量化电平。
根据本发明的这些和其他实施例,一种方法可以包括在环路滤波器输入接收模拟输入信号并且响应于输入信号滤波模拟输入信号以产生中间信号。该方法可以还包括将中间信号量化成未压缩数字输出信号。该方法可以还包括将未压缩数字输出信号转换成已压缩数字输出信号以便于在环路滤波器输入将输入信号与反馈输出信号组合。该方法可以附加地包括将未压缩数字输出信号压缩成已压缩数字输出信号,其比未压缩数字输出信号具有更少的量化电平。
根据本发明的这些和其他实施例,一种集成电路可以包括变换器,德尔塔-西格玛模数转换器,数字压缩电路和数字处理电路。变换器可以配置为产生指示由变换器测量的物理数量的输入信号。德尔塔-西格玛模数转换器可以包括环路滤波器,其具有环路滤波器输入,配置为接收输入信号并且响应于输入信号产生中间信号,多位量化器,配置为将中间信号量化成未压缩数字输出信号,以及反馈数模转换器,其具有反馈输出,配置为响应于未压缩数字输出信号产生反馈输出信号以便于在环路滤波器输入将输入信号与反馈输出信号组合。数字压缩电路可以配置为接收未压缩数字输出信号并且将未压缩数字输出信号压缩成已压缩数字输出信号,其比未压缩数字输出信号具有更少的量化电平。数字处理电路可以配置为处理未压缩数字输出信号和已压缩数字输出信号的至少一个以确定输入信号的特征。
从本文包括的附图、描述和权利要求,本发明的技术优点对本领域的技术人员来说会是显而易见的。本发明的目的和优点将至少由特别是在权利要求中指出的元件、特征和组合来实现和实施。
可以理解前面的总体描述和下面的详细描述都是解释性示例并且不限制在本发明中提出的权利要求。
附图说明
本发明实施例和其中优点的更完整理解可以通过参考下面关联附图的描述来获得,其中相同参考标记指示相同特征,并且其中:
图1图示根据本发明实施例的示例系统的选定部件的方框图;
图2图示根据本发明实施例的示例转换图,指示多位量化器的转换统计;
图3A和图3B每个图示可以代替在图1示出的系统的一部分使用的选定部件的方框图;以及
图4图示根据本发明实施例的另一个示例系统的选定部件的方框图。
具体实施方式
图1图示根据本发明实施例的示例系统100的选定部件的方框图。如图1所示,系统100可以包括变换器102,德尔塔-西格玛模数转换器(ADC)104,外部数字压缩电路106,数字处理电路108,驱动器110,存储器112,错误恢复电路114,以及数字音频处理器116。
变换器102可以包括配置为感测物理数量并且将该物理数量转换成指示该物理数量的电模拟信号ANALOG_IN的任何系统,设备或装置。例如,在一些实施例中,变换器102可以包括麦克风变换器,配置为产生指示在麦克风变换器上的音频声音事件的输入信号ANALOG_IN,其中该声音利用隔膜或膜片转换成电信号,隔膜或膜片具有基于在隔膜或膜片处接收的声振动而变化的电容。在该实施例中,变换器102可以包括静电麦克风,电容式麦克风,驻极体麦克风,微机电系统(MEMS)麦克风,或者任何其他合适电容性麦克风。在其他实施例中,变换器102可以包括地震数据获取装置,例如用于产生指示地震检波器感测的加速度的输入信号ANALOG_IN的地震检波器。
德尔塔-西格玛ADC 104可以包括配置为将在它的输入接收的模拟输入信号ANALOG_IN转换成代表模拟输入信号ANALOG_IN的未压缩数字输出信号DIGITAL_UN的任何适当的系统,设备或装置。如图1所示,德尔塔-西格玛ADC 104可以包括环路滤波器118,多位量化器120,动态元件匹配电路(DEM)124,数模转换器(DAC)126,以及延迟模块122。
环路滤波器118可以包括用于产生在模拟输入信号ANALOG_IN与模拟反馈信号ANALOG_FB之间的差值的输入求和器130,以及一个或多个积分器级128,以便环路滤波器118操作为等于在模拟输入信号ANALOG_IN与模拟反馈信号ANALOG_FB之间的差值的误差信号的模拟滤波器,并且基于模拟输入信号ANALOG_IN和模拟反馈信号ANALOG_FB(例如,在模拟输入信号ANALOG_IN与模拟反馈信号ANALOG_FB之间的差值或误差)产生已滤波输出模拟信号给多位量化器120。
多位量化器120可以包括配置为从环路滤波器118接收已滤波输出模拟信号、并且将已滤波输出模拟信号转换成具有多个量化电平(例如超过4个)的未压缩数字输出信号DIGITAL_UN的任何系统,设备或装置,如现有技术已知。在一些实施例中,未压缩数字输出信号DIGITAL_UN可以是长度为M的信号,其中M是正整数。在具体实施例中,M可以大于或等于3。
数字反馈信号DIGITAL_INT可以由延迟模块122延迟并且通过DEM电路124和DAC126反馈以产生模拟反馈信号ANALOG_FB。
外部数字压缩电路106可以包括配置为接收未压缩数字输出信号DIGITAL_UN并且将未压缩数字输出信号DIGITAL_UN压缩成具有比未压缩数字输出信号DIGITAL_UN更少的量化电平的已压缩数字输出信号DIGITAL_COMP的任何系统,设备或装置,如在本发明中其他地方更详细描述。例如,在一些实施例中,未压缩数字输出信号DIGITAL_UN可以包括M位,并且外部数字压缩电路106可以将未压缩数字输出信号DIGITAL_UN压缩成包括N位的已压缩数字输出信号DIGITAL_COMP,其中M和N每个是正整数,并且M大于N。
在一些实施例中,基于多位量化器120的变换统计和未压缩数字输出信号DIGITAL_UN选定外部数字压缩电路106用于将未压缩数字输出信号DIGITAL_UN压缩成已压缩数字输出信号DIGITAL_COMP的函数。例如,简单地转到图2,描述的是用于由特定特征的模拟输入信号ANALOG_IN(例如,由数字麦克风产生的音频带信号)的多位量化器120输出的未压缩数字输出信号DIGITAL_UN的示例变换图表200。变换图表200的节点代表在未压缩数字输出信号DIGITAL_UN的连续采样中的量化电平的差值。变换图表200的导向边缘可以代表量化电平变换,其可以基于在最近采样与紧接在最近采样之前发生的采样之间的先前量化电平变换在当前采样与最近采样之间发生,并且在变换图表的导向边缘上的权重(例如,w0,0,w0,1,w0,-1,w1,0,w1,1,w1,-1,w1,-2,w-1,0,w-1,-1,w-1,1,w-1,2,w2,-1,w-2,1)可以代表预定变换可以基于多位量化器120的统计和/或未压缩数字输出信号DIGITAL_UN发生的概率或可能性。例如,在示例变换图表200中,当在未压缩数字输出信号DIGITAL_UN中发生0的量化电平变换,下一个量化电平变换可以是0,-1或+1。附加地,当在未压缩数字输出信号DIGITAL_UN中发生+1的量化电平变换,下一个量化电平变换可以是0,-1,+1或-2。相似地,当在未压缩数字输出信号DIGITAL_UN中发生-1的量化电平变换,下一个量化电平变换可以是0,-1,+1或+2。此外,当在未压缩数字输出信号DIGITAL_UN中发生+2的量化电平变换,下一个量化电平变换可以是-1或-2,并且当在未压缩数字输出信号DIGITAL_UN中发生-2的量化电平变换,下一个量化电平变换可以是+1,或+2。因此,在变换图表200中没有节点具有超过4个从它开始的导向边缘,并且因此可以将未压缩数字输出信号DIGITAL_UN的各个量化电平(例如,在脉冲密度调制信号中由4位表示的16个量化电平)编码成两位变换信息。可以由于环路滤波器118和/或变换器102的带限属性限制来自某个当前量化电平变换的下一个量化电平变换的极限。例如,由于环路滤波器118和/或变换器102的带限属性,多位量化器120可以不被指令为紧接在以一个量化电平增加之后就以两个量化电平增加。因而,外部数字压缩电路106用于将未压缩数字输出信号DIGITAL_UN压缩成已压缩数字输出信号DIGITAL_COMP的函数可以将在未压缩数字输出信号DIGITAL_UN的连续采样的未压缩数字输出信号DIGITAL_UN的量化电平之间的可能变换限制到未压缩数字输出信号DIGITAL_UN的量化电平的子集。
因此,对于具有由变换图表200代表的变换统计的未压缩数字输出信号DIGITAL_UN,外部数字压缩电路106可以具有四个不同量化电平,每个由如在下面表1中所示的2位代码代表:
Figure BDA0002598792780000061
表1
此外,对于具有由变换图表200代表的变换统计的未压缩数字输出信号DIGITAL_UN,外部数字压缩电路106可以保持状态变量DIRECTION,其指示最后的变换是否是未压缩数字输出信号DIGITAL_UN的增加或减小。因此,如果未压缩数字输出信号DIGITAL_UN的当前采样比先前采样大并且变量DIRECTION具有指示最后的变换是未压缩数字输出信号DIGITAL_UN增加的值“UP”,那么对应于INCDEC的输出代码可以输出为已压缩数字输出信号DIGITAL_COMP,由于未压缩数字输出信号DIGITAL_UN不在两个电平之间切换并且不保持为它的当前值。相似地,如果未压缩数字输出信号DIGITAL_UN的当前采样比先前采样小并且变量DIRECTION具有指示最后的变换是未压缩数字输出信号DIGITAL_UN减小的值“DOWN”,那么对应于INCDEC的输出代码可以输出为已压缩数字输出信号DIGITAL_COMP,由于未压缩数字输出信号DIGITAL_UN不在两个电平之间切换并且不保持为它的当前值。
对于具有由变换图表200代表的变换统计的未压缩数字输出信号DIGITAL_UN,并且外部数字压缩电路106应用如上面关于表1描述的函数,下面表2提出由外部数字压缩电路106应用的示例算法/函数,其中v[n]代表未压缩数字输出信号DIGITAL_UN的第n个采样的值,y[n]代表响应于接收v[n]输出的已压缩数字输出信号DIGITAL_COMP的采样,并且DIRECTION[n]代表响应于接收v[n]计算的DIRECTION的值:
v[n]-v[n-1] DIRECTION[n-1] y[n] DIRECTION[n]
0 DOWN HOLD DOWN
0 UP HOLD UP
-1 DOWN TOGGLE1 DOWN
-1 UP INCDEC DOWN
+1 DOWN INCDEC UP
+1 UP TOGGLE1 UP
-2 DOWN TOGGLE2 DOWN
+2 UP TOGGLE2 UP
表2
不同但相似的算法/函数可以应用到具有更多个量化电平的多位量化器120和/或应用到具有不同于上面所示的变换统计的未压缩数字输出信号DIGITAL_UN。此外,该不同但相似的算法/函数可以给已压缩数字输出信号DIGITAL_COMP提供超过上面描述的那些的附加量化电平(例如,对应于INCDEC2,INCDEC3,TOGGLE3,TOGGLE4变换的输出代码)。因此,可以基于多位量化器的变换统计选定外部数字压缩电路106用于将未压缩数字输出信号DIGITAL_UN压缩成已压缩数字输出信号DIGITAL_COMP的函数。
并且,如上所见,对于未压缩数字输出信号DIGITAL_UN的每个预定采样,外部数字压缩电路106可以基于多位量化器120的变换统计产生已压缩数字输出信号DIGITAL_COMP的对应采样。例如,在上面示例中,响应于接收未压缩数字输出信号DIGITAL_UN产生的已压缩数字输出信号DIGITAL_COMP的采样可以是不仅基于未压缩数字输出信号DIGITAL_UN的对应采样,而且是基于未压缩数字输出信号DIGITAL_UN的先前采样,如由状态变量DIRECTION代表。然而,不同但相似的算法/函数可以应用到具有更多个量化电平的多位量化器120和/或应用到具有不同于上面所示的变换统计的未压缩数字输出信号DIGITAL_UN以基于未压缩数字输出信号DIGITAL_UN的超过两个最近采样产生已压缩数字输出信号DIGITAL_COMP。
在一些实施例中,基于多位量化器120的变换统计选定外部数字压缩电路106用于将未压缩数字输出信号压缩成已压缩数字输出信号的函数以便于最小化外部数字压缩电路106的N位的变换频率。例如,如果变换统计指示,已压缩数字输出信号DIGITAL_COMP指示大量时间的HOLD和TOGGLE1变换,外部数字压缩电路106的函数可以提供,用于HOLD和TOGGLE1的输出代码是这样的,当由已压缩数字输出信号DIGITAL_COMP指示的变换从HOLD改变到TOGGLE1或者反之亦然,仅一位的已压缩数字输出信号DIGITAL_COMP变换。因此,在该示例中,如果HOLD由代码“00”代表,“TOGGLE1”可以由输出代码“01”或“10”代表,以便当由已压缩数字输出信号DIGITAL_COMP指示的变换从HOLD改变到TOGGLE1或者反之亦然,仅一位的已压缩数字输出信号DIGITAL_COMP变换。通过以这样的方式最小化已压缩数字输出信号DIGITAL_COMP的变换数量,可以最小化与生产和发送数字输出信号DIGITAL_COMP相关的功率消耗。
此外,在这些和其他实施例中,外部数字压缩电路106的函数可以限制在未压缩数字输出信号DIGITAL_UN的连续采样的未压缩数字输出信号DIGITAL_UN的量化电平之间的可能变换,如上所述,以便压缩是无损失的(例如,由数字处理器116重构的信号等同于未压缩数字输出信号DIGITAL_UN)。在其中压缩不是没有损失的其他实施例中,限制在未压缩数字输出信号DIGITAL_UN的连续采样的未压缩数字输出信号DIGITAL_UN的量化电平之间的可能变换也可以最小化对信号的衰减,以便压缩失真最小或者在感兴趣频带之外(例如,在人类听力范围之外)。
在一些实施例中,由外部数字压缩电路106应用来将未压缩数字输出信号压缩成已压缩数字输出信号的函数可以在封装或运输到意向终端用户之前是静态的并且基于系统100或其一部分的特征化和测试确定的,利用系统100要使用在其中的应用类型预期的模拟输入信号ANALOG_IN的波形。在其他实施例中,函数可以基于模拟输入信号ANALOG_IN的特征由数字处理电路108动态地选择,如下描述。
再次转到图1,数字处理电路108可以包括配置来处理未压缩数字输出信号DIGITAL_UN和已压缩数字输出信号DIGITAL_COMP至少一个以确定模拟输入信号ANALOG_IN的特征的任何系统,设备或装置。例如,在其中变换器102包括麦克风的一些实施例中,数字处理电路108可以包括处理未压缩数字输出信号DIGITAL_UN和已压缩数字输出信号DIGITAL_COMP至少一个以执行声音检测(例如,检测特定个人的声音和/或检测个人发出的特定词语或句子)。在其中变换器102包括麦克风的这些和其他实施例中,数字处理电路108可以包括处理未压缩数字输出信号DIGITAL_UN和已压缩数字输出信号DIGITAL_COMP至少一个以确定输入信号的梅尔频率倒谱系数,其可以帮助执行声音检测。在其中变换器102包括麦克风的这些和其他实施例中,数字处理电路108可以包括处理未压缩数字输出信号DIGITAL_UN和已压缩数字输出信号DIGITAL_COMP至少一个以检测超声能量在输入信号中的存在(例如,在人类听力范围之上的频谱能量)。
虽然前面讨论预期处理指示语言的信号,但是本文描述的系统和方法可以应用到任何类型的信号,不管是语言、音乐、其他音频信号,超声信号,还是次声信号。
在这些和其他实施例中,数字处理电路108可以配置为控制外部数字压缩电路106基于感测或检测的模拟输入信号ANALOG_IN的特征设置包括已压缩数字输出信号DIGITAL_COMP的位的数量。例如,数字处理电路108可以配置为如果输入信号具有在特定频率之上的能量(例如,超声)就将位的数量设置为第一数量,以及如果输入信号缺少在特定频率之上的能量(例如,声波)就将位的数量设置为第二数量。因此,对于超声能量,外部数字压缩电路106可以使用比具有整个声波能量的信号更低的压缩比率。
驱动器110可以接收由外部数字压缩电路106输出的数字信号DIGITAL_COMP并且可以包括配置来调理该数字信号的任何合适系统,设备,或装置(例如,编码成AudioEngineering Society/European Broadcast Union(音频工程师协会/欧洲广播联盟)(AES/EBU),Sony/Philips Digital Interconnect Format(索尼/飞利浦数字接口格式)(S/PDIF)),在产生用于在总线上发送给数字处理器116的数字输出信号DIGITAL_BUS的过程中。在图1中,接收数字输出信号DIGITAL_BUS的总线示出为单端的。在一些实施例中,驱动器110可以产生差分数字音频输出信号。
存储器112可以包括配置来保持程序指令和/或数据一定时间周期的任何系统,设备,或装置(例如,计算机存储介质)。存储器112可以包括RAM,EEPROM,PCMCIA卡,闪存,磁盘存储器,光-磁存储器,或者在给系统100或其一部分供电关闭之后保持数据的易失性或非易失性存储器的任何合适选择和/或阵列。在系统100的操作中,存储器112可以配置为存储已压缩数字输出信号的一个或多个已压缩数字采样以便于在从驱动器110发送时进行发送。因而,存储器112可以耦接到错误恢复电路114,其可以配置为,响应于在发送数字输出信号DIGITAL_BUS中的错误,从存储器104读取一个或多个已压缩采样并且导致驱动器110重新发送该一个或多个已压缩采样。在一些实施例中,错误恢复电路114可以基于从在数字处理器116与错误恢复电路114之间的控制总线发送的一个或多个控制信号确定发送错误已经发生和/或该发送错误的属性。
数字处理器116可以包括配置来处理用于使用在数字系统(例如,音频系统)中的数字输出信号DIGITAL_BUS的任何合适的系统,设备,或装置。例如,数字处理器116可以包括微处理器,微控制器,数字信号处理器(DSP),专用集成电路(ASIC),或者配置来解释和/或执行程序指令和/或处理数据例如数字音频输出信号的任何其他设备。在一些实施例中,数字处理器116可以接收数字输出信号DIGITAL_BUS并且用与未压缩数字输出信号DIGITAL_UN相同数量的量化电平通过应用作为外部数字压缩电路106的加倍或相反的函数重构数字信号。因而,在其中数字处理电路108可以动态地改变由外部数字压缩电路106应用的函数的实施例中,系统100的一个或多个部件可以配置为发送一个或多个控制信号到数字处理器116,指示在压缩函数中的该改变以便数字处理器116可以导致对应于它的解压函数的改变。
在压缩函数中的改变可以经由签发给数字处理器116的中断或者通过一些其他侧面通道通信被发送到数字处理器116。在一些系统中,激活中断或者通过侧面通道通信可以是几乎空闲的,由于系统将配置为服务于中断,不管数据是否正在被压缩。该系统的示例是在SoundwireTM串行链路上发送给数字处理器116的数字麦克风。在该系统中,麦克风使用SoundwireTM总线协议的特征中断数字处理器116以改变它的压缩,不需要麦克风上的附加引脚或到数字处理器116内的附加通信通道。
其他系统可能缺乏如在上面描述的SoundwireTM示例几乎空闲的发送侧面通道信号的能力。在该系统中,需要发送在一定压缩比率中的改变可能实际上给系统带来过重的负担。也就是,发送在一定压缩比率中的改变的成本可能减小在第一位置中压缩的优点。在一些系统中,在数字处理器116具有不精确的恢复是可接受的。对于需要恒定压缩比率并且可以容忍一定数量信号衰减的系统,下面更详细描述的图4的实施例可能是优选的。
在系统100的一些实施例中,变换器102,德尔塔-西格玛ADC 104,以及外部数字压缩电路106可以形成在单个基底(例如,相同的半导体基底)上。在系统100的其他实施例中,变换器102,德尔塔-西格玛ADC 104,以及外部数字压缩电路106可以形成在封装于相同集成电路封装内的不同基底上。
图3A图示根据本发明实施例的可以代替系统100一部分使用的选定部件的方框图。如图3A所示,德尔塔-西格玛ADC 104可以用两个德尔塔-西格玛ADC 104A和104B代替。此外,外部数字压缩电路106可以用两个外部数字压缩电路106A和106B代替。
每个德尔塔-西格玛ADC 104A和104B可以包括如在图1中示出用于德尔塔-西格玛ADC 104的部件(例如,环路滤波器118,多位量化器120,延迟模块122,DEM电路124,以及反馈DAC 126)。如图3A所示,德尔塔-西格玛ADC 104A和104B每个可以将模拟输入信号ANALOG_IN转换成各自的未压缩数字输出信号DIGITAL_UN和DIGITAL_UN2。未压缩数字输出信号DIGITAL_UN和DIGITAL_UN2每个可以输入到各自的外部数字压缩电路106A和106B用于以与上面关于外部数字压缩电路106描述的方式相似或相同的方式将未压缩数字输出信号DIGITAL_UN和DIGITAL_UN2每个压缩成各自的已压缩数字输出信号DIGITAL_COMP和DIGITAL_COMP2。已压缩数字输出信号DIGITAL_COMP和DIGITAL_COMP2可以由数字组合电路107组合,其中最终信号以与上面在图1中描述的已压缩数字输出信号DIGITAL_COMP的方式相似或相同的方式发送给驱动器110,存储器112,数字处理电路108,和/或系统100的其他部件。如图3A所示,数字组合电路107可以接收控制信号(例如,从数字处理电路108或者其他来源),其可以在已压缩数字输出信号DIGITAL_COMP和DIGITAL_COMP2之间选择或者指示要应用到由数字组合电路107产生的数字信号的已压缩数字输出信号DIGITAL_COMP和DIGITAL_COMP2的权重。在一些实施例中,控制信号可以指示模拟输入信号ANALOG_IN或者从其推导的信号的幅度。
图3B图示根据本发明实施例可以代替系统100的一部分使用的选定部件的方框图。图3B与图3A相似,除了变换器102用两个变换器102A和102B取代之外,其每个产生各自模拟输入信号ANGALOG_IN和ANGALOG_IN2。如图3B所示,德尔塔-西格玛ADC 104A和104B每个可以将它们各自的模拟输入信号ANGALOG_IN和ANGALOG_IN2转换成各自的未压缩数字输出信号DIGITAL_UN和DIGITAL_UN2。未压缩数字输出信号DIGITAL_UN和DIGITAL_UN2每个可以输入到各自的外部数字压缩电路106A和106B,用于以与上面关于外部数字压缩电路106描述的方式相似或相同的方式将未压缩数字输出信号DIGITAL_UN和DIGITAL_UN2每个压缩成相应的已压缩数字输出信号DIGITAL_COMP和DIGITAL_COMP2。已压缩数字输出信号DIGITAL_COMP和DIGITAL_COMP2可以以与在图1中描述的已压缩数字输出信号DIGITAL_COMP的方式相同或相似的方式由数字组合电路107组合,其中最终信号发送给驱动器110,存储器112,数字处理电路108,和/或系统100的其他部件。
在图3A和图3B每个中,外部数字压缩电路106A可以配置为接收具有M位的未压缩数字输出信号DIGITAL_UN,并且将未压缩数字输出信号DIGITAL_UN压缩成具有N位的已压缩数字输出信号DIGITAL_COMP,其中M和N每个是正整数并且M>N。相似地,外部数字压缩电路106B可以配置为接收具有Y位的未压缩数字输出信号DIGITAL_UN,并且将未压缩数字输出信号DIGITAL_UN压缩成具有Z位的已压缩数字输出信号DIGITAL_COMP,其中Y和Z每个是正整数并且Y>Z。在一些实施例中,M=Y。在这些和其他实施例中,N=Z。
图3A和图3B的方法可以使用来执行在系统中的双路径或多路径动态范围增强。例如,变换器102或系统100的动态范围总体上可以通过具有多个处理路径来扩展,每个具有各自的增益,并且选定一个或多个路径或以一定方式组合路径来提供比仅一个路径可能提供的更宽的动态范围。
图4图示根据本发明实施例的、可以使用来作为图1的系统100的替代的另一个示例系统100A的选定部件的方框图。图4可以与图1相似,在于它可以包括在结构和/功能上与图1的变换器102,德尔塔-西格玛ADC 104A,以及数字压缩电路106A相似的变换器102,德尔塔-西格玛ADC104,以及数字压缩电路106,除了如下描述的之外。
如图4所示,德尔塔-西格玛ADC 104A可以不同于德尔塔-西格玛ADC 104,在于数字压缩电路106A位于德尔塔-西格玛ADC 104A内部,并且除了如图1的数字压缩电路106所做的那样将未压缩数字输出信号DIGITAL_UN压缩成已压缩数字输出信号DIGITAL_COMP之外,数字压缩电路106A还可以产生指示已产生已压缩数字输出信号DIGITAL_COMP的数字反馈信号DIGITAL_FB。例如,可以将数字压缩电路106A的压缩函数限制在它可以代表的未压缩数字输出信号DIGITAL_UN的变换幅度方面,并且如果未压缩数字输出信号DIGITAL_UN的变换幅度不同于可以由已压缩数字输出信号DIGITAL_COMP精确代表的变换幅度,那么已压缩数字输出信号DIGITAL_COMP可以根据它的有限一组输出代码简单地估算变换。例如,如果未压缩数字输出信号DIGITAL_UN的连续采用为5和9,但是数字压缩电路106A仅能够输出用于已压缩数字输出信号DIGITAL_COMP的数字代码,其代表用于未压缩数字输出信号DIGITAL_UN的幅度变化最大值为2,那么数字压缩电路106A可以简单地输出对应于未压缩数字输出信号DIGITAL_UN的增量2的数字代码。此外,数字压缩电路106A可以输出数字反馈信号DIGITAL_FB,指示由已压缩数字输出信号DIGITAL_COMP代表的未压缩数字输出信号DIGITAL_UN的幅度。因此,在其中未压缩数字输出信号DIGITAL_UN的连续采用为5和9并且数字压缩电路106A输出对应于未压缩数字输出信号DIGITAL_UN的增量2的数字代码的本示例中,数字压缩电路106A可以输出具有值为7的数字反馈信号DIGITAL_FB(即,用于未压缩数字输出信号DIGITAL_UN的先前采样5加上由已压缩数字输出信号DIGITAL_COMP指示的幅度变化2)。
在一些示例中,由图4代表的实施例可以优于由图1代表的实施例,由于系统100A不像图1的系统100需要存储器112,也不需要错误恢复电路114。此外,系统100A可以能够在具有可接受信号衰减量的所有输入条件下以固定压缩率来操作。
本发明包含本领域的技术人员将会理解的对本文示例性实施例的所有改变、替代、变形、替换、和修改。相似地,在恰当的地方,附属权利要求包含本领域的技术人员将会理解的对本文示例性实施例的所有改变、替代、变形、替换、和修改。并且,本公开内容包括本领域的普通技术人员可理解的对本文的实例实施方式进行的所有的改变、替换、变化、变更和修改。而且,所附权利要求中的对适于、为设置为、能够(capable of)、被配置为、能够(enabled to)、可操作为(operable to)或操作为(operative to)执行特定功能的装置或系统或装置或系统的部件的参考包括装置、系统、部件,无论特定功能是否被激活、接通或解锁,只要装置、系统或部件被如此地适于、设置、能够、配置、能够、可操作或操作。
本文中所述的所有示例和条件性语言都是为了教导目的,以辅助读者理解本发明以及发明人对本领域做出进一步贡献的概念,并且应理解为并非对这样的特定所述的示例和条件的限制。尽管已经详细描述了本发明的实施方式,但是相关领域技术人员将理解的是,可以在未脱离权利要求书中所述的本发明的精神和范围的情况下对本发明进行各种改变、替代和变形。

Claims (28)

1.一种压缩数字信号的系统,包括:
数字压缩电路,配置为接收未压缩数字信号并且将未压缩数字信号压缩成已压缩数字信号,其比未压缩数字信号具有更少的量化电平,其中对于未压缩数字信号的每个预定采样,数字压缩电路至少基于第一量化电平转换和第二量化电平转换产生已压缩数字信号的对应采样,其中第一量化电平转换在预定采样和在预定采样前连续采样的第一先前采样间,第二量化电平转换在第一先前采样与在第一先前采样前连续采样的第二先前采样间。
2.根据权利要求1所述的系统,其中:
未压缩数字信号包括M位;
已压缩数字信号包括N位;以及
M和N每个是正整数并且M>N。
3.根据权利要求1所述的系统,其中对于未压缩数字信号的每个预定采样,数字压缩电路基于多位量化器的变换统计产生已压缩数字信号的对应采样。
4.根据权利要求1所述的系统,其中,基于多位量化器的变换统计,选定数字压缩电路的用于将未压缩数字信号压缩成已压缩数字信号的函数,以便于最小化构成已压缩数字信号的位的变换频率。
5.根据权利要求1所述的系统,其中数字压缩电路的函数将在未压缩数字信号的连续采样的未压缩数字信号的量化水平之间的可能变换限制到未压缩数字信号的量化水平的子集,其中所述函数用于将未压缩数字信号压缩成已压缩数字信号。
6.根据权利要求5所述的系统,其中该函数限制在未压缩数字信号的连续采样的未压缩数字信号的量化水平之间的可能变换,以便于最小化对已压缩数字信号的降级。
7.根据权利要求1所述的系统,还包括处理电路,用于解压已压缩数字信号。
8.根据权利要求1所述的系统,还包括:
驱动器,配置为发送已压缩数字信号;
存储器,配置为存储已压缩数字信号的一个或多个被发送已压缩数字采样以便发送;以及
错误恢复电路,配置为导致驱动器响应于在发送已压缩数字信号中的错误重新发送一个或多个被发送已压缩数字采样。
9.根据权利要求1所述的系统,还包括多位量化器,其配置为:将在未压缩数字信号的连续采样的未压缩数字信号的量化水平之间的可能变换限制到未压缩数字信号的量化水平的子集。
10.一种压缩数字信号的方法,包括:
将未压缩数字信号压缩成已压缩数字信号,其比未压缩数字信号具有更少的量化电平;以及
对于未压缩数字信号的每个预定采样,至少基于第一量化电平转换和第二量化电平转换产生已压缩数字信号的对应采样,其中第一量化电平转换在预定采样和在预定采样前连续采样的第一先前采样间,第二量化电平转换在第一先前采样与在第一先前采样前连续采样的第二先前采样间。
11.根据权利要求10所述的方法,其中:
未压缩数字信号包括M位;
已压缩数字信号包括N位;以及
M和N每个是正整数并且M>N。
12.根据权利要求10所述的方法,还包括,对于未压缩数字信号的每个预定采样,基于多位量化器的变换统计产生已压缩数字信号的对应采样。
13.根据权利要求10所述的方法,其中基于多位量化器的变换统计,选定用于将未压缩数字信号压缩成已压缩数字信号的函数,以便于最小化构成已压缩数字信号的位的变换频率。
14.根据权利要求10所述的方法,其中一函数将在未压缩数字信号的连续采样的未压缩数字信号的量化水平之间的可能变换限制到未压缩数字信号的量化水平的子集,其中所述函数用于将未压缩数字信号压缩成已压缩数字信号。
15.根据权利要求14所述的方法,其中该函数限制在未压缩数字信号的连续采样的未压缩数字信号的量化水平之间的可能变换,以便于最小化对已压缩数字信号的降级。
16.根据权利要求10所述的方法,还包括处理电路,用于解压已压缩数字信号。
17.根据权利要求10所述的方法,还包括:
发送已压缩数字信号;
存储已压缩数字输出信号的一个或多个被发送已压缩数字采样以便发送;以及
响应于在发送已压缩数字信号中的错误重新发送一个或多个被发送已压缩数字采样。
18.根据权利要求17所述的方法,还包括处理未压缩数字信号和已压缩数字信号的至少一个以执行声音检测。
19.根据权利要求17所述的方法,还包括处理未压缩数字信号和已压缩数字信号的至少一个以检测超声能量在输入信号中的存在。
20.根据权利要求17所述的方法,还包括处理未压缩数字信号和已压缩数字信号的至少一个以确定输入信号的梅尔频率倒谱系数。
21.根据权利要求17所述的方法,还包括基于输入信号的特征确定包括已压缩数字信号的位的数量。
22.根据权利要求17所述的方法,还包括如果输入信号具有在特定频率之上的能量就将位的数量设置为第一数量,以及如果输入信号缺少在特定频率之上的能量就将位的数量设置为第二数量。
23.一种集成电路,包括:
数字压缩电路,配置为接收未压缩数字信号并且将未压缩数字信号压缩成已压缩数字信号,其比未压缩数字信号具有更少的量化电平,其中对于未压缩数字信号的每个预定采样,数字压缩电路至少基于第一量化电平转换和第二量化电平转换产生已压缩数字信号的对应采样,其中第一量化电平转换在预定采样和在预定采样前连续采样的第一先前采样间,第二量化电平转换在第一先前采样与在第一先前采样前连续采样的第二先前采样间;以及
数字处理电路,用于处理未压缩数字信号和已压缩数字信号的至少一个。
24.根据权利要求23所述的集成电路,其中:
未压缩数字信号包括M位;
已压缩数字信号包括N位;以及
M和N每个是正整数并且M>N。
25.根据权利要求24所述的集成电路,还包括:
第二数字压缩电路,配置为接收具有Y位的第二未压缩数字信号并且将第二未压缩数字信号压缩成具有Z位的第二已压缩数字信号,其中Y和Z每个是正整数并且Y>Z;以及
求和元件,用于对已压缩数字信号和第二已压缩数字信号求和。
26.根据权利要求25所述的集成电路,其中M=Y。
27.根据权利要求25所述的集成电路,其中N=Z。
28.根据权利要求23所述的集成电路,其中数字处理电路处理未压缩数字信号和已压缩数字信号的至少一个以执行声音检测。
CN202010717587.3A 2014-06-25 2015-06-23 用于压缩数字信号的系统和方法 Active CN111786679B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201462016881P 2014-06-25 2014-06-25
US62/016881 2014-06-25
US14/745795 2015-06-22
US14/745,795 US9626981B2 (en) 2014-06-25 2015-06-22 Systems and methods for compressing a digital signal
CN201580045272.6A CN107408947B (zh) 2014-06-25 2015-06-23 用于压缩数字信号的系统和方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201580045272.6A Division CN107408947B (zh) 2014-06-25 2015-06-23 用于压缩数字信号的系统和方法

Publications (2)

Publication Number Publication Date
CN111786679A CN111786679A (zh) 2020-10-16
CN111786679B true CN111786679B (zh) 2021-08-10

Family

ID=54931207

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202010717587.3A Active CN111786679B (zh) 2014-06-25 2015-06-23 用于压缩数字信号的系统和方法
CN201580045272.6A Active CN107408947B (zh) 2014-06-25 2015-06-23 用于压缩数字信号的系统和方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201580045272.6A Active CN107408947B (zh) 2014-06-25 2015-06-23 用于压缩数字信号的系统和方法

Country Status (4)

Country Link
US (2) US9626981B2 (zh)
EP (2) EP3161964B1 (zh)
CN (2) CN111786679B (zh)
WO (1) WO2015200267A2 (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2984759A2 (en) 2013-04-09 2016-02-17 Cirrus Logic, Inc. Systems and methods for generating a digital output signal in a digital microphone system
US9626981B2 (en) 2014-06-25 2017-04-18 Cirrus Logic, Inc. Systems and methods for compressing a digital signal
US9894437B2 (en) * 2016-02-09 2018-02-13 Knowles Electronics, Llc Microphone assembly with pulse density modulated signal
JPWO2017203976A1 (ja) * 2016-05-24 2019-03-28 ソニー株式会社 圧縮符号化装置及び方法、復号装置及び方法、並びにプログラム
US10838922B2 (en) * 2017-03-31 2020-11-17 International Business Machines Corporation Data compression by using cognitive created dictionaries
CN111837343B (zh) * 2018-01-02 2022-01-07 苹果公司 具有空间压缩接口的低功耗mmWAVE接收器架构
US10763883B2 (en) * 2018-05-30 2020-09-01 Maxlinear, Inc. Digital-to-analog converter with integrated comb filter
US10528517B1 (en) 2018-08-09 2020-01-07 Qualcomm Incorporated Systems and methods for power conservation in a SOUNDWIRE audio bus through pattern recognition
US10359827B1 (en) 2018-08-15 2019-07-23 Qualcomm Incorporated Systems and methods for power conservation in an audio bus
US10972319B2 (en) * 2018-09-12 2021-04-06 Texas Instruments Incorporated Clockless decision feedback equalization (DFE) for multi-level signals
US11265010B2 (en) * 2019-04-29 2022-03-01 Mediatek Inc. Incremental analog-to-digital converter
GB201915110D0 (en) * 2019-10-18 2019-12-04 Bp Exploration Operating Co Ltd Seismic sensor gain
US11032642B1 (en) * 2020-03-10 2021-06-08 Nuvoton Technology Corporation Combined frequency response and dynamic range correction for loudspeakers
US11317203B2 (en) 2020-08-04 2022-04-26 Nuvoton Technology Corporation System for preventing distortion of original input signal

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1383683A (zh) * 2000-03-30 2002-12-04 皇家菲利浦电子有限公司 用于压缩域信号反向兼容多数据流传输的方法和系统
CN101971502B (zh) * 2007-12-19 2013-10-30 意法爱立信有限公司 在反馈路径中具有减小的位数的多位西格玛-德尔塔调制器
CN103618907A (zh) * 2013-11-08 2014-03-05 天津大学 基于压缩感知多视点分布式视频编码及帧排列装置及方法

Family Cites Families (75)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4253149A (en) * 1979-02-14 1981-02-24 Metal Marine Pilot, Inc. Apparatus for providing a course correction signal to an electronic automatic pilot to maintain a vessel on a predetermined geographic course
US4631749A (en) 1984-06-22 1986-12-23 Heath Company ROM compensated microphone
DE3586932T2 (de) 1984-08-30 1993-05-13 Fujitsu Ltd Differentielle kodierungsschaltung.
US5247210A (en) 1986-11-12 1993-09-21 Crystal Semiconductor Method and circuitry for decreasing the recovery time of an MOS differential voltage comparator
NL9100379A (nl) 1991-03-01 1992-10-01 Philips Nv Sigma-deltamodulator.
US5187482A (en) * 1992-03-02 1993-02-16 General Electric Company Delta sigma analog-to-digital converter with increased dynamic range
US5603088A (en) 1995-02-28 1997-02-11 Motorola, Inc. Method and apparatus for determining a quality level of an analog signal in a radio communication system
US6160953A (en) * 1997-04-21 2000-12-12 Victor Company Of Japan, Ltd. DVD-compatible optical recording disk conveying audio signals encoded both as PCM data and as single bit stream data generated by sigma-delta modulation, and encoder apparatus and decoder apparatus for same
US6295379B1 (en) * 1997-09-29 2001-09-25 Intel Corporation DPCM image compression with plural quantization table levels
GB2330749B (en) * 1997-10-24 2002-08-21 Sony Uk Ltd Audio signal processor
TW379503B (en) * 1998-09-15 2000-01-11 Mentor Data System Inc Method and apparatus of video compression and reformatting to increase video channel utilization
US6414613B1 (en) * 2000-01-05 2002-07-02 Motorola, Inc. Apparatus for noise shaping a pulse width modulation (PWM) signal and method therefor
JP2002314354A (ja) 2001-04-10 2002-10-25 Mitsubishi Electric Corp 多段増幅回路
US6724332B1 (en) 2002-08-13 2004-04-20 Cirrus Logic, Inc. Noise shaping circuits and methods with feedback steering overload compensation and systems using the same
US6933871B2 (en) 2001-09-17 2005-08-23 Cirrus Logic, Inc. Feedback steering delta-sigma modulators and systems using the same
US7142612B2 (en) * 2001-11-16 2006-11-28 Rambus, Inc. Method and apparatus for multi-level signaling
US7116721B1 (en) 2002-05-20 2006-10-03 Cirrus Logic, Inc. Delta-sigma modulators with integral digital low-pass filtering
US6738004B2 (en) 2002-08-15 2004-05-18 Cirrus Logic, Inc. Method and system of integrating a mismatch noise shaper into the main loop of a delta-sigma modulator
US6809572B2 (en) 2002-09-18 2004-10-26 Cirrus Logic, Incorporated Integrated circuit with automatic polarity detection and configuration
US6956919B2 (en) 2002-11-12 2005-10-18 Cirrus Logic, Inc. Single clock data communication in direct stream digital system
US6924756B2 (en) * 2003-05-28 2005-08-02 Texas Instruments Incorporated Method and system for processing a digital signal
US6822594B1 (en) 2003-10-09 2004-11-23 Cirrus Logic, Inc. Overload protection and stability for high order 1-bit delta-sigma modulators
ATE495625T1 (de) 2003-11-24 2011-01-15 Epcos Pte Ltd Mikrophon mit einem integralen mehrpegel- quantisierer und einbit-umsetzungsmitteln
US7187312B2 (en) 2004-01-16 2007-03-06 Cirrus Logic, Inc. Look-ahead delta sigma modulator having an infinite impulse response filter with multiple look-ahead outputs
US7170434B2 (en) 2004-01-16 2007-01-30 Cirrus Logic, Inc. Look-ahead delta sigma modulator with quantization using natural and pattern loop filter responses
US7009543B2 (en) 2004-01-16 2006-03-07 Cirrus Logic, Inc. Multiple non-monotonic quantizer regions for noise shaping
US7084798B2 (en) 2004-01-16 2006-08-01 Cirrus Logic, Inc. Look-ahead delta sigma modulators with quantizer input approximations
US7196647B2 (en) 2004-01-16 2007-03-27 Cirrus Logic, Inc. Signal processing with look-ahead modulator noise quantization minimization
US6879275B1 (en) 2004-01-16 2005-04-12 Cirrus Logic, Inc. Signal processing with a look-ahead modulator having time weighted error values
US7148830B2 (en) 2004-01-26 2006-12-12 Cirrus Logic, Inc. Look-ahead delta sigma modulator with pruning of output candidate vectors using quantization error minimization pruning techniques
US7138934B2 (en) 2004-01-26 2006-11-21 Cirrus Logic, Inc. Pattern biasing for look-ahead delta sigma modulators
US7394410B1 (en) 2004-02-13 2008-07-01 Samplify Systems, Inc. Enhanced data converters using compression and decompression
US7081843B2 (en) 2004-07-19 2006-07-25 Cirrus Logic, Inc. Overload protection for look-ahead delta sigma modulators
GB2449591B (en) 2005-01-17 2009-03-18 Wolfson Microelectronics Plc Pulse width modulator quantisation circuit
US7358881B2 (en) 2005-07-22 2008-04-15 Cirrus Logic, Inc. Quantizer overload prevention for feed-back type delta-sigma modulators
US20070025442A1 (en) * 2005-07-28 2007-02-01 Sanyo Electric Co., Ltd. Coding method for coding moving images
US7164379B1 (en) 2005-11-30 2007-01-16 General Electric Company Pipeline analog to digital converter
US7183957B1 (en) 2005-12-30 2007-02-27 Cirrus Logic, Inc. Signal processing system with analog-to-digital converter using delta-sigma modulation having an internal stabilizer loop
US7298305B2 (en) 2006-03-24 2007-11-20 Cirrus Logic, Inc. Delta sigma modulator analog-to-digital converters with quantizer output prediction and comparator reduction
US7541950B2 (en) * 2006-07-20 2009-06-02 Samplify Systems, Inc. Enhanced time-interleaved A/D conversion using compression
US7903835B2 (en) 2006-10-18 2011-03-08 The Research Foundation Of State University Of New York Miniature non-directional microphone
JP5439707B2 (ja) * 2007-03-02 2014-03-12 ソニー株式会社 信号処理装置、信号処理方法
US7450047B1 (en) 2007-09-06 2008-11-11 National Semiconductor Corporation Sigma-delta modulator with DAC resolution less than ADC resolution and increased dynamic range
US7522074B2 (en) * 2007-09-17 2009-04-21 Samplify Systems, Inc. Enhanced control for compression and decompression of sampled signals
TWI351683B (en) 2008-01-16 2011-11-01 Mstar Semiconductor Inc Speech enhancement device and method for the same
GB2459862B (en) 2008-05-07 2010-06-30 Wolfson Microelectronics Plc Capacitive transducer circuit and method
GB2459864A (en) 2008-05-07 2009-11-11 Wolfson Microelectronics Plc Filtered bias voltage for a MEMS capacitive transducer circuit
US7889108B2 (en) * 2008-05-09 2011-02-15 Asahi Kasei Microdevices Corporation Hybrid delta-sigma ADC
DE102008024897B3 (de) * 2008-05-28 2010-01-07 Austriamicrosystems Ag Sigma-Delta-Wandler und Verfahren zur Signalverarbeitung
US9378751B2 (en) * 2008-06-19 2016-06-28 Broadcom Corporation Method and system for digital gain processing in a hardware audio CODEC for audio transmission
JP2011004327A (ja) 2009-06-22 2011-01-06 Hamamatsu Photonics Kk 積分回路および光検出装置
JP5479799B2 (ja) 2009-07-23 2014-04-23 ルネサスエレクトロニクス株式会社 半導体装置
GB0919673D0 (en) 2009-11-10 2009-12-23 Skype Ltd Gain control for an audio signal
EP2432249A1 (en) * 2010-07-02 2012-03-21 Knowles Electronics Asia PTE. Ltd. Microphone
EP2421281A3 (en) 2010-08-17 2012-04-04 Nxp B.V. Circuit and method for monitoring a capacitive signal source
DE102010050472B4 (de) 2010-11-04 2018-05-09 Tdk Corporation Mikrofonanordnung
US8502717B2 (en) 2010-11-19 2013-08-06 Fortemedia, Inc. Analog-to-digital converter, sound processing device, and method for analog-to-digital conversion
US8665126B2 (en) * 2010-12-08 2014-03-04 National Semiconductor Corporation ΣΔ difference-of-squares LOG-RMS to DC converter with forward and feedback paths signal squaring
US8965008B2 (en) 2011-03-04 2015-02-24 Sony Corporation Method for driving a condenser microphone
US9236837B2 (en) 2011-08-25 2016-01-12 Infineon Technologies Ag System and method for low distortion capacitive signal source amplifier
US20130058495A1 (en) 2011-09-01 2013-03-07 Claus Erdmann Furst System and A Method For Streaming PDM Data From Or To At Least One Audio Component
KR101840292B1 (ko) * 2011-12-06 2018-03-20 삼성전자주식회사 모뎀과 알에프칩 사이 인터페이스를 제공하는 장치 및 방법
US8638249B2 (en) * 2012-04-16 2014-01-28 Infineon Technologies Ag System and method for high input capacitive signal amplifier
WO2013182901A1 (en) 2012-06-07 2013-12-12 Actiwave Ab Non-linear control of loudspeakers
US8604861B1 (en) 2012-06-19 2013-12-10 Infineon Technologies Ag System and method for a switched capacitor circuit
GB2508612B (en) 2012-12-04 2015-12-09 Cirrus Logic Int Semiconductor Ltd Interpretation circuit for a switch unit comprising a plurality of register blocks
EP2984759A2 (en) 2013-04-09 2016-02-17 Cirrus Logic, Inc. Systems and methods for generating a digital output signal in a digital microphone system
US9130070B2 (en) 2013-04-25 2015-09-08 Analog Devices, Inc. Four-stage circuit architecture for detecting pulsed signals
GB2513406B (en) 2013-04-26 2016-01-20 Cirrus Logic Int Semiconductor Ltd Signal processing for MEMS capacitive transducers
US9425757B2 (en) 2013-05-15 2016-08-23 Infineon Technologies Ag Apparatus and method for controlling an amplification gain of an amplifier, and a digitizer circuit and microphone assembly
US8907829B1 (en) 2013-05-17 2014-12-09 Cirrus Logic, Inc. Systems and methods for sampling in an input network of a delta-sigma modulator
US9451358B2 (en) 2013-09-25 2016-09-20 Robert Bosch Gmbh System and method for adjusting microphone functionality
US9076554B1 (en) 2014-01-21 2015-07-07 Aeroflex Colorado Springs Inc. Low-noise low-distortion signal acquisition circuit and method with reduced area utilization
US9626981B2 (en) * 2014-06-25 2017-04-18 Cirrus Logic, Inc. Systems and methods for compressing a digital signal
GB2530605B (en) 2014-06-25 2018-10-24 Cirrus Logic Inc Systems and methods for compressing a digital signal

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1383683A (zh) * 2000-03-30 2002-12-04 皇家菲利浦电子有限公司 用于压缩域信号反向兼容多数据流传输的方法和系统
CN101971502B (zh) * 2007-12-19 2013-10-30 意法爱立信有限公司 在反馈路径中具有减小的位数的多位西格玛-德尔塔调制器
CN103618907A (zh) * 2013-11-08 2014-03-05 天津大学 基于压缩感知多视点分布式视频编码及帧排列装置及方法

Also Published As

Publication number Publication date
US9626981B2 (en) 2017-04-18
US20150380005A1 (en) 2015-12-31
WO2015200267A9 (en) 2016-04-07
WO2015200267A2 (en) 2015-12-30
US10453465B2 (en) 2019-10-22
EP3161964A2 (en) 2017-05-03
EP4195512A1 (en) 2023-06-14
CN107408947B (zh) 2020-08-21
WO2015200267A3 (en) 2016-02-11
WO2015200267A4 (en) 2016-07-07
CN107408947A (zh) 2017-11-28
US20170194012A1 (en) 2017-07-06
EP3161964B1 (en) 2023-03-01
CN111786679A (zh) 2020-10-16

Similar Documents

Publication Publication Date Title
CN111786679B (zh) 用于压缩数字信号的系统和方法
US10375475B2 (en) Systems and methods for compressing a digital signal in a digital microphone system
Lai Practical digital signal processing
US8606567B2 (en) Signal encoding apparatus, signal decoding apparatus, signal processing system, signal encoding process method, signal decoding process method, and program
JP2009533716A (ja) オーディオ符号化並びに復号化における励起の処理
GB2473266A (en) An improved filter bank
JP2009512895A (ja) スペクトル・ダイナミックスに基づく信号コーディング及びデコーディング
GB2530605A (en) Systems and methods for compressing a digital signal
US10650834B2 (en) Audio processing method and non-transitory computer readable medium
JP4443118B2 (ja) 逆フィルタリング方法、合成フィルタリング方法、逆フィルタ装置、合成フィルタ装置、およびこのようなフィルタ装置を有する装置
EP3248190A1 (en) Method of encoding, method of decoding, encoder, and decoder of an audio signal
US11501782B2 (en) Encoder, decoder, encoding method, decoding method, program, and recording medium
US20210390965A1 (en) End Node Spectrogram Compression For Machine Learning Speech Recognition
Talbi et al. New Speech Compression Technique based on Filter Bank Design and Psychoacoustic Model
CN104796680A (zh) 音频或视频信号处理系统、方法和电子设备
JPH09230894A (ja) 音声圧縮伸張装置及び音声圧縮伸張方法
CN115708333A (zh) 音频通信接收器及音频通信方法
Suma Performance Analysis of DPCM and ADPCM
US20030040918A1 (en) Data compression method
Sujatha et al. Performance Improvements in Sub-Band Coding Using the Proposed ADM
Sujatha et al. Digital Coding of Speech Waveforms Using the Proposed ADM
JPH04167714A (ja) 予測符号化復合化システム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant