CN111725360B - 一种复合衬底及其制备方法和利用其制备发光元件的方法 - Google Patents

一种复合衬底及其制备方法和利用其制备发光元件的方法 Download PDF

Info

Publication number
CN111725360B
CN111725360B CN201910221205.5A CN201910221205A CN111725360B CN 111725360 B CN111725360 B CN 111725360B CN 201910221205 A CN201910221205 A CN 201910221205A CN 111725360 B CN111725360 B CN 111725360B
Authority
CN
China
Prior art keywords
layer
light
substrate
composite substrate
emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910221205.5A
Other languages
English (en)
Other versions
CN111725360A (zh
Inventor
汪玉
蔡家豪
汪琴
方斌
桂亮亮
董金矿
王珊
黄照明
邱智中
蔡吉明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anhui Sanan Optoelectronics Co Ltd
Original Assignee
Anhui Sanan Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anhui Sanan Optoelectronics Co Ltd filed Critical Anhui Sanan Optoelectronics Co Ltd
Priority to CN201910221205.5A priority Critical patent/CN111725360B/zh
Priority to PCT/CN2020/075618 priority patent/WO2020192308A1/zh
Publication of CN111725360A publication Critical patent/CN111725360A/zh
Priority to US17/338,901 priority patent/US12021169B2/en
Application granted granted Critical
Publication of CN111725360B publication Critical patent/CN111725360B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0075Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0095Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/22Roughened surfaces, e.g. at the interface between epitaxial layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/382Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0016Processes relating to electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Devices (AREA)

Abstract

本发明涉及半导体材料技术领域,尤其涉及一种复合衬底的制备方法和利用其制备发光元件的方法,其通过在基板上形成纵横交错金属掩膜层,在后续氮化物沉积过程中,利用氮化物沉积温度高于金属掩膜层的气化温度而形成具有特定中空结构的复合衬底,并在该复合衬底上形成发光外延层,其中该中空结构为第一预切割道,发光外延层上表面MESA图形之间的间隙形成第二预切割道,当激光沿着第一预切割道和第二预切割道切割时,由于第一预切割道中空结构的存在,能够避免激光对发光元件边缘区域的损伤,有效地改善发光元件因激光能量过高损伤外延层导致的漏电异常。

Description

一种复合衬底及其制备方法和利用其制备发光元件的方法
技术领域
本发明涉及半导体材料技术领域,尤其涉及一种复合衬底及其制备方法和利用其制备发光元件的方法。
背景技术
半导体发光元件因其亮度高、电压低、能耗低、寿命长等优点广泛的应用在照明用日光灯、球泡灯、户内户外大小间距显示屏、电视背光、手机背光、家电空调显示灯、车用指示灯等各个领域。
但LED发光元件在制备过程中需要经过激光切割才能形成一个个独立的发光芯粒,隐形切割技术是将半透明波长的激光束从衬底背面聚集在晶圆内部,衬底特定深度形成分隔用的改质层,再经过裂片,从而将芯粒分开。在隐切过程中,因晶圆翘曲,存在片源中间部位与边缘部位厚度不一致的现象,再加上激光能量不可控,在边缘偏薄区域常因能量过高而伤及芯粒周围的外延层,致芯粒微漏电,影响光电性能。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种复合衬底的制备方法和利用其制备发光元件的方法,该复合衬底大大减少了隐切对发光外延层的损伤,有效防止发光元件微漏电现在的发生,提升其使用寿命。
本发明提供一种复合衬底的制备方法,其至少包括以下步骤:
1)提供一基板,该基板至少具有一利于晶体沉积的上表面;
2)在上述基板上表面上形成一层光刻胶掩膜层;
3)采用光刻技术将所述光刻胶掩膜层分为若干个间隔排列掩膜图形,相邻掩膜图形之间具有一定的间隙,该间隙形成预填充区;
4)在上述预填充区上沉积金属掩膜层;
5)去除步骤3)中的掩膜图形,在基板上形成纵横交错的金属掩膜层;
6)将步骤5)中的基板放入反应腔室沉积一氮化物层,所述金属掩膜层随着所述氮化物层沉积的沉积逐渐气化,形成具有纵横交错的中空结构的复合衬底,所述中空结构为第一预切割道。
优选的,所述步骤6)中氮化物层的沉积温度高于金属掩膜层的气化温度。
优选的,所述预填充区的宽度为14μm~28μm。
优选的,所述金属掩膜层为金属镁掩膜层或者金属钠或者金属锌或者氮化镁。
优选的,所述金属掩膜层的厚度为3~5μm。
优选的,所述反应腔室为MOCVD反应室或者PVD反应室或者PECVD反应室。
本发明还公开了一种复合衬底,包括一基板和设置于该基板上的氮化物层,其特征在于:所述氮化物层与所述基板的界面处设置有若干条纵横交错的中空结构,所述中空结构形成第一预切割道,所述第一预切割道将所述基板分为若干个区域。
优选的,所述第一预切割道的宽度为14~28μm。
本发明还公开了一种利用上述复合衬底制备发光元件的方法,其至少包括以下步骤:
a)在所述复合衬底上表面沉积发光外延层,所述发光外延层包括第一半导体层、第二半导体层和位于第一半导体层和第二半导体层之间的多量子阱结构层;
b)在所述发光外延层上制备MESA图形,相邻MESA图形之间形成的间距为第二预切割道;
c)沿第一预切割道和第二预切割道将所述复合衬底、发光外延层切割成若干个基本发光元件。
优选的,在步骤c)中,所述发光元件形成的过程至少包括以下步骤:
c-1)在第一半导体层上形成第一电极、在第二半导体层上形成第二电极;
c-2)采用隐形切割工艺沿第一预切割道在复合衬底下表面进行切割;
c-3)采用劈裂裂工艺沿第二预切割道将发光外延层劈裂,形成若干个基本发光元件。
优选的,第一预切割道与第二预切割道位于同一垂直面上。
优选的,在步骤b)中,所述MESA图形的形成过程至少包括以下步骤:
b-1) 在发光外延层表面沉积透明导电层;
b-2) MESA上光阻后进行黄光开图;
b-3) ICP蚀刻出第二电极沉积平台;
b-4) 去光阻,得到定义P-N结图形的晶圆。
优选的,所述发光元件包括基板、依次位于基板上的氮化物层、第一半导体层、多量子阱发光层和第二半导体层,以及位于第一半导体层上的第一电极和位于第二半导体层上的第二电极,所述氮化物层与基板边缘界面处具有一凹陷区。
优选的,所述发光外延层为氮化镓外延层或者砷化镓外延层或者磷化镓外延层。
本发明通过在基板上形成纵横交错金属掩膜层,在后续氮化物沉积过程中,利用氮化物沉积温度高于金属掩膜层的气化温度而形成具有特定中空结构的复合衬底,并在该复合衬底上形成发光外延层,其中该中空结构为第一预切割道, 发光外延层上表面MESA图形之间的间隙形成第二预切割道,当激光沿着第一预切割道和第二预切割道切割时,由于第一预切割道中空结构的存在,能够避免激光对发光元件边缘区域的损伤,有效第改善发光元件因激光能量过高损伤外延层导致的为漏电异常。
附图说明
图1A-1E 为本发明具体实施方式之复合衬底制备流程结构示意图。
图2 为本发明具体实施方式之发光元件制备流程图。
图3 为本发明具体实施方式之步骤Sb形成结构之俯视示意图。
图4 为本发明具体实施方式之步骤Sc-1形成结构之俯视示意图。
图5 为本发明具体实施方式之步骤Sc-2形成结构之结构示意图。
图6 为本发明具体实施方式之发光元件的结构示意图。
具体实施方式
以下通过特定的具体实施例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
如图1A-1E所示,本发明提供一种复合衬底的制备方法,其至少包括以下步骤:
S1:提供一基板110,该基板110至少具有一利于晶体沉积的上表面,该步骤呈现的结构参看附图1A;
S2:在上述基板110上表面上形成一层光刻胶掩膜层120,该步骤呈现的结构参看附图1B;
S3:采用光刻技术将所述光刻胶掩膜层120分为若干个间隔排列掩膜图形121,相邻掩膜图形121之间具有一定的间隙,该间隙形成预填充区122,该步骤呈现的结构参看附图1C;
S4:在上述预填充区122上沉积金属掩膜层130,该步骤呈现的结构参看附图1D;
S5:去除步骤S3中的掩膜图形121,在基板110上形成纵横交错的金属掩膜层130,该步骤呈现的结构参看附图1E;
S6:将步骤S5中的基板110放入反应腔室沉积一氮化物层140,所述金属掩膜层130随着所述氮化物层140沉积的沉积逐渐气化,氮化物层140的沉积温度高于金属掩膜层130的气化温度,随着氮化物层140的沉积,金属掩膜层130逐步气化后而在氮化物层140内部留下横纵交错的中空结构150,该中空结构150作为后续切割发光元件的第一预切割道,第一预切割道的宽度为3~5um。
形成具有纵横交错的中空结构150的复合衬底,所述中空结构150为第一预切割道,该步骤呈现的结构参看附图1F。
在步骤S1中,基板110可以为图形化基板110或者平片基板110,材质可以为蓝宝石或者硅或者碳化硅或者氮化镓,该基板110的尺寸为2~12英尺,本发明对大尺寸基本的有益效果更明显,作为为示例,采用4英寸的蓝宝石平片生长基板110,实际上基板110尺寸越大,可同时制备更多的有效芯片,有利于节约生产成本。
在步骤S3中,掩膜图形121的尺寸、形状与预形成芯粒的尺寸、形状相关,掩膜图形121的形状、尺寸与预形成发光元件的形成、尺寸基本相同。掩膜图形121的的高度为3~5μm,优选为3.8μm,相邻掩膜图形121之间的间隙为14μm~28μm。
在步骤S4中,采用金属蒸镀法蒸镀金属掩膜层130,其厚度为3~5μm。金属掩膜层130为金属镁掩膜层或者金属钠或者金属锌或者氮化镁。作为实例,我们采用金属Mg作为金属掩膜层130,金属镁的熔点约648℃,可以采用蒸镀的方式在基板110上形成一层均匀的金属镁掩膜层。而镁的气化温度为1108℃,相对较低,当前的MOCVD反应腔室的生长温度可以满足其气化条件,从而在氮化物层140内形成规则排列的中空结构150。另一方面,镁作为发光外延层中一种必不可少的P型掺杂杂质,对反应腔体不会造成污染且气化后的镁蒸汽可用于P型氮化物层140的生长。
在步骤S6中,可以将沉积有金属掩膜层130的基本放入MOCVD反应室或者PVD反应室或者PECVD反应室进行氮化物层140的沉积工艺,氮化物反应腔室的选择可以与后续外延层沉积的腔室相同,也可以不同。例如,氮化物层140可以为GaN层或者AlN层或者AlGaN层。作为实例,采用MOCVD反应腔室沉积GaN层。由于GaN的扩散系数不同于Mg扩散系数,在相互扩散的过程即形成具有特定中空结构150的复合衬底。形成的Mg蒸汽部分通过MOCVD尾气排出装置排出,部分未及时排出沉积在反应室腔体壁,可作为MOCVD反应强催化剂,促进GaN的生长,具有不污染反应室腔体的优势。 参看附图2,本发明还公开了一种利用上述复合衬底制备发光元件的方法,其至少包括以下步骤:
Sa:在所述复合衬底上表面沉积发光外延层;发光外延层包括第一半导体层300、第二半导体层400和位于第一半导体层300和第二半导体层400之间的多量子阱结构层500;
Sb:在所述发光外延层上制备MESA图形200,相邻MESA图形200之间具有一定的间隙,该间隙形成第二预切割道210,第一预切割道与第二预切割道位于同一垂直面上,附图3是该步骤形成结构的俯视示意图;
Sc:沿第一预切割道和第二预切割道210将所述复合衬底、发光外延层切割成若干个基本发光元件。
在步骤Sb中,所述MESA图形200的形成过程至少包括以下步骤:
b-1) 在发光外延层表面沉积透明导电层;
b-2) MESA上光阻后进行黄光开图;
b-3) ICP蚀刻出第二电极沉积平台4210;
b-4) 去光阻,得到定义P-N结图形的晶圆。
在步骤Sc中,发光元件形成的过程至少包括以下步骤:
Sc-1:在第一半导体层300上形成第一电极310、在第二半导体层400上形成第二电极420,该步骤形成的结构参看附图4;
Sc-2:基板110背面减薄后,蒸镀DBR反射层600,该步骤形成的结构参看附图5;
Sc-3:采用隐形切割工艺沿第一预切割道在复合衬底下表面进行切割;
Sc-4:采用劈裂裂工艺沿第二预切割道210将发光外延层劈裂,形成若干个基本发光元件,附图6为该步骤形成发光元件的结构示意图。
由附图6可以看出,发光元件包括基板110、依次位于基板110上的氮化物层140、第一半导体层300、多量子阱发光层和第二半导体层400,以及位于第一半导体层300上的第一电极310和位于第二半导体层400上的第二电极420,所述氮化物层140与基板110边缘界面处具有一凹陷区700。发光元件侧壁的凹陷区700,一方面增大了侧壁的出光面积,该凹陷区700还可以改变出光角度,进而提升发光元件的出光效率。
本发明通过在基板110上形成纵横交错金属掩膜层130,在后续氮化物沉积过程中,利用氮化物沉积温度高于金属掩膜层130的气化温度而形成具有特定中空结构150的复合衬底,并在该复合衬底上形成发光外延层,其中该中空结构150为第一预切割道, 发光外延层上表面MESA图形200之间的间隙形成第二预切割道210,当激光沿着第一预切割道和第二预切割道210切割时,由于第一预切割道中空结构150的存在,能够避免激光对发光元件边缘区域的损伤,有效地改善发光元件因激光能量过高损伤外延层导致的漏电异常。
以上实施方式仅用于说明本发明,而并非用于限定本发明,本领域的技术人员,在不脱离本发明的精神和范围的情况下,可以对本发明做出各种修饰和变动,因此所有等同的技术方案也属于本发明的范畴,本发明的专利保护范围应视权利要求书范围限定。

Claims (14)

1.一种复合衬底的制备方法,其特征在于,至少包括以下步骤:
1)提供一基板,该基板至少具有一利于晶体沉积的上表面;
2)在上述基板上表面上形成一层光刻胶掩膜层;
3)采用光刻技术将所述光刻胶掩膜层分为若干个间隔排列掩膜图形,相邻掩膜图形之间具有一定的间隙,该间隙形成预填充区;
4)在上述预填充区上沉积金属掩膜层;
5)去除步骤3)中的掩膜图形,在基板上形成纵横交错的金属掩膜层;
6)将步骤5)中的基板放入反应腔室沉积一氮化物层,所述金属掩膜层随着所述氮化物层的沉积逐渐气化,形成具有纵横交错的中空结构的复合衬底,所述中空结构为第一预切割道。
2.根据权利要求1所述的一种复合衬底的制备方法,其特征在于:所述步骤6)中氮化物层的沉积温度高于金属掩膜层的气化温度。
3.根据权利要求1所述的一种复合衬底的制备方法,其特征在于:所述预填充区的宽度为14μm-28μm。
4.根据权利要求1所述的一种复合衬底的制备方法,其特征在于:所述金属掩膜层为金属镁掩膜层或者金属钠或者金属锌。
5.根据权利要求1所述的一种复合衬底的制备方法,其特征在于:所述金属掩膜层的厚度为3~5μm。
6.根据权利要求1所述的一种复合衬底的制备方法,其特征在于:所述反应腔室为MOCVD反应室或者PVD反应室或者PECVD反应室。
7.一种复合衬底,包括一基板和设置于该基板上的氮化物层,其特征在于:采用权利要求1~6任意一项所述的方法制备而成,所述氮化物层与所述基板的界面处设置有若干条纵横交错的中空结构,所述中空结构位于氮化物层内部,所述中空结构为第一预切割道,所述第一预切割道将所述基板分为若干个区域。
8.根据权利要求7所述的一种复合衬底,其特征在于:所述第一预切割道的宽度为14~28μm。
9.一种利用权利要求7~8任一所述的复合衬底制备发光元件的方法,其特征在于:包括以下步骤:
a)在所述复合衬底上表面沉积发光外延层,所述发光外延层包括第一半导体层、第二半导体层和位于第一半导体层和第二半导体层之间的多量子阱结构层;
b)在所述发光外延层上制备MESA图形,相邻MESA图形之间具有一定的间隙,该间隙形成第二预切割道;
c)沿第一预切割道和第二预切割道将所述复合衬底、发光外延层切割成若干个基本发光元件。
10.根据权利要求9所述的制备发光元件的方法,其特征在于:在步骤c)中,所述发光元件形成的过程至少包括以下步骤:
c-1)在第一半导体层上形成第一电极、在第二半导体层上形成第二电极;
c-2)采用隐形切割工艺沿第一预切割道在复合衬底下表面进行切割;
c-3)采用劈裂工艺沿第二预切割道将发光外延层劈裂,形成若干个基本发光元件。
11.根据权利要求9所述的制备发光元件的方法,其特征在于:第一预切割道与第二预切割道位于同一垂直面上。
12.根据权利要求9所述的制备发光元件的方法,其特征在于:在步骤b)中,所述MESA图形的形成过程至少包括以下步骤:
b-1) 在发光外延层表面沉积透明导电层;
b-2) MESA上光阻后进行黄光开图;
b-3) ICP蚀刻出第二电极沉积平台;
b-4) 去光阻,得到定义P-N结图形的晶圆。
13.根据权利要求9所述的制备发光元件的方法,其特征在于:所述发光元件包括基板、依次位于基板上的氮化物层、第一半导体层、多量子阱发光层和第二半导体层,以及位于第一半导体层上的第一电极和位于第二半导体层上的第二电极,所述氮化物层与基板边缘界面处具有一凹陷区。
14.根据权利要求9所述的制备发光元件的方法,其特征在于:所述发光外延层为氮化镓外延层或者砷化镓外延层或者磷化镓外延层。
CN201910221205.5A 2019-03-22 2019-03-22 一种复合衬底及其制备方法和利用其制备发光元件的方法 Active CN111725360B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201910221205.5A CN111725360B (zh) 2019-03-22 2019-03-22 一种复合衬底及其制备方法和利用其制备发光元件的方法
PCT/CN2020/075618 WO2020192308A1 (zh) 2019-03-22 2020-02-18 一种复合衬底及其制备方法和利用其制备发光元件的方法
US17/338,901 US12021169B2 (en) 2019-03-22 2021-06-04 Composite substrate, method for manufacturing the same and method for manufacturing light-emitting device using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910221205.5A CN111725360B (zh) 2019-03-22 2019-03-22 一种复合衬底及其制备方法和利用其制备发光元件的方法

Publications (2)

Publication Number Publication Date
CN111725360A CN111725360A (zh) 2020-09-29
CN111725360B true CN111725360B (zh) 2023-04-07

Family

ID=72563591

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910221205.5A Active CN111725360B (zh) 2019-03-22 2019-03-22 一种复合衬底及其制备方法和利用其制备发光元件的方法

Country Status (2)

Country Link
CN (1) CN111725360B (zh)
WO (1) WO2020192308A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115207175B (zh) * 2022-08-26 2024-05-28 江苏第三代半导体研究院有限公司 基于图形化衬底的发光二极管芯片及其制备方法

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1378237A (zh) * 2001-03-27 2002-11-06 日本电气株式会社 Ⅲ族氮化物制造的半导体衬底及其制造工艺
TW200532953A (en) * 2004-03-19 2005-10-01 Showa Denko Kk Compound semiconductor light-emitting device and production method thereof
JP2008060167A (ja) * 2006-08-29 2008-03-13 Nichia Chem Ind Ltd 半導体発光素子の製造方法及び半導体発光素子、並びにそれを用いた発光装置
CN101192635A (zh) * 2006-11-24 2008-06-04 杭州士兰明芯科技有限公司 网格状分立的发光二极管外延片及其制造方法
CN101388427A (zh) * 2007-09-12 2009-03-18 泰谷光电科技股份有限公司 发光二极管元件的制造方法
CN102368526A (zh) * 2011-10-27 2012-03-07 华灿光电股份有限公司 一种近紫外led器件的制造方法
CN103035573A (zh) * 2013-01-05 2013-04-10 合肥彩虹蓝光科技有限公司 一种半导体单元的分离方法
CN104319319A (zh) * 2014-10-31 2015-01-28 广东德力光电有限公司 一种led芯片的研切方法
CN104332541A (zh) * 2014-08-20 2015-02-04 华灿光电股份有限公司 图形化衬底及其制备方法、外延片制作方法及外延片
JP2015144180A (ja) * 2014-01-31 2015-08-06 三星ダイヤモンド工業株式会社 Led素子製造用ウェハとその作製方法、およびled素子
CN105355729A (zh) * 2015-12-02 2016-02-24 佛山市国星半导体技术有限公司 Led芯片及其制作方法
CN105576092A (zh) * 2016-01-29 2016-05-11 华灿光电(苏州)有限公司 一种发光二极管的制备方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5570838B2 (ja) * 2010-02-10 2014-08-13 ソウル バイオシス カンパニー リミテッド 半導体基板、その製造方法、半導体デバイス及びその製造方法
CN102255010B (zh) * 2011-07-13 2012-10-03 厦门市三安光电科技有限公司 一种氮化镓发光二极管的制作方法
CN106449920B (zh) * 2016-10-19 2019-08-23 华灿光电(浙江)有限公司 一种发光二极管芯片及其制造方法

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1378237A (zh) * 2001-03-27 2002-11-06 日本电气株式会社 Ⅲ族氮化物制造的半导体衬底及其制造工艺
TW200532953A (en) * 2004-03-19 2005-10-01 Showa Denko Kk Compound semiconductor light-emitting device and production method thereof
JP2008060167A (ja) * 2006-08-29 2008-03-13 Nichia Chem Ind Ltd 半導体発光素子の製造方法及び半導体発光素子、並びにそれを用いた発光装置
CN101192635A (zh) * 2006-11-24 2008-06-04 杭州士兰明芯科技有限公司 网格状分立的发光二极管外延片及其制造方法
CN101388427A (zh) * 2007-09-12 2009-03-18 泰谷光电科技股份有限公司 发光二极管元件的制造方法
CN102368526A (zh) * 2011-10-27 2012-03-07 华灿光电股份有限公司 一种近紫外led器件的制造方法
CN103035573A (zh) * 2013-01-05 2013-04-10 合肥彩虹蓝光科技有限公司 一种半导体单元的分离方法
JP2015144180A (ja) * 2014-01-31 2015-08-06 三星ダイヤモンド工業株式会社 Led素子製造用ウェハとその作製方法、およびled素子
CN104332541A (zh) * 2014-08-20 2015-02-04 华灿光电股份有限公司 图形化衬底及其制备方法、外延片制作方法及外延片
CN104319319A (zh) * 2014-10-31 2015-01-28 广东德力光电有限公司 一种led芯片的研切方法
CN105355729A (zh) * 2015-12-02 2016-02-24 佛山市国星半导体技术有限公司 Led芯片及其制作方法
CN105576092A (zh) * 2016-01-29 2016-05-11 华灿光电(苏州)有限公司 一种发光二极管的制备方法

Also Published As

Publication number Publication date
WO2020192308A1 (zh) 2020-10-01
US20210296535A1 (en) 2021-09-23
CN111725360A (zh) 2020-09-29

Similar Documents

Publication Publication Date Title
CN110416249B (zh) 一种半导体发光器件及其制作方法
KR101269053B1 (ko) 나노 로드 발광 소자 및 그 제조 방법
CN101651181B (zh) 发光二极管
US9153739B2 (en) Light emitting devices with textured active layer
KR20110128545A (ko) 발광 소자, 발광 소자의 제조방법 및 발광 소자 패키지
CN102067335A (zh) 一种在复合衬底上制备InGaAlN发光器件的方法
TWI782286B (zh) 倒裝發光二極體晶片及其製造方法
CN105552180A (zh) 一种新型高压led的制作方法
KR20160146569A (ko) 고-전압 플립 led 칩 및 이의 제조 방법
CN102157669A (zh) 包含纹路化基板的装置及形成半导体装置的方法
CN102067345A (zh) 用于制备具有双面钝化的半导体发光器件的方法
US8481352B2 (en) Method of fabricating light emitting diode chip
CN103515503A (zh) 一种垂直结构发光二极管及其制造方法
CN113193085A (zh) 一种具有pin隧穿结的微结构发光二极管及其制造方法
CN114709307A (zh) 一种倒装发光二极管芯片及其制备方法
CN111725360B (zh) 一种复合衬底及其制备方法和利用其制备发光元件的方法
US8928006B2 (en) Substrate structure, method of forming the substrate structure and chip comprising the substrate structure
CN102623582A (zh) 发光二极管芯片的制作方法
CN104659169A (zh) 一种简易倒装led及其制作方法
CN104681672A (zh) 一种发光二极管的制造方法
KR101316121B1 (ko) 수직형 발광 다이오드의 제조방법
CN109980063B (zh) 一种发光二极管及其制作方法
CN102054852A (zh) 发光二极管及其制作方法
US12021169B2 (en) Composite substrate, method for manufacturing the same and method for manufacturing light-emitting device using the same
CN112786762B (zh) 发光二极管外延片及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant