CN111681552A - 阵列基板及显示面板 - Google Patents

阵列基板及显示面板 Download PDF

Info

Publication number
CN111681552A
CN111681552A CN202010616708.5A CN202010616708A CN111681552A CN 111681552 A CN111681552 A CN 111681552A CN 202010616708 A CN202010616708 A CN 202010616708A CN 111681552 A CN111681552 A CN 111681552A
Authority
CN
China
Prior art keywords
array
switch
sub
line
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010616708.5A
Other languages
English (en)
Other versions
CN111681552B (zh
Inventor
金慧俊
姜炜
张劼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai AVIC Optoelectronics Co Ltd
Original Assignee
Shanghai AVIC Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai AVIC Optoelectronics Co Ltd filed Critical Shanghai AVIC Optoelectronics Co Ltd
Priority to CN202010616708.5A priority Critical patent/CN111681552B/zh
Publication of CN111681552A publication Critical patent/CN111681552A/zh
Application granted granted Critical
Publication of CN111681552B publication Critical patent/CN111681552B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明公开了一种阵列基板及显示面板。阵列基板包括:衬底,包括显示区和非显示区,非显示区包括芯片集成区以及扇出区;信号端子阵列,包括多个信号线端子;多条信号线;以及测试组件,测试组件包括:测试数据线;第一开关阵列,位于多个信号端子的背离显示区的一侧,第一开关阵列包括多个第一开关,每个第一开关将对应一个信号线端子与测试数据线连接;第二开关阵列,位于扇出区,第二开关阵列包括多个第二开关,每个第二开关将对应一个信号线端子与测试数据线连接;以及测试控制线,用于提供控制第一开关、第二开关通断的测试控制信号。根据本发明实施例的阵列基板,对测试组件分区布局,提高显示面板测试组件的布局合理性。

Description

阵列基板及显示面板
技术领域
本发明涉及显示领域,具体涉及一种阵列基板及显示面板。
背景技术
平面显示面板因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、个人数字助理、数字相机、笔记本电脑、台式计算机等各种消费性电子产品,成为显示面板中的主流。
平面显示面板通常包括阵列基板,阵列基板包括显示区和围绕显示区的非显示区,非显示区包括芯片集成区。为满足电子产品窄边框的设计需求,需要尽量缩减芯片集成区及芯片集成区附近的非显示区的面积,而在芯片集成区附近,往往还需要布置用于显示测试的电路。因此,芯片集成区及附近的非显示区的面积有限,期望一种测试组件的合理布局。
发明内容
本发明提供一种阵列基板及显示面板,对测试组件分区布局,提高显示面板测试组件的布局合理性。
一方面,本发明实施例提供一种阵列基板,其包括:衬底,包括显示区和围绕显示区的非显示区,非显示区包括芯片集成区以及扇出区,扇出区位于连接于显示区与芯片集成区之间;信号端子阵列,位于芯片集成区,信号端子阵列包括多个信号线端子;多条信号线,延伸于显示区,并经由扇出区与多个信号线端子对应连接;以及测试组件,设置于非显示区,其中测试组件包括:测试数据线,用于提供测试数据信号;第一开关阵列,位于多个信号端子的背离显示区的一侧,第一开关阵列包括多个第一开关,每个第一开关将对应一个信号线端子与测试数据线连接;第二开关阵列,位于扇出区,第二开关阵列包括多个第二开关,每个第二开关将对应一个信号线端子与测试数据线连接;以及测试控制线,与多个第一开关的控制端、多个第二开关的控制端连接,用于提供控制第一开关、第二开关通断的测试控制信号。
另一方面,本发明实施例提供一种显示面板,其包括前述任一实施方式的阵列基板。
根据本发明实施例的阵列基板,测试组件包括第一开关阵列和第二开关阵列,其中第一开关阵列位于多个信号端子的背离显示区的一侧,第二开关阵列所述扇出区。即其中一部分测试组件被转移至扇出区,从而减少测试组件对芯片集成区的占用。当阵列基板的芯片集成区面积较小时,可以将芯片集成区无法容纳的一部分测试组件设置于扇出区,保证阵列基板具有完整的测试组件,使得阵列基板具有完整的显示测试功能,能够对扇出的各信号线进行检测,便于及时发现阵列基板的信号线连接不良,以更合理的结构布局实现阵列基板的完整功能。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1是根据本发明一种实施例提供的阵列基板的俯视示意图;
图2是根据本发明一种实施例提供的阵列基板中第二开关阵列处的局部放大示意图;
图3是根据本发明又一种实施例提供的阵列基板的俯视示意图;
图4是根据本发明又一种实施例提供的阵列基板中第一开关阵列处的局部放大示意图;
图5是根据本发明又一种实施例提供的阵列基板的俯视示意图;
图6是根据本发明又一种实施例提供的阵列基板中第一开关阵列处的局部放大示意图;
图7是根据本发明又一种实施例提供的阵列基板的俯视示意图;
图8是根据本发明又一种实施例提供的阵列基板的俯视示意图;
图9是根据本发明又一种实施例提供的阵列基板的俯视示意图。
具体实施方式
下面将详细描述本发明的各个方面的特征和示例性实施例,为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本发明进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本发明,并不被配置为限定本发明。对于本领域技术人员来说,本发明可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本发明的示例来提供对本发明更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
本发明实施例提供一种阵列基板,该阵列基板例如是用于形成显示面板的阵列基板。图1是根据本发明一种实施例提供的阵列基板的俯视示意图。阵列基板100包括衬底110、信号端子阵列120、多条信号线130以及测试组件。
衬底110包括显示区DA和围绕显示区DA的非显示区NA。非显示区NA包括芯片集成区CA以及扇出区FA,扇出区FA位于连接于显示区DA与芯片集成区CA之间。信号端子阵列120位于芯片集成区CA,信号端子阵列120包括多个信号线端子121。多条信号线130延伸于显示区DA,并经由扇出区FA与多个信号线端子121对应连接。
测试组件设置于非显示区NA,其中测试组件包括测试数据线140、测试控制线150、第一开关阵列Z1以及第二开关阵列Z2。测试数据线140用于提供测试数据信号。第一开关阵列Z1位于多个信号线端子121的背离显示区DA的一侧,第一开关阵列Z1包括多个第一开关T1,每个第一开关T1将对应一个信号线端子121与测试数据线140连接。第二开关阵列Z2位于扇出区FA,第二开关阵列Z2包括多个第二开关T2,每个第二开关T2将对应一个信号线端子121与测试数据线140连接。测试控制线150与多个第一开关T1的控制端、多个第二开关T2的控制端连接,用于提供控制第一开关T1、第二开关T2通断的测试控制信号。
根据本发明实施例的阵列基板100,测试组件包括第一开关阵列Z1和第二开关阵列Z2,其中第一开关阵列Z1位于多个信号端子的背离显示区DA的一侧,第二开关阵列Z2所述扇出区FA。即其中一部分测试组件被转移至扇出区FA,从而减少测试组件对芯片集成区CA的占用。当阵列基板100的芯片集成区CA面积较小时,可以将芯片集成区CA无法容纳的一部分测试组件设置于扇出区FA,保证阵列基板100具有完整的测试组件,使得阵列基板100具有完整的显示测试功能,能够对扇出的各信号线130进行检测,便于及时发现阵列基板100的信号线130连接不良,以更合理的结构布局实现阵列基板100的完整功能。
在一些实施例中,显示区DA的中心、信号端子阵列120的中心、第一开关阵列Z1的中心位于同一轴线上,第二开关阵列Z2的数量为两个,两个第二开关阵列Z2关于轴线对称分布,使得测试组件的布置将阵列基板100的扇出区FA充分利用,并且布线结构对称,提高测试组件的测试稳定性。
在一些实施例中,第一开关T1为第一薄膜晶体管(Thin Film Transistor,TFT),其包括第一有源层和与第一有源层绝缘间隔的第一栅极,第一有源层可以包括第一源区和第一漏区。其中,第一开关T1的第一栅极与测试控制线150连接,第一开关T1的第一源区、第一漏区中的一者与信号线端子121连接,另一者与测试数据线140连接。
在一些实施例中,第二开关T2为第二薄膜晶体管,其包括第二有源层和与第二有源层绝缘间隔的第二栅极,第二有源层可以包括第二源区和第二漏区。其中,第二开关T2的第二栅极与测试控制线150连接,第二开关T2的第二源区、第二漏区中的一者与信号线端子121连接,另一者与测试数据线140连接。
图2是根据本发明一种实施例提供的阵列基板中第二开关阵列处的局部放大示意图。在一些实施例中,测试控制线150在衬底110上的正投影覆盖多个第二开关T2的第二有源层AL2在衬底110上的正投影,使得测试控制线150的一部分兼做第二开关T2的第二栅极。
在一些实施例中,信号线端子121所连的信号线130在衬底110上的正投影穿过信号线端子121所连的第二薄膜晶体管的第二有源层AL2在衬底110上的正投影,使得信号线130与对应的第二开关T2(第二薄膜晶体管)的第二源区或第二漏区之间连接,无需设置额外的用于连接信号线130和第二开关T2之间的连接线,节省布线空间,进一步提高阵列基板100的紧凑性。
图3是根据本发明又一种实施例提供的阵列基板的俯视示意图。在一些实施例中,阵列基板100还包括像素阵列PZ。像素阵列PZ包括阵列排布于显示区DA的多个子像素160,多个子像素160包括颜色不同的多种子像素160。多条信号线130包括多条数据线(dateline),多条数据线包括与多种子像素160对应连接的多类数据线。测试数据线140的数量为多条,其中,不同类数据线所连的信号线端子121经由第一开关T1或第二开关T2与不同的测试数据线140连接。
例如,多种子像素160包括第一颜色子像素161、第二颜色子像素162以及第三颜色子像素163。第一颜色子像素161、第二颜色子像素162、第三颜色子像素163分别例如是红色子像素、绿色子像素、蓝色子像素。
多条数据线包括与第一颜色子像素161连接的第一类数据线131、与第二颜色子像素162连接的第二类数据线132、与第三颜色子像素163连接的第三类数据线133。
图4是根据本发明又一种实施例提供的阵列基板中第一开关阵列处的局部放大示意图。请同时参考图3和图4。测试数据线140可以包括第一测试数据线141、第二测试数据线142以及第三测试数据线143。其中,第一类数据线131所连的信号线端子121经由第一开关T1或第二开关T2与第一测试数据线141连接,第二类数据线132所连的信号线端子121经由第一开关T1或第二开关T2与第二测试数据线142连接,第三类数据线133所连的信号线端子121经由第一开关T1或第二开关T2与第三测试数据线143连接。
驱动不同颜色子像素显示时,分别需要不同的数据信号。根据上述实施例的阵列基板100,通过不同的测试数据线140向各自对应颜色的子像素160提供测试数据信号,并由同一测试控制线150控制对多条信号线130的同时测试,提高对阵列基板100测试的准确性和便利性。
启动测试时,测试控制线150将多个第一开关T1和多个第二开关T2选通,使得测试数据线140中的测试数据信号能够经由各自对应的信号线130传输至对应的子像素160。当显示区DA中出现暗线或亮线时,即出现一列子像素160显示异常时,说明该列子像素160所连的信号线130存在连接不良。
图5是根据本发明又一种实施例提供的阵列基板的俯视示意图。在一些实施例中,阵列基板100还包括触控电极阵列TZ。触控电极阵列TZ包括阵列排布于显示区DA的多个触控电极块170。多条信号线130包括多条触控信号线130,每条触控信号线130与对应一个触控电极块170连接。
在一些实施例中,触控电极块170与阵列基板100的公共电极彼此复用。
在一些实施例中,多个触控电极块170包括至少两种类型的触控电极块170,其中,彼此相邻的触控电极块170的类型不同。多条触控信号线130包括与至少两种类型的触控电极块170对应连接的至少两类触控信号线130。测试数据线140的数量为至少两条,其中,不同类触控信号线130所连的信号线端子121经由第一开关T1或第二开关T2与不同的测试数据线140连接。
例如,至少两种类型的触控电极块170包括第一类触控电极块171和第二类触控电极块172,第一类触控电极块171和第二类触控电极块172在平行于衬底110的平面呈棋盘格排布。
多条触控信号线130包括与第一类触控电极块171连接的第一类触控信号线134、与第二类触控电极块172连接的第二类触控信号线135。
图6是根据本发明又一种实施例提供的阵列基板中第一开关阵列处的局部放大示意图。请同时参考图5和图6。测试数据线140包括第四测试数据线144、第五测试数据线145,其中,第一类触控信号线134所连的信号线端子121经由第一开关T1或第二开关T2与第四测试数据线144连接,第二类触控信号线135所连的信号线端子121经由第一开关T1或第二开关T2与第五测试数据线145连接。
在进行测试时,针对类型不同的触控电极块170,可以提供不同的测试数据信号。根据上述实施例的阵列基板100,通过不同的测试数据线140向各自对应类型的触控电极块170提供测试数据信号,并由同一测试控制线150控制对多条信号线130的同时测试,提高对阵列基板100测试的准确性和便利性。
启动测试时,测试控制线150将多个第一开关T1和多个第二开关T2选通,使得测试数据线140中的测试数据信号能够经由各自对应的信号线130传输至对应的触控电极块170。在一个示例中,在测试阶段中,合格的阵列基板100中不同类型的触控电极块170分别覆盖的显示子区域会呈现不同的预定频率的闪烁画面。当某个显示子区域的闪烁画面出现异常时,例如不显示画面或呈现新的频率的闪烁画面,说明该显示子区域对应的触控电极块170及该触控电极块170所连的信号线130可能存在异常。
图7是根据本发明又一种实施例提供的阵列基板的俯视示意图。在一些实施例中,扇出区FA包括第一子扇出区SF1和第二子扇出区SF2,第一子扇出区SF1与显示区DA邻接,第二子扇出区SF2连接于第一子扇出区SF1与芯片集成区CA之间。
每条信号线130包括处于第一子扇出区SF1的第一线段130a和处于第二子扇出区SF2的第二线段130b。在一些实施例中,每条信号线130还包括延伸于显示区DA的第三线段130c。多条信号线130的第一线段130a沿第一方向X排列且分别沿第二方向Y延伸,第二方向Y与第一方向X交叉,每条信号线130的第二线段130b相对第一线段130a倾斜设置。第二方向Y与第一方向X例如是彼此垂直。例如,阵列基板100还包括像素阵列,像素阵列包括阵列排布于显示区DA的多个子像素,即多个子像素排布为多行及多列,第一方向X可以是像素阵列的行方向,第二方向Y可以是像素阵列的列方向。
在一些实施例中,第二开关阵列Z2位于第一子扇出区SF1,测试数据线140、测试控制线150围绕设置于第二子扇出区SF2的至少部分外周。由于多条信号线130在位于第一子扇出区SF1中的第一线段130a整齐排列,便于第二开关阵列Z2中的多个第二开关T2在第一线段130a延伸的区域排列布置,同时便于各第二开关T2与相应的信号线130通过第一线段130a连接,使得第二开关阵列Z2以及测试组件在阵列基板100上的位置布局更加合理。
在上述实施例中,测试数据线140与测试控制线150相互平行设置,测试数据线140位于测试控制线150的背离第二子扇出区SF2的一侧,使得测试数据线140、测试控制线150大致将扇出区FA部分包围环绕,测试数据线140、测试控制线150能够以类似扇出区FA的部分轮廓的形状围绕于扇出区FA外周侧,能够降低测试数据线140、测试控制线150的布线结构对阵列基板100上布局面积的占用,提高阵列基板100的布局紧凑性。
图8是根据本发明又一种实施例提供的阵列基板的俯视示意图。在一些实施例中,阵列基板100还包括公共电极CE、至少一个公共电极端子180以及至少一条公共电极线190。
公共电极CE位于显示区DA。公共电极端子180位于信号端子阵列120沿第一方向X的至少一侧。例如本实施例中,公共电极端子180的数量为两个,两个公共电极端子180分别位于信号端子阵列120沿第一方向X的两侧。每条公共电极线190将一个公共电极端子180与公共电极CE连接,使得公共电极CE能够经由公共电极端子180接收公共电压信号。
在一些实施例中,每条公共电极线190的至少部分线段位于测试控制线150的朝向第二子扇出区SF2的一侧并与测试控制线150相互平行设置,使得测试控制线150包绕公共电极线190设置,提高阵列基板100上布线结构的位置布局合理性。在一些实施例中,公共电极线190在经过第二开关阵列Z2处时,从第二开关阵列Z2的周边绕过设置,以避免公共电极线190与测试组件之间相互干扰。
图9是根据本发明又一种实施例提供的阵列基板的俯视示意图。在一些实施例中,信号端子阵列120包括第一亚阵列120a和第二亚阵列120b。第一亚阵列120a、第二亚阵列120b分别包括多个信号线端子121,其中第二亚阵列120b中的至少部分信号线端子121与显示区DA的距离大于第一亚阵列120a中的信号线端子121与显示区DA的距离。例如,第一亚阵列120a中的信号线端子121沿预设方向排列,使得第一亚阵列120a中的信号线端子121与显示区DA的距离都相等。第二亚阵列120b的数量可以是两个,两个第二亚阵列120b分别位于第一亚阵列120a的信号线端子121排列方向上的两端。每个第二亚阵列120b中信号线端子121的排列方向相对于第一亚阵列120a中信号线端子121的排列方向倾斜设置。在一个示例中,第一亚阵列120a和第二亚阵列120b中的信号线端子121大致排列为梯形状。
第一开关阵列Z1位于第一亚阵列120a的背离显示区DA的一侧,第一开关T1将第一亚阵列120a的信号线端子121与测试数据线140连接。第二开关T2将第二亚阵列120b的信号线端子121与测试数据线140连接。
根据上述实施例的阵列基板100,信号端子阵列120包括第一亚阵列120a和第二亚阵列120b。第二亚阵列120b中信号线端子121的排列方向相对于第一亚阵列120a中信号线端子121的排列方向倾斜设置,使得信号端子阵列120的全部信号线端子121在芯片集成区CA中的横向占据长度降低,同时便于与信号线130连接。测试组件包括第一开关阵列Z1和第二开关阵列Z2,第一开关阵列Z1能够利用第一亚阵列120a的背离显示区DA的一侧的空间,从而将第一亚阵列120a的信号线端子121与测试数据线140连接。第二亚阵列120b的背离显示区DA的一侧的空间较小,从而此区域难以布置测试组件,本发明实施例利用布置在扇出区FA的第二开关阵列Z2将第二亚阵列120b的信号线端子121与测试数据线140连接,从而对阵列基板100的非显示区NA充分利用,实现全部信号线端子121与测试组件的连接,便于对阵列基板100进行全面的检测。
本发明实施例还提供一种显示面板,其包括根据前述任一实施方式的阵列基板100。该阵列基板100包括衬底110、信号端子阵列120、多条信号线130以及测试组件。衬底110包括显示区DA和围绕显示区DA的非显示区NA。非显示区NA包括芯片集成区CA以及扇出区FA,扇出区FA位于连接于显示区DA与芯片集成区CA之间。信号端子阵列120位于芯片集成区CA,信号端子阵列120包括多个信号线端子121。多条信号线130延伸于显示区DA,并经由扇出区FA与多个信号线端子121对应连接。
测试组件设置于非显示区NA,其中测试组件包括测试数据线140、测试控制线150、第一开关阵列Z1以及第二开关阵列Z2。测试数据线140用于提供测试数据信号。第一开关阵列Z1位于多个信号线端子121的背离显示区DA的一侧,第一开关阵列Z1包括多个第一开关T1,每个第一开关T1将对应一个信号线端子121与测试数据线140连接。第二开关阵列Z2位于扇出区FA,第二开关阵列Z2包括多个第二开关T2,每个第二开关T2将对应一个信号线端子121与测试数据线140连接。测试控制线150与多个第一开关T1的控制端、多个第二开关T2的控制端连接,用于提供控制第一开关T1、第二开关T2通断的测试控制信号。
根据本发明实施例的显示面板,将其中一部分测试组件转移至扇出区FA,从而减少测试组件对芯片集成区CA的占用。当阵列基板100的芯片集成区CA面积较小时,可以将芯片集成区CA无法容纳的一部分测试组件设置于扇出区FA,保证阵列基板100及显示面板具有完整的测试组件,使得阵列基板100及显示面板具有完整的显示测试功能,能够对扇出的各信号线130进行检测,便于及时发现显示面板的信号线130连接不良,以更合理的结构布局实现显示面板的完整测试功能。
依照本发明如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。

Claims (13)

1.一种阵列基板,其特征在于,包括:
衬底,包括显示区和围绕所述显示区的非显示区,所述非显示区包括芯片集成区以及扇出区,所述扇出区位于连接于所述显示区与所述芯片集成区之间;
信号端子阵列,位于所述芯片集成区,所述信号端子阵列包括多个信号线端子;
多条信号线,延伸于所述显示区,并经由所述扇出区与所述多个信号线端子对应连接;以及
测试组件,设置于所述非显示区,其中所述测试组件包括:
测试数据线,用于提供测试数据信号;
第一开关阵列,位于所述多个信号线端子的背离所述显示区的一侧,所述第一开关阵列包括多个第一开关,每个第一开关将对应一个所述信号线端子与所述测试数据线连接;
第二开关阵列,位于所述扇出区,所述第二开关阵列包括多个第二开关,每个所述第二开关将对应一个所述信号线端子与所述测试数据线连接;以及
测试控制线,与所述多个第一开关的控制端、所述多个第二开关的控制端连接,用于提供控制所述第一开关、所述第二开关通断的测试控制信号。
2.根据权利要求1所述的阵列基板,其特征在于,所述第二开关为第二薄膜晶体管,所述第二薄膜晶体管包括第二有源层,
其中,所述信号线端子所连的所述信号线在所述衬底上的正投影穿过所述信号线端子所连的所述第二薄膜晶体管的第二有源层在所述衬底上的正投影。
3.根据权利要求1所述的阵列基板,其特征在于,还包括:
像素阵列,包括阵列排布于所述显示区的多个子像素,所述多个子像素包括颜色不同的多种子像素,
所述多条信号线包括多条数据线,所述多条数据线包括与所述多种子像素对应连接的多类数据线,
所述测试数据线的数量为多条,其中,不同类所述数据线所连的所述信号线端子经由所述第一开关或所述第二开关与不同的所述测试数据线连接。
4.根据权利要求3所述的阵列基板,其特征在于,所述多种子像素包括第一颜色子像素、第二颜色子像素以及第三颜色子像素,
所述多条数据线包括与所述第一颜色子像素连接的第一类数据线、与所述第二颜色子像素连接的第二类数据线、与所述第三颜色子像素连接的第三类数据线,
所述测试数据线包括第一测试数据线、第二测试数据线以及第三测试数据线,其中,所述第一类数据线所连的所述信号线端子经由所述第一开关或所述第二开关与所述第一测试数据线连接,所述第二类数据线所连的所述信号线端子经由所述第一开关或所述第二开关与所述第二测试数据线连接,所述第三类数据线所连的所述信号线端子经由所述第一开关或所述第二开关与所述第三测试数据线连接。
5.根据权利要求1所述的阵列基板,其特征在于,还包括:
触控电极阵列,包括阵列排布于所述显示区的多个触控电极块,
所述多条信号线包括多条触控信号线,每条所述触控信号线与对应一个所述触控电极块连接。
6.根据权利要求5所述的阵列基板,其特征在于,所述多个触控电极块包括至少两种类型的触控电极块,其中,彼此相邻的所述触控电极块的类型不同,
所述多条触控信号线包括与所述至少两种类型的触控电极块对应连接的至少两类触控信号线,
所述测试数据线的数量为至少两条,其中,不同类所述触控信号线所连的所述信号线端子经由所述第一开关或所述第二开关与不同的所述测试数据线连接。
7.根据权利要求6所述的阵列基板,其特征在于,所述至少两种类型的触控电极块包括第一类触控电极块和第二类触控电极块,所述第一类触控电极块和所述第二类触控电极块在平行于所述衬底的平面呈棋盘格排布,
所述多条触控信号线包括与所述第一类触控电极块连接的第一类触控信号线、与所述第二类触控电极块连接的第二类触控信号线,
所述测试数据线包括第四测试数据线、第五测试数据线,其中,所述第一类触控信号线所连的所述信号线端子经由所述第一开关或所述第二开关与所述第四测试数据线连接,所述第二类触控信号线所连的所述信号线端子经由所述第一开关或所述第二开关与所述第五测试数据线连接。
8.根据权利要求1所述的阵列基板,其特征在于,所述扇出区包括第一子扇出区和第二子扇出区,所述第一子扇出区与所述显示区邻接,所述第二子扇出区连接于所述第一子扇出区与所述芯片集成区之间,
其中,每条所述信号线包括处于所述第一子扇出区的第一线段和处于所述第二子扇出区的第二线段,所述多条信号线的第一线段沿第一方向排列且分别沿第二方向延伸,所述第二方向与所述第一方向交叉,每条所述信号线的第二线段相对所述第一线段倾斜设置,
其中,所述第二开关阵列位于所述第一子扇出区,所述测试数据线、所述测试控制线围绕设置于所述第二子扇出区的至少部分外周。
9.根据权利要求8所述的阵列基板,其特征在于,所述测试数据线与所述测试控制线相互平行设置,所述测试数据线位于所述测试控制线的背离所述第二子扇出区的一侧。
10.根据权利要求8所述的阵列基板,其特征在于,还包括:
公共电极,位于所述显示区;
至少一个公共电极端子,位于所述信号端子阵列沿所述第一方向的至少一侧;以及
至少一条公共电极线,每条所述公共电极线将一个所述公共电极端子与所述公共电极连接,
其中,每条所述公共电极线的至少部分线段位于所述测试控制线的朝向所述第二子扇出区的一侧并与所述测试控制线相互平行设置。
11.根据权利要求1所述的阵列基板,其特征在于,所述显示区的中心、所述信号端子阵列的中心、所述第一开关阵列的中心位于同一轴线上,所述第二开关阵列的数量为两个,两个所述第二开关阵列关于所述轴线对称分布。
12.根据权利要求1所述的阵列基板,其特征在于,所述信号端子阵列包括第一亚阵列和第二亚阵列,所述第一亚阵列、所述第二亚阵列分别包括多个所述信号线端子,其中所述第二亚阵列中的至少部分所述信号线端子与所述显示区的距离大于所述第一亚阵列中的所述信号线端子与所述显示区的距离,
所述第一开关阵列位于所述第一亚阵列的背离所述显示区的一侧,所述第一开关将所述第一亚阵列的所述信号线端子与所述测试数据线连接,
所述第二开关将所述第二亚阵列的所述信号线端子与所述测试数据线连接。
13.一种显示面板,其特征在于,包括根据权利要求1至12任一项所述阵列基板。
CN202010616708.5A 2020-06-30 2020-06-30 阵列基板及显示面板 Active CN111681552B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010616708.5A CN111681552B (zh) 2020-06-30 2020-06-30 阵列基板及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010616708.5A CN111681552B (zh) 2020-06-30 2020-06-30 阵列基板及显示面板

Publications (2)

Publication Number Publication Date
CN111681552A true CN111681552A (zh) 2020-09-18
CN111681552B CN111681552B (zh) 2022-08-09

Family

ID=72456949

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010616708.5A Active CN111681552B (zh) 2020-06-30 2020-06-30 阵列基板及显示面板

Country Status (1)

Country Link
CN (1) CN111681552B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113485578A (zh) * 2021-06-30 2021-10-08 昆山国显光电有限公司 触控显示面板及其检测方法和制备方法、显示装置
WO2022061543A1 (zh) * 2020-09-22 2022-03-31 京东方科技集团股份有限公司 显示基板及显示装置
WO2022188091A1 (zh) * 2021-03-11 2022-09-15 京东方科技集团股份有限公司 显示基板及显示装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104698637A (zh) * 2015-04-01 2015-06-10 上海天马微电子有限公司 阵列基板、测试方法、显示面板及显示装置
US20150255487A1 (en) * 2012-11-08 2015-09-10 Sharp Kabushiki Kaisha Active matrix substrate and display device using same
CN104991358A (zh) * 2015-07-21 2015-10-21 合肥鑫晟光电科技有限公司 阵列基板及其制作方法、控制方法、显示装置
CN106909008A (zh) * 2017-03-31 2017-06-30 厦门天马微电子有限公司 阵列基板、显示面板和显示面板的检测方法
CN107170366A (zh) * 2017-07-21 2017-09-15 厦门天马微电子有限公司 显示面板和显示装置
CN107422543A (zh) * 2017-07-04 2017-12-01 京东方科技集团股份有限公司 一种显示面板及其制备方法、显示装置
CN108957804A (zh) * 2018-07-27 2018-12-07 京东方科技集团股份有限公司 一种阵列基板及其维修方法、显示面板和显示装置
CN109697937A (zh) * 2018-12-19 2019-04-30 武汉华星光电半导体显示技术有限公司 柔性显示面板
CN111308815A (zh) * 2020-02-28 2020-06-19 上海中航光电子有限公司 阵列基板及显示面板

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150255487A1 (en) * 2012-11-08 2015-09-10 Sharp Kabushiki Kaisha Active matrix substrate and display device using same
CN104698637A (zh) * 2015-04-01 2015-06-10 上海天马微电子有限公司 阵列基板、测试方法、显示面板及显示装置
CN104991358A (zh) * 2015-07-21 2015-10-21 合肥鑫晟光电科技有限公司 阵列基板及其制作方法、控制方法、显示装置
CN106909008A (zh) * 2017-03-31 2017-06-30 厦门天马微电子有限公司 阵列基板、显示面板和显示面板的检测方法
CN107422543A (zh) * 2017-07-04 2017-12-01 京东方科技集团股份有限公司 一种显示面板及其制备方法、显示装置
CN107170366A (zh) * 2017-07-21 2017-09-15 厦门天马微电子有限公司 显示面板和显示装置
CN108957804A (zh) * 2018-07-27 2018-12-07 京东方科技集团股份有限公司 一种阵列基板及其维修方法、显示面板和显示装置
CN109697937A (zh) * 2018-12-19 2019-04-30 武汉华星光电半导体显示技术有限公司 柔性显示面板
CN111308815A (zh) * 2020-02-28 2020-06-19 上海中航光电子有限公司 阵列基板及显示面板

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022061543A1 (zh) * 2020-09-22 2022-03-31 京东方科技集团股份有限公司 显示基板及显示装置
US11917891B2 (en) 2020-09-22 2024-02-27 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display apparatus
WO2022188091A1 (zh) * 2021-03-11 2022-09-15 京东方科技集团股份有限公司 显示基板及显示装置
GB2609339A (en) * 2021-03-11 2023-02-01 Boe Technology Group Co Ltd Display substrate and display device
US11839123B2 (en) 2021-03-11 2023-12-05 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
CN113485578A (zh) * 2021-06-30 2021-10-08 昆山国显光电有限公司 触控显示面板及其检测方法和制备方法、显示装置
CN113485578B (zh) * 2021-06-30 2023-09-22 昆山国显光电有限公司 触控显示面板及其检测方法和制备方法、显示装置

Also Published As

Publication number Publication date
CN111681552B (zh) 2022-08-09

Similar Documents

Publication Publication Date Title
CN107870492B (zh) 阵列基板、显示面板及其显示装置
US10559604B2 (en) Array substrate, gate driving circuit and display panel
CN111681552B (zh) 阵列基板及显示面板
US20180269268A1 (en) Organic light-emitting display panel and electronic device
US8330691B2 (en) Display panel including dummy pixels and display device having the panel
US8325155B2 (en) Touch panel
US10642396B2 (en) Touch display panel and display device
US10424603B2 (en) Display panel
CN108806503B (zh) 显示面板和显示装置
US11619848B2 (en) Display device
CN107678590B (zh) 一种触控显示面板及其驱动方法
CN110164359B (zh) 显示面板及显示装置
JP6175559B2 (ja) 一体型タッチと改善された画像ピクセル開口とを有するディスプレイ
US10991726B2 (en) Pixel array substrate
US10928696B2 (en) Wiring substrate and display panel
KR20150133934A (ko) 표시 장치
US11200826B2 (en) Pixel array substrate
KR100531388B1 (ko) 표시 장치
US8031314B2 (en) Color liquid crystal display panel
CN115083300B (zh) 显示面板和显示装置
JP2007086506A (ja) 電気光学装置及び電子機器
JP2011081128A (ja) 表示装置
US20240038776A1 (en) Display substrate and display device
US20230360579A1 (en) Display panel and electronic device
US20230176435A1 (en) Thin film transistor array substrate and touch display panel

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant