CN111641405A - 一种基于扩散忆阻器的随机频率三角波发生器 - Google Patents

一种基于扩散忆阻器的随机频率三角波发生器 Download PDF

Info

Publication number
CN111641405A
CN111641405A CN202010491003.5A CN202010491003A CN111641405A CN 111641405 A CN111641405 A CN 111641405A CN 202010491003 A CN202010491003 A CN 202010491003A CN 111641405 A CN111641405 A CN 111641405A
Authority
CN
China
Prior art keywords
output
gate
signal
random
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010491003.5A
Other languages
English (en)
Other versions
CN111641405B (zh
Inventor
梁涛
郭涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
North University of China
Original Assignee
North University of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by North University of China filed Critical North University of China
Priority to CN202010491003.5A priority Critical patent/CN111641405B/zh
Publication of CN111641405A publication Critical patent/CN111641405A/zh
Application granted granted Critical
Publication of CN111641405B publication Critical patent/CN111641405B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape

Landscapes

  • Manipulation Of Pulses (AREA)
  • Electronic Switches (AREA)

Abstract

一种基于扩散忆阻器的随机频率三角波发生器,属于集成电路技术领域。本发明为解决现有的随机频率三角载波发生器,由于其使用随机数发生器,导致电路复杂和设计难度大的问题。本发明包括随机延时单元、控制逻辑单元、V‑I转换单元、RS触发器、比较器U1、比较器U2、恒流源Ia、恒流源Ib、电容Ca、电容Cb、电容Cc和多个NMOS管及PMOS管。本发明首先将扩散忆阻器的随机延时时间转化为随机的电压数值,再通过V‑I转换单元将该电压值变换成随机的电流值,利用该电流值对电容充放电,再通过比较器U1和比较器U2来限定电压信号VCap的幅值,从而获得周期随机变化的等幅三角波。本发明主要应用在随机PWM技术中。

Description

一种基于扩散忆阻器的随机频率三角波发生器
技术领域
本发明属于集成电路技术领域。
背景技术
在开关电源和电机驱动等功率控制与变换类集成电路当中,脉冲宽度调制(PulseWidth Modulation)技术的应用十分关键。常规的PWM控制信号由固定频率的三角载波或者锯齿载波信号与误差信号的比较而生成,然后利用它来控制开关器件的在固定周期内的导通时间来实现对负载变化的及时响应。研究表明,常规的PWM技术因其在开关频率及开关频率的整数倍附近存在较大的谐波分量,会给系统带来诸多不利影响,例如引起了极大的电磁噪声干扰,导致电压和电流波形的畸变,甚至导致后级设备的不能正常运行。
对于载波频率必须限制在较低频率的场合,采用随机PWM技术可以较好的解决常规PWM技术带来的电磁干扰等问题。随机PWM技术在保证占空比不变的前提下通过随机的改变载波频率,驱散集中分布在开关频率及其倍频处的谐波频谱的能量,从而使电磁噪声近似成为限带白噪声,以固定开关频率为特征的有色噪声强度被大大削弱。
为达到开关频率随机化的目的,首要的是生成一个频率可随机改变的载波信号,由于三角波相对于锯齿波其控制精度更高且可以实现双边调制的功能,因此,随机频率的三角载波更加具有研究价值。这种三角波在每个周期内都要求是等幅等腰三角波,但其周期是随机变化的。目前对于随机频率三角载波发生器的研制绝大多数需要用到随机数发生器,用来提供随机变化的频率数值,这会增加电路的复杂度和设计难度,因此,以上问题亟需解决。
发明内容
本发明目的是为了解决现有的随机频率三角载波发生器,由于其使用随机数发生器,导致电路复杂和设计难度大的问题,提供了一种基于扩散忆阻器的随机频率三角波发生器。
一种基于扩散忆阻器的随机频率三角波发生器,包括随机延时单元、控制逻辑单元、V-I转换单元、RS触发器、比较器U1、比较器U2、恒流源Ia、恒流源Ib、电容Ca、电容Cb、电容Cc、NMOS管Mna、NMOS管Mnb、NMOS管Mca、NMOS管Mcb、PMOS管Mpa和PMOS管Mpb;其中,恒流源Ia和恒流源Ib输出的电流相同,Ca=Cb
随机延时单元采用扩散忆阻器实现,用于对控制逻辑单元输出的脉冲信号VP0进行处理,获得脉冲信号VP1,并将脉冲信号VP1输入至控制逻辑单元;其中,脉冲信号VP1与脉冲信号VP0的周期相等,且脉冲信号VP1与脉冲信号VP0的上升沿时刻一致,脉冲信号VP0高电平持续时间tp为固定值,脉冲信号VP1的高电平持续时间td为随机值,且td<tp
扩散忆阻器的随机延时时间等于td
控制逻辑单元还用于接收RS触发器输出端输出的信号Q;还用于生成6路控制信号,分别为控制信号Vpa、控制信号Vna、控制信号Vpb、控制信号Vnb、控制信号Vca和控制信号Vcb,且该6路控制信号分别发送至PMOS管Mpa、NMOS管Mna、PMOS管Mpb、NMOS管Mnb、NMOS管Mca和NMOS管Mcb的栅极;
PMOS管Mpa的源极与电源VDD连接,PMOS管Mpa的漏极与恒流源Ia的正极连接,恒流源Ia的负极与电容Ca的一端、NMOS管Mna的漏极和NMOS管Mca的漏极同时连接,NMOS管Mna的源极和电容Ca的另一端同时接电源地;
PMOS管Mpb的源极与电源VDD连接,PMOS管Mpb的漏极与恒流源Ib的正极连接,恒流源Ib的负极与电容Cb的一端、NMOS管Mnb的漏极和NMOS管Mcb的漏极同时连接,NMOS管Mnb的源极与Cb的另一端同时接电源地;
NMOS管Mca的源极与NMOS管Mcb的源极和V-I转换单元的电压输入端同时连接;
V-I转换单元的电压输入端的节点电压为Vc,V-I转换单元用于将接收的电压转化为电流,V-I转换单元的电流输入输出端与电容Cc的一端、比较器U1的负输入端和比较器U2的正输入端同时连接,且连接点的电压信号VCap作为三角载波发生器生成的随机频率三角载波信号,且电压信号VCap为等幅值的随机频率等腰三角波信号;
电容Cc的另一端接电源地;
V-I转换单元的两个控制信号输入端均与RS触发器的输出端连接;
比较器U1的正输入端用于接收恒定参考电压VL,比较器U1的输出端与RS触发器的复位信号输入端连接;
比较器U2的负输入端用于接收恒定参考电压VH,比较器U2的输出端与RS触发器的置位信号输入端连接;
VL和VH分别作为比较器U1和U2的比较阈值,且VH>VL>0。
优选的是,控制逻辑单元包括非门Y1、非门Y2、非门Y3、非门Y4、D触发器、NMOS管Ma、或非门F1、数据选择器Mux1至Mux4和预置数计数器;其中,数据选择器Mux1至Mux4均为二选一数据选择器;
非门Y1的输入端与非门Y2的输入端和或非门F1的一个输入端连接后,作为控制逻辑单元接收信号Q的输入端;
非门Y1的输出端与D触发器的时钟信号输入端连接;D触发器的输入端D与其输出端
Figure BDA0002521076250000031
连接后,作为控制逻辑单元输出控制信号Vcb的输出端;D触发器的输出端Q作为控制逻辑单元输出控制信号Vca的输出端;
非门Y2的输出端与NMOS管Ma的栅极和或非门F1的另一个输入端同时连接,NMOS管Ma的源极和其漏极接电源地;
或非门F1的输出端与数据选择器Mux1的0输入端、数据选择器Mux2的1输入端和非门Y3的输入端同时连接,数据选择器Mux1的1输入端接电源地,数据选择器Mux1的控制端、数据选择器Mux2的控制端和D触发器的输出端
Figure BDA0002521076250000032
同时连接;数据选择器Mux2的0输入端接电源地;
数据选择器Mux1的输出端作为控制逻辑单元输出控制信号Vnb的输出端;
数据选择器Mux2的输出端作为控制逻辑单元输出控制信号Vna的输出端;
非门Y3的输出端与预置数计数器的复位端连接,预置数计数器的时钟信号输入端用于接收时钟信号Clk,预置数计数器的输出端作为控制逻辑单元输出脉冲信号VP0的输出端;
非门Y4的输入端作为控制逻辑单元接收脉冲信号VP1的输入端;
非门Y4的输出端与数据选择器Mux3的0输入端和数据选择器Mux4的1输入端同时连接,数据选择器Mux3的1输入端和数据选择器Mux4的0输入端均连接电源VDD,数据选择器Mux3的控制端与数据选择器Mux4的控制端和D触发器的输出端
Figure BDA0002521076250000033
同时连接;
数据选择器Mux3的输出端作为控制逻辑单元输出控制信号Vpb的输出端;
数据选择器Mux4的输出端作为控制逻辑单元输出控制信号Vpa的输出端。
优选的是,随机延时单元包括电平移位器、扩散忆阻器RM、电阻Rr、比较器U3和与门X1;
电平移位器的输入端作为随机延时单元的输入端接收脉冲信号VP0,且其输入端与与门X1的一个输入端连接;
电平移位器,用于对接收的脉冲信号VP0的高电平幅值进行降低,并将获得的编程脉冲信号V1输出至扩散忆阻器RM的一端,扩散忆阻器RM的另一端与电阻Rr的一端和比较器U3的负输入端同时连接;电阻Rr的另一端接电源地;
比较器U3的正输入端用于接收参考电压Vref,比较器U3的输出端与与门X1的另一个输入端连接;
与门X1的输出端作为随机延时单元的输出端输出脉冲信号VP1
优选的是,V-I转换单元包括运算放大器U0、电阻R0、NMOS管Mn0至Mn2、NMOS管Mn1_、NMOS管Mn2_、PMOS管MP0至MP2以及PMOS管MP0_至MP2_
运算放大器U0的同相输入端作为V-I转换单元的电压输入端,运算放大器U0的负输入端与NMOS管Mn0的源极和电阻R0的一端同时连接,电阻R0的另一端接电源地,运算放大器U0的正电源输入端连接电源VDD,运算放大器U0的负电源输入端接入电源地,运算放大器U0的输出端与NMOS管Mn0的栅极连接;
PMOS管MP0至MP2的源极均与电源VDD连接;
PMOS管MP0的栅极接电源地,PMOS管MP0的漏极与PMOS管MP0_的源极连接,PMOS管MP0_的漏极与PMOS管MP0_的栅极、PMOS管MP1_的栅极和PMOS管MP2_的栅极和NMOS管Mn0的漏极同时连接;
PMOS管MP1的栅极作为V-I转换单元的一个控制信号输入端;
PMOS管MP1的漏极与PMOS管MP1_的源极连接,PMOS管MP1_的漏极与NMOS管Mn1_的漏极连接后,作为V-I转换单元的电流输入输出端,NMOS管Mn1_的源极与NMOS管Mn1的漏极连接,NMOS管Mn1的源极接电源地;
NMOS管Mn1的栅极作为V-I转换单元的另一个控制信号输入端;
PMOS管MP2的栅极接电源地,PMOS管MP2的漏极与PMOS管MP2_的源极连接,PMOS管MP2_的漏极与NMOS管Mn2_的漏极、NMOS管Mn1_的栅极和NMOS管Mn2_的栅极同时连接,NMOS管Mn2_的源极与NMOS管Mn2的漏极连接,NMOS管Mn2的源极接电源地,NMOS管Mn2的栅极连接电源VDD
本发明带来的有益效果是,本发明能够产生频率随机变化的等幅等腰三角波,其周期是变化的,首先将扩散忆阻器的随机延时时间转化为随机的电压数值,再通过V-I转换单元将该电压值变换成随机的电流值,利用该电流值对电容充放电,再通过比较器U1和比较器U2来限定电压信号VCap的幅值,从而获得周期随机变化的等幅三角波。因此,本发明利用扩散忆阻器结合外围电路对生成的随机频率三角载波信号的幅值进行控制,获得等幅值的随机频率等腰三角波信号,整体电路结构和设计难度均大大降低。
本发明提出利用扩散忆阻器的随机延时时间设定三角波的随机频率,降低了电路的规模以及功耗;另一方面,近年来忆阻器与传统CMOS器件的集成化研究进展迅速,已有商用化的产品问世,因此,本发明提出的技术对于实现的随机PWM技术集成化和低功耗提供了一个全新的思路。
本发明生成的等幅三角波信号可作为载波信号应用在随机PWM技术中。
附图说明
图1是本发明所述一种基于扩散忆阻器的随机频率三角波发生器的原理示意图;其中,Va为恒流源Ia与电容Ca之间连接处的节点电压,Vb为恒流源Ib与电容Cb之间连接处的节点电压;
图2是逻辑控制单元的结构示意图;
图3是三角波生成过程中关键信号的波形示意图;其中,td为脉冲信号VP1高电平持续时间,tp为脉冲信号VP0高电平持续时间;
图4是随机延时单元的内部结构示意图;
图5是图4所示随机延时单元中关键信号的波形示意图;其中,V1为电平移位器输出编程脉冲电压,V2为电阻Rr上的电压;
图6是V-I转换单元的内部结构示意图;其中,I0为流过电阻R0的电流,I1为电容Cc处于充电状态时,从PMOS管Mp1_的漏极流出至电容Cc的充电电流;I2为电容Cc处于放电状态时,从电容Cc流进NMOS管Mn1_的漏极的放电电流;
图7是Ag:SiO2扩散忆阻器的结构示意图;
图8是扩散忆阻器随机延时时间的数值分布图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。
参见图1说明本实施方式,本实施方式所述的一种基于扩散忆阻器的随机频率三角波发生器,包括随机延时单元、控制逻辑单元、V-I转换单元、RS触发器、比较器U1、比较器U2、恒流源Ia、恒流源Ib、电容Ca、电容Cb、电容Cc、NMOS管Mna、NMOS管Mnb、NMOS管Mca、NMOS管Mcb、PMOS管Mpa和PMOS管Mpb;其中,恒流源Ia和恒流源Ib输出的电流相同,Ca=Cb
随机延时单元采用扩散忆阻器实现,用于对控制逻辑单元输出的脉冲信号VP0进行处理,获得脉冲信号VP1,并将脉冲信号VP1输入至控制逻辑单元;其中,脉冲信号VP1与脉冲信号VP0的周期相等,且脉冲信号VP1与脉冲信号VP0的上升沿时刻一致,脉冲信号VP0高电平持续时间tp为固定值,脉冲信号VP1的高电平持续时间td为随机值,且td<tp
扩散忆阻器的随机延时时间等于td
控制逻辑单元还用于接收RS触发器输出端输出的信号Q;还用于生成6路控制信号,分别为控制信号Vpa、控制信号Vna、控制信号Vpb、控制信号Vnb、控制信号Vca和控制信号Vcb,且该6路控制信号分别发送至PMOS管Mpa、NMOS管Mna、PMOS管Mpb、NMOS管Mnb、NMOS管Mca和NMOS管Mcb的栅极;
PMOS管Mpa的源极与电源VDD连接,PMOS管Mpa的漏极与恒流源Ia的正极连接,恒流源Ia的负极与电容Ca的一端、NMOS管Mna的漏极和NMOS管Mca的漏极同时连接,NMOS管Mna的源极和电容Ca的另一端同时接电源地;
PMOS管Mpb的源极与电源VDD连接,PMOS管Mpb的漏极与恒流源Ib的正极连接,恒流源Ib的负极与电容Cb的一端、NMOS管Mnb的漏极和NMOS管Mcb的漏极同时连接,NMOS管Mnb的源极与Cb的另一端同时接电源地;
NMOS管Mca的源极与NMOS管Mcb的源极和V-I转换单元的电压输入端同时连接;
V-I转换单元的电压输入端的节点电压为Vc,V-I转换单元用于将接收的电压转化为电流,V-I转换单元的电流输入输出端与电容Cc的一端、比较器U1的负输入端和比较器U2的正输入端同时连接,且连接点的电压信号VCap作为三角载波发生器生成的随机频率三角载波信号,且电压信号VCap为等幅值的随机频率等腰三角波信号;
电容Cc的另一端接电源地;
V-I转换单元的两个控制信号输入端均与RS触发器的输出端连接;
比较器U1的正输入端用于接收恒定参考电压VL,比较器U1的输出端与RS触发器的复位信号输入端连接;
比较器U2的负输入端用于接收恒定参考电压VH,比较器U2的输出端与RS触发器的置位信号输入端连接;
VL和VH分别作为比较器U1和U2的比较阈值,且VH>VL>0。
具体应用时,(1)当Vpa和Vna为低电平时,Mpa导通、Mna截止,恒流源Ia将电容Ca充电至Va;当Vpb和Vnb为低电平时,Mpb导通、Mnb截止,恒流源Ib将电容Cb充电至Vb;电容Ca和Cb充电的时长均为td,即VP1的高电平持续时间,也就是扩散忆阻器的随机延时时间。因此,电路参数满足Ca=Cb=C,Ia=Ib=I。因为C比较大而I相对比较小,所以在充电过程中,电容Ca和Cb上的电压近似为线性变化,又因为电容充电之前将被放电至0电位,因此,充电结束后Va或Vb的值为tdI/C,这样随机延时时间就以电压的形式存储在电容上。
(2)当Vpa为高电平、而Vna为低电平时,Mpa和Mna都截止,电容Ca上的电压处于保持状态;当Vpb为高电平、而Vnb为低电平时,Mpb和Mnb都截止,电容Cb上的电压处于保持状态;因为Ca和Cb的电容比较大,而漏电流较小,Ca和Cb上的电压在短暂的保持期间内可认为不变。
(3)当Vpa和Vna均为高电平时,Mpa截止、Mna导通,电容Ca放电至近似0电位;当Vpb和Vnb的栅极电位均为高电平时,Mpb截止、Mnb导通,电容Cb放电至近似0电位;Mna和Mnb的导通电阻很小,可以流过较大的电流,电容的放电过程极快,时间可忽略。
在一个工作周期中,Ca或Cb依次经历放电、充电和保持;当Ca充电时,Cb处于保持状态;当Cb保持阶段结束后被放电至0电位,之后Cb开始充电,此时Ca已充电完成处于保持状态;当Ca保持阶段结束后被放电至0电位,之后Ca又开始充电;如此周而复始。
Va和Vb分别通过Mca和Mcb接到V-I转换单元的电压输入端,当Vca为高电平时,Mca导通,并工作在深线性区,Vc≈Va;当Vcb为高电平时,Mcb导通,并工作在深线性区,Vc≈Vb;同一时间,只有Mca和Mcb二者之一导通。
通过给电容Cc进行周期性的充放电形成三角波信号,充放电电流由V-I转换单元提供,且与Vc成正比,Vc近似等于Va或Vb,而Va或Vb的值为tdI/C,因此,给电容Cc进行充放电的电流是随机的,所形成的三角波的周期以及频率也是随机的。
扩散忆阻器有两个特征:1.该器件在一定的电压脉冲作用下由高阻态切换到低阻态,且需要历经一个随机延时时间;2.在去掉电压脉冲后,该器件将由低阻态自行恢复为高阻态,即易失性。
扩散忆阻器非常适合应用在随机脉宽调制技术当中,随机延时的分布范围可以调节到所需的工作频率范围,且在低频范围内分布范围更宽,随机性更好,而随机脉宽调制技术主要应用在低频范围;易失性使得扩散忆阻器不需要擦除电路,降低了电路设计的复杂度;另一方面,扩散忆阻器与CMOS器件集成的难度更低。
本实施方式所述三角载波发生器,能够产生频率随机变化的等幅等腰三角波,其周期是变化的,首先将扩散忆阻器的随机延时时间转化为随机的电压数值,再通过V-I转换单元将该电压值变换成随机的电流值,利用该电流值对电容充放电,再通过比较器U1和比较器U2来限定电压信号VCap的幅值,从而获得周期随机变化的等幅三角波。因此,本发明利用扩散忆阻器结合外围电路对生成的三角载波信号的频率和幅值进行控制,获得等幅值的随机频率等腰三角波信号,整体电路结构和设计难度均大大降低。
进一步的,具体参见图2,控制逻辑单元包括非门Y1、非门Y2、非门Y3、非门Y4、D触发器、NMOS管Ma、或非门F1、数据选择器Mux1至Mux4和预置数计数器;其中,数据选择器Mux1至Mux4均为二选一数据选择器;
非门Y1的输入端与非门Y2的输入端和或非门F1的一个输入端连接后,作为控制逻辑单元接收信号Q的输入端;
非门Y1的输出端与D触发器的时钟信号输入端连接;D触发器的输入端D与其输出端
Figure BDA0002521076250000081
连接后,作为控制逻辑单元输出控制信号Vcb的输出端;D触发器的输出端Q作为控制逻辑单元输出控制信号Vca的输出端;
非门Y2的输出端与NMOS管Ma的栅极和或非门F1的另一个输入端同时连接,NMOS管Ma的源极和其漏极接电源地;
或非门F1的输出端与数据选择器Mux1的0输入端、数据选择器Mux2的1输入端和非门Y3的输入端同时连接,数据选择器Mux1的1输入端接电源地,数据选择器Mux1的控制端、数据选择器Mux2的控制端和D触发器的输出端
Figure BDA0002521076250000082
同时连接;数据选择器Mux2的0输入端接电源地;
数据选择器Mux1的输出端作为控制逻辑单元输出控制信号Vnb的输出端;
数据选择器Mux2的输出端作为控制逻辑单元输出控制信号Vna的输出端;
非门Y3的输出端与预置数计数器的复位端连接,预置数计数器的时钟信号输入端用于接收时钟信号Clk,预置数计数器的输出端作为控制逻辑单元输出脉冲信号VP0的输出端;
非门Y4的输入端作为控制逻辑单元接收脉冲信号VP1的输入端;
非门Y4的输出端与数据选择器Mux3的0输入端和数据选择器Mux4的1输入端同时连接,数据选择器Mux3的1输入端和数据选择器Mux4的0输入端均连接电源VDD,数据选择器Mux3的控制端与数据选择器Mux4的控制端和D触发器的输出端
Figure BDA0002521076250000091
同时连接;
数据选择器Mux3的输出端作为控制逻辑单元输出控制信号Vpb的输出端;
数据选择器Mux4的输出端作为控制逻辑单元输出控制信号Vpa的输出端。
本优选实施方式中,RS触发器的输出端输出的信号Q经过非门Y1连接到D触发器的时钟信号输入端,D触发器的输入端D与其输出端
Figure BDA0002521076250000092
连接,从而构成分频器,Vcb是RS触发器输出信号的二分频,Vca与Vcb的周期相同,逻辑电平相反。
或非门F1的一个输入端接入RS触发器的输出端输出的信号Q,RS触发器的输出端输出的信号Q通过非门Y2接入或非门F1的另一个输入端,由于Ma的栅极寄生电容的作用使得信号Q的下降沿导致或非门F1输出一个短暂的高脉冲。
当Vcb为低电平时,选择或非门F1的输出作为数据选择器Mux1的输出,数据选择器Mux2的输出为低电平;当Vcb为高电平时,选择或非门F1的输出作为数据选择器Mux2的输出,数据选择器Mux1的输出为低电平;当Vcb为低电平时,选择或非门F1的输出作为数据选择器Mux1的输出,数据选择器Mux2的输出为低电平;或非门F1的输出经过非门Y3后,作为预置数计数器的复位信号,预置数计数器低电平复位,它的时钟信号为Clk;当或非门F1输出高脉冲时,预置数计数器复位;复位结束后开始对时钟信号计数,并将预置数计数器的输出VP0由低电平变高电平;当计数到预设的数值后,预置数计数器的输出VP0由高电平变低电平,信号VP0的高电平持续的时间tp是固定的,等于预设数值与时钟信号Clk周期的乘积。
随机延时脉冲信号Vp1经过非门Y4连接到二选一数据选择器Mux3的0输入端,以及二选一数据选择器Mux4的1输入端;Mux3的1输入端和Mux4的0输入端接电源VDD。Mux3和Mux4的控制端接Vcb,Mux3和Mux4的输出端输出的信号分别为Vpb和Vpa。当Vcb为低电平时,选择非门Y4的输出作为Mux3的输出,而Mux4的输出为VDD;当Vcb为高电平时,选择非门Y4的输出作为Mux4的输出,而Mux3的输出为VDD
进一步的,具体参见图4,随机延时单元包括电平移位器、扩散忆阻器RM、电阻Rr、比较器U3和与门X1;
电平移位器的输入端作为随机延时单元的输入端接收脉冲信号VP0,且其输入端与与门X1的一个输入端连接;
电平移位器,用于对接收的脉冲信号VP0的高电平幅值进行降低,并将获得的编程脉冲信号V1输出至扩散忆阻器RM的一端,扩散忆阻器RM的另一端与电阻Rr的一端和比较器U3的负输入端同时连接;电阻Rr的另一端接电源地;
比较器U3的正输入端用于接收参考电压Vref,比较器U3的输出端与与门X1的另一个输入端连接;
与门X1的输出端作为随机延时单元的输出端输出脉冲信号VP1
本优选实施方式中,给出了随机延时单元的电路结构,具体参见图4,电路参数的选取可参考如下:脉冲信号VP0的频率为1kHz,脉冲宽度为300μs,经电平移位器将高电平幅值降低得到编程脉冲电压V1,V1幅度为0.5V(高电平为0.5V,低电平为0V),Vref=0.15V,Rr=120kΩ,在此条件下得到该电路输出波形示意图如图5所示。
结合图5对随机延时单元的工作原理分析如下,在编程脉冲电压V1的高电平作用下,经过一定的时间,扩散忆阻器RM由最初的高阻态转变为低阻态,这样V1经过RM和Rr的分压值V2也在某时刻增加至高于比较器U3的参考电压Vref,此刻比较器U3的输出电压V3就由高电平切换为低电平。由于扩散忆阻器RM发生阻变现象的随机性,电压V2增加至高于Vref之前需要经历一定的随机延时时间td,因此,比较器U3的输出电压V3的高电平持续时间为td;VP0和V3经过与运算后的输出VP1,易知其高电平持续时间为td,参见图5。
具体应用时,扩散忆阻器RM可选用Ag:SiO2扩散忆阻器实现,具体参见图7,用Ag:SiO2扩散忆阻器由Pt/Ag/Ag:SiO2/Pt的叠层结构组成,最底部为15nm厚的Pt底部电极,在其上为10nm的Ag:SiO2覆盖层和5nm Ag的金属储层,最顶部为20nm Pt/30nm Au淀积层,30nmAu层用于改善焊盘的电接触特性,5nm Ag储层用于供给足够多的Ag原子。根据Ag:SiO2层中是否存在由Ag纳米颗粒形成的导电通道,忆阻器可以在低阻态和高阻态之间切换,因此Ag:SiO2层可以被称为阻变层。此外该忆阻器的电阻状态是易失的,在一定的电压脉冲作用下,经过随机延时时间之后,该器件由高阻态切换到低阻态,并在去除施加的电压脉冲后自行恢复到高电阻态,这一点与通常的非易失性忆阻器件不同。电阻状态的切换是由于Ag纳米颗粒从Ag储层中分离出来,并在Ag:SiO2层中内形成导电通道,这种Ag纳米颗粒的扩散过程是一个随机过程,因此这种扩散忆阻器的阻态切换具有随机性,可以用随机延时时间td定量的表征这种随机性。
随机延时时间td的分布情况与输入编程脉冲电压即V1的幅度有关,可据此调整td的分布范围,使得td≤tp得到满足。图8中给出了在V1的幅度取不同值的条件下(0.4至0.9V)下测得的td的统计数据分布,可见,编程脉冲电压幅度越高,平均延时时间越短,分布范围越窄。
进一步的,具体参见图6,V-I转换单元包括运算放大器U0、电阻R0、NMOS管Mn0至Mn2、NMOS管Mn1_、NMOS管Mn2_、PMOS管MP0至MP2以及PMOS管MP0_至MP2_
运算放大器U0的同相输入端作为V-I转换单元的电压输入端,运算放大器U0的负输入端与NMOS管Mn0的源极和电阻R0的一端同时连接,电阻R0的另一端接电源地,运算放大器U0的正电源输入端连接电源VDD,运算放大器U0的负电源输入端接入电源地,运算放大器U0的输出端与NMOS管Mn0的栅极连接;
PMOS管MP0至MP2的源极均与电源VDD连接;
PMOS管MP0的栅极接电源地,PMOS管MP0的漏极与PMOS管MP0_的源极连接,PMOS管MP0_的漏极与PMOS管MP0_的栅极、PMOS管MP1_的栅极和PMOS管MP2_的栅极和NMOS管Mn0的漏极同时连接;
PMOS管MP1的栅极作为V-I转换单元的一个控制信号输入端;
PMOS管MP1的漏极与PMOS管MP1_的源极连接,PMOS管MP1_的漏极与NMOS管Mn1_的漏极连接后,作为V-I转换单元的电流输入输出端,NMOS管Mn1_的源极与NMOS管Mn1的漏极连接,NMOS管Mn1的源极接电源地;
NMOS管Mn1的栅极作为V-I转换单元的另一个控制信号输入端;
PMOS管MP2的栅极接电源地,PMOS管MP2的漏极与PMOS管MP2_的源极连接,PMOS管MP2_的漏极与NMOS管Mn2_的漏极、NMOS管Mn1_的栅极和NMOS管Mn2_的栅极同时连接,NMOS管Mn2_的源极与NMOS管Mn2的漏极连接,NMOS管Mn2的源极接电源地,NMOS管Mn2的栅极连接电源VDD
如图6给出了V-I转换单元的具体结构;根据运放的虚短特性,R0上的电压为Vc,R0上的电流为I0=Vc/R0,Mn0起到电流调节的作用,用来补偿I0的变化,使之稳定在Vc/R0。Mn0、Mp0_、Mp2_、Mn2_始终导通并工作在饱和区;Mp0、Mp2、Mn2始终导通并工作在深线性区,相当于打开的开关,它们对电路的影响可以近似忽略,因此Mp0_和Mp2_构成1:1的电流镜结构,有I0=I3;如果Q为低电平,Mp1导通并工作在深线性区,Mp1_导通并工作在饱和区,则在此条件下有I0=I3=I1,电流I1由Mp1_的漏极流出并进入Cc;如果Q为低电平,Mn1和Mn1_均截止,I2的支路相当于断路,即I2=0如果Q为高电平,Mp1和Mp1_均截止,I1的支路相当于断路,即I1=0;如果Q为高电平,Mn1导通并工作在深线性区,Mn1_导通并工作在饱和区,Mn1和Mn2对电路的影响可以近似忽略,因此Mn2_和Mn1_构成1:1的电流镜结构,则在此条件下有I0=I3=I2,电流I2由Cc流出并进入Mn1_的漏极,总结:Q为高电平,I2=I0,I1=0,电容Cc通过I2给它放电,由于I1的支路断路,因此电容Cc的充电电流为0;Q为低电平,I1=I0,I2=0,I1将流进电容Cc给它充电,由于I2的支路断路,因此电容Cc的放电电流为0。应用时,在一个充放电周期中,当RS触发器输出的信号Q为低电平时,Mp1导通、而Mn1截止,电容Cc通过Mp1_的漏极电流充电;当充电至VCap大于比较器U2的比较阈值VH时,比较器U2输出高电平使RS触发器置位,Q变为高电平使Mp1截止、Mn1导通,电容Cc通过Mn1_的漏极电流放电;当放电至VCap小于比较器U1的比较阈值VL时,比较器U1输出高电平使RS触发器复位,Q再次变为低电平,电容又开始充电;如此周而复始。
由于当I1或I2不为0时,它们都等于I0=Vc/R0,其中Vc≈tdI/C,因此,电容Cc的充放电电流是相等。因为Cc比较大,而电流I0比较小,所以在充放电过程中,电压VCap近似为线性变化。综上,充电时,VCap由VL线性增至VH,放电时再由VH线性降至VL,充放电时间相等,故通过阈值VH和VL限制VCap的幅值,因此,电压VCap为一个等幅等腰三角波信号,周期为2CcC(VH- VL)R0/(tdI),其中,C=Ca=Cb,I=Ia=Ib,由于td是一个随机量,因此,三角波的周期以及频率就是随机的。
图3中还给出了三角波生成过程中关键信号的波形,对关键信号波形分析如下:
电压信号VCap为一个等幅等腰三角波信号,且周期是变化的。
当VCap放电至小于VL,RS触发器输出的信号Q的电平由高变低;
当VCap充电至大于VH,RS触发器输出的信号Q的电平由低变高;
控制信号Vcb是RS触发器输出的信号Q的二分频,控制信号Vca是与Vcb周期相等,逻辑电平相反。
信号Q的下降沿将导致或非门F1输出一个短暂的高脉冲。如图3所示,在信号Q的第一个下降沿处,由于Vcb变为低电平,因此Mux1的0输入端即或非门F1输出的窄脉冲出现在Vnb上,电容Cb利用这个窄脉冲通过Mnb放电至0电压,而数据选择器Mux2的输出Vna为低电平,电容Ca的电压保持不变;在信号Q的第二个下降沿处,由于Vcb变为高电平,因此,数据选择器Mux2的1输入端,即或非门F1输出的窄脉冲出现在Vna上,电容Ca利用这个窄脉冲通过Mna放电至0电压,而数据选择器Mux1的输出Vnb为低电平,电容Cb的电压保持不变。或非门F1输出的窄脉冲经过非门Y3后使预置数计数器复位,复位完成后,预置数计数器输出由低变高,并持续一段固定时长的高电平。
随机延时单元在接收到VP0后输出一个脉冲信号VP1,VP1与VP0的上升沿时刻同步,但其VP1高电平持续时间td是随机的,且满足td≤tp。如图3所示,当Vnb上的窄脉冲结束后,由于Vcb变为低电平,因此,数据选择器Mux3的0输入端,即脉冲信号VP1经过非门Y4的信号出现在Vpb上,在Vpb的低电平持续期间Mpb导通,且此时Mnb截止,放电完毕的电容Cb开始利用电流源Ib充电,充电时长为td,而在此期间数据选择器Mux4输出的控制信号Vpa为高电平,电容Ca的电压仍然保持不变。同理,信号Q的第二个下降沿使Vna上出现一个窄脉冲,当Vna上的窄脉冲结束后,由于控制信号Vcb变为高电平,因此数据选择器Mux4的1输入端,即脉冲信号VP1经过非门Y4的信号出现在Vpa上,在Vpa的低电平持续期间Mpa导通,且此时Mna截止,放电完毕的电容Ca开始利用电流源Ia充电,充电时长为td,而在此期间数据选择器Mux3输出的控制信号Vpb为高电平,电容Cb的电压仍然保持不变。
在信号Q的第一个下降沿处,控制信号Vpb初始为高电平,控制信号Vnb上出现短暂的高电平窄脉冲,Cb被放电至0电位,放电完成后,控制信号Vnb上的窄脉冲消失,控制信号Vpb上出现td时长的低电平,在此期间Cb充电,充电结束后的电压Vb与td一样是随机的,充电完成后Vb保持不变,并作为图3中第二个三角波生成过程中V-I转换单元的输入,产生电容Cc随机的充放电电流。在图3中第一个三角波生成过程中,Ca上的电压Va保持不变,其作为V-I转换单元的输入,产生随机的充放电电流。
在信号Q的第二个下降沿处,控制信号Vpa初始为高电平,控制信号Vna上出现短暂的高电平窄脉冲,Ca被放电至0电位,放电完成后,控制信号Vna上的窄脉冲消失,控制信号Vpa上出现td时长的低电平,在此期间Ca充电,充电结束后的电压Va与td一样是随机的充电完成后Va保持不变,并作为之后三角波生成过程中V-I转换单元的输入,产生电容Cc随机的充放电电流。在图3中第二个的三角波生成过程中,Cb上的电压Vb保持不变,其作为V-I转换单元的输入,产生随机的充放电电流。
虽然在本文中参照了特定的实施方式来描述本发明,但是应该理解的是,这些实施例仅仅是本发明的原理和应用的示例。因此应该理解的是,可以对示例性的实施例进行许多修改,并且可以设计出其他的布置,只要不偏离所附权利要求所限定的本发明的精神和范围。应该理解的是,可以通过不同于原始权利要求所描述的方式来结合不同的从属权利要求和本文中所述的特征。还可以理解的是,结合单独实施例所描述的特征可以使用在其他所述实施例中。

Claims (4)

1.一种基于扩散忆阻器的随机频率三角波发生器,其特征在于,包括随机延时单元、控制逻辑单元、V-I转换单元、RS触发器、比较器U1、比较器U2、恒流源Ia、恒流源Ib、电容Ca、电容Cb、电容Cc、NMOS管Mna、NMOS管Mnb、NMOS管Mca、NMOS管Mcb、PMOS管Mpa和PMOS管Mpb;其中,恒流源Ia和恒流源Ib输出的电流相同,Ca=Cb
随机延时单元采用扩散忆阻器实现,用于对控制逻辑单元输出的脉冲信号VP0进行处理,获得脉冲信号VP1,并将脉冲信号VP1输入至控制逻辑单元;其中,脉冲信号VP1与脉冲信号VP0的周期相等,且脉冲信号VP1与脉冲信号VP0的上升沿时刻一致,脉冲信号VP0高电平持续时间tp为固定值,脉冲信号VP1的高电平持续时间td为随机值,且td<tp
扩散忆阻器的随机延时时间等于td
控制逻辑单元还用于接收RS触发器输出端输出的信号Q;还用于生成6路控制信号,分别为控制信号Vpa、控制信号Vna、控制信号Vpb、控制信号Vnb、控制信号Vca和控制信号Vcb,且该6路控制信号分别发送至PMOS管Mpa、NMOS管Mna、PMOS管Mpb、NMOS管Mnb、NMOS管Mca和NMOS管Mcb的栅极;
PMOS管Mpa的源极与电源VDD连接,PMOS管Mpa的漏极与恒流源Ia的正极连接,恒流源Ia的负极与电容Ca的一端、NMOS管Mna的漏极和NMOS管Mca的漏极同时连接,NMOS管Mna的源极和电容Ca的另一端同时接电源地;
PMOS管Mpb的源极与电源VDD连接,PMOS管Mpb的漏极与恒流源Ib的正极连接,恒流源Ib的负极与电容Cb的一端、NMOS管Mnb的漏极和NMOS管Mcb的漏极同时连接,NMOS管Mnb的源极与Cb的另一端同时接电源地;
NMOS管Mca的源极与NMOS管Mcb的源极和V-I转换单元的电压输入端同时连接;
V-I转换单元的电压输入端的节点电压为Vc,V-I转换单元用于将接收的电压转化为电流,V-I转换单元的电流输入输出端与电容Cc的一端、比较器U1的负输入端和比较器U2的正输入端同时连接,且连接点的电压信号VCap作为三角载波发生器生成的随机频率三角载波信号,且电压信号VCap为等幅值的随机频率等腰三角波信号;
电容Cc的另一端接电源地;
V-I转换单元的两个控制信号输入端均与RS触发器的输出端连接;
比较器U1的正输入端用于接收恒定参考电压VL,比较器U1的输出端与RS触发器的复位信号输入端连接;
比较器U2的负输入端用于接收恒定参考电压VH,比较器U2的输出端与RS触发器的置位信号输入端连接;
VL和VH分别作为比较器U1和U2的比较阈值,且VH>VL>0。
2.根据权利要求1所述的一种基于扩散忆阻器的随机频率三角波发生器,其特征在于,控制逻辑单元包括非门Y1、非门Y2、非门Y3、非门Y4、D触发器、NMOS管Ma、或非门F1、数据选择器Mux1至Mux4和预置数计数器;其中,数据选择器Mux1至Mux4均为二选一数据选择器;
非门Y1的输入端与非门Y2的输入端和或非门F1的一个输入端连接后,作为控制逻辑单元接收信号Q的输入端;
非门Y1的输出端与D触发器的时钟信号输入端连接;D触发器的输入端D与其输出端
Figure FDA0002521076240000021
连接后,作为控制逻辑单元输出控制信号Vcb的输出端;D触发器的输出端Q作为控制逻辑单元输出控制信号Vca的输出端;
非门Y2的输出端与NMOS管Ma的栅极和或非门F1的另一个输入端同时连接,NMOS管Ma的源极和其漏极接电源地;
或非门F1的输出端与数据选择器Mux1的0输入端、数据选择器Mux2的1输入端和非门Y3的输入端同时连接,数据选择器Mux1的1输入端接电源地,数据选择器Mux1的控制端、数据选择器Mux2的控制端和D触发器的输出端
Figure FDA0002521076240000022
同时连接;数据选择器Mux2的0输入端接电源地;
数据选择器Mux1的输出端作为控制逻辑单元输出控制信号Vnb的输出端;
数据选择器Mux2的输出端作为控制逻辑单元输出控制信号Vna的输出端;
非门Y3的输出端与预置数计数器的复位端连接,预置数计数器的时钟信号输入端用于接收时钟信号Clk,预置数计数器的输出端作为控制逻辑单元输出脉冲信号VP0的输出端;
非门Y4的输入端作为控制逻辑单元接收脉冲信号VP1的输入端;
非门Y4的输出端与数据选择器Mux3的0输入端和数据选择器Mux4的1输入端同时连接,数据选择器Mux3的1输入端和数据选择器Mux4的0输入端均连接电源VDD,数据选择器Mux3的控制端与数据选择器Mux4的控制端和D触发器的输出端
Figure FDA0002521076240000023
同时连接;
数据选择器Mux3的输出端作为控制逻辑单元输出控制信号Vpb的输出端;
数据选择器Mux4的输出端作为控制逻辑单元输出控制信号Vpa的输出端。
3.根据权利要求1或2所述的一种基于扩散忆阻器的随机频率三角波发生器,其特征在于,随机延时单元包括电平移位器、扩散忆阻器RM、电阻Rr、比较器U3和与门X1;
电平移位器的输入端作为随机延时单元的输入端接收脉冲信号VP0,且其输入端与与门X1的一个输入端连接;
电平移位器,用于对接收的脉冲信号VP0的高电平幅值进行降低,并将获得的编程脉冲信号V1输出至扩散忆阻器RM的一端,扩散忆阻器RM的另一端与电阻Rr的一端和比较器U3的负输入端同时连接;电阻Rr的另一端接电源地;
比较器U3的正输入端用于接收参考电压Vref,比较器U3的输出端与与门X1的另一个输入端连接;
与门X1的输出端作为随机延时单元的输出端输出脉冲信号VP1
4.根据权利要求1所述的一种基于扩散忆阻器的随机频率三角波发生器,其特征在于,V-I转换单元包括运算放大器U0、电阻R0、NMOS管Mn0至Mn2、NMOS管Mn1_、NMOS管Mn2_、PMOS管MP0至MP2以及PMOS管MP0_至MP2_
运算放大器U0的同相输入端作为V-I转换单元的电压输入端,运算放大器U0的负输入端与NMOS管Mn0的源极和电阻R0的一端同时连接,电阻R0的另一端接电源地,运算放大器U0的正电源输入端连接电源VDD,运算放大器U0的负电源输入端接入电源地,运算放大器U0的输出端与NMOS管Mn0的栅极连接;
PMOS管MP0至MP2的源极均与电源VDD连接;
PMOS管MP0的栅极接电源地,PMOS管MP0的漏极与PMOS管MP0_的源极连接,PMOS管MP0_的漏极与PMOS管MP0_的栅极、PMOS管MP1_的栅极和PMOS管MP2_的栅极和NMOS管Mn0的漏极同时连接;
PMOS管MP1的栅极作为V-I转换单元的一个控制信号输入端;
PMOS管MP1的漏极与PMOS管MP1_的源极连接,PMOS管MP1_的漏极与NMOS管Mn1_的漏极连接后,作为V-I转换单元的电流输入输出端,NMOS管Mn1_的源极与NMOS管Mn1的漏极连接,NMOS管Mn1的源极接电源地;
NMOS管Mn1的栅极作为V-I转换单元的另一个控制信号输入端;
PMOS管MP2的栅极接电源地,PMOS管MP2的漏极与PMOS管MP2_的源极连接,PMOS管MP2_的漏极与NMOS管Mn2_的漏极、NMOS管Mn1_的栅极和NMOS管Mn2_的栅极同时连接,NMOS管Mn2_的源极与NMOS管Mn2的漏极连接,NMOS管Mn2的源极接电源地,NMOS管Mn2的栅极连接电源VDD
CN202010491003.5A 2020-06-02 2020-06-02 一种基于扩散忆阻器的随机频率三角波发生器 Active CN111641405B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010491003.5A CN111641405B (zh) 2020-06-02 2020-06-02 一种基于扩散忆阻器的随机频率三角波发生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010491003.5A CN111641405B (zh) 2020-06-02 2020-06-02 一种基于扩散忆阻器的随机频率三角波发生器

Publications (2)

Publication Number Publication Date
CN111641405A true CN111641405A (zh) 2020-09-08
CN111641405B CN111641405B (zh) 2023-03-10

Family

ID=72332993

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010491003.5A Active CN111641405B (zh) 2020-06-02 2020-06-02 一种基于扩散忆阻器的随机频率三角波发生器

Country Status (1)

Country Link
CN (1) CN111641405B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112906880A (zh) * 2021-04-08 2021-06-04 华中科技大学 一种基于忆阻器的自适应神经元电路
CN114041639A (zh) * 2021-11-10 2022-02-15 陕西亚成微电子股份有限公司 一种传感器供电管理系统及方法
CN116707495A (zh) * 2023-07-12 2023-09-05 湖南师范大学 一种基于忆阻器的频率和幅值可调三角波发生电路

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07303032A (ja) * 1994-05-09 1995-11-14 Takeshi Ikeda 三角波発生回路および正弦波発生回路
WO2012067660A1 (en) * 2010-11-19 2012-05-24 Hewlett-Packard Development Company, L.P. Method and circuit for switching a memristive device
CN103051308A (zh) * 2013-01-09 2013-04-17 武汉科技大学 一种基于忆阻器的方波和锯齿波产生电路
CN103490761A (zh) * 2013-09-16 2014-01-01 华南理工大学 一种大功率忆阻器及其控制方法
CN105897269A (zh) * 2016-05-17 2016-08-24 福州大学 一种基于忆阻器的模数转换电路及转换方法
CN106209296A (zh) * 2016-06-29 2016-12-07 中北大学 一种波段信号干扰系统
CN108428700A (zh) * 2018-03-15 2018-08-21 西南交通大学 一种室温下忆阻及负微分效应稳定共存器件的制备方法
US20190303104A1 (en) * 2018-03-28 2019-10-03 University Of Massachusetts True random number generator (trng) circuit using a diffusive memristor

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07303032A (ja) * 1994-05-09 1995-11-14 Takeshi Ikeda 三角波発生回路および正弦波発生回路
WO2012067660A1 (en) * 2010-11-19 2012-05-24 Hewlett-Packard Development Company, L.P. Method and circuit for switching a memristive device
CN103051308A (zh) * 2013-01-09 2013-04-17 武汉科技大学 一种基于忆阻器的方波和锯齿波产生电路
CN103490761A (zh) * 2013-09-16 2014-01-01 华南理工大学 一种大功率忆阻器及其控制方法
CN105897269A (zh) * 2016-05-17 2016-08-24 福州大学 一种基于忆阻器的模数转换电路及转换方法
CN106209296A (zh) * 2016-06-29 2016-12-07 中北大学 一种波段信号干扰系统
CN108428700A (zh) * 2018-03-15 2018-08-21 西南交通大学 一种室温下忆阻及负微分效应稳定共存器件的制备方法
US20190303104A1 (en) * 2018-03-28 2019-10-03 University Of Massachusetts True random number generator (trng) circuit using a diffusive memristor

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112906880A (zh) * 2021-04-08 2021-06-04 华中科技大学 一种基于忆阻器的自适应神经元电路
CN112906880B (zh) * 2021-04-08 2022-04-26 华中科技大学 一种基于忆阻器的自适应神经元电路
CN114041639A (zh) * 2021-11-10 2022-02-15 陕西亚成微电子股份有限公司 一种传感器供电管理系统及方法
CN114041639B (zh) * 2021-11-10 2022-09-02 陕西亚成微电子股份有限公司 一种传感器供电管理系统及方法
CN116707495A (zh) * 2023-07-12 2023-09-05 湖南师范大学 一种基于忆阻器的频率和幅值可调三角波发生电路
CN116707495B (zh) * 2023-07-12 2024-03-26 湖南师范大学 一种基于忆阻器的频率和幅值可调三角波发生电路

Also Published As

Publication number Publication date
CN111641405B (zh) 2023-03-10

Similar Documents

Publication Publication Date Title
CN111641405B (zh) 一种基于扩散忆阻器的随机频率三角波发生器
JP5819937B2 (ja) 双方向スイッチシステム、双方向スイッチ、スイッチングマトリックスおよび医療用刺激装置を制御する制御回路構造ならびに方法
US9344055B2 (en) Signal-processing devices having one or more memristors
CN111600583B (zh) 基于扩散忆阻器和电流传输器的随机频率三角波发生器
US3988617A (en) Field effect transistor bias circuit
US9853533B2 (en) Circuit arrangement and method for reproducing a current
JPH05298885A (ja) 電荷ポンプ回路
CN103677047B (zh) Ldo快速启动电路
DE102017126875A1 (de) Gleichrichtereinrichtung
CN208924110U (zh) 负电荷泵电路
WO2006029286A1 (en) Low-voltage cmos switch with novel clock boosting scheme
JPS60259020A (ja) 非再生形電圧制御式スイツチング半導体素子のタ−ンオフ電圧変化速度を制御する回路
TWI412124B (zh) 相變化記憶體
US9973081B1 (en) Low-power low-duty-cycle switched-capacitor voltage divider
CN111669154B (zh) 一种用于随机脉宽调制的三角载波发生器
CN102427350A (zh) 一种pwm信号移相电路及控制方法
US7236038B2 (en) Pulse generator and method for pulse generation thereof
CN205544931U (zh) 衬底偏置电路、倍压器以及包含所述倍压器的系统
JP2016048871A (ja) 半導体装置
TW555977B (en) Chopper type analog-to-digital converter
CN113098491A (zh) 一种基于阈值型忆阻器的三值逻辑电路
Wald et al. Logic with unipolar memristors–circuits and design methodology
US3047819A (en) Solid-state pulse generator
CN116545422B (zh) 一种基于计时器控制的超低功耗负载开关及其控制方法
WO2022195692A1 (ja) デジタルアナログ変換機

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant